CN115549617B - 推挽功率放大电路及射频前端模组 - Google Patents

推挽功率放大电路及射频前端模组 Download PDF

Info

Publication number
CN115549617B
CN115549617B CN202110744781.5A CN202110744781A CN115549617B CN 115549617 B CN115549617 B CN 115549617B CN 202110744781 A CN202110744781 A CN 202110744781A CN 115549617 B CN115549617 B CN 115549617B
Authority
CN
China
Prior art keywords
push
pull power
signal
conversion
input end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110744781.5A
Other languages
English (en)
Other versions
CN115549617A (zh
Inventor
曹原
戎星桦
雷传球
倪建兴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Radrock Shenzhen Technology Co Ltd
Original Assignee
Radrock Shenzhen Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Radrock Shenzhen Technology Co Ltd filed Critical Radrock Shenzhen Technology Co Ltd
Priority to CN202110744781.5A priority Critical patent/CN115549617B/zh
Priority to PCT/CN2022/098352 priority patent/WO2023273852A1/zh
Publication of CN115549617A publication Critical patent/CN115549617A/zh
Application granted granted Critical
Publication of CN115549617B publication Critical patent/CN115549617B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/211Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/213Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/26Push-pull amplifiers; Phase-splitters therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Amplifiers (AREA)

Abstract

本发明公开了一种推挽功率放大电路及射频前端模组,该推挽功率放大电路的前级转换电路包括至多两个前级转换巴伦;前级转换电路被配置为输出第一转换信号和第二转换信号至第一推挽功率放大器;输出第三转换信号和第四转换信号至第二推挽功率放大器,第一转换信号的相位与第三转换信号的相位相同;第二转换信号的相位与第四转换信号的相位相同,第一推挽功率放大器和第二推挽功率放大器为相同的推挽功率放大器,从而能够在提高推挽功率放大电路的最大输出功率的同时,还能简化推挽功率放大电路的电路结构和采用较少的前级转换巴伦对射频输入信号进行转换处理,从而减小前级转换电路的占用面积,进而提高了推挽功率放大电路的整体性能。

Description

推挽功率放大电路及射频前端模组
技术领域
本发明涉及射频技术领域,尤其涉及一种推挽功率放大电路及射频前端模组。
背景技术
第五代移动通信技术(5G)的关键性能目标是传输速率相比4G大幅提升,5G新技术需要采用频率更高、带宽更大、QAM调制更高阶的射频前端,使其对射频前端的功率放大器的设计提出更严苛的要求。目前,推挽功率放大器因在射频前端中可满足频率更高、带宽更大和QAM调制更高阶的需求,从而得到广泛应用。然而,在设计推挽功率放大器时为了满足频率高、功率大、带宽大等设计需求或者性能指标,往往会通过增加较多的电路元件或者设计更复杂的电路结构来实现,从而大大提高了功率放大器的设计难度或者设计成本。
发明内容
本发明实施例提供一种推挽功率放大电路及射频前端模组,解决推挽功率放大电路难以同时兼顾占用面积和性能的问题。
一种推挽功率放大电路,包括前级转换电路、第一推挽功率放大器和第二推挽功率放大器;
所述前级转换电路被配置为接收射频输入信号,对所述射频输入信号进行转换处理,输出第一转换信号至所述第一推挽功率放大器的第一输入端、输出第二转换信号至所述第一推挽功率放大器的第二输入端,以及输出第三转换信号至所述第二推挽功率放大器的第三输入端、输出第四转换信号至所述第二推挽功率放大器的第四输入端;
所述第一推挽功率放大器的第一输入端设置在远离所述第二推挽功率放大器的一侧,所述第二推挽功率放大器的第四输入端设置在远离所述第一推挽功率放大器的一侧;
所述第一转换信号的相位与所述第三转换信号的相位相同;所述第二转换信号的相位与所述第四转换信号的相位相同;
所述前级转换电路包括至多两个前级转换巴伦。
进一步地,所述第一转换信号的相位与所述第二转换信号的相位差为180度;所述第三转换信号的相位与所述第四转换信号的相位差为180度;所述第三转换信号的相位与所述第二转换信号的相位差为180度。
进一步地,所述前级转换电路包括信号输入端、第一前级转换巴伦和第二前级转换巴伦;
所述第一前级转换巴伦的第一输入端与所述信号输入端连接,第二输入端与接地端或电源端连接;所述第一前级转换巴伦的第一输出端与所述第一推挽功率放大器的第一输入端连接,第二输出端与所述第一推挽功率放大器的第二输入端连接;
所述第二前级转换巴伦的第一输入端与所述信号输入端连接,第二输入端与接地端或电源端连接;所述第二前级转换巴伦的第一输出端与所述第二推挽功率放大器的第三输入端连接,第二输出端与所述第二推挽功率放大器的第四输入端连接。
进一步地,所述第一推挽功率放大器包括并列设置的第一差分放大支路和第二差分放大支路;所述第二推挽功率放大包括并列设置的第三差分放大支路和第四差分放大支路;
所述第一前级转换巴伦的第一输出端与所述第一差分放大支路的输入端相连,第二输出端与所述第二差分放大支路的输入端相连;
所述第二前级转换巴伦的第一输出端与所述第三差分放大支路的输入端相连,第二输出端与所述第四差分放大支路的输入端相连。
进一步地,所述前级转换电路包括前级转换巴伦;
所述前级转换巴伦的第一输入端被配置为接收射频输入信号,第二输入端与接地端或电源端相连;
所述前级转换巴伦的第一输出端与所述第一推挽功率放大器的第一输入端和所述第二推挽功率放大器的第三输入端相连接;
所述前级转换巴伦的第二输出端与所述第一推挽功率放大器的第二输入端和所述第二推挽功率放大器的第四输入端相连接;
所述前级转换巴伦被配置为对所述射频输入信号进行转换处理,输出第一转换信号至所述第一推挽功率放大器的第一输入端、第三转换信号至所述第二推挽功率放大器的第三输入端,以及输出第二转换信号至所述第一推挽功率放大器的第二输入端、第四转换信号至所述第二推挽功率放大器的第四输入端。
进一步地,所述第一推挽功率放大器包括并列设置的第一差分放大支路和第二差分放大支路;所述第二推挽功率放大包括并列设置的第三差分放大支路和第四差分放大支路;
所述前级转换巴伦的第一输出端与所述第一差分放大支路的输入端和所述第三差分放大支路的输入端相连;
所述前级转换巴伦的第二输出端与所述第二差分放大支路的输入端和所述第四差分放大支路的输入端相连。
进一步地,所述第一推挽功率放大器还包括第一后级转换巴伦,所述第二推挽功率放大器还包括第二后级转换巴伦;
所述第一后级转换巴伦的第一输入端与所述第一差分放大支路的输出端连接,所述第一后级转换巴伦的第二输入端与所述第二差分放大支路的输出端连接;
所述第二后级转换巴伦的第一输入端与所述第三差分放大支路的输出端连接,所述第二后级转换巴伦的第二输入端与所述第四差分放大支路的输出端连接;
所述第一后级转换巴伦的第一输出端与信号输出端连接,第二输出端与所述第二后级转换巴伦的第一输出端连接;所述第二后级转换巴伦的第二输出端与接地端相连。
一种射频前端模组,包括基板以及并行设置在所述基板上的第一推挽功率放大芯片和第二推挽功率放大芯片;第一推挽功率放大芯片和第二推挽功率放大芯片为相同的芯片;
所述第一推挽功率放大芯片包括第一输入端和第二输入端,所述第一输入端被配置为接收第一转换信号,所述第二输入端被配置为接收第二转换信号,所述第二推挽功率放大芯片包括第三输入端和第四输入端,所述第三输入端被配置为接收第三转换信号,所述第四输入端被配置为接收第四转换信号;
所述第一推挽功率放大芯片的第一输入端设置在远离所述第二推挽功率放大芯片的一侧,所述第二推挽功率放大芯片的第四输入端设置在远离所述第一推挽功率放大芯片的一侧;
所述第一转换信号的相位与所述第三转换信号的相位相同,所述第二转换信号的相位与所述第四转换信号的相位相同。
进一步地,所述射频前端模组还包括前级转换电路;
所述前级转换电路被配置为接收射频输入信号,对所述射频输入信号进行转换处理,输出第一转换信号至所述第一推挽功率放大芯片的第一输入端、第二转换信号至所述第一推挽功率放大芯片的第二输入端;以及输出第三转换信号至所述第二推挽功率放大芯片的第三输入端、第四转换信号至所述第二推挽功率放大芯片的第四输入端;
所述前级转换电路包括至多两个前级转换巴伦。
进一步地,所述第一转换信号的相位与所述第二转换信号的相位差为180度;所述第三转换信号的相位与所述第四转换信号的相位差为180度;所述第三转换信号的相位与所述第二转换信号的相位差为180度。
进一步地,所述前级转换电路包括信号输入端、第一前级转换巴伦和第二前级转换巴伦;
所述信号输入端,被配置为接收射频输入信号,将所述射频输入信号转换为第一输入信号和第二输入信号;
所述第一前级转换巴伦的第一输入端与所述信号输入端连接,第二输入端与接地端或电源端连接;所述第一前级转换巴伦的第一输出端与所述第一推挽功率放大器的第一输入端连接,第二输出端与所述第一推挽功率放大器的第二输入端连接;
所述第一前级转换巴伦,被配置为接收所述第一输入信号,对所述第一输入信号进行转换处理,输出所述第一转换信号至所述第一推挽功率放大器的第一输入端和输出所述第二转换信号至所述第一推挽功率放大器的第二输入端;
所述第二前级转换巴伦的第一输入端与所述信号输入端连接,第二输入端与接地端或电源端连接;所述第二前级转换巴伦的第一输出端与所述第二推挽功率放大器的第三输入端连接,第二输出端与所述第二推挽功率放大器的第四输入端连接;
所述第二前级转换巴伦,被配置为接收所述第二输入信号,对所第二输入信号进行转换处理,输出所述第三转换信号至所述第一推挽功率放大器的第三输入端和输出所述第四转换信号至所述第二推挽功率放大器的第四输入端。
进一步地,所述前级转换电路包括前级转换巴伦;
所述前级转换巴伦的第一输入端被配置为接收射频输入信号,第二输入端与接地端或电源端相连,
所述前级转换巴伦的第一输出端与所述第一推挽功率放大器的第一输入端和所述第二推挽功率放大器的第三输入端相连接;
所述前级转换巴伦的第二输出端与所述第一推挽功率放大器的第二输入端和所述第二推挽功率放大器的第四输入端相连接;
所述前级转换巴伦被配置为对所述射频输入信号进行转换处理,输出第一转换信号至所述第一推挽功率放大器的第一输入端、第三转换信号至所述第二推挽功率放大器的第三输入端,以及输出第二转换信号至所述第一推挽功率放大器的第二输入端、第四转换信号至所述第二推挽功率放大器的第四二输入端。
上述推挽功率放大电路,包括前级转换电路、第一推挽功率放大器和第二推挽功率放大器;前级转换电路被配置为接收射频输入信号,对射频输入信号进行转换处理,输出第一转换信号至第一推挽功率放大器的第一输入端、第二转换信号至第一推挽功率放大器的第二输入端,以及输出第三转换信号至第二推挽功率放大器的第三输入端、第四转换信号至第二推挽功率放大器的第四输入端;第一推挽功率放大器的第一输入端设置在远离第二推挽功率放大器的一侧;第二推挽功率放大器的第四输入端设置在远离第一推挽功率放大器的一侧;第一转换信号的相位与第三转换信号的相位相同;第二转换信号的相位与第四转换信号的相位相同;前级转换电路包括至多两个前级转换巴伦,由于第一转换信号的相位与第三转换信号的相位相同;第二转换信号的相位与第四转换信号的相位相同,第一推挽功率放大器和第二推挽功率放大器为相同的推挽功率放大器,因此,采用相同的两个推挽功率放大器,能够简化推挽功率放大电路的电路结构,降低推挽功率放大电路的设计难度;且相比仅设置单个推挽功率放大器的推挽功率放大电路,能够提高推挽功率放大电路的最大输出功率,且在提高最大输出功率的同时,还能采用较少的前级转换巴伦对射频输入信号进行转换处理,从而减小了前级转换电路的占用面积,提高了推挽功率放大电路的集成度,进而大大减少了推挽功率放大电路的成本,另外由于巴伦在工作过程中的损耗往往较大,因此通过采用较少的前级转换巴伦,还能进一步减少推挽功率放大电路的损耗,提高了推挽功率放大电路的整体性能。
上述射频前端模组,包括基板以及并行设置在所述基板上的第一推挽功率放大芯片和第二推挽功率放大芯片;第一推挽功率放大芯片和第二推挽功率放大芯片相同;所述第一推挽功率放大芯片包括第一输入端和第二输入端,所述第一输入端被配置为接收第一转换信号,所述第二输入端被配置为接收第二转换信号,所述第二推挽功率放大芯片包括第三输入端和第四输入端,所述第三输入端被配置为接收第三转换信号,所述第四输入端被配置为接收第四转换信号;所述第一推挽功率放大芯片的第一输入端设置在远离所述第二推挽功率放大芯片的一侧,所述第二推挽功率放大芯片的第四输入端设置在远离所述第一推挽功率放大芯片的一侧;所述第一转换信号的相位与所述第三转换信号的相位相同,所述第二转换信号的相位与所述第四转换信号的相位相同。本申请中的第一推挽功率放大芯片的第一输入端接收的第一转换信号的相位和第二推挽功率放大芯片的第三输入端接收的第三转换信号的相位相同;第一推挽功率放大芯片的第二输入端接收的第二转换信号的相位和第二推挽功率放大芯片的第四输入端接收的第四转换信号的相位相同;且所述第一推挽功率放大芯片的第一输入端设置在远离所述第二推挽功率放大芯片的一侧,所述第二推挽功率放大芯片的第四输入端设置在远离所述第一推挽功率放大芯片的一侧;因此第一推挽功率放大芯片的和第二推挽功率放大芯片为相同的芯片,从而在射频前端模组可实现芯片的复用,从而提高了射频前端模组在实际应用中的灵活性和复用性。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例的描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一实施例中推挽功率放大电路的一电路示意图;
图2是本发明一实施例中推挽功率放大电路的另一电路示意图;
图3是本发明一实施例中推挽功率放大电路的另一电路示意图;
图4是本发明一实施例中射频前端模组的一电路示意图。
图中:10、前级转换电路;11、第一前级转换巴伦;12、第二前级转换巴伦;13、前级转换巴伦;20、第一推挽功率放大器;21、第一差分放大支路;22、第二差分放大支路;30、第二推挽功率放大器;31、第三差分放大支路;32、第四差分放大支路;41、第一后级转换巴伦;42、第二后级转换巴伦;51、基板;52、第一推挽功率放大芯片;53、第二推挽功率放大芯片。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
应当理解的是,本发明能够以不同形式实施,而不应当解释为局限于这里提出的实施例。相反地,提供这些实施例将使公开彻底和完全,并且将本发明的范围完全地传递给本领域技术人员。在附图中,为了清楚,层和区的尺寸以及相对尺寸可能被夸大自始至终相同附图标记表示相同的元件。
应当明白,当元件或层被称为“在…上”、“与…相邻”、“连接到”或“耦合到”其它元件或层时,其可以直接地在其它元件或层上、与之相邻、连接或耦合到其它元件或层,或者可以存在居间的元件或层。相反,当元件被称为“直接在…上”、“与…直接相邻”、“直接连接到”或“直接耦合到”其它元件或层时,则不存在居间的元件或层。应当明白,尽管可使用术语第一、第二、第三等描述各种元件、部件、区、层和/或部分,这些元件、部件、区、层和/或部分不应当被这些术语限制。这些术语仅仅用来区分一个元件、部件、区、层或部分与另一个元件、部件、区、层或部分。因此,在不脱离本发明教导之下,下面讨论的第一元件、部件、区、层或部分可表示为第二元件、部件、区、层或部分。
空间关系术语例如“在…下”、“在…下面”、“下面的”、“在…之下”、“在…之上”、“上面的”等,在这里可为了方便描述而被使用从而描述图中所示的一个元件或特征与其它元件或特征的关系。应当明白,除了图中所示的取向以外,空间关系术语意图还包括使用和操作中的器件的不同取向。例如,如果附图中的器件翻转,然后,描述为“在其它元件下面”或“在其之下”或“在其下”元件或特征将取向为在其它元件或特征“上”。因此,示例性术语“在…下面”和“在…下”可包括上和下两个取向。器件可以另外地取向(旋转90度或其它取向)并且在此使用的空间描述语相应地被解释。
在此使用的术语的目的仅在于描述具体实施例并且不作为本发明的限制。在此使用时,单数形式的“一”、“一个”和“/该”也意图包括复数形式,除非上下文清楚指出另外的方式。还应明白术语“组成”和/或“包括”,当在该说明书中使用时,确定特征、整数、步骤、操作、元件和/或部件的存在,但不排除一个或更多其它的特征、整数、步骤、操作、元件、部件和/或组的存在或添加。在此使用时,术语“和/或”包括相关所列项目的任何及所有组合。
为了彻底理解本发明,将在下列的描述中提出详细的结构及步骤,以便阐释本发明提出的技术方案。本发明的较佳实施例详细描述如下,然而除了这些详细描述外,本发明还可以具有其他实施方式。
本实施例提供一种推挽功率放大电路,如图1所示,包括前级转换电路10、第一推挽功率放大器20和第二推挽功率放大器30;前级转换电路10被配置为接收射频输入信号,对射频输入信号进行转换处理,输出第一转换信号至第一推挽功率放大器20的第一输入端、第二转换信号至第一推挽功率放大器20的第二输入端,以及输出第三转换信号至第二推挽功率放大器30的第三输入端、第四转换信号至第二推挽功率放大器30的第四输入端;第一推挽功率放大器20的第一输入端设置在远离第二推挽功率放大器30的一侧;第二推挽功率放大器30的第四输入端设置在远离第一推挽功率放大器20的一侧;第一转换信号的相位与第三转换信号的相位相同;第二转换信号的相位与第四转换信号的相位相同;前级转换电路10包括至多两个前级转换巴伦13。
其中,前级转换电路10为对射频输入信号进行转换处理,输出多路转换信号至推挽功率放大器的电路。本实施例中,前级转换电路10优选为输出四路转换信号至第一推挽功率放大器20和第二推挽功率放大器30中。具体地,前级转换电路10对射频输入信号进行转换处理之后,输出第一转换信号至第一推挽功率放大器20的第一输入端和第二转换信号至第一推挽功率放大器20的第二输入端,以及输出第三转换信号至第二推挽功率放大器30的第三输入端和第四转换信号至第二推挽功率放大器30的第四输入端。其中,第一转换信号和第二转换信号为一对平衡的差分信号。第三转换信号和第四转换信号为一对平衡的差分信号。
其中,推挽功率放大电路包括第一推挽功率放大器20和第二推挽功率放大器30。第一推挽功率放大器20用于对第一转换信号和第二转换信号进行放大处理。第二推挽功率放大器30用于对第三转换信号和第四转换信号进行放大处理。可以理解地,本申请的推挽功率放大电路包括第一推挽功率放大器20和第二推挽功率放大器30,相比于仅包括单个推挽功率放大器的电路,本申请的推挽功率放大电路具有更大的输出功率。
进一步地,推挽功率放大电路还可以包括第三推挽功率放大器和第四推挽功率放大器(图中未示出),第三推挽功率放大器和第四推挽功率放大器与第一推挽功率放大器20和第二推挽功率放大器30并行设置,接收经前级转换电路10转换处理后的转换信号。需要说明的是,第三推挽功率放大器和第四推挽功率放大器的具体结构和工作原理与上述第一推挽功率放大器20和第二推挽功率放大器30的具体结构和工作原理相同,在此不做冗余赘述。
在一具体实施例中,第一推挽功率放大器20的第一输入端、第二输入端、第二推挽功率放大器30的第三输入端、第四输入端并列设置。且第一推挽功率放大器20的第一输入端设置在远离第二推挽功率放大器30的一侧;第二推挽功率放大器30的第四输入端设置在远离第一推挽功率放大器20的一侧。
具体地,前级转换电路10的输出端,与第一推挽功率放大器20的第一输入端、第一推挽功率放大器20的第二输入端、第二推挽功率放大器30的第三输入端和第二推挽功率放大器30的第四输入端相连。前级转换电路10输出第一转换信号至第一推挽功率放大器20的第一输入端、输出第二转换信号至第一推挽功率放大器20的第二输入端,以及输出第三转换信号至第二推挽功率放大器30的第三输入端、输出第四转换信号至第二推挽功率放大器30的第四输入端;从而实现对接收的射频输入信号转换处理,并输出多路转换信号至第一推挽功率放大器20和第二推挽功率放大器30中。
本示例中,所述前级转换电路10包括至多两个前级转换巴伦13,即前级转换巴伦13的数量至多为两个,相比较于现有的需采用至少三个前级转换巴伦13对射频输入信号进行转换处理,本申请可采用较少的前级转换巴伦13对射频输入信号进行转换处理,从而大大减小了前级转换电路10的占用面积,提高了推挽功率放大电路的集成度,且由于巴伦在工作过程中的损耗往往较大,通过使用较少的前级转换巴伦13,还进一步减少了推挽功率放大电路的损耗,提高了推挽功率放大电路的整体性能。
其中,第一转换信号的相位与第三转换信号的相位相同;第二转换信号的相位与第四转换信号的相位相同。
在一具体实施例中,若第一推挽功率放大器20的第一输入端接收的第一转换信号的相位为0度,第二输入端接收的第一转换信号的相位为180度,则第二推挽功率放大器30的第三输入端接收的第三转换信号的相位为180度,第四输入端接收的第四转换信号的相位为0度。需要说明的是,只需保证第一推挽功率放大器20的第一输入端接收的第一转换信号的相位和第二推挽功率放大器30的第三输入端接收的第三转换信号的相位相同;第一推挽功率放大器20的第二输入端接收的第二转换信号的相位和第二推挽功率放大器30的第四输入端接收的第四转换信号的相位相同即可。
在一具体实施例中,当第一推挽功率放大器20集成为第一推挽功率放大芯片52,第二推挽功率放大器30集成为第二推挽功率放大芯片53时,第一推挽功率放大芯片52和第二推挽功率放大芯片53相同,可实现芯片的复用。具体地,第一推挽功率放大芯片52的第一输入端接收的第一转换信号的相位和第二推挽功率放大芯片53的第三输入端接收的第三转换信号的相位相同;第一推挽功率放大芯片52的第二输入端接收的第二转换信号的相位和第二推挽功率放大芯的第四输入端接收的第四转换信号的相位相同;因此第一推挽功率放大芯片52和第二推挽功率放大芯片53为相同的芯片,可实现芯片的复用,从而提高了推挽功率放大电路在实际应用中的灵活性和复用性。
在本示例中,前级转换电路10的输出的第一转换信号的相位与第三转换信号的相位相同;前级转换电路10的输出的第二转换信号的相位与第四转换信号的相位相同,其目的是使第一推挽功率放大器20的第一输入端与第二推挽功率放大器30的三输入端接收的转换信号的相位相同,使第一推挽功率放大器20的第二输入端与第二推挽功率放大器30的四输入端接收的转换信号的相位相同,从而不但可提高推挽功率放大电路的整体性能,还能提高推挽功率放大电路在实际应用中的灵活性和复用性。
在本实施例中,推挽功率放大电路包括第一推挽功率放大器20和第二推挽功率放大器30,相比于仅包括单个推挽功率放大器的电路,本申请的推挽功率放大电路具有更大的输出功率;前级转换电路10能够接收射频输入信号,对射频输入信号进行转换处理,并输出第一转换信号至第一推挽功率放大器20的第一输入端、第二转换信号至第一推挽功率放大器20的第二输入端;以及输出第三转换信号至第二推挽功率放大器30的第三输入端、第四转换信号至第二推挽功率放大器30的第四输入端,该前级转换巴伦13的数量至多为两个,相比较于现有的需采用至少三个前级转换巴伦13对射频输入信号进行转换处理,本申请可采用较少的前级转换巴伦13对射频输入信号进行转换处理,大大减小了前级转换电路10的占用面积,并提高了推挽功率放大电路的集成度和整体性能,减少了推挽功率放大电路的损耗;第一推挽功率放大器20的第一输入端设置在远离第二推挽功率放大器30的一侧;第二推挽功率放大器30的第四输入端设置在远离第二推挽功率放大器30的一侧;第一转换信号的相位与第三转换信号的相位相同;第二转换信号的相位与第四转换信号的相位相同,第一推挽功率放大器20和第二推挽功率放大器30为相同的推挽功率放大器,因此,采用相同的两个推挽功率放大器,能够简化推挽功率放大电路的电路结构,降低推挽功率放大电路的设计难度。
在一实施例中,第一转换信号的相位与第二转换信号的相位的差值为180度;第三转换信号的相位与第四转换信号的相位的差值为180度;第三转换信号的相位与第二转换信号的相位的差值为180度。
在本实施例中,由于前级转换电路10输出的第一转换信号的相位与第三转换信号的相位相同,且第一转换信号的相位与第二转换信号的相位的差值为180度;第三转换信号的相位与第四转换信号的相位的差值为180度;第三转换信号的相位与第二转换信号的相位的差值为180度。例如,第一转换信号的相位为180度,第三转换信号的相位为180度;第二转换信号的相位为0度,第四转换信号的相位为0度,从而不但可提高推挽功率放大电路的整体性能,且第一推挽功率放大器20和第二推挽功率放大器30为相同的推挽功率放大器,因此,采用相同的两个推挽功率放大器,能够简化推挽功率放大电路的电路结构,降低推挽功率放大电路的设计难度。
在一实施例中,如图2所示,前级转换电路10包括信号输入端Vin、第一前级转换巴伦11和第二前级转换巴伦12;信号输入端Vin,被配置为接收射频输入信号,将射频输入信号转换为第一输入信号和第二输入信号;第一前级转换巴伦11的第一输入端与信号输入端Vin连接,第二输入端与接地端或电源端连接;第一前级转换巴伦11的第一输出端与第一推挽功率放大器20的第一输入端连接,第二输出端与第一推挽功率放大器20的第二输入端连接;第一前级转换巴伦11,被配置为接收第一输入信号,对第一输入信号进行转换处理,输出第一转换信号至所述第一推挽功率放大器20的第一输入端和输出所述第二转换信号至第一推挽功率放大器20的第二输入端;第二前级转换巴伦12的第一输入端与信号输入端Vin连接,第二输入端与接地端或电源端连接;第二前级转换巴伦12的第一输出端与第二推挽功率放大器30的第三输入端连接,第二输出端与第二推挽功率放大器30的第四输入端连接;第二前级转换巴伦12,被配置为接收第二输入信号,对所第二输入信号进行转换处理,输出第三转换信号至所述第二推挽功率放大器30的第三输入端和输出第四转换信号至第二推挽功率放大器30的第四输入端。
作为一示例,信号输入端Vin,被配置为接收射频输入信号,输出第一输入信号至第一前级转换巴伦11,输出第二输入信号至第二前级转换巴伦12。其中,第一输入信号为输入至第一前级转换巴伦11的射频输入信号。第二输入信号为输入至第二前级转换巴伦12的射频输入信号。其中,第一输入信号和第二输入信号的相位相同。
在一具体实施例中,第一前级转换巴伦11的第一输入端与信号输入端Vin连接,第二输入端与接地端或电源端连接;第一前级转换巴伦11的输出端与第一推挽功率放大器20的第一输入端和第二输入端连接。第一前级转换巴伦11接收不平衡的第一输入信号,对第一输入信号进行转换处理,输出第一转换信号至第一推挽功率放大器20的第一输入端和输出第二转换信号至第一推挽功率放大器20的第二输入端。其中,第一转换信号和第二转换信号为第一前级转换巴伦11对不平衡的第一输入信号进行转换处理后,所输出的一对平衡的差分信号。
在另一具体实施例中,第二前级转换巴伦12的第一输入端与信号输入端Vin连接,第二输入端与接地端或电源端连接;第二前级转换巴伦12的第一输出端与第二推挽功率放大器30的第三输入端连接,第二前级转换巴伦12的第二输出端与所述第二推挽功率放大器30的第四输入端相连;第二前级转换巴伦12接收第二输入信号,对所第二输入信号进行转换处理,输出第三转换信号至第二推挽功率放大器30的第三输入端和输出第四转换信号至第二推挽功率放大器30的第四输入端。
在本实施例中,由于第一输入信号和第二输入信号的相位相同,因此通过第一前级转换巴伦11对第一输入信号的转换,以及第二前级转换巴伦12对第二输入信号的转换后,输出的第一转换信号(例如:第一转换信号的相位为180度)与第三转换信号(例如:第三转换信号的相位为180)的相位相同,第二转换信号(例如:第二转换信号的相位为0度)与第四转换信号(例如:第四转换信号的相位为0度)的相位相同。本申请通过第一前级转换巴伦11和第二前级转换巴伦12两个转换巴伦即可实现对射频输入信号的转换处理,相比较于现有的需采用至少三个前级转换巴伦13对射频输入信号进行转换处理,大大减小了前级转换电路10的占用面积,并提高了推挽功率放大电路的集成度和整体性能。
在一实施例中,如图2所示,第一推挽功率放大器20包括并列设置的第一差分放大支路21和第二差分放大支路22;第二推挽功率放大包括并列设置的第三差分放大支路31和第四差分放大支路32;第一前级转换巴伦11的第一输出端与第一差分放大支路21的输入端相连,第二输出端与第二差分放大支路22的输入端相连;第二前级转换巴伦12的第一输出端与第三差分放大支路31的输入端相连,第二输出端与第四差分放大支路32的输入端相连。
可以理解地,在本实施例中,第一差分放大支路21的输入端即为第一推挽功率放大器20的第一输入端,第二差分放大支路22的输入端即为第一推挽功率放大器20的第二输入端。第三差分放大支路31的输入端即为第二推挽功率放大器30的第三输入端,第四差分放大支路32的输入端即为第二推挽功率放大器30的第四输入端。
具体地,第一推挽功率放大器20包括并列设置的第一差分放大支路21和第二差分放大支路22;第二推挽功率放大器30包括并列设置的第三差分放大支路31和第四差分放大支路32。第一差分放大支路21被配置为对第一转换信号进行放大;第二差分放大支路22被配置为对第二转换信号进行放大;第三差分放大支路31被配置为对第三转换信号进行放大;第四差分放大支路32被配置为对第四转换信号进行放大。
在一具体实施例中,第一差分放大支路21包括至少一个第一放大晶体管M1,该第一放大晶体管M1可以是BJT晶体管(例如,HBT晶体管)或场效应晶体管。第二差分放大支路22包括至少一个第二放大晶体管M2,该第二放大晶体管M2包括可以是BJT晶体管(例如,HBT晶体管)或场效应晶体管。第三差分放大支路31包括至少一个第三放大晶体管M3,该第三放大晶体管M3包括可以是BJT晶体管(例如,HBT晶体管)或场效应晶体管。第四差分放大支路32包括至少一个第四放大晶体管M4,该第四放大晶体管M4可以是BJT晶体管(例如,HBT晶体管)或场效应晶体管。
在一具体实施例中,第一差分放大支路21包括一个第一放大晶体管M1。具体地,第一差分放大支路21的输入端为第一放大晶体管M1的基极或者场效应晶体管的栅极;第一差分放大支路21的输出端为第一放大晶体管M1的集电极或者场效应晶体管的源极。第二差分放大支路22包括一个第二放大晶体管M2。具体地,第二差分放大支路22的输入端为第二放大晶体管M2的基极或者场效应晶体管的栅极;第二差分放大支路22的输出端为第二放大晶体管M2的集电极或者场效应晶体管的源极。第三差分放大支路31包括一个第三放大晶体管M3。具体地,第三差分放大支路31的输入端为第三放大晶体管M3的基极或者场效应晶体管的栅极;第三差分放大支路31的输出端为第三放大晶体管M3的集电极或者场效应晶体管的源极。第四差分放大支路32包括一个第四放大晶体管M3。具体地,第四差分放大支路32的输入端为第四放大晶体管M4的基极或者场效应晶体管的栅极;第四差分放大支路32的输出端为第四放大晶体管M4的集电极或者场效应晶体管的源极
在另一具体实施例中,第一差分放大支路21还可以包括两个串联连接的第一放大晶体管M1(例如:分别为第一晶体管和第一晶体管)。具体地,第一晶体管的基极(栅极)与第一前级转换巴伦11的第一输出端相连,第一晶体管的集电极(源极)与第二晶体管的基极(栅极)相连,第一晶体管的发射极(漏极)与接地端相连。第二晶体管的集电极(源极)与后级电路相连,第二晶体管的发射极(漏极)与接地端相连。
第二差分放大支路22还可以包括两个串联连接的第二放大晶体管M2(例如:分别为包括第三晶体管和第四晶体管)。具体地,第三晶体管的基极(栅极)与第一前级转换巴伦11的第二输出端相连,第三晶体管的集电极(源极)与第四晶体管的基极(栅极)相连,第三晶体管的发射极(漏极)与接地端相连。第四晶体管的集电极(源极)与后级电路相连,第四晶体管的发射极(漏极)与接地端相连。
同样地,第三差分放大支路31还可以包括两个串联连接的第三放大晶体管M3,第四差分放大支路32还可以包括两个串联连接的第四放大晶体管M4。第三差分放大支路31和第四差分放大支路32具体结构和工作原理与上述第一差分放大支路21和第二差分放大支路22的具体结构和工作原理相同,在此不做冗余赘述。
在本实施例中,第一前级转换巴伦11的第一输出端与第一差分放大支路21的输入端相连,第二输出端与第二差分放大支路22的输入端相连,第一前级转换巴伦11输出第一转换信号至第一差分放大支路21的输入端,输出第二转换信号至第二差分放大支路22的输入端;第二前级转换巴伦12的第一输出端与第三差分放大支路31的输入端相连,第二输出端与第四差分放大支路32的输入端相连,第二前级转换巴伦12输出第三转换信号至第三差分放大支路31的输入端,输出第四转换信号至第四差分放大支路32的输入端;其中,第一转换信号(例如:相位为180度)与第三转换信号(例如:相位为180)的相位相同,第二转换信号(例如:相位为0度)与第四转换信号(例如:相位为0度)的相位相同,从而不但可提高推挽功率放大电路的整体性能,且当将第一推挽功率放大器20和第二推挽功率放大器30分别设置在第一芯片和第二芯片上时,还可实现芯片的复用,从而提高了推挽功率放大电路在实际应用中的灵活性和复用性。
在一实施例中,如图3所示,前级转换电路10包括前级转换巴伦13;前级转换巴伦13的第一输入端被配置为接收射频输入信号,第二输入端与接地端或电源端相连;前级转换巴伦13的第一输出端与第一推挽功率放大器20的第一输入端和第二推挽功率放大器30的第三输入端相连接;前级转换巴伦13的第二输出端与第一推挽功率放大器20的第二输入端和第二推挽功率放大器30的第四输入端相连接;前级转换巴伦13被配置为对射频输入信号进行转换处理,输出第一转换信号至第一推挽功率放大器20的第一输入端、第三转换信号至第二推挽功率放大器30的第二输入端,以及输出第二转换信号至第一推挽功率放大器20的第二输入端、第四转换信号至第二推挽功率放大器30的第四输入端。
在一具体实施例中,前级转换电路10包括前级转换巴伦13,前级转换巴伦13的第一输出端与第一推挽功率放大器20的第一输入端和第二推挽功率放大器30的第三输入端相连接,输出第一转换信号至第一推挽功率放大器20的第一输入端、第三转换信号至第二推挽功率放大器30的第三输入端;前级转换巴伦13的第二输出端与第一推挽功率放大器20的第二输入端和第二推挽功率放大器30的第四输入端相连接,输出第二转换信号至第一推挽功率放大器20的第二输入端、第四转换信号至第二推挽功率放大器30的第四输入端。其中,第一转换信号与第三转换信号的相位相同,第二转换信号与第四转换信号的相位相同。
在本实施例中,通过单个前级转换巴伦13,便能够实现对射频输入信号进行转换处理,输出第一转换信号至第一推挽功率放大器20的第一输入端、第三转换信号至第二推挽功率放大器30的第三输入端,以及输出第二转换信号至第一推挽功率放大器20的第二输入端、第四转换信号至第二推挽功率放大器30的第四输入端,对于上述采用第一前级转换巴伦11和第二前级转换巴伦12对射频输入信号进行转换处理,本实施例能够进一步减少前级转换电路10的占用面积,提高推挽功率放大电路的集成度。
在一实施例中,如图3所示,第一推挽功率放大器20包括并列设置的第一差分放大支路21和第二差分放大支路22;第二推挽功率放大包括并列设置的第三差分放大支路31和第四差分放大支路32;前级转换巴伦13的第一输出端与第一差分放大支路21的输入端和第三差分放大支路31的输入端相连;前级转换巴伦13的第二输出端与第二差分放大支路22的输入端和第四差分放大支路32的输入端相连。
具体地,第一推挽功率放大器20包括并列设置的第一差分放大支路21和第二差分放大支路22;第二推挽功率放大包括并列设置的第三差分放大支路31和第四差分放大支路32。第一差分放大支路21被配置为对第一转换信号进行放大;第二差分放大支路22被配置为对第二转换信号进行放大;第三差分放大支路31被配置为对第三转换信号进行放大;第四差分放大支路32被配置为对第四转换信号进行放大。
在一具体实施例中,第一差分放大支路21包括至少一个第一放大晶体管M1,该第一放大晶体管M1可以是BJT晶体管(例如,HBT晶体管)或场效应晶体管。第二差分放大支路22包括至少一个第二放大晶体管M2,该第二放大晶体管M2可以是BJT晶体管(例如,HBT晶体管)或场效应晶体管。第三差分放大支路31包括至少一个第三放大晶体管M3,该第三放大晶体管M3可以是BJT晶体管(例如,HBT晶体管)或场效应晶体管。第四差分放大支路32包括至少一个第四放大晶体管M4,该第四放大晶体管M4可以是BJT晶体管(例如,HBT晶体管)或场效应晶体管。
示例性地,前级转换巴伦13的第一输出端与第一差分放大支路21的输入端和第三差分放大支路31的输入端相连,输出第一转换信号至第一推挽功率放大器20的第一输入端和第三转换信号至第二推挽功率放大器30的第三输入端;前级转换巴伦13的第二输出端与第二差分放大支路22的输入端和第四差分放大支路32的输入端相连,输出第二转换信号至第一推挽功率放大器20的第二输入端和第四转换信号至第二推挽功率放大器30的第四输入端。
在本实施例中,仅通过单个前级转换巴伦13,便能够实现对射频输入信号进行转换处理,通过第一输出端输出第一转换信号至第一差分放大支路21的输入端和第三转换信号至第三差分放大支路31的输入端,以及通过第二输出端输出第二转换信号至第二差分放大支路22的输入端和第四转换信号至第四差分放大支路32的输入端。其中,第一转换信号与第三转换信号的相位相同,第二转换信号与第四转换信号的相位相同。相比较与上述需采用第一前级转换巴伦11和第二前级转换巴伦12对射频输入信号进行转换处理,本实施例能够进一步减少前级转换电路10的占用面积,进而提高推挽功率放大电路的集成度。
在一实施例中,如图2所示,第一推挽功率放大器20还包括第一后级转换巴伦41,第二推挽功率放大器30还包括第二后级转换巴伦42;第一后级转换巴伦41的第一输入端与第一差分放大支路21的输出端连接,所述第一后级转换巴伦41的第二输入端与第二差分放大支路22的输出端连接;第二后级转换巴伦42的第一输入端与第三差分放大支路31的输出端连接,所述第二后级转换巴伦42的第二输入端与第四差分放大支路32的输出端连接;第一后级转换巴伦41的第一输出端与信号输出端Vout连接,第二输出端与第二后级转换巴伦42的第一输出端连接;第二后级转换巴伦42的第二输出端与接地端相连。
在本实施例中,第一后级转换巴伦41的第一输入端与第一差分放大支路21的输出端连接,第二输入端与第二差分放大支路22的输出端连接,被配置为对第一转换信号和第二转换信号进行转换合成,输出第一输出信号;第二后级转换巴伦42的第一输入端与第三差分放大支路31的输出端连接,第二输入端与第四差分放大支路32的输出端连接,被配置为对第三转换信号和第四转换信号进行转换合成,输出第二输出信号;第一后级转换巴伦41的第一输出端与信号输出端Vout连接,第二输出端与第二后级转换巴伦42的第一输出端连接;第二后级转换巴伦42的第二输出端与接地端相连,被配置为对第一输出信号和第二输出信号进行转换,本申请通过第一后级转换巴伦41对第一差分放大支路21和第二差分放大支路22输出的第一转换信号和第二转换信号进行转换合成,通过第二后级转换巴伦42对第三差分放大支路31和第四差分放大支路32输出的第三转换信号和第四转换信号进行转换合成,从而在实现输出阻抗匹配的同时还能输出更高的输出功率。
本实施例提供一种射频前端模组,如图4所示,包括基板51以及并行设置在基板51上的第一推挽功率放大芯片52和第二推挽功率放大芯片53;第一推挽功率放大芯片52和第二推挽功率放大芯片53相同;第一推挽功率放大芯片52包括第一输入端和第二输入端,第一输入端被配置为接收第一转换信号,第二输入端被配置为接收第二转换信号,第二推挽功率放大芯片53包括第三输入端和第四输入端,第三输入端被配置为接收第三转换信号,第四输入端被配置为接收第四转换信号;第一推挽功率放大芯片52的第一输入端设置在远离第二推挽功率放大芯片53的一侧,第二推挽功率放大芯片53的第四输入端设置在远离第一推挽功率放大芯片52的一侧;第一转换信号的相位与第三转换信号的相位相同;第一转换信号的相位与第三转换信号的相位相同。
在一具体实施例中,第一推挽功率放大芯片52上设置有第一推挽功率放大器20。第二推挽功率放大芯片53上设置有第二推挽功率放大器30。第一推挽功率放大芯片52的第一输入端和第二输入端为第一推挽功率放大器20的第一输入端和第二输入端。第二推挽功率放大芯片53的第三输入端和第四输入端为第一推挽功率放大器20的第三输入端和第四输入端。第一转换信号输出至第一推挽功率放大器20的第一输入端;第二转换信号输出至第一推挽功率放大器20的第二输入端;第三转换信号输出至第二推挽功率放大器30的第三输入端;第四转换信号输出至第二推挽功率放大器30的第四输入端。
其中,射频前端模组包括第一推挽功率放大芯片52和第二推挽功率放大芯片53,且第一推挽功率放大芯片52和第二推挽功率放大芯片53相同,从而在射频前端模组中实现芯片的复用。
作为一示例,第一推挽功率放大芯片52的第一输入端设置在远离第二推挽功率放大芯片53的一侧;第二推挽功率放大芯片53的第四输入端设置在远离第一推挽功率放大芯片52的一侧。其中,第一转换信号的相位与第三转换信号的相位相同;第二转换信号的相位与第四转换信号的相位相同。
在本示例中,第一转换信号的相位与第三转换信号的相位相同;第二转换信号的相位与第四转换信号的相位相同。例如,第一转换信号的相位为180度,第三转换信号的相位为180度;第二转换信号的相位为0度,第四转换信号的相位为0度,第一推挽功率放大芯片52的第一输入端与第二推挽功率放大芯片53的三输入端接收的转换信号的相位相同,第一推挽功率放大芯片52的第二输入端与第二推挽功率放大芯片53的第四输入端接收的转换信号的相位相同,第一推挽功率放大芯片52和第二推挽功率放大芯片53相同,从而实现推挽功率放大芯片的复用。
在本实施例中,第一推挽功率放大芯片52的第一输入端设置在远离第二推挽功率放大芯片53的一侧;第二推挽功率放大芯片53的第四输入端设置在远离第一推挽功率放大芯片52的一侧;第一转换信号的相位与第三转换信号的相位相同;第二转换信号的相位与第四转换信号的相位相同,使第一推挽功率放大芯片52的第一输入端与第二推挽功率放大芯片53的第三输入端接收的转换信号的相位相同,使第一推挽功率放大芯片52的第二输入端与第二推挽功率放大芯片53的第四输入端接收的转换信号的相位相同,实现推挽功率放大芯片的复用。
在一实施例中,射频前端模组还包括前级转换电路10;前级转换电路10被配置为接收射频输入信号,对射频输入信号进行转换处理,输出第一转换信号至第一推挽功率放大芯片52的第一输入端、第二转换信号至第一推挽功率放大芯片52的第二输入端;以及输出第三转换信号至第二推挽功率放大芯片53的第三输入端、第四转换信号至第二推挽功率放大芯片53的第四输入端;前级转换电路10包括至多两个前级转换巴伦13。
在本实施例中,前级转换电路10的输出端,与第一推挽功率放大芯片52的第一输入端、第一推挽功率放大芯片52的第二输入端、第二推挽功率放大芯片53的第三输入端和第二推挽功率放大芯片53的第四输入端相连,输出第一转换信号至第一推挽功率放大芯片52的第一输入端、第二转换信号至第一推挽功率放大芯片52的第二输入端;以及输出第三转换信号至第二推挽功率放大芯片53的第三输入端、第四转换信号至第二推挽功率放大芯片53的第四输入端。本示例中,前级转换巴伦13的数量至多为两个,以减少前级转换电路10的占用面积,提高推挽功率放大电路的集成度。
在一实施例中,第一转换信号的相位与第二转换信号的相位的差值为180度;第三转换信号的相位与第四转换信号的相位的差值为180度;第三转换信号的相位与第二转换信号的相位的差值为180度。
在本实施例中,经上述前级转换电路10进行转换处理后输出的第一转换信号的相位与第三转换信号的相位相同,且第一转换信号的相位与第二转换信号的相位的差值为180度;第三转换信号的相位与第四转换信号的相位的差值为180度;第三转换信号的相位与第二转换信号的相位的差值为180度。例如,第一转换信号的相位为180度,第三转换信号的相位为180度;第二转换信号的相位为0度,第四转换信号的相位为0度,第一推挽功率放大芯片52和第二推挽功率放大芯片53为相同的芯片,从而实现芯片的复用,且由于前级转换巴伦13的数量至多为两个,还能减少前级转换电路10的占用面积,提高推挽功率放大电路的集成度和整体性能。
在一实施例中,所述前级转换电路10包括信号输入端、第一前级转换巴伦11和第二前级转换巴伦12;所述信号输入端,被配置为接收射频输入信号,将所述射频输入信号转换为第一输入信号和第二输入信号;所述第一前级转换巴伦11的第一输入端与所述信号输入端连接,第二输入端与接地端或电源端连接;所述第一前级转换巴伦11的输出端与所述第一推挽功率放大器20的第一输入端和第二输入端连接;所述第一前级转换巴伦11,被配置为接收所述第一输入信号,对所述第一输入信号进行转换处理,输出所述第一转换信号至所述第一推挽功率放大器20的第一输入端和输出所述第二转换信号至所述第一推挽功率放大器20的第二输入端;所述第二前级转换巴伦12的第一输入端与所述信号输入端连接,第二输入端与接地端或电源端连接;所述第二前级转换巴伦12的输出端与所述第二推挽功率放大器30的第三输入端和第四输入端连接;所述第二前级转换巴伦12,被配置为接收所述第二输入信号,对所第二输入信号进行转换处理,输出所述第三转换信号至所述第一推挽功率放大器20的第三输入端和输出所述第四转换信号至所述第二推挽功率放大器30的第四输入端。
作为一示例,信号输入端Vin,被配置为接收射频输入信号,输出第一输入信号至第一前级转换巴伦11,输出第二输入信号至第二前级转换巴伦12。其中,第一输入信号为输入至第一前级转换巴伦11的射频输入信号。第二输入信号为输入至第二前级转换巴伦12的射频输入信号。
在一具体实施例中,第一前级转换巴伦11的第一输入端与信号输入端Vin连接,第二输入端与接地端或电源端连接;第一前级转换巴伦11的输出端与第一推挽功率放大器20的第一输入端和第二输入端连接。第一前级转换巴伦11接收不平衡的第一输入信号,对第一输入信号进行转换处理,输出第一转换信号至第一推挽功率放大器20的第一输入端和输出第二转换信号至第一推挽功率放大器20的第二输入端。其中,第一转换信号和第二转换信号为第一前级转换巴伦11对不平衡的第一输入信号进行转换处理后,所输出的一对平衡的差分信号。
在另一具体实施例中,第二前级转换巴伦12的第一输入端与信号输入端Vin连接,第二输入端与接地端或电源端连接;第二前级转换巴伦12的第一输出端与第二推挽功率放大器30的第三输入端连接,第二前级转换巴伦12的第二输出端与所述第二推挽功率放大器30的第四输入端相连;第二前级转换巴伦12接收第二输入信号,对所第二输入信号进行转换处理,输出第三转换信号(相位为180)至第二推挽功率放大器30的第三输入端和输出第四转换信号(相位为0度)至第二推挽功率放大器30的第四输入端。
在本实施例中,通过第一前级转换巴伦11对第一输入信号的转换,以及第二前级转换巴伦12对第二输入信号的转换,以使第一转换信号(例如:相位为180度)与第三转换信号(例如:相位为180)的相位相同,第二转换信号(例如:相位为0度)与第四转换信号(例如:相位为0度)的相位相同,通过第一前级转换巴伦11和第二前级转换巴伦12两个转换巴伦对第一输入信号和第二输入信号进行处理,相比较于现有的需采用至少三个前级转换巴伦13对射频输入信号进行转换处理,大大减小了前级转换电路10的占用面积,并提高了推挽功率放大电路的集成度和整体性能,减少了推挽功率放大电路的损耗。
在一实施例中,所述前级转换电路10包括前级转换巴伦13;所述前级转换巴伦13的第一输入端被配置为接收射频输入信号,第二输入端与接地端或电源端相连,所述前级转换巴伦13的第一输出端与所述第一推挽功率放大器20的第一输入端和所述第二推挽功率放大器30的第三输入端相连接;所述前级转换巴伦13的第二输出端与所述第一推挽功率放大器20的第二输入端和所述第二推挽功率放大器30的第四输入端相连接;所述前级转换巴伦13被配置为对所述射频输入信号进行转换处理,输出第一转换信号至所述第一推挽功率放大器20的第一输入端、第三转换信号至所述第二推挽功率放大器30的第三输入端,以及输出第二转换信号至所述第一推挽功率放大器20的第二输入端、第四转换信号至所述第二推挽功率放大器30的第四输入端。
在一具体实施例中,前级转换电路10包括前级转换巴伦13,前级转换巴伦13的第一输出端与第一推挽功率放大器20的第一输入端和第二推挽功率放大器30的第三输入端相连接,输出第一转换信号至第一推挽功率放大器20的第一输入端、第三转换信号至第二推挽功率放大器30的第三输入端;前级转换巴伦13的第二输出端与第一推挽功率放大器20的第二输入端和第二推挽功率放大器30的第四输入端相连接,输出第二转换信号至第一推挽功率放大器20的第二输入端、第四转换信号至第二推挽功率放大器30的第四输入端。
在本实施例中,通过单个前级转换巴伦13,便能够实现对射频输入信号进行转换处理,输出第一转换信号至第一推挽功率放大器20的第一输入端、第三转换信号至第二推挽功率放大器30的第三输入端,以及输出第二转换信号至第一推挽功率放大器20的第二输入端、第四转换信号至第二推挽功率放大器30的第四输入端,对于采用第一前级转换巴伦11和第二前级转换巴伦12,能够进一步减少前级转换电路10的占用面积,提高推挽功率放大电路的集成度。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

Claims (8)

1.一种推挽功率放大电路,其特征在于,包括前级转换电路、第一推挽功率放大器和第二推挽功率放大器;
所述前级转换电路被配置为接收射频输入信号,对所述射频输入信号进行转换处理,输出第一转换信号至所述第一推挽功率放大器的第一输入端、输出第二转换信号至所述第一推挽功率放大器的第二输入端,以及输出第三转换信号至所述第二推挽功率放大器的第三输入端、输出第四转换信号至所述第二推挽功率放大器的第四输入端;
所述第一推挽功率放大器的第一输入端设置在远离所述第二推挽功率放大器的一侧,所述第二推挽功率放大器的第四输入端设置在远离所述第一推挽功率放大器的一侧;
所述第一转换信号的相位与所述第三转换信号的相位相同;所述第二转换信号的相位与所述第四转换信号的相位相同;所述第一转换信号的相位与所述第二转换信号的相位不同;所述第三转换信号的相位与所述第四转换信号的相位不同;所述第一推挽功率放大器用于对所述第一转换信号和所述第二转换信号进行放大处理;所述第二推挽功率放大器用于对所述第三转换信号和所述第四转换信号进行放大处理;
所述前级转换电路包括至多两个前级转换巴伦;
其中,所述前级转换电路包括信号输入端、第一前级转换巴伦和第二前级转换巴伦;
所述第一前级转换巴伦的第一输入端与所述信号输入端连接,第二输入端与接地端或电源端连接;所述第一前级转换巴伦的第一输出端与所述第一推挽功率放大器的第一输入端连接,第二输出端与所述第一推挽功率放大器的第二输入端连接;
所述第二前级转换巴伦的第一输入端与所述信号输入端连接,第二输入端与接地端或电源端连接;所述第二前级转换巴伦的第一输出端与所述第二推挽功率放大器的第三输入端连接,第二输出端与所述第二推挽功率放大器的第四输入端连接;
或者,所述前级转换电路包括前级转换巴伦;
所述前级转换巴伦的第一输入端被配置为接收射频输入信号,第二输入端与接地端或电源端相连;
所述前级转换巴伦的第一输出端与所述第一推挽功率放大器的第一输入端和所述第二推挽功率放大器的第三输入端相连接;
所述前级转换巴伦的第二输出端与所述第一推挽功率放大器的第二输入端和所述第二推挽功率放大器的第四输入端相连接。
2.如权利要求1所述的推挽功率放大电路,其特征在于,所述第一转换信号的相位与所述第二转换信号的相位差为180度;所述第三转换信号的相位与所述第四转换信号的相位差为180度;所述第三转换信号的相位与所述第二转换信号的相位差为180度。
3.如权利要求1所述的推挽功率放大电路,其特征在于,所述第一推挽功率放大器包括并列设置的第一差分放大支路和第二差分放大支路;所述第二推挽功率放大包括并列设置的第三差分放大支路和第四差分放大支路;
所述第一前级转换巴伦的第一输出端与所述第一差分放大支路的输入端相连,第二输出端与所述第二差分放大支路的输入端相连;
所述第二前级转换巴伦的第一输出端与所述第三差分放大支路的输入端相连,第二输出端与所述第四差分放大支路的输入端相连。
4.如权利要求1所述的推挽功率放大电路,其特征在于,所述第一推挽功率放大器包括并列设置的第一差分放大支路和第二差分放大支路;所述第二推挽功率放大包括并列设置的第三差分放大支路和第四差分放大支路;
所述前级转换巴伦的第一输出端与所述第一差分放大支路的输入端和所述第三差分放大支路的输入端相连;
所述前级转换巴伦的第二输出端与所述第二差分放大支路的输入端和所述第四差分放大支路的输入端相连。
5.如权利要求3或4所述的推挽功率放大电路,其特征在于,所述第一推挽功率放大器还包括第一后级转换巴伦,所述第二推挽功率放大器还包括第二后级转换巴伦;
所述第一后级转换巴伦的第一输入端与所述第一差分放大支路的输出端连接,所述第一后级转换巴伦的第二输入端与所述第二差分放大支路的输出端连接;
所述第二后级转换巴伦的第一输入端与所述第三差分放大支路的输出端连接,所述第二后级转换巴伦的第二输入端与所述第四差分放大支路的输出端连接;
所述第一后级转换巴伦的第一输出端与信号输出端连接,第二输出端与所述第二后级转换巴伦的第一输出端连接;所述第二后级转换巴伦的第二输出端与接地端相连。
6.一种射频前端模组,其特征在于,包括基板以及并行设置在所述基板上的第一推挽功率放大芯片和第二推挽功率放大芯片;第一推挽功率放大芯片和第二推挽功率放大芯片为相同的芯片;
所述第一推挽功率放大芯片包括第一输入端和第二输入端,所述第一输入端被配置为接收第一转换信号,所述第二输入端被配置为接收第二转换信号,所述第二推挽功率放大芯片包括第三输入端和第四输入端,所述第三输入端被配置为接收第三转换信号,所述第四输入端被配置为接收第四转换信号;
所述第一推挽功率放大芯片的第一输入端设置在远离所述第二推挽功率放大芯片的一侧,所述第二推挽功率放大芯片的第四输入端设置在远离所述第一推挽功率放大芯片的一侧;
所述第一转换信号的相位与所述第三转换信号的相位相同,所述第二转换信号的相位与所述第四转换信号的相位相同;所述第一转换信号的相位与所述第二转换信号的相位不同;所述第三转换信号的相位与所述第四转换信号的相位不同;所述第一推挽功率放大芯片用于对所述第一转换信号和所述第二转换信号进行放大处理;所述第二推挽功率放大芯片用于对所述第三转换信号和所述第四转换信号进行放大处理;
所述射频前端模组还包括前级转换电路;
所述前级转换电路包括至多两个前级转换巴伦;
其中,所述前级转换电路包括信号输入端、第一前级转换巴伦和第二前级转换巴伦;
所述第一前级转换巴伦的第一输入端与所述信号输入端连接,第二输入端与接地端或电源端连接;所述第一前级转换巴伦的第一输出端与所述第一推挽功率放大芯片的第一输入端连接,第二输出端与所述第一推挽功率放大芯片的第二输入端连接;
所述第二前级转换巴伦的第一输入端与所述信号输入端连接,第二输入端与接地端或电源端连接;所述第二前级转换巴伦的第一输出端与所述第二推挽功率放大芯片的第三输入端相连,第二输出端与所述第二推挽功率放大芯片的第四输入端连接;
或者,所述前级转换电路包括前级转换巴伦;
所述前级转换巴伦的第一输入端被配置为接收射频输入信号,第二输入端与接地端或电源端相连,
所述前级转换巴伦的第一输出端与所述第一推挽功率放大芯片的第一输入端和所述第二推挽功率放大芯片的第三输入端相连接;
所述前级转换巴伦的第二输出端与所述第一推挽功率放大芯片的第二输入端和所述第二推挽功率放大芯片的第四输入端相连接。
7.如权利要求6所述的射频前端模组,其特征在于,所述前级转换电路被配置为接收射频输入信号,对所述射频输入信号进行转换处理,输出第一转换信号至所述第一推挽功率放大芯片的第一输入端、第二转换信号至所述第一推挽功率放大芯片的第二输入端;以及输出第三转换信号至所述第二推挽功率放大芯片的第三输入端、第四转换信号至所述第二推挽功率放大芯片的第四输入端。
8.如权利要求7所述的射频前端模组,其特征在于,所述第一转换信号的相位与所述第二转换信号的相位差为180度;所述第三转换信号的相位与所述第四转换信号的相位差为180度;所述第三转换信号的相位与所述第二转换信号的相位差为180度。
CN202110744781.5A 2021-06-30 2021-06-30 推挽功率放大电路及射频前端模组 Active CN115549617B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202110744781.5A CN115549617B (zh) 2021-06-30 2021-06-30 推挽功率放大电路及射频前端模组
PCT/CN2022/098352 WO2023273852A1 (zh) 2021-06-30 2022-06-13 推挽功率放大电路及射频前端模组

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110744781.5A CN115549617B (zh) 2021-06-30 2021-06-30 推挽功率放大电路及射频前端模组

Publications (2)

Publication Number Publication Date
CN115549617A CN115549617A (zh) 2022-12-30
CN115549617B true CN115549617B (zh) 2024-08-02

Family

ID=84690006

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110744781.5A Active CN115549617B (zh) 2021-06-30 2021-06-30 推挽功率放大电路及射频前端模组

Country Status (2)

Country Link
CN (1) CN115549617B (zh)
WO (1) WO2023273852A1 (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012205018A (ja) * 2011-03-24 2012-10-22 Furukawa Electric Co Ltd:The 高出力電力増幅器
TW202002507A (zh) * 2018-06-25 2020-01-01 國立暨南國際大學 多路射頻功率放大裝置
CN112968679A (zh) * 2021-02-08 2021-06-15 锐石创芯(深圳)科技有限公司 推挽功率放大系统及射频前段模组

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7268616B2 (en) * 2004-07-08 2007-09-11 Amalfi Semiconductor, Inc. Method and apparatus for an improved power amplifier
JP2006157483A (ja) * 2004-11-30 2006-06-15 Toyota Central Res & Dev Lab Inc 変調機能を有する増幅装置
CN101888216A (zh) * 2010-04-30 2010-11-17 苏州英诺迅科技有限公司 推挽式结构射频功率放大器
JP5530265B2 (ja) * 2010-06-21 2014-06-25 パナソニック株式会社 電力増幅器
JP2012238960A (ja) * 2011-05-10 2012-12-06 Mitsubishi Electric Corp プッシュプル増幅器
TWI632769B (zh) * 2017-04-17 2018-08-11 國立暨南國際大學 Multiple power amplifier circuit
CN107453731A (zh) * 2017-08-16 2017-12-08 湖南时变通讯科技有限公司 一种射频功率合成装置
KR102119359B1 (ko) * 2020-01-29 2020-06-05 부산대학교 산학협력단 효율 개선 구조를 포함하는 전력결합변압기 기반 아웃페이징 전력증폭기
CN113572440B (zh) * 2020-06-16 2022-11-08 锐石创芯(深圳)科技股份有限公司 功放输出匹配电路、射频前端模组和无线装置
CN111490326A (zh) * 2020-06-29 2020-08-04 展讯通信(上海)有限公司 巴伦器件及差分移相器
CN112187194B (zh) * 2020-09-30 2022-04-19 锐石创芯(深圳)科技股份有限公司 推挽功率放大器、射频前端电路和无线装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012205018A (ja) * 2011-03-24 2012-10-22 Furukawa Electric Co Ltd:The 高出力電力増幅器
TW202002507A (zh) * 2018-06-25 2020-01-01 國立暨南國際大學 多路射頻功率放大裝置
CN112968679A (zh) * 2021-02-08 2021-06-15 锐石创芯(深圳)科技有限公司 推挽功率放大系统及射频前段模组

Also Published As

Publication number Publication date
CN115549617A (zh) 2022-12-30
WO2023273852A1 (zh) 2023-01-05

Similar Documents

Publication Publication Date Title
CN113285684B (zh) 推挽功率放大系统及射频前端模组
CN112187194B (zh) 推挽功率放大器、射频前端电路和无线装置
US9042859B2 (en) Dual carrier amplifier circuits and methods
US11082008B2 (en) Multi-mode stacked amplifier
US7521995B1 (en) Inverted doherty amplifier with increased off-state impedence
US8634789B2 (en) Multi-mode power amplifier
CN105490648B (zh) 一种多模功率放大器及其移动终端
CN114915266B (zh) 射频放大电路和射频前端模组
US8258866B2 (en) Power amplifiers
US7592866B2 (en) Widebrand differential amplifier including single-ended amplifiers coupled to a four-port transformer
CN213243932U (zh) 射频功率放大系统和射频前端模组
CN115549617B (zh) 推挽功率放大电路及射频前端模组
CN115700998B (zh) 多尔蒂功率放大器及射频前端模块
KR101960651B1 (ko) 낮은 임피던스 공급 피드를 가진 포락선 추적 전력 증폭기
CN115622518B (zh) 一种推挽功率放大电路及射频前端模组
CN105680801B (zh) 一种平衡散热的多模功率放大器及其移动终端
CN221688640U (zh) 推挽功率放大电路、射频前端模组
CN219087104U (zh) 功率放大电路和射频前端模组
CN221448375U (zh) 功率放大器、芯片及射频前端模组
CN113131926B (zh) 一种高线性度幅相控制接收前端电路
CN115913152B (zh) 推挽功率放大电路及射频前端模组
WO2010071248A1 (en) Enhanced chireix combiner
CN117674736A (zh) 推挽功率放大电路及射频前端模组
CN118337155A (zh) 多赫蒂射频功率放大器
CN118740073A (zh) 推挽功率放大电路、推挽功率放大器和射频前端模组

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant