CN115525500A - 一种设备调试方法、装置、设备及介质 - Google Patents

一种设备调试方法、装置、设备及介质 Download PDF

Info

Publication number
CN115525500A
CN115525500A CN202211214240.2A CN202211214240A CN115525500A CN 115525500 A CN115525500 A CN 115525500A CN 202211214240 A CN202211214240 A CN 202211214240A CN 115525500 A CN115525500 A CN 115525500A
Authority
CN
China
Prior art keywords
signal line
unit
data
debugged
preset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211214240.2A
Other languages
English (en)
Inventor
张跃文
付冬颖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202211214240.2A priority Critical patent/CN115525500A/zh
Publication of CN115525500A publication Critical patent/CN115525500A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/273Tester hardware, i.e. output processing circuits
    • G06F11/2733Test interface between tester and unit under test

Abstract

本申请公开了一种设备调试方法、装置、设备及介质,涉及设备维护领域,该方法应用于一端与调试单元通过线缆连接,一端与待调试单元的通用异步收发传输器排针连接的调试单元,包括:分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息;将含有起始位信息的缓存区所对应的信号线确定为待调试单元的数据发送端信号线,并确定各信号与待调试单元的数据发送端信号线、数据接收端信号线的对应关系;利用对应关系连接将待调试单元与预设数据转换装置,并利用预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便调试单元对待调试单元进行调试。本发明实现UART排针和调试单元之间信号线的正确连接,并且能够实现即插即用。

Description

一种设备调试方法、装置、设备及介质
技术领域
本发明涉及设备维护领域,特别涉及一种设备调试方法、装置、设备及介质。
背景技术
在服务器设计过程中会预留调试接口,用于设计、开发、维护等方面的监测及调试,当前服务器上面的常用调试接口有I2C(即Inter-Integrated Circuit)、UART(即Universal Asynchronous,通用异步收发传输器)、JTAG(即Joint Test Action Group,联合测试工作组)、USB(即Universal Serial Bus,通用串行总线)等,其中对于一些关键器件的状态监控,都会预留一到多个UART接口分别与器件内部相关主要功能模块连接。使用时,用户连接不同UART端口以观测相应功能模块的活动状态。
现有技术中使用调试器通过UART调试设备时,由于UART排针设计中没有统一规范,在使用UART调试器连接不同UART排针时,需要预先查看资料确定设备的UART排针引脚定义以及调试器的各个引脚信号定义,然后将调试器的TXD(Transmit Data)和RXD(Receive Data)与被调试设备UART排针的RXD相连,完成后才能实现调试器和被调试设备之间的数据传输。在实际操作过程中,用户连接调试不同引脚定义的UART排针时,容易产生混乱,需要多次调整连接位置才能实现待测设备与调试器之间的数据传输,浪费时间精力。
由上可见,在使用调试器通过UART调试设备过程中,如何避免出现由于不同引脚定义的UART排针混乱,导致UART排针的引脚连接效率低的情况是本领域有待解决的问题。
发明内容
有鉴于此,本发明的目的在于提供一种设备调试方法、装置、设备及介质,能够实现UART排针和调试单元之间信号线的正确连接,在调试单元连接UART插针时能够实现即插即用。其具体方案如下:
第一方面,本申请公开了一种设备调试方法,应用于一端与调试单元通过线缆连接,一端与待调试单元的通用异步收发传输器排针连接的调试单元,包括:
分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息;所述第一预设缓存区与所述第二预设缓存区中各自保存有所述待调试单元发送的,且分别通过预设的第一信号线与第二信号线接收的通用异步收发信号;
将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系;
利用所述对应关系将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端,并利用所述预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便所述调试单元利用所述目标调试信号对所述待调试单元进行调试。
可选的,所述分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息之前,还包括:
通过第一信号线与第二信号线接收所述待调试单元发送的通用异步收发信号;
将所述通用异步收发信号的电平转换为预设调试电平,并将电平转换后的所述通用异步收发信号存储至相应信号线对应的预设缓存区内。
可选的,所述将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系,包括:
将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并将第一信号线与所述第二信号线中除所述待调试单元的数据发送端信号线之外的另一信号线确定为待调试单元的数据接收端信号线;
确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系。
可选的,所述分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息之后,还包括:
若所述第一预设缓存区与第二预设缓存区内均不含有起始位信息,则基于第一控制策略利用第三预设缓存区向所述待测试单元发送数据请求,并判断所述第一预设缓存区是否接收到含有起始位信息的通用异步收发信号;所述第三预设缓存区位于预设数据转换装置的数据发送端所在的线路中;
若所述第一预设缓存区接收到含有起始位信息的通用异步收发信号,则将所述第一信号线确定为所述待调试单元的数据发送端信号线,并执行所述确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系的步骤;
若所述第一预设缓存区未接收到含有起始位信息的通用异步收发信号,则基于第二控制策略利用第三预设缓存区向所述待测试单元发送数据请求,并判断所述第二预设缓存区是否接收到含有起始位信息的通用异步收发信号;
若所述第二预设缓存区接收到含有起始位信息的通用异步收发信号,则将所述第二信号线确定为所述待调试单元的数据发送端信号线,并执行所述确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系的步骤。
若所述第二预设缓存区未接收到含有起始位信息的通用异步收发信号,则将所述待调试单元的工作状态确定为异常,并控制预设闪烁灯发出告警信号。
可选的,所述基于第一控制策略利用第三预设缓存区向所述待测试单元发送数据请求,包括:
将SEL信号拉低为低电平,并利用第三预设缓存区向所述待测试单元发送数据请求;
相应的,所述基于第二控制策略利用第三预设缓存区向所述待测试单元发送数据请求,包括:
将SEL信号拉高为高电平,并利用第三预设缓存区向所述待测试单元发送数据请求。
可选的,所述利用所述预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便所述调试单元利用所述目标调试信号对所述待调试单元进行调试,包括:
利用所述预设数据转换装置实现通用异步收发信号与通用串行总线信号的转换,以便所述调试单元通过调试单元中预设的通用串行总线接口,并利用所述目标调试信号对所述待调试单元进行调试。
可选的,所述利用所述对应关系将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端,包括:
基于所述对应关系确定SEL信号值;
利用预设信号转换装置基于所述SEL信号值对应的线路连接方式,将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端。
第二方面,本申请公开了一种设备调试装置,应用于一端与调试单元通过线缆连接,一端与待调试单元的通用异步收发传输器排针连接的调试单元,包括:
信息确定模块,用于分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息;所述第一预设缓存区与所述第二预设缓存区中各自保存有所述待调试单元发送的,且分别通过预设的第一信号线与第二信号线接收的通用异步收发信号;
信号线判定模块,用于将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系;
信号线连接模块,用于利用所述对应关系将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端,并利用所述预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便所述调试单元利用所述目标调试信号对所述待调试单元进行调试。
第三方面,本申请公开了一种电子设备,包括:
存储器,用于保存计算机程序;
处理器,用于执行所述计算机程序,以实现前述的设备调试方法。
第四方面,本申请公开了一种计算机存储介质,用于保存计算机程序;其中,所述计算机程序被处理器执行时实现前述公开的设备调试方法的步骤。
本申请中调试单元一端与调试单元通过线缆连接,一端与待调试单元的通用异步收发传输器排针连接,调试单元先分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息;所述第一预设缓存区与所述第二预设缓存区中各自保存有所述待调试单元发送的,且分别通过预设的第一信号线与第二信号线接收的通用异步收发信号;将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系;利用所述对应关系将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端,并利用所述预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便所述调试单元利用所述目标调试信号对所述待调试单元进行调试。这样一来,本申请采用监测预设缓存区内的数据是否含有开始位来判断对应的信号线是否为待调试单元的数据发送端信号线,以在未知待调试单元的UART排针的不同引脚定义的情况下,准确实现UART排针和调试单元之间信号线的连接,在调试单元连接UART插针时能够实现即插即用。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请提供的一种设备调试方法流程图;
图2为本申请提供的一种设备连接关系示意图;
图3为本申请提供的一种方案整体示意图;
图4为本申请提供的一种具体的设备调试方法流程图;
图5为本申请提供的第一种线路连接示意图;
图6为本申请提供的第二种线路连接示意图;
图7为本申请提供的一种设备调试装置结构示意图;
图8为本申请提供的一种电子设备结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
现有技术中,由于不同引脚定义的UART排针混乱,导致UART排针的引脚连接效率低。在本申请中,能够实现UART排针和调试单元之间信号线的正确连接,在调试单元连接UART插针时能够实现即插即用。
本发明实施例公开了一种设备调试方法,应用于一端与调试单元通过线缆连接,一端与待调试单元的通用异步收发传输器排针连接的调试单元,参见图1所述,该方法包括:
步骤S11:分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息;所述第一预设缓存区与所述第二预设缓存区中各自保存有所述待调试单元发送的,且分别通过预设的第一信号线与第二信号线接收的通用异步收发信号。
本发明适用于手机、服务器等电子设备主板设计调试中需要使用UART排针连接调试器进行调试的场景。本实施例中,所述第一信号线和所述第二信号线与所述待调试单元的通UART排针的UART信号相连,用于传输所述待调试单元发送的数据。可以理解的是,本实施例中,所述第一预设缓存区与第二预设缓存区分别对应所述第一信号线和所述第二信号线,即第一信号线接收的数据会被存放至所述第一预设缓存区内,第二信号线接收的数据会被存放至所述第二预设缓存区内。
本实施例中,所述分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息之前,还包括:通过第一信号线与第二信号线接收所述待调试单元发送的通用异步收发信号;将所述通用异步收发信号的电平转换为预设调试电平,并将电平转换后的所述通用异步收发信号存储至相应信号线对应的预设缓存区内。
在本实施例中的具体实施方式中,为确保信号线的电平状态和调试单元的电平状态保持一致,在信号线的输入侧增加电平转换单元,第一信号线与第二信号线接收所述待调试单元发送的UART信号后,电平转换单元会对所述UART信号进行电平转换,将输入信号的电平状态转换为调试单元内部工作电平。在电平转换后会将UART信号存放至对应的预设缓存区内。
步骤S12:将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系。
本实施例中,所述将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系,包括:将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并将第一信号线与所述第二信号线中除所述待调试单元的数据发送端信号线之外的另一信号线确定为待调试单元的数据接收端信号线;确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系。
UART能够将并行数据转换为串行数据输出,仅有两根数据线TXD,不需要时钟而是通过预先约定的波特率来同步数据。实际使用时,如图2所示,需要将设备1的TXD与设备2的RXD相连接,同时设备1的RXD与设备2的TXD相连接。即设备1发送端(Transmitter)发送的数据从设备2的接收端(Receiver)被接收,类似的,设备1接收数据时,设备1的接收端将接收到从设备2的发送端发出的数据。
本发明中对第一预设缓存区与第二预设缓存区内的信息进行分析的原理主要依据UART通信协议。在具体的实施过程中,当发送端发送数据时,会在需要发送的并行数据的基础上增加起始位、奇偶校验位(可选)以及停止位。由于UART的发送端没有信号传输时,其发送端电平会一直为高电平,开始发送数据时,发送端会将所连接电平拉底一个时钟周期,然后开始传输需要发送的并行数据,最后再加上奇偶校验位(可选)以及停止位,以此完成一个数据包的传输。所以当一个预设缓存区有起始位,而另一个预设缓存区没有起始位,则可以判定有起始位的预设缓存区所连接的信号线中存在待调试单元向调试单元传输数据的过程。因此本实施例中将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,即将含有所述起始位信息的预设缓存区所连接的信号线为待调试单元的TXD,然后将另一个预设缓存区所连接的信号线为待调试单元的RXD。也即,本步骤可以确定所述第一信号线和所述第二信号连接线与所述待调试单元的TXD和RXD的对应关系。也即,本步骤可以在未知待调试单元的UART排针的不同引脚定义的情况下,准确确定UART排针中哪一端为TXD,哪一端为RXD。
步骤S13:利用所述对应关系将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端,并利用所述预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便所述调试单元利用所述目标调试信号对所述待调试单元进行调试。
本实施例的具体实施方式中,可以设置一个信号线连接模块,在步骤S12中确定了第一信号线和所述第二信号连接线与所述待调试单元的TXD和RXD的对应关系后,便可基于待调试单元的接收端连接预设数据转换装置的发送端、待调试单元的发送端连接预设数据转换装置的接收端的方式,将第一信号线与第二信号线分别连接至预设数据转换装置的数据接收端和数据发送端。
本实施例中在所述调试单元中设置了预设数据转换装置,用于实现通用异步收发信号与目标调试信号的转换,所述目标调试信号为调试单元可识别的信号,预设数据装置还可以连接预设调试接口,利用调试设备连接所述预设调试接口,便可将目标调试信号传输至调试设备中。在优选的实施方式中,所述目标调试信号可以是USB信号,所述预设调试接口为USB接口。
如图3所示为本申请提出的一种方案整体示意图,图中虚线框中的部分为本发明中提出的调试单元,图中以左侧计算机作为调试单元为例,右侧UART排针为待调试单元的UART排针。本方案整体过程为,第一信号线与第二信号线接收来自UART排针的UART信号后,经过电平转换将UART信号分别存放至第一预设缓存区与第二预设缓存区内,经过图中小虚线框中的信号连接模块将第一信号线上的IN1与第二信号线IN2分别连接至USB转UART模块的RXD和TXD,其中信号连接模块为USB转UART模块的RXD设置接线A1,并基于信号连接模块第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系为USB转UART模块的RXD设置两个接线B1和B2,实现信号的准确连接。信号连接模块将线路进行连接后,USB转UART模块的RXD便可接收待调试单元传输过来的UART信号,并将UART信号转换为USB信号,所述USB信号便可通过调试单元中设置的USB接口通过线缆传输至计算机,用户便可利用调试单元对所述待调试单元进行调试。可以理解的是,图中信号线1和信号线2分别为所述第一信号线和所述第二信号线,数据缓存1和数据缓存2分别为所述第一预设缓存区和第二预设缓存区。IN1为第一信号线经过调试单元内部电平转换后的信号,IN2为第二信号线经过调试单元内部电平转换后的信号,A1与USB转UART模块的TXD相连。
本实施例中调试单元一端与调试单元通过线缆连接,一端与待调试单元的通用异步收发传输器排针连接,调试单元先分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息;所述第一预设缓存区与所述第二预设缓存区中各自保存有所述待调试单元发送的,且分别通过预设的第一信号线与第二信号线接收的通用异步收发信号;将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系;利用所述对应关系将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端,并利用所述预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便所述调试单元利用所述目标调试信号对所述待调试单元进行调试。这样一来,本申请采用监测预设缓存区内的数据是否含有开始位来判断对应的信号线是否为待调试单元的数据发送端信号线,以在未知待调试单元的UART排针的不同引脚定义的情况下,准确确定UART排针中哪一端为TXD,哪一端为RXD,以实现UART排针和调试单元之间信号线的正确连接,在调试单元连接UART插针时能够实现即插即用。
图4为本申请实施例提供的一种具体的设备调试方法流程图。参见图4所示,该方法包括:
步骤S21:分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息;所述第一预设缓存区与所述第二预设缓存区中各自保存有所述待调试单元发送的,且分别通过预设的第一信号线与第二信号线接收的通用异步收发信号。
其中,关于步骤S21的更加具体的处理过程可以参考前述实施例中公开的相应内容,在此不再进行赘述。
步骤S22:将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系。
其中,关于步骤S22的更加具体的处理过程可以参考前述实施例中公开的相应内容,在此不再进行赘述。
步骤S23:基于所述对应关系确定SEL信号值。
本实施例中,基于所述对应关系确定SEL(select)信号值,使用SEL信号值控制信号线连接模块中适用的线路连接方式。在具体的实施过程中,所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系有两种情况。具体地,当所述对应关系为第一信号线连接UART排针的TXD,第二信号线连接UART排针的RXD时,则控制SEL电平状态为0;当所述对应关系为第一信号线连接UART排针的RXD,第二信号线连接UART排针的TXD时,则控制SEL电平状态为1。
步骤S24:利用预设信号转换装置基于所述SEL信号值对应的线路连接方式,将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端。
下表为本申请提出的一种信号连接关系表,表中提出当SEL信号为0、1、HZ(高阻)时,相应的IN1与IN2的连接状态。需要指出的是,所述SEL默认状态下为高阻状态。
表一
Figure BDA0003876213190000111
在具体实施方式中,当SEL电平状态为0,如图5所示将第一信号线经过电平转换后的IN1与USB转UART模块的RXD相连,第二信号线经过电平转换后的IN2与USB转UART模块的TXD相连;当SEL电平状态为1,如图6所示将第一信号线经过电平转换后的IN1与USB转UART模块的TXD相连,第二信号线经过电平转换后的IN2与USB转UART模块的RXD相连。
步骤S25:利用所述预设数据转换装置实现通用异步收发信号与通用串行总线信号的转换,以便所述调试单元通过调试单元中预设的通用串行总线接口,并利用所述目标调试信号对所述待调试单元进行调试。
本实施例中,所述分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息之后,还包括:若所述第一预设缓存区与第二预设缓存区内均不含有起始位信息,则基于第一控制策略利用第三预设缓存区向所述待测试单元发送数据请求,并判断所述第一预设缓存区是否接收到含有起始位信息的通用异步收发信号;所述第三预设缓存区位于预设数据转换装置的数据发送端所在的线路中;若所述第一预设缓存区接收到含有起始位信息的通用异步收发信号,则将所述第一信号线确定为所述待调试单元的数据发送端信号线,并执行所述确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系的步骤;若所述第一预设缓存区未接收到含有起始位信息的通用异步收发信号,则基于第二控制策略利用第三预设缓存区向所述待测试单元发送数据请求,并判断所述第二预设缓存区是否接收到含有起始位信息的通用异步收发信号;若所述第二预设缓存区接收到含有起始位信息的通用异步收发信号,则将所述第二信号线确定为所述待调试单元的数据发送端信号线,并执行所述确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系的步骤。若所述第二预设缓存区未接收到含有起始位信息的通用异步收发信号,则将所述待调试单元的工作状态确定为异常,并控制预设闪烁灯发出告警信号。可以理解的是,图5和图6中的数据缓存4为所述第三预设缓存区。
本实施例中,所述基于第一控制策略利用第三预设缓存区向所述待测试单元发送数据请求,可以包括:将SEL信号拉低为低电平,并利用第三预设缓存区向所述待测试单元发送数据请求;相应的,所述基于第二控制策略利用第三预设缓存区向所述待测试单元发送数据请求,包括:将SEL信号拉高为高电平,并利用第三预设缓存区向所述待测试单元发送数据请求。
本实施例中,当同时监测到两个预设缓存区中都没有数据传输时,首先如图5所示会将SEL信号拉低为低电平,IN1连接B1,IN2连接A1,此时可以将图中的数据缓存4作为第三预设缓存区通过第二信号线向所述待测试单元发送数据请求,原理为模拟调试设备向待调试单元发送数据,验证所述第一信号线是否连接UART排针的TXD,第二信号线是否连接UART排针的RXD。若第一预设缓存区接收到了含有起始位信息的通用异步收发信号,则表明验证成功,便可确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系。若第一预设缓存区没有接收到含有起始位信息的通用异步收发信号,则表明验证失败。此时如图6所示会将SEL信号拉高为高电平,IN1连接A1,IN2连接B2,利用利用图中的数据缓存4作为第三预设缓存区通过第一信号线向所述待测试单元发送数据请求,验证所述第一信号线是否连接UART排针的RXD,第二信号线是否连接UART排针的TXD,若第二预设缓存区接收到了含有起始位信息的通用异步收发信号,则表明验证成功,便可确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系。上经过上述验证步骤后,若第二预设缓存区仍未接收到含有起始位信息的通用异步收发信号,则表明待调试单元的工作状态异常,无法完成正常通讯,控制LED闪烁向外发出告警信号。
本实施例中,通过所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系确定SEL信号值,并基于SEL信号值控制信号线连接模块中适用的线路连接方式,并且提出在第一预设缓存区与第二预设缓存区内均不含有起始位信息时,利用第三预设缓存区向所述待测试单元发送数据请求,以模拟调试设备向待调试单元发送数据的方式自主检测待调试单元UART排针的TXD和RXD。这样一来,通过本发明中提出的调试单元便可自动通过内置的信号识别与信号连接的方法实现UART排针和调试单元的信号线的正确连接,在对待调试单元进行调试时无需查找资料确认UART排针的不同引脚定义,避免了不同引脚定义不同导致的接线混淆,进而避免了连接错误无法调试的问题。
参见图7所示,本申请实施例公开了一种设备调试装置,应用于一端与调试单元通过线缆连接,一端与待调试单元的通用异步收发传输器排针连接的调试单元,具体可以包括:
信息确定模块11,用于分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息;所述第一预设缓存区与所述第二预设缓存区中各自保存有所述待调试单元发送的,且分别通过预设的第一信号线与第二信号线接收的通用异步收发信号;
信号线判定模块12,用于将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系;
信号线连接模块13,用于利用所述对应关系将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端,并利用所述预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便所述调试单元利用所述目标调试信号对所述待调试单元进行调试。
本申请中调试单元一端与调试单元通过线缆连接,一端与待调试单元的通用异步收发传输器排针连接,调试单元先分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息;所述第一预设缓存区与所述第二预设缓存区中各自保存有所述待调试单元发送的,且分别通过预设的第一信号线与第二信号线接收的通用异步收发信号;将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系;利用所述对应关系将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端,并利用所述预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便所述调试单元利用所述目标调试信号对所述待调试单元进行调试。这样一来,本申请采用监测预设缓存区内的数据是否含有开始位来判断对应的信号线是否为待调试单元的数据发送端信号线,以在未知待调试单元的UART排针的不同引脚定义的情况下,准确确定UART排针中哪一端为TXD,哪一端为RXD,以实现UART排针和调试单元之间信号线的正确连接,在调试单元连接UART插针时能够实现即插即用。
进一步的,本申请实施例还公开了一种电子设备,图8是根据示例性实施例示出的电子设备20结构图,图中的内容不能认为是对本申请的使用范围的任何限制。
图8为本申请实施例提供的一种电子设备20的结构示意图。该电子设备20,具体可以包括:至少一个处理器21、至少一个存储器22、电源23、显示屏24、输入输出接口25、通信接口26和通信总线27。其中,所述存储器22用于存储计算机程序,所述计算机程序由所述处理器21加载并执行,以实现前述任一实施例公开的设备调试方法中的相关步骤。另外,本实施例中的电子设备20具体可以为电子计算机。
本实施例中,电源23用于为电子设备20上的各硬件设备提供工作电压;通信接口26能够为电子设备20创建与外界设备之间的数据传输通道,其所遵循的通信协议是能够适用于本申请技术方案的任意通信协议,在此不对其进行具体限定;输入输出接口25,用于获取外界输入数据或向外界输出数据,其具体的接口类型可以根据具体应用需要进行选取,在此不进行具体限定。
另外,存储器22作为资源存储的载体,可以是只读存储器、随机存储器、磁盘或者光盘等,其上所存储的资源可以包括操作系统221、计算机程序222及虚拟机数据223等,虚拟机数据223可以包括各种各样的数据。存储方式可以是短暂存储或者永久存储。
其中,操作系统221用于管理与控制电子设备20上的各硬件设备以及计算机程序222,其可以是Windows Server、Netware、Unix、Linux等。计算机程序222除了包括能够用于完成前述任一实施例公开的由电子设备20执行的设备调试方法的计算机程序之外,还可以进一步包括能够用于完成其他特定工作的计算机程序。
进一步的,本申请还公开了一种计算机可读存储介质,这里所说的计算机可读存储介质包括随机存取存储器(Random Access Memory,RAM)、内存、只读存储器(Read-OnlyMemory,ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、磁碟或者光盘或技术领域内所公知的任意其他形式的存储介质。其中,所述计算机程序被处理器执行时实现前述公开的设备调试方法。关于该方法的具体步骤可以参考前述实施例中公开的相应内容,在此不再进行赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的设备调试方法、装置、设备、存储介质进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种设备调试方法,其特征在于,应用于一端与调试单元通过线缆连接,一端与待调试单元的通用异步收发传输器排针连接的调试单元,包括:
分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息;所述第一预设缓存区与所述第二预设缓存区中各自保存有所述待调试单元发送的,且分别通过预设的第一信号线与第二信号线接收的通用异步收发信号;
将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系;
利用所述对应关系将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端,并利用所述预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便所述调试单元利用所述目标调试信号对所述待调试单元进行调试。
2.根据权利要求1所述的设备调试方法,其特征在于,所述分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息之前,还包括:
通过第一信号线与第二信号线接收所述待调试单元发送的通用异步收发信号;
将所述通用异步收发信号的电平转换为预设调试电平,并将电平转换后的所述通用异步收发信号存储至相应信号线对应的预设缓存区内。
3.根据权利要求1所述的设备调试方法,其特征在于,所述将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系,包括:
将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并将第一信号线与所述第二信号线中除所述待调试单元的数据发送端信号线之外的另一信号线确定为待调试单元的数据接收端信号线;
确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系。
4.根据权利要求1所述的设备调试方法,其特征在于,所述分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息之后,还包括:
若所述第一预设缓存区与第二预设缓存区内均不含有起始位信息,则基于第一控制策略利用第三预设缓存区向所述待测试单元发送数据请求,并判断所述第一预设缓存区是否接收到含有起始位信息的通用异步收发信号;所述第三预设缓存区位于预设数据转换装置的数据发送端所在的线路中;
若所述第一预设缓存区接收到含有起始位信息的通用异步收发信号,则将所述第一信号线确定为所述待调试单元的数据发送端信号线,并执行所述确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系的步骤;
若所述第一预设缓存区未接收到含有起始位信息的通用异步收发信号,则基于第二控制策略利用第三预设缓存区向所述待测试单元发送数据请求,并判断所述第二预设缓存区是否接收到含有起始位信息的通用异步收发信号;
若所述第二预设缓存区接收到含有起始位信息的通用异步收发信号,则将所述第二信号线确定为所述待调试单元的数据发送端信号线,并执行所述确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系的步骤;
若所述第二预设缓存区未接收到含有起始位信息的通用异步收发信号,则将所述待调试单元的工作状态确定为异常,并控制预设闪烁灯发出告警信号。
5.根据权利要求1所述的设备调试方法,其特征在于,所述基于第一控制策略利用第三预设缓存区向所述待测试单元发送数据请求,包括:
将SEL信号拉低为低电平,并利用第三预设缓存区向所述待测试单元发送数据请求;
相应的,所述基于第二控制策略利用第三预设缓存区向所述待测试单元发送数据请求,包括:
将SEL信号拉高为高电平,并利用第三预设缓存区向所述待测试单元发送数据请求。
6.根据权利要求1所述的设备调试方法,其特征在于,所述利用所述预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便所述调试单元利用所述目标调试信号对所述待调试单元进行调试,包括:
利用所述预设数据转换装置实现通用异步收发信号与通用串行总线信号的转换,以便所述调试单元通过调试单元中预设的通用串行总线接口,并利用所述目标调试信号对所述待调试单元进行调试。
7.根据权利要求1至6任一项所述的设备调试方法,其特征在于,所述利用所述对应关系将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端,包括:
基于所述对应关系确定SEL信号值;
利用预设信号转换装置基于所述SEL信号值对应的线路连接方式,将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端。
8.一种设备调试装置,其特征在于,应用于一端与调试单元通过线缆连接,一端与待调试单元的通用异步收发传输器排针连接的调试单元,包括:
信息确定模块,用于分别确定第一预设缓存区与第二预设缓存区内是否含有起始位信息;所述第一预设缓存区与所述第二预设缓存区中各自保存有所述待调试单元发送的,且分别通过预设的第一信号线与第二信号线接收的通用异步收发信号;
信号线判定模块,用于将含有所述起始位信息的缓存区所对应的信号线确定为所述待调试单元的数据发送端信号线,并确定所述第一信号线、所述第二信号线和所述待调试单元的数据发送端信号线、数据接收端信号线之间的对应关系;
信号线连接模块,用于利用所述对应关系将所述待调试单元的数据发送端信号线和数据接收端信号线分别连接至预设数据转换装置的数据接收端和数据发送端,并利用所述预设数据转换装置实现通用异步收发信号与目标调试信号的转换,以便所述调试单元利用所述目标调试信号对所述待调试单元进行调试。
9.一种电子设备,其特征在于,包括处理器和存储器;其中,所述处理器执行所述存储器中保存的计算机程序时实现如权利要求1至7任一项所述的设备调试方法。
10.一种计算机可读存储介质,其特征在于,用于存储计算机程序;其中,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述的设备调试方法。
CN202211214240.2A 2022-09-30 2022-09-30 一种设备调试方法、装置、设备及介质 Pending CN115525500A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211214240.2A CN115525500A (zh) 2022-09-30 2022-09-30 一种设备调试方法、装置、设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211214240.2A CN115525500A (zh) 2022-09-30 2022-09-30 一种设备调试方法、装置、设备及介质

Publications (1)

Publication Number Publication Date
CN115525500A true CN115525500A (zh) 2022-12-27

Family

ID=84700782

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211214240.2A Pending CN115525500A (zh) 2022-09-30 2022-09-30 一种设备调试方法、装置、设备及介质

Country Status (1)

Country Link
CN (1) CN115525500A (zh)

Similar Documents

Publication Publication Date Title
CN109558371B (zh) 用于与微控制器通信的方法、以及计算系统
CN107704346B (zh) Soc芯片调试方法及调试系统
US11467993B2 (en) Data transmission method and equipment based on single line
CN110430016B (zh) 一种数据接收方法、装置及光模块
CN107025203B (zh) 第一板卡、第二板卡及一种设备
CN110430025B (zh) 一种数据发送方法、装置及光模块
CN105446837A (zh) 检测iic接口器件是否连接的方法、装置以及系统
CN108984354A (zh) 一种服务器芯片调试电路、调试方法及服务器
CN109428778B (zh) 主板网络连通性测试方法及装置
WO2012059066A1 (zh) 串口定位故障方法及系统
CN102355378B (zh) 一种载波通道测试系统
CN105354157A (zh) 配置iic器件的方法、装置和系统
CN110789580A (zh) 列车网络控制系统的通讯检测方法、设备和系统
CN115525500A (zh) 一种设备调试方法、装置、设备及介质
CN115904849B (zh) Pcie链路信号测试方法、系统、计算机设备及介质
CN110007865A (zh) 硬件数据获取方法、装置、设备、系统及可读存储介质
CN116137603A (zh) 链路故障的检测方法和装置、存储介质及电子装置
CN103532686A (zh) 带有线序自适应功能的串行数据收发电路及其控制方法
CN109541437A (zh) 集成电路及系统
CN112034303B (zh) 列车线缆的测试方法及装置
CN110932930B (zh) 一种服务器pcie链路稳定性的检测方法、装置及介质
CN109981394B (zh) 基于增强型can总线协议分析仪的通信方法和装置
CN112925684A (zh) 建链逻辑的测试方法及相关设备
CN112486877A (zh) 一种通用化fc转换接口模块的外场保障与测试平台
CN202815118U (zh) 电源供应器自动测试装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination