CN115394265B - 显示驱动电路及液晶显示屏 - Google Patents

显示驱动电路及液晶显示屏 Download PDF

Info

Publication number
CN115394265B
CN115394265B CN202211056127.6A CN202211056127A CN115394265B CN 115394265 B CN115394265 B CN 115394265B CN 202211056127 A CN202211056127 A CN 202211056127A CN 115394265 B CN115394265 B CN 115394265B
Authority
CN
China
Prior art keywords
resistor
signal
circuit
voltage
liquid crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211056127.6A
Other languages
English (en)
Other versions
CN115394265A (zh
Inventor
李冠群
李荣荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202211056127.6A priority Critical patent/CN115394265B/zh
Publication of CN115394265A publication Critical patent/CN115394265A/zh
Application granted granted Critical
Publication of CN115394265B publication Critical patent/CN115394265B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了显示驱动电路及液晶显示屏,该显示驱动电路包括多个像素电路,像素电路包括储存电容、液晶电容、开关电路和加法电路;开关电路连接相应的栅极线以接收栅极信号,开关电路用于在接收到低电平信号时,向加法电路发送幅值为预设补偿电压的补偿信号;加法电路包括第一电阻、第二电阻、第三电阻、第四电阻和运算放大器;第一电阻、第二电阻、第三电阻、第四电阻和运算放大器之间的关系满足第一关系式。基于上述方式,能够避免显示驱动电路所在显示设备出现画面闪烁的状况,改善显示设备的显示效果。

Description

显示驱动电路及液晶显示屏
技术领域
本申请涉及显示技术领域,特别是涉及显示驱动电路及液晶显示屏。
背景技术
现有技术中,像素电路中的薄膜场效应晶体管存在寄生电容,由于寄生电容的耦合作用,使得薄膜场效应晶体管的驱动端接收到的控制信号出现降压时,薄膜场效应晶体管中的寄生电容仍会保留一定电量,也即寄生电容上因保留的电量而导致其电压不为零,寄生电容此时的电压可称作馈通电压。
受该馈通电压的影响,使得像素电路的储存电容以及相应液晶电容上保存的像素电压会相较于预期值产生一定压差,也即导致该像素电压的不准确,从而使得相应显示设备出现画面闪烁的状况,显示设备的显示效果较差。
发明内容
本申请主要解决的技术问题是如何避免显示驱动电路所在显示设备出现画面闪烁的状况,以改善显示设备的显示效果。
为了解决上述技术问题,本申请采用的第一个技术方案是:一种显示驱动电路,包括多个像素电路,像素电路包括储存电容、液晶电容、开关电路和加法电路;开关电路连接相应的栅极线以接收栅极信号,开关电路用于在接收到低电平信号时,向加法电路发送幅值为预设补偿电压的补偿信号;加法电路包括第一电阻、第二电阻、第三电阻、第四电阻和运算放大器;运算放大器的正输入端分别连接第一电阻的一端和第二电阻的一端,第一电阻的另一端连接开关电路以接收补偿信号,第二电阻的另一端连接储存电容的一端,储存电容的另一端接收共电极电压信号;运算放大器的负输入端分别连接第三电阻的一端和第四电阻的一端,第三电阻的另一端接地,第四电阻的另一端连接运算放大器的输出端;运算放大器的输出端连接液晶电容的一端,液晶电容的另一端接收共电极电压信号;第一电阻、第二电阻、第三电阻、第四电阻和运算放大器之间的关系满足第一关系式;第一关系式为:
Vo=[(R3+R4)/R3]*[(Vcs*R1+V1*R2)/(R1+R2)]=Vcs+V1;
式中,Vo为运算放大器的输出电压,Vcs为储存电容的电压,V1为预设补偿电压,R1为第一电阻的阻值,R2为第二电阻的阻值,R3为第三电阻的阻值,R4为、第四电阻的阻值。
其中,像素电路还包括第一开关管,第一开关管的驱动端连接相应的栅极线以接收栅极信号,第一开关管的第一端连接相应的数据线以接收数据信号,第一开关管的第二端连接储存电容的一端,储存电容的另一端接收共电极电压信号。
其中,第一开关管用于在其驱动端接收到高电平信号时导通其第一端和其第二端。
其中,开关电路包括第二开关管,第二开关管的驱动端连接相应的栅极线以接收栅极信号,第二开关管的第一端接收补偿信号,第二开关管的第二端连接加法电路,第二开关管用于在其驱动端接收到低电平信号时导通其第一端和其第二端。
其中,显示驱动电路还包括恒压源电路;恒压源电路用于输出补偿信号,第二开关管的第一端连接恒压源电路,补偿信号为幅值等于预设补偿电压的恒压信号。
其中,第一电阻、第二电阻、第三电阻、第四电阻的阻值均相等。
其中,预设补偿电压、储存电容和液晶电容之间的关系满足第二关系式;第二关系式为:
V1=(VGH-VGL)*(Cgd/(Cgd+Cs+Clc);
式中,V1为预设补偿电压,VGH为相应的栅极信号的最大幅值,VGL为相应的栅极信号的最小幅值,Cgd为与相应的像素电路对应的寄生电容的电容值,Cs为储存电容的电容值,Clc为液晶电容的电容值。
其中,第一开关管为薄膜场效应晶体管。
其中,第二开关管为PMOS管。
为了解决上述技术问题,本申请采用的第二个技术方案是:10.一种液晶显示屏,包括背光模组和上述显示驱动电路。
本申请的有益效果在于:区别于现有技术,在本申请的技术方案中,通过在像素电路中的储存电容与液晶电容之间,设置有相应的开关电路和加法电路,开关电路用于在接收到的栅极信号为低电平信号时向加法电路发送幅值为预设补偿电压的补偿信号,而加法电路则可通过上述第一关系式配置第一电阻、第二电阻、第三电阻和第四电阻的阻值,以使得输出端输出的电压信号的幅值为储存电容和预设补偿电压之和,通过加法电路输出的电压信号对液晶电容的一端进行供电,即可基于预设补偿电压,补偿储存电容因馈通电压而产生的压降,确保液晶电容的电压的准确性,避免显示驱动电路所在显示设备出现画面闪烁的状况,改善了显示设备的显示效果。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请显示驱动电路的一实施例的结构示意图;
图2为本申请电压信号的一实施例的波形示意图;
图3是本申请液晶显示屏的一实施例的结构示意图。
具体实施方式
下面结合附图和实施例,对本申请作进一步的详细描述。特别指出的是,以下实施例仅用于说明本申请,但不对本申请的范围进行限定。同样的,以下实施例仅为本申请的部分实施例而非全部实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其他实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其他实施例相结合。
本申请的描述中,需要说明书的是,除非另外明确的规定和限定,术语“安装”、“设置”、“相连”、“连接”应做广义理解,例如,可以是固定连接,可以是可拆卸连接,或一体地连接;可以是机械来能接,也可以是电连接;可以是直接相连,也可以通过中间媒介间隔相连。对于本领域的普通技术人员而言,可以具体情况连接上述属于在本申请的具体含义。
本申请首先公开了一种显示驱动电路,参见图1,图1是本申请显示驱动电路的一实施例的结构示意图,如图1所示,显示驱动电路包括多个像素电路11,像素电路11包括储存电容111、液晶电容112、开关电路113和加法电路114。
需要说明的是,液晶是一种容性材料,液晶本身存在的等效电容通常被称为液晶电容,由于该等效电容无法将电压进行较长时间的保存,也即等效电容上的电压通常无法保持至下一帧画面刷新的时候,通常还会配置有相应的储存电容,储存电容可由像素单元中的像素电极和公共电极构成也可由其它方式构成,用于起到储存电压的功能。储存电容111即可是本段提及的储存电容,而液晶电容112可以是本段提及的液晶电容。
开关电路113连接相应的栅极线(Gate)以接收栅极信号,开关电路113用于在接收到低电平信号时,也即在所接收到的栅极信号为低电平信号时,向加法电路114发送幅值为预设补偿电压的补偿信号,以使得加法电路能够通过该预设补偿电压对储存电容111上的电压进行补偿,再基于补偿后的电压对液晶电容112进行供电。
加法电路114包括第一电阻1141、第二电阻1142、第三电阻1143、第四电阻1144和运算放大器1145。
运算放大器1145的正输入端分别连接第一电阻1141的一端和第二电阻1142的一端,第一电阻1141的另一端连接开关电路以接收补偿信号,第二电阻1142的另一端连接储存电容111的一端,储存电容111的另一端接收共电极电压信号。
运算放大器1145的负输入端分别连接第三电阻1143的一端和第四电阻1144的一端,第三电阻1143的另一端接地,第四电阻1144的另一端连接运算放大器1145的输出端。
运算放大器1145的输出端连接液晶电容112的一端,液晶电容112的另一端接收共电极电压信号。第一电阻1141、第二电阻1142、第三电阻1143、第四电阻1144和运算放大器1145之间的关系满足第一关系式。
具体地,上述第一关系式可如下所示:
Vo=[(R3+R4)/R3]*[(Vcs*R1+V1*R2)/(R1+R2)]=Vcs+V1(1)。
式中,Vo为运算放大器1145的输出电压,Vcs为储存电容111的电压,V1为预设补偿电压,R1为第一电阻1141的阻值,R2为第二电阻1142的阻值,R3为第三电阻1143的阻值,R4为、第四电阻1144的阻值。
可通过使第一电阻1141、第二电阻1142、第三电阻1143、第四电阻1144之间的阻值关系满足上述第一关系式,使运算放大器1145的输出端所输出的电压信号的幅值等于预设补偿电压与储存电容111的一端处的电压之和,进而使得与运算放大器1145的输出端连接的液晶电容112的一端处的电压等于预设补偿电压与储存电容111的一端处的电压之和,而液晶电容112的另一端接收共电极电压信号,基于液晶电容112两端的经过上述加法电路114补偿后的差值电压信号控制液晶层,即可避免显示驱动电路所在显示设备出现画面闪烁的状况。
举例说明,参见图2,图2为本申请电压信号的一实施例的波形示意图。
图2(A)为现有技术中由于像素电路11中的薄膜场效应晶体管所对应的寄生电容(如图1所示的代表像素电路11中的薄膜场效应晶体管的寄生电容A)的耦合作用,而导致液晶电容112的一端电压产生压降的情况下的波形示意图,如图2(A)所示,在像素电路11中的薄膜场效应晶体管接收到的栅极信号从高电平变为低电平时,由于寄生电容的耦合作用所产生的馈通电压,将导致作用在液晶电容112中与数据信号对应的一端的电压信号产生压降,液晶电容112中与数据信号对应的一端的电压信号具体可以是指液晶电容112中与接收共电极电压信号的一端相对的另一端。
在此情况下,若是向液晶电容112中与接收共电极电压信号的一端提供理论共电极电压信号,则会因产生压降的上述电压信号使得显示设备出现闪屏现象,故需要向液晶电容112中与接收共电极电压信号的一端提供实际共电极电压信号,实际共电极电压信号的幅值相对于理论共电极电压信号的幅值存在上述压降,才能避免出现闪屏状况,而增设对共电极电压信号进行电压幅度调节的器件将会增大显示设备的复杂度和成本。
图2(B)为采用本申请技术方案的情况下的波形示意图,如图2(B)所示,通过预设补偿电压信号的补偿,使得液晶电容112中与数据信号对应的一端的电压信号相对于数据信号不再产生上述压降,以保持该电压信号与数据信号的一致性,使得实际共电极电压信号与理论共电极电压信号保持一致也不会导致显示设备出现闪屏状况,以低成本方式改善了显示设备的显示效果。
区别于现有技术,在本申请的技术方案中,通过在像素电路中的储存电容与液晶电容之间,设置有相应的开关电路和加法电路,开关电路用于在接收到的栅极信号为低电平信号时向加法电路发送幅值为预设补偿电压的补偿信号,而加法电路则可通过上述第一关系式配置第一电阻、第二电阻、第三电阻和第四电阻的阻值,以使得输出端输出的电压信号的幅值为储存电容和预设补偿电压之和,通过加法电路输出的电压信号对液晶电容的一端进行供电,即可基于预设补偿电压,补偿储存电容因馈通电压而产生的压降,确保液晶电容的电压的准确性,避免显示驱动电路所在显示设备出现画面闪烁的状况,改善了显示设备的显示效果。
在一实施例中,像素电路11还包括第一开关管115,第一开关管115的驱动端连接相应的栅极线(Gate)以接收栅极信号,第一开关管115的第一端连接相应的数据线(Data)以接收数据信号,第一开关管115的第二端连接储存电容111的一端,储存电容111的另一端接收共电极电压信号。
具体地,储存电容111的另一端可连接公共电极(Vcom)以接收共电极电压信号。
可选地,第一开关管115用于在其驱动端接收到高电平信号时导通其第一端和其第二端。
具体地,第一开关管115可以是薄膜场效应晶体管。
进一步地,如图1所示开关电路113可包括第二开关管1131,第二开关管1131的驱动端连接相应的栅极线以接收栅极信号,第二开关管1131的第一端接收补偿信号,第二开关管1131的第二端连接加法电路114,第二开关管1131用于在其驱动端接收到低电平信号时,也即在栅极信号为低电平信号时导通其第一端和其第二端,以将预设补偿电压V1施加在第一电阻1141的另一端上。
具体地,第二开关管1131具体可以是PMOS管,也可以是其它类型的在接收到低电平信号时导通其第一端和第二端的器件,此处不作限定。
更进一步地,显示驱动电路还包括恒压源电路(图未示)。
恒压源电路用于输出补偿信号,第二开关管1131的第一端连接恒压源电路以接收补偿信号,补偿信号为幅值等于预设补偿电压的恒压信号。
在一实施例中,第一电阻1141、第二电阻1142、第三电阻1143、第四电阻1144的阻值均相等。
具体地,在第一电阻1141、第二电阻1142、第三电阻1143、第四电阻1144的阻值均相等的时候,能够使得Vo=Vcs+V1,使得V1只需等于像素电路11对应的馈通电压,即可使得液晶电容112的一端所接收到的电压信号与数据信号相同,而不存在压降现象,改善了显示设备的显示效果。
在一实施例中,预设补偿电压、储存电容111和液晶电容112之间的关系满足第二关系式。
第二关系式为:
V1=(VGH-VGL)*(Cgd/(Cgd+Cs+Clc)(2)。
式(2)中,V1为预设补偿电压,VGH为相应的栅极信号的最大幅值,VGL为相应的栅极信号的最小幅值,Cgd为与相应的像素电路对应的寄生电容的电容值,Cs为储存电容111的电容值,Clc为液晶电容112的电容值。
具体地,可基于上述方式,采用电荷守恒原理,确定预设补偿电压的取值,提高了所设置的预设补偿电压的准确性,确保预设补偿电压与相应馈通电压相同或相近,进一步降低出现画面闪烁现象的可能性。
本申请还公开一种液晶显示屏,参见图3,图3是本申请液晶显示屏的一实施例的结构示意图,液晶显示屏20包括背光模组21和显示驱动电路22,显示驱动电路22可以是前文任意一实施例所述的显示驱动电路,此处不再赘述。
区别于现有技术,在本申请的技术方案中,通过在像素电路中的储存电容与液晶电容之间,设置有相应的开关电路和加法电路,开关电路用于在接收到的栅极信号为低电平信号时向加法电路发送幅值为预设补偿电压的补偿信号,而加法电路则可通过上述第一关系式配置第一电阻、第二电阻、第三电阻和第四电阻的阻值,以使得输出端输出的电压信号的幅值为储存电容和预设补偿电压之和,通过加法电路输出的电压信号对液晶电容的一端进行供电,即可基于预设补偿电压,补偿储存电容因馈通电压而产生的压降,确保液晶电容的电压的准确性,避免显示驱动电路所在显示设备出现画面闪烁的状况,改善了显示设备的显示效果。
在本申请的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。
流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现特定逻辑功能或过程的步骤的可执行指令的代码的模块、片段或部分,并且本申请的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本申请的实施例所属技术领域的技术人员所理解。
在流程图中表示或在此以其他方式描述的逻辑和/或步骤,例如,可以被认为是用于实现逻辑功能的可执行指令的定序列表,可以具体实现在任何计算机可读介质中,以供指令执行系统、装置或设备(可以是个人计算机,服务器,网络设备或其他可以从指令执行系统、装置或设备取指令并执行指令的系统)使用,或结合这些指令执行系统、装置或设备而使用。就本说明书而言,"计算机可读介质"可以是任何可以包含、存储、通信、传播或传输程序以供指令执行系统、装置或设备或结合这些指令执行系统、装置或设备而使用的装置。计算机可读介质的更具体的示例(非穷尽性列表)包括以下:具有一个或多个布线的电连接部(电子装置),便携式计算机盘盒(磁装置),随机存取存储器(RAM),只读存储器(ROM),可擦除可编辑只读存储器(EPROM或闪速存储器),光纤装置,以及便携式光盘只读存储器(CDROM)。另外,计算机可读介质甚至可以是可在其上打印所述程序的纸或其他合适的介质,因为可以例如通过对纸或其他介质进行光学扫描,接着进行编辑、解译或必要时以其他合适方式进行处理来以电子方式获得所述程序,然后将其存储在计算机存储器中。
以上所述仅为本申请的实施方式,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

Claims (10)

1.一种显示驱动电路,其特征在于,包括多个像素电路,所述像素电路包括储存电容、液晶电容、开关电路和加法电路;
所述开关电路连接相应的栅极线以接收栅极信号,所述开关电路用于在接收到低电平信号时,向所述加法电路发送幅值为预设补偿电压的补偿信号;
所述加法电路包括第一电阻、第二电阻、第三电阻、第四电阻和运算放大器;所述运算放大器的正输入端分别连接所述第一电阻的一端和所述第二电阻的一端,所述第一电阻的另一端连接所述开关电路以接收所述补偿信号,所述第二电阻的另一端连接所述储存电容的一端,所述储存电容的另一端接收共电极电压信号;所述运算放大器的负输入端分别连接所述第三电阻的一端和所述第四电阻的一端,所述第三电阻的另一端接地,所述第四电阻的另一端连接所述运算放大器的输出端;所述运算放大器的输出端连接所述液晶电容的一端,所述液晶电容的另一端接收所述共电极电压信号;所述第一电阻、所述第二电阻、所述第三电阻、所述第四电阻和所述运算放大器之间的关系满足第一关系式;
所述第一关系式为:
Vo=[(R3+R4)/R3]*[(Vcs*R1+V1*R2)/(R1+R2)]=Vcs+V1;
式中,Vo为所述运算放大器的输出电压,Vcs为所述储存电容的电压,V1为所述预设补偿电压,R1为所述第一电阻的阻值,R2为所述第二电阻的阻值,R3为所述第三电阻的阻值,R4为所述、第四电阻的阻值。
2.根据权利要求1所述的显示驱动电路,其特征在于,所述像素电路还包括第一开关管,所述第一开关管的驱动端连接相应的栅极线以接收所述栅极信号,所述第一开关管的第一端连接相应的数据线以接收数据信号,所述第一开关管的第二端连接所述储存电容的一端,所述储存电容的另一端接收所述共电极电压信号。
3.根据权利要求2所述的显示驱动电路,其特征在于,所述第一开关管用于在其驱动端接收到高电平信号时导通其第一端和其第二端。
4.根据权利要求3所述的显示驱动电路,其特征在于,所述开关电路包括第二开关管,所述第二开关管的驱动端连接相应的所述栅极线以接收所述栅极信号,所述第二开关管的第一端接收所述补偿信号,所述第二开关管的第二端连接所述加法电路,所述第二开关管用于在其驱动端接收到低电平信号时导通其第一端和其第二端。
5.根据权利要求4所述的显示驱动电路,其特征在于,所述显示驱动电路还包括恒压源电路;
所述恒压源电路用于输出所述补偿信号,所述第二开关管的第一端连接所述恒压源电路,所述补偿信号为幅值等于所述预设补偿电压的恒压信号。
6.根据权利要求1至4任一项所述的显示驱动电路,其特征在于,所述第一电阻、所述第二电阻、所述第三电阻、所述第四电阻的阻值均相等。
7.根据权利要求1至4任一项所述的显示驱动电路,其特征在于,所述预设补偿电压、所述储存电容和所述液晶电容之间的关系满足第二关系式;
所述第二关系式为:
V1=(VGH-VGL)*(Cgd/(Cgd+Cs+Clc);
式中,V1为所述预设补偿电压,VGH为相应的所述栅极信号的最大幅值,VGL为相应的所述栅极信号的最小幅值,Cgd为与相应的所述像素电路对应的寄生电容的电容值,Cs为所述储存电容的电容值,Clc为所述液晶电容的电容值。
8.根据权利要求2至4任一项所述的显示驱动电路,其特征在于,所述第一开关管为薄膜场效应晶体管。
9.根据权利要求4所述的显示驱动电路,其特征在于,所述第二开关管为PMOS管。
10.一种液晶显示屏,其特征在于,包括背光模组和如权利要求1至9任一项所述的显示驱动电路。
CN202211056127.6A 2022-08-29 2022-08-29 显示驱动电路及液晶显示屏 Active CN115394265B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211056127.6A CN115394265B (zh) 2022-08-29 2022-08-29 显示驱动电路及液晶显示屏

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211056127.6A CN115394265B (zh) 2022-08-29 2022-08-29 显示驱动电路及液晶显示屏

Publications (2)

Publication Number Publication Date
CN115394265A CN115394265A (zh) 2022-11-25
CN115394265B true CN115394265B (zh) 2023-07-18

Family

ID=84124348

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211056127.6A Active CN115394265B (zh) 2022-08-29 2022-08-29 显示驱动电路及液晶显示屏

Country Status (1)

Country Link
CN (1) CN115394265B (zh)

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5995074A (en) * 1995-12-18 1999-11-30 International Business Machines Corporation Driving method of liquid crystal display device
KR20020057408A (ko) * 2001-01-04 2002-07-11 윤종용 게이트 신호 지연 보상 액정 디스플레이 장치, 패널 및 방법
KR20030084301A (ko) * 2002-04-26 2003-11-01 삼성전자주식회사 킥백 전압을 보상하기 위한 액정 표시 장치
CN101567174A (zh) * 2008-04-25 2009-10-28 统宝光电股份有限公司 液晶显示面板和显示装置
KR20110065754A (ko) * 2009-12-10 2011-06-16 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
CN102157138A (zh) * 2011-04-14 2011-08-17 深圳市华星光电技术有限公司 液晶显示器及其驱动方法
CN103744209A (zh) * 2014-02-07 2014-04-23 友达光电股份有限公司 一种馈通电压补偿电路及其像素电路
CN104157251A (zh) * 2014-07-25 2014-11-19 京东方科技集团股份有限公司 一种伽玛电压调节方法、伽玛电压调节装置和显示装置
CN106971697A (zh) * 2017-05-16 2017-07-21 昆山龙腾光电有限公司 显示装置
CN108665841A (zh) * 2018-05-09 2018-10-16 京东方科技集团股份有限公司 公共电极电压补偿电路和显示装置
CN213904905U (zh) * 2020-12-30 2021-08-06 昆山龙腾光电股份有限公司 显示阵列的公共电极放电单元以及液晶显示装置
CN113870806A (zh) * 2020-06-30 2021-12-31 晶门科技(中国)有限公司 用于双闸极显示器的补偿系统和方法
CN114464149A (zh) * 2021-12-30 2022-05-10 重庆惠科金渝光电科技有限公司 像素单元及其驱动方法、液晶显示面板

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5995074A (en) * 1995-12-18 1999-11-30 International Business Machines Corporation Driving method of liquid crystal display device
KR20020057408A (ko) * 2001-01-04 2002-07-11 윤종용 게이트 신호 지연 보상 액정 디스플레이 장치, 패널 및 방법
KR20030084301A (ko) * 2002-04-26 2003-11-01 삼성전자주식회사 킥백 전압을 보상하기 위한 액정 표시 장치
CN101567174A (zh) * 2008-04-25 2009-10-28 统宝光电股份有限公司 液晶显示面板和显示装置
KR20110065754A (ko) * 2009-12-10 2011-06-16 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
CN102157138A (zh) * 2011-04-14 2011-08-17 深圳市华星光电技术有限公司 液晶显示器及其驱动方法
CN103744209A (zh) * 2014-02-07 2014-04-23 友达光电股份有限公司 一种馈通电压补偿电路及其像素电路
CN104157251A (zh) * 2014-07-25 2014-11-19 京东方科技集团股份有限公司 一种伽玛电压调节方法、伽玛电压调节装置和显示装置
CN106971697A (zh) * 2017-05-16 2017-07-21 昆山龙腾光电有限公司 显示装置
CN108665841A (zh) * 2018-05-09 2018-10-16 京东方科技集团股份有限公司 公共电极电压补偿电路和显示装置
CN113870806A (zh) * 2020-06-30 2021-12-31 晶门科技(中国)有限公司 用于双闸极显示器的补偿系统和方法
CN213904905U (zh) * 2020-12-30 2021-08-06 昆山龙腾光电股份有限公司 显示阵列的公共电极放电单元以及液晶显示装置
CN114464149A (zh) * 2021-12-30 2022-05-10 重庆惠科金渝光电科技有限公司 像素单元及其驱动方法、液晶显示面板

Also Published As

Publication number Publication date
CN115394265A (zh) 2022-11-25

Similar Documents

Publication Publication Date Title
US8248398B2 (en) Device and method for driving liquid crystal display device
US8253655B2 (en) Common-voltage compensation circuit and compensation method for use in a liquid crystal display
US7893907B2 (en) Method and apparatus for driving liquid crystal display
CN105632440B (zh) 像素电路及其驱动方法、显示面板
US20110102401A1 (en) Liquid crystal display device and driving method thereof
US20070146276A1 (en) Active matrix liquid crystal display and driving method thereof
EP3029664B1 (en) Voltage supply unit and display device having the same
CN104036742B (zh) 伽玛参考电压产生电路、v-t曲线测试方法和显示装置
JP4794542B2 (ja) 多等級電気レベル駆動装置
CN104376820A (zh) 显示装置及其调整方法
CN106847212A (zh) 公共电压控制电路及方法、显示面板及显示装置
KR101356294B1 (ko) 액정표시장치
US8169392B2 (en) Liquid crystal display with low flicker and driving method thereof
CN100461248C (zh) 共同电压修正电路与方法
CN115394265B (zh) 显示驱动电路及液晶显示屏
KR101254802B1 (ko) 액정표시소자 및 그의 구동 방법
CN214203168U (zh) 液晶显示装置
JP2010039205A (ja) 液晶表示装置
CN101939779B (zh) 液晶显示装置的驱动电路
KR101481660B1 (ko) 액정표시장치 및 그 구동방법
KR101186005B1 (ko) 액정표시장치 및 그의 구동 방법
US20070070013A1 (en) Common voltage modification circuit and the method thereof
KR102045342B1 (ko) 방전 제어 부를 포함하는 표시장치 및 이의 구동 방법
KR100732837B1 (ko) Lcd 구동 ic의 네거티브 전압 발생기
US20140063677A1 (en) Protection device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant