CN115394227A - 显示面板以及显示装置 - Google Patents

显示面板以及显示装置 Download PDF

Info

Publication number
CN115394227A
CN115394227A CN202210914833.3A CN202210914833A CN115394227A CN 115394227 A CN115394227 A CN 115394227A CN 202210914833 A CN202210914833 A CN 202210914833A CN 115394227 A CN115394227 A CN 115394227A
Authority
CN
China
Prior art keywords
initialization signal
transistor
area
signal line
initialization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210914833.3A
Other languages
English (en)
Inventor
于岚
李永岗
朱修剑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Govisionox Optoelectronics Co Ltd
Hefei Visionox Technology Co Ltd
Original Assignee
Kunshan Govisionox Optoelectronics Co Ltd
Hefei Visionox Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Govisionox Optoelectronics Co Ltd, Hefei Visionox Technology Co Ltd filed Critical Kunshan Govisionox Optoelectronics Co Ltd
Priority to CN202210914833.3A priority Critical patent/CN115394227A/zh
Publication of CN115394227A publication Critical patent/CN115394227A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种显示面板以及显示装置,显示面板包括显示区,显示区包括第一区域以及第二区域;第一区域设置有第一初始化信号线,第一初始化信号线连接第一区域的像素单元,以用于向第一区域的像素单元施加第一初始化信号;第二区域设置有第二初始化信号线,第二初始化信号线连接第二区域的像素单元,以用于向第二区域的像素单元施加第二初始化信号;其中,第一初始化信号线与第二初始化信号线独立设置,且第一初始化信号与第二初始化信号不同。从而为第一区域和第二区域的像素单元分别输出不同的初始化信号,以此使得第一区域与第二区域的像素单元同时达到复位电压,同时起亮,消除显示面板显示不均匀的现象。

Description

显示面板以及显示装置
技术领域
本申请涉及显示技术领域,特别是涉及一种显示面板以及显示装置。
背景技术
近年来,随着终端市场对电子设备的显示屏的屏占比需求逐渐增高,各种显示技术应运而生,例如显示区打孔、双曲瀑布屏、四曲面技术、屏下摄像头等。其中,显示区打孔技术是目前的一个主流趋势。
但是由于显示区打孔需要再显示区挖除部分像素,导致初始化走线在打孔区域水平方向的负载相对于正常显示区小,从而使得显示面板存在显示不均匀的问题。
发明内容
本申请提供一种显示面板以及显示装置,能够解决现有的显示面板存在显示不均匀的问题。
为解决上述技术问题,本申请提供的第一个技术方案为:提供一种显示面板,所述显示面板包括显示区,所述显示区包括第一区域以及第二区域;所述第一区域设置有第一初始化信号线,所述第一初始化信号线连接所述第一区域的像素单元,以用于向所述第一区域的像素单元施加第一初始化信号;所述第二区域设置有第二初始化信号线,所述第二初始化信号线连接所述第二区域的像素单元,以用于向所述第二区域的像素单元施加第二初始化信号;其中,所述第一初始化信号线与所述第二初始化信号线独立设置,且所述第一初始化信号与所述第二初始化信号不同。
在一实施例中,所述第一区域中每一行像素单元的数量少于所述第二区域中每一行像素单元的数量,所述第一初始化信号大于所述第二初始化信号。
在一实施例中,所述第一初始化信号和所述第二初始化信号为负电压信号。
在一实施例中,所述第一初始化信号线包括沿行方向排列的多个第一行初始化信号线,以及沿列方向排列的第一列初始化信号线;每一所述第一行初始化信号线连接所述第一区域中一行所述像素单元,并且多个所述第一行初始化信号线连接同一所述第一列初始化信号线;所述第二初始化信号线包括沿行方向排列的多个第二行初始化信号线,以及沿列方向排列的第二列初始化信号线;每一所述第二行初始化信号线连接所述第二区域中一行所述像素单元,并且多个所述第二行初始化信号线连接同一所述第二列初始化信号线。
在一实施例中,所述显示面板还包括非显示区,所述第一列初始化信号线和所述第二列初始化信号线设置于所述非显示区。
在一实施例中,每个所述像素单元包括:第一初始化晶体管以及发光元件;所述第一初始化信号线通过所述第一区域的像素单元的所述第一初始化晶体管连接所述发光元件的阳极;所述第二初始化信号线通过所述第二区域的像素单元的所述第一初始化晶体管连接所述发光元件的阳极。
在一实施例中,每个所述像素单元还包括:第二初始化晶体管以及驱动晶体管;所述第一区域和/或所述第二区域还设置有第三初始化信号线,所述第三初始化信号线通过每个所述像素单元的所述第二初始化晶体管连接所述驱动晶体管的栅极。
在一实施例中,所述第一区域设置有开孔。
在一实施例中,所述开孔的直径为所述第一区域在列方向的宽度。
为解决上述技术问题,本申请提供的第二个技术方案为:提供一种显示装置,所述显示装置包括显示面板和控制芯片,所述显示面板包括上述任一项所述的显示面板;所述控制芯片连接所述显示面板的所述第一初始化信号线以及所述第二初始化信号线,以提供所述第一初始化信号和所述第二初始化信号。
本申请的有益效果,区别于现有技术,本申请提供的显示面板以及显示装置,显示面板包括显示区,显示区包括第一区域以及第二区域;第一区域设置有第一初始化信号线,第一初始化信号线连接第一区域的像素单元,以用于向第一区域的像素单元施加第一初始化信号;第二区域设置有第二初始化信号线,第二初始化信号线连接第二区域的像素单元,以用于向第二区域的像素单元施加第二初始化信号;其中,第一初始化信号线与第二初始化信号线独立设置,且第一初始化信号与第二初始化信号不同。从而为第一区域和第二区域的像素单元分别输出不同的初始化信号,以此使得第一区域与第二区域的像素单元同时达到复位电压,同时起亮,消除显示面板显示不均匀的现象。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图,其中:
图1为本申请提供的显示面板的一实施例的结构示意图;
图2为本申请提供的显示面板中像素单元的第一实施例的电路图;
图3为本申请提供的显示面板中像素单元的第二实施例的电路图;
图4为本申请提供的显示装置的一实施例的结构示意图。
具体实施方法
本申请中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第三”的特征可以明示或者隐含地包括至少一个该特征。本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
近年来,随着终端市场对电子设备的显示屏的屏占比需求逐渐增高,各种显示技术应运而生,例如显示区打孔、双曲瀑布屏、四曲面技术、屏下摄像头等。其中,显示区打孔技术是目前的一个主流趋势。
但是由于显示区打孔需要再显示区挖除部分像素,导致初始化走线在打孔区域水平方向的负载相对于正常显示区小,导致打孔区域的水平方向的初始化走线对打孔区域的水平方向的发光元件的阳极复位能力更强,更容易达到设定的复位电压,因此需要更多的时间使得该区域的发光元件起亮,进而使得打孔区域的水平方向的发光元件总体发光时间短,肉眼看起来发光亮度低,使得打孔屏存在G向暗带,造成显示不均匀的现象。
有鉴于此,本申请提出一种显示面板100,请参见图1,图1为本申请提供的显示面板的一实施例的结构示意图,显示面板100包括显示区21,显示区21包括第一区域211(图1中虚线所示区域)和第二区域212。第一区域211设置有第一初始化信号线215,第一初始化信号线215连接第一区域211的像素单元(图1未示),以用于向第一区域211的像素单元施加第一初始化信号。第二区域212设置有第二初始化信号线218,第二初始化信号线218连接第二区域212的像素单元(图1未示),以用于向第二区域212的像素单元施加第二初始化信号。其中,第一初始化信号线215与第二初始化信号线218独立设置,且第一初始化信号与第二初始化信号不同。具体的,第一初始化信号线215与第二初始化信号线218独立设置,两者可以同时输出各自的初始化信号而互不干扰。
如图1所示,第一区域211设置有开孔10,开孔10的直径为第一区域211在列方向的宽度。因为第一区域211设置有开孔10,开孔10不设置像素单元,因此第一区域211中每一行像素单元的数量少于第二区域212中每一行像素单元的数量。也即第一区域211中每一行的负载实际上小于第二区域212每一行的负载,这使得复位阶段时,第一区域211的水平方向的发光元件的阳极复位能力更强,更容易达到设定的复位电压,因此需要更多的时间使得第一区域211的发光元件起亮,进而使得第一区域211的水平方向的发光元件总体发光时间短,肉眼看起来发光亮度低,使得打孔屏存在G向暗带,造成显示不均匀的现象。本申请的实施例中,设置第一初始化信号大于第二初始化信号,其中第一初始化信号是对第一区域211进行初始化的信号,第二初始化信号是对第二区域212进行初始化的信号,由于第一区域211的负载小于第二区域212的负载,因此我们利用较大的第一初始化信号对第一区域211进行初始化,利用较小的第二初始化信号对第二区域212进行初始化,以此使得第一区域211与第二区域212的像素单元同时达到复位电压,同时起亮,消除不均匀现象。需要说明的是,第一初始化信号和第二初始化信号均为负电压信号。
本实施例中,通过不同的初始化走线(也称复位走线,通常表示为vref走线),分别给第二区域212及第一区域211进行初始化,且第一区域211的初始化信号大于第二区域212的初始化信号,以此避免打孔屏显示不均匀。
在一具体实施例中,请继续参见图1,第一初始化信号线215包括沿行方向X排列的多个第一行初始化信号线213,以及沿列方向Y排列的第一列初始化信号线214。每一第一行初始化信号线213连接第一区域211中一行像素单元,并且多个第一行初始化信号线213连接同一第一列初始化信号线214。第二初始化信号线218包括沿行方向X排列的多个第二行初始化信号线216,以及沿列方向Y排列的第二列初始化信号线217。每一第二行初始化信号线216连接第二区域212中一行像素单元,并且多个第二行初始化信号线216连接同一第二列初始化信号线217。
进一步的,显示面板100还包括非显示区22,第一列初始化信号线214和第二列初始化信号线217设置于非显示区22。本实施例中,非显示区22围绕显示区21设置。当然,在其他实施例中,非显示区22也可以不围绕显示区21设置,例如,非显示区22设置于显示区21的相对两侧;或非显示区22设置于显示区21的一侧。
具体的,在显示区21的第一区域211和第二区域212内设置有阵列排布的若干像素单元,在第一区域211内,每一行像素单元共同连接一条第一行初始化信号线213,接收第一初始化信号。而为了减少布线数量,第一区域211内的每一条第一行初始化信号线213均连接同一第一列初始化信号线214。进一步的,为了不占用显示区21的显示面积,且避免影响显示区21的显示效果,第一列初始化信号线214设置于非显示区22。同理,在第二区域212内,每一行像素单元共同连接一条第二行初始化信号线216,接收第二初始化信号。而为了减少布线数量,第二区域212内的每一条第二行初始化信号线216均连接同一第二列初始化信号线217。进一步的,为了不占用显示区21的显示面积,且避免影响显示区21的显示效果,第二列初始化信号线217设置于非显示区22。
具体的,第一列初始化信号线214和第二列初始化信号线217沿非显示区22延伸至显示面板100外,进而连接控制芯片,从控制芯片接收第一初始化信号和第二初始化信号。
具体的,每个像素单元包括第一初始化晶体管以及发光元件;第一初始化信号线215通过第一区域211的像素单元的第一初始化晶体管连接发光元件的阳极。第二初始化信号线218通过第二区域212的像素单元的第一初始化晶体管连接发光元件的阳极。
需要说明的是,像素单元包括发光元件和驱动发光元件发光的多个薄膜晶体管。本申请以传统的7T1C像素电路为例进行说明。请参见图2,图2为本申请提供的显示面板中像素单元的第一实施例的电路图。具体的,像素单元包括:初始化单元114、电源提供单元111、写入单元112以及驱动单元113。其中,电源提供单元111接收发光使能信号EM,并根据发光使能信号EM而为像素驱动单元11的发光二极管D提供电源信号ELVDD。写入单元112接收第一扫描信号S1,并在第一扫描信号S1的驱动下写入驱动信号VDATE。驱动单元113连接写入单元112、电源提供单元111,以根据写入的驱动信号VDATE而利用电源信号ELVDD生成匹配驱动信号VDATE的驱动电流I,从而利用驱动电流I驱动发光二极管D。初始化单元114连接驱动单元113以及发光二极管D,初始化单元114接收初始化信号Vref,并利用初始化信号Vref对发光二极管D以及驱动单元113进行初始化。
在一具体实施例中,电源提供单元111包括:第一晶体管M1和第二晶体管M2。其中,第一晶体管M1包括控制端、第一通路端和第二通路端,第一晶体管M1的控制端连接发光使能信号线以接收发光使能信号EM,第一晶体管M1的第一通路端连接电源信号线以接收电源信号ELVDD,第一晶体管M1的第二通路端连接至驱动单元113。第二晶体管M2包括控制端、第一通路端和第二通路端。第二晶体管M2的控制端连接发光使能信号线以接收发光使能信号EM,第二晶体管M2的第一通路端连接驱动单元113,第二晶体管M2的第二通路端连接发光二极管D。
驱动单元113包括:第三晶体管M3。第三晶体管M3包括控制端、第一通路端和第二通路端。第三晶体管M3的控制端连接写入单元112,第三晶体管M3的第一通路端连接第一晶体管M1的第二通路端,第三晶体管M3的第二通路端连接第二晶体管M2的第一通路端。具体的,第三晶体管M3的控制端连接第五晶体管M5的第一通路端。
写入单元112包括:第四晶体管M4和第五晶体管M5。第四晶体管M4包括控制端、第一通路端和第二通路端。第四晶体管M4的控制端连接扫描信号线以接收第一扫描信号S1,第四晶体管M4的第一通路端连接驱动信号线,以接收驱动信号VDATE,第四晶体管M4的第二通路端连接第三晶体管M3的第一通路端以及第一晶体管M1的第二通路端。第五晶体管M5包括控制端、第一通路端和第二通路端。第五晶体管M5的控制端连接扫描信号线以接收第一扫描信号S1,第五晶体管M5的第一通路端连接驱动单元113(具体连接第三晶体管M3的控制端),第五晶体管M5的第二通路端连接第三晶体管M3的第二通路端。
初始化单元114包括:第六晶体管M6和第七晶体管M7。第六晶体管M6包括控制端、第一通路端和第二通路端。第六晶体管M6的第一通路端连接第三晶体管M3的控制端,第六晶体管M6的第二通路端连接初始化信号线L,第六晶体管M6的控制端接收第二扫描信号S2。第七晶体管M7的第一通路端连接发光元件D的阳极,第七晶体管M7的第二通路端连接初始化信号线L,第七晶体管M7的控制端接收第二扫描信号S2。
进一步地,在初始化阶段t1时,第一扫描信号S1为高电平,第四晶体管M4和第五晶体管M5截止;发光使能信号EM为高电平,第一晶体管M1及第二晶体管M2截止;第二扫描信号S2为低电平,第六晶体管M6和第七晶体管M7导通,初始化信号线L提供初始化信号Vref给发光二极管D的阳极以及第三晶体管M3的控制端,进而对发光二极管D的阳极以及第三晶体管M3的控制端进行初始化,为写入阶段做准备。其中,对发光二极管D的阳极以及第三晶体管M3的控制端进行初始化,可以清除残余电位,有利于提高对比度。
在写入阶段t2时,第一扫描信号S1为低电平,第四晶体管M4和第五晶体管M5导通;发光使能信号EM为高电平,第一晶体管M1及第二晶体管M2截止,第二扫描信号S2为高电平,第六晶体管M6和第七晶体管M7截止。由于第四晶体管M4和第五晶体管M5导通,驱动信号VDATE控制第三晶体管M3导通,此时驱动信号VDATE通过第四晶体管M4、第五晶体管M5以及第三晶体管M3给第一存储电容C1充电。需要说明的是,第四晶体管M4和第五晶体管M5由第一扫描信号S1控制而处于导通状态,存储到第一存储电容C1中的电压会经过第三晶体管M3,受第三晶体管M3的阈值电压的影响,因此实际充入第一存储电容C1的电压不是VDATE,而是VDATE-|Vth|,Vth为第三晶体管M3的阈值电压。
在发光阶段t3时,第一扫描信号S1为高电平,第四晶体管M4和第五晶体管M5截止;第二扫描信号S2为高电平,第六晶体管M6和第七晶体管M7截止;发光使能信号EM为低电平,第一晶体管M1及第二晶体管M2导通,电源信号ELVDD通过第三晶体管M3、第一晶体管M1及第二晶体管M2提供驱动电流I以驱动发光二极管D发光。
具体的,本申请中,第七晶体管M7作为第一初始化晶体管,在第一区域211中,初始化信号线L即为第一初始化信号线215,初始化信号Vref为第一初始化信号,利用第一初始化信号通过第一初始化晶体管(第七晶体管M7)对第一区域211的发光元件D的阳极初始化。在第二区域212中,初始化信号线L即为第二初始化信号线218,初始化信号Vref为第二初始化信号,利用第二初始化信号通过第一初始化晶体管(第七晶体管M7)对第二区域212的发光元件D的阳极初始化。
具体的,第六晶体管M6作为第二初始化晶体管,且第三晶体管M3作为驱动晶体管。在第一区域211中,初始化信号线L即为第一初始化信号线215,初始化信号Vref为第一初始化信号,利用第一初始化信号通过第二初始化晶体管(第六晶体管M6)对第一区域211的驱动晶体管的控制端(栅极)初始化。在第二区域212中,初始化信号线L即为第二初始化信号线218,初始化信号Vref为第二初始化信号,利用第二初始化信号通过第二初始化晶体管(第七晶体管M7)对第二区域212的驱动晶体管的控制端(栅极)初始化。
如图2所示的实施例中,第六晶体管M6和第七晶体管M7连接同一扫描信号线,接收同样的扫描信号S2,也即第六晶体管M6和第七晶体管M7同时导通和关闭,此时,发光元件D和驱动晶体管的栅极同时被初始化。
在本申请的另一实施例中,第一区域211和/或第二区域212还设置有第三初始化信号线,第三初始化信号线通过每个像素单元的第二初始化晶体管连接驱动晶体管M3的栅极。
如图3所示,图3为本申请提供的显示面板中像素单元的第二实施例的电路图,第六晶体管M6和第七晶体管M7连接不同的扫描信号线,接收不同的扫描信号,例如,第六晶体管M6接收扫描信号S2,第七晶体管M7接收扫描信号S3,并且第六晶体管M6连接初始化信号线L2,第七晶体管M7连接初始化信号线L1。在本实施例中,第一区域211中,初始化信号线L1可以作为第一初始化信号线215,初始化信号线L2可以作为第三初始化信号线。在第二区域212中,初始化信号线L1可以作为第二初始化信号线218,初始化信号线L2可以作为第三初始化信号线。本实施例中,第一区域211和第二区域212中第三初始化信号线输出的初始化信号Vref2可以相同,或者,第一区域211中的第三初始化信号线输出的初始化信号Vref2大于第二区域212中第三初始化信号线输出的初始化信号Vref2。通过这种方式,可以对第一区域211和/或第二区域212中的发光元件D和驱动晶体管M3提供不同的初始化信号,从而改善显示面板100高亮度下偏亮,低亮度下偏暗的现象,提高显示面板100的显示均一性。
具体的,在像素单元中,由于驱动晶体管M3的栅极所需的初始化电压与发光元件D的阳极所需的初始化电压不同,可以通过初始化信号线L1和初始化信号线L2分别对驱动晶体管M3的栅极和发光元件D的阳极进行初始化。其中,由于驱动晶体管M3产生的驱动电流I与驱动晶体管M3的栅极初始化电压正相关,驱动晶体管M3的栅极初始化信号Vref2可以设置比较低,从而增加驱动晶体管M3产生的驱动电流I,提高显示面板100的显示亮度。而且,发光元件D的阳极初始化信号Vref1可以设置比较高,在像素单元发光阶段t3,发光元件D的阳极电位接近于0V,通过提高发光元件D的阳极初始化信号Vref1可以减小第二初始化晶体管M7的源漏极电压差,从而可以减小第二初始化晶体管M7对驱动电流I的分流,改善了显示面板100在低亮度下像素单元显示偏暗的现象,提高了显示面板100的显示均一性。
请参见图4,图4为本申请提供的显示装置的一实施例的结构示意图。显示装置300包括显示面板100和控制芯片200,显示面板100包括上述任意实施例提供的的显示面板100;控制芯片200连接显示面板100的第一初始化信号线215以及第二初始化信号线218,以为显示面板100提供第一初始化信号和第二初始化信号。
显示装置300的其他器件及功能与现有显示装置300的器件及功能相同,在此不再赘述。
具体的,显示装置300可以为双面显示装置、柔性显示装置、全面屏显示装置中任一种。柔性显示装置可以应用于弯曲的电子设备;双面显示装置可以应用于为使显示装置两侧的人员都能看到显示内容的装置;全面屏显示装置可以应用于全面屏手机或其他装置,在此不做限定。
本申请的显示装置300具体可以应用于手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于显示装置的其他必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本申请的限制。
以上仅为本申请的实施方法,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

Claims (10)

1.一种显示面板,其特征在于,所述显示面板包括显示区,所述显示区包括第一区域以及第二区域;
所述第一区域设置有第一初始化信号线,所述第一初始化信号线连接所述第一区域的像素单元,以用于向所述第一区域的像素单元施加第一初始化信号;
所述第二区域设置有第二初始化信号线,所述第二初始化信号线连接所述第二区域的像素单元,以用于向所述第二区域的像素单元施加第二初始化信号;
其中,所述第一初始化信号线与所述第二初始化信号线独立设置,且所述第一初始化信号与所述第二初始化信号不同。
2.根据权利要求1所述的显示面板,其特征在于,所述第一区域中每一行像素单元的数量少于所述第二区域中每一行像素单元的数量,所述第一初始化信号大于所述第二初始化信号。
3.根据权利要求1所述的显示面板,其特征在于,所述第一初始化信号和所述第二初始化信号为负电压信号。
4.根据权利要求2所述的显示面板,其特征在于,
所述第一初始化信号线包括沿行方向排列的多个第一行初始化信号线,以及沿列方向排列的第一列初始化信号线;
每一所述第一行初始化信号线连接所述第一区域中一行所述像素单元,并且多个所述第一行初始化信号线连接同一所述第一列初始化信号线;
所述第二初始化信号线包括沿行方向排列的多个第二行初始化信号线,以及沿列方向排列的第二列初始化信号线;
每一所述第二行初始化信号线连接所述第二区域中一行所述像素单元,并且多个所述第二行初始化信号线连接同一所述第二列初始化信号线。
5.根据权利要求4所述的显示面板,其特征在于,所述显示面板还包括非显示区,所述第一列初始化信号线和所述第二列初始化信号线设置于所述非显示区。
6.根据权利要求1所述的显示面板,其特征在于,每个所述像素单元包括:第一初始化晶体管以及发光元件;
所述第一初始化信号线通过所述第一区域的像素单元的所述第一初始化晶体管连接所述发光元件的阳极;
所述第二初始化信号线通过所述第二区域的像素单元的所述第一初始化晶体管连接所述发光元件的阳极。
7.根据权利要求6所述的显示面板,其特征在于,每个所述像素单元还包括:第二初始化晶体管以及驱动晶体管;
所述第一区域和/或所述第二区域还设置有第三初始化信号线,所述第三初始化信号线通过每个所述像素单元的所述第二初始化晶体管连接所述驱动晶体管的栅极。
8.根据权利要求1所述的显示面板,其特征在于,所述第一区域设置有开孔。
9.根据权利要求8所述的显示面板,其特征在于,所述开孔的直径为所述第一区域在列方向的宽度。
10.一种显示装置,其特征在于,所述显示装置包括:
显示面板,所述显示面板包括上述权利要求1~9任一项所述的显示面板;
控制芯片,连接所述显示面板的所述第一初始化信号线以及所述第二初始化信号线,以提供所述第一初始化信号和所述第二初始化信号。
CN202210914833.3A 2022-07-28 2022-07-28 显示面板以及显示装置 Pending CN115394227A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210914833.3A CN115394227A (zh) 2022-07-28 2022-07-28 显示面板以及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210914833.3A CN115394227A (zh) 2022-07-28 2022-07-28 显示面板以及显示装置

Publications (1)

Publication Number Publication Date
CN115394227A true CN115394227A (zh) 2022-11-25

Family

ID=84118094

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210914833.3A Pending CN115394227A (zh) 2022-07-28 2022-07-28 显示面板以及显示装置

Country Status (1)

Country Link
CN (1) CN115394227A (zh)

Similar Documents

Publication Publication Date Title
CN108648691B (zh) 显示面板及其驱动方法、显示装置
CN105895019B (zh) 有机发光二极管显示设备
CN111710239B (zh) 显示面板、显示面板的驱动方法和显示装置
CN111292664B (zh) 栅极驱动电路、显示面板及其显示方法
CN111599282B (zh) 一种显示面板及显示装置
US10923037B2 (en) Gate driving circuit, method for implementing gate driving circuit, and method for driving gate driving circuit
CN111599308A (zh) 显示装置及其控制方法、电子设备
CN112466245A (zh) 显示面板和显示装置
US11341920B2 (en) Pixel circuit, driving method and electronic device
CN113990182A (zh) 显示面板和包括显示面板的显示装置
CN113012652A (zh) 一种背光驱动电路及液晶显示装置
US10643520B2 (en) Low power pixel circuit, an array substrate using the pixel circuit, a display device constructed with the array substrate, and a controlling method thereof
CN113920946B (zh) 栅极驱动器及其驱动方法、显示装置
CN114863872A (zh) 显示模组及显示装置
CN112530292B (zh) 显示面板和显示装置
US9099418B2 (en) Display panel, display device, and electronic instrument
EP1577864B1 (en) Semiconductor device, light-emitting display apparatus, and method for driving them
US12106714B2 (en) Pixel driving circuit, display panel and driving method therefor, and display device
CN114927099B (zh) 显示面板及其驱动方法、显示装置
CN116524834A (zh) 显示基板及其驱动方法、显示装置
CN115394227A (zh) 显示面板以及显示装置
CN111179864B (zh) 像素驱动电路及其驱动方法、显示装置、电子设备
US11151921B2 (en) Display device having gate driving circuit with a discharge circuit and control method thereof
CN111883060B (zh) 一种显示面板及显示装置
CN113035139A (zh) 一种背光驱动电路及液晶显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination