CN115225071A - 一种供电电路及电子设备 - Google Patents

一种供电电路及电子设备 Download PDF

Info

Publication number
CN115225071A
CN115225071A CN202211119193.3A CN202211119193A CN115225071A CN 115225071 A CN115225071 A CN 115225071A CN 202211119193 A CN202211119193 A CN 202211119193A CN 115225071 A CN115225071 A CN 115225071A
Authority
CN
China
Prior art keywords
module
voltage
power supply
resistor
operational amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211119193.3A
Other languages
English (en)
Inventor
米鑫涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Honor Device Co Ltd
Original Assignee
Honor Device Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Honor Device Co Ltd filed Critical Honor Device Co Ltd
Priority to CN202211119193.3A priority Critical patent/CN115225071A/zh
Publication of CN115225071A publication Critical patent/CN115225071A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/28Modifications for introducing a time delay before switching
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/28Modifications for introducing a time delay before switching
    • H03K17/284Modifications for introducing a time delay before switching in field effect transistor switches

Landscapes

  • Control Of Voltage And Current In General (AREA)

Abstract

本申请实施例提供了一种供电电路及电子设备,涉及电子技术领域,所述供电电路包括:电源模块、延时模块、参考电压模块、运放模块及开关模块;延时模块,用于响应于接收到电源模块的第二电压输出端输出的第一电压信号,在预设延时时长后,输出第一指定电压值的第四电压信号;参考电压模块,用于输出第二指定电压值的第五电压信号;运放模块,用于在第一输入端接收到的第四电压信号与第二输入端接收到的第五电压信号的电压值满足预设条件时,输出控制信号;开关模块,用于导通并通过输出端输出第三电压信号给外设模块。由于延时模块能够延迟预设延时时长后为外设模块供电,利用一个供电电源实现不同时序的供电,能够降低对外设模块的供电成本。

Description

一种供电电路及电子设备
技术领域
本申请涉及电子技术领域,特别是涉及一种供电电路及电子设备。
背景技术
随着技术的进步,各个平台的集成度越来越高,对电源的时序要求变高,在其他外部设备复用平台电源时,往往出现平台模块与外设模块对电源的时序要求存在差异的情况,上电时序无法调整。为了满足外设模块的时序要求,现有技术一般是增加额外的供电电源,利用该额外的供电电源给外设模块单独供电,导致外设模块供电成本高的问题。
发明内容
本申请实施例的目的在于提供一种供电电路及电子设备,以实现降低对外设模块的供电成本。具体技术方案如下:
根据本申请实施例的第一方面,提供一种供电电路,包括:
电源模块、延时模块、参考电压模块、运放模块及开关模块;
所述电源模块的第二电压输出端分别与所述延时模块的输入端、所述参考电压模块的输入端、所述开关模块的输入端连接;
所述延时模块的输出端与所述运放模块的第一输入端连接;
所述参考电压模块的输出端与所述运放模块的第二输入端连接;
所述运放模块的输出端与所述开关模块的控制端连接;
所述开关模块的输出端用于给外设模块供电;
其中,所述延时模块,用于响应于接收到所述电源模块的第二电压输出端输出的第一电压信号,在预设延时时长后,输出第一指定电压值的第四电压信号;
所述参考电压模块,用于响应于接收到所述电源模块的第二电压输出端输出的第一电压信号,输出第二指定电压值的第五电压信号;
所述运放模块,用于在所述第一输入端接收到的第四电压信号与所述第二输入端接收到的第五电压信号的电压值满足预设条件时,输出控制信号,其中,在所述第四电压信号的电压值达到所述第一指定电压值的情况下,满足所述预设条件;
所述开关模块,用于响应于接收到所述运放模块的控制信号,导通并通过输出端输出第三电压信号给所述外设模块。
在一种可能的实施方式中,所述电源模块还包括第一电压输出端,其中:
在第一供电阶段,所述电源模块的第二电压输出端输出高电平、所述电源模块的第一电压输出端为低电平;
在第二供电阶段,所述电源模块的第二电压输出端输出高电平、所述电源模块的第一电压输出端为高电平。
在一种可能的实施方式中,所述延时模块,包括:
第一电阻、第二电阻、电容;
所述第一电阻的第一端与所述电源模块的第二电压输出端连接,所述第一电阻的第二端分别与所述第二电阻的第一端、所述电容的第一端、所述延时模块的输出端连接;
所述第二电阻的第二端接地,所述电容的第二端接地。
在一种可能的实施方式中,所述参考电压模块,包括:
第三电阻及第四电阻;
所述第三电阻的第一端与所述电源模块的第二电压输出端连接,所述第三电阻的第二端分别与所述第四电阻的第一端、所述参考电压模块的输出端连接;
所述第四电阻的第二端接地。
在一种可能的实施方式中,所述第一电阻、第二电阻、电容、第三电阻、第四电阻满足:
T=-R1C*ln{1-[R4*(R1+R2)]/[R2*(R3+R4)]}
其中,R1为所述第一电阻的电阻值,R2为所述第二电阻的电阻值,R3为所述第三电阻的电阻值,R4为所述第四电阻的电阻值,C为所述电容的电容值,T为所述预设延时时长。
在一种可能的实施方式中,所述运放模块为反向运算放大器,所述运放模块,具体用于在所述第一输入端接收到的第四电压信号的电压值小于所述第二输入端接收到的第五电压信号的电压值时,输出高电平信号;在所述第一输入端接收到的第四电压信号的电压值大于所述第二输入端接收到的第五电压信号的电压值时,输出低电平控制信号。
在一种可能的实施方式中,所述开关模块为P-MOS管,其中,当所述运放模块输出高电平信号时,所述P-MOS管断开;当所述运放模块输出低电平控制信号时,所述P-MOS管导通。
在一种可能的实施方式中,所述运放模块为同向运算放大器,所述运放模块,具体用于在所述第一输入端接收到的第四电压信号的电压值小于所述第二输入端接收到的第五电压信号的电压值时,输出低电平信号;在所述第一输入端接收到的第四电压信号的电压值大于所述第二输入端接收到的第五电压信号的电压值时,输出高电平控制信号。
在一种可能的实施方式中,所述开关模块为N-MOS管,其中,当所述运放模块输出低电平信号时,所述N-MOS管断开;当所述运放模块输出高电平控制信号时,所述N-MOS管导通。
根据本申请实施例的第二方面,提供一种电子设备,包括所述第一方面任一所述的供电电路。
本申请实施例有益效果:
本申请实施例提供的一种供电电路及电子设备,所述电路包括电源模块、延时模块、参考电压模块、运放模块及开关模块;其中,所述延时模块,用于响应于接收到所述电源模块的第二电压输出端输出的第一电压信号,在预设延时时长后,输出第一指定电压值的第四电压信号;所述参考电压模块,用于响应于接收到所述电源模块的第二电压输出端输出的第一电压信号,输出第二指定电压值的第五电压信号;所述运放模块,用于在所述第一输入端接收到的第四电压信号与所述第二输入端接收到的第五电压信号的电压值满足预设条件时,输出控制信号,其中,在所述第四电压信号的电压值达到所述第一指定电压值的情况下,满足所述预设条件;所述开关模块,用于响应于接收到所述运放模块的控制信号,导通并通过输出端输出第三电压信号给所述外设模块。由于所述延时模块在预设延时时长后输出第一指定电压值的第四电压信号,在第四电压信号的电压值达到第一指定电压值的情况下,满足预设条件,运放模块输出控制信号控制开关模块打开,实现了延迟了预设延时时长后为外设模块供电,从而利用一个供电电源实现不同时序的供电,不用为外设模块单独增加额外的供电电源,能够降低对外设模块的供电成本。
当然,实施本申请的任一产品或方法并不一定需要同时达到以上所述的所有优点。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的实施例。
图1是本申请实施例提供的第一种供电电路的示意图;
图2是本申请实施例提供的第二种供电电路的示意图;
图3是本申请实施例提供的第三种供电电路的示意图;
图4是本申请实施例提供的第四种供电电路的示意图;
图5是本申请实施例提供的第五种供电电路的示意图;
图6是本申请实施例提供的供电电路中电源模块的上电时序示意图;
图7是本申请实施例提供的一种具体的供电电路的示意图;
图8是本申请实施例提供的供电电路为平台模块和外设模块进行上电的上电时序示意图;
图9是本申请实施例提供的一种电子设备的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员基于本申请所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供一种供电电路,包括:电源模块、延时模块、参考电压模块、运放模块及开关模块;所述电源模块的第二电压输出端分别与所述延时模块的输入端、所述参考电压模块的输入端、所述开关模块的输入端连接;所述延时模块的输出端与所述运放模块的第一输入端连接;所述参考电压模块的输出端与所述运放模块的第二输入端连接;所述运放模块的输出端与所述开关模块的控制端连接;所述开关模块的输出端用于给外设模块供电;其中,所述延时模块,用于响应于接收到所述电源模块的第二电压输出端输出的第一电压信号,在预设延时时长后,输出第一指定电压值的第四电压信号;所述参考电压模块,用于响应于接收到所述电源模块的第二电压输出端输出的第一电压信号,输出第二指定电压值的第五电压信号;所述运放模块,用于在所述第一输入端接收到的第四电压信号与所述第二输入端接收到的第五电压信号的电压值满足预设条件时,输出控制信号,其中,在所述第四电压信号的电压值达到所述第一指定电压值的情况下,满足所述预设条件;所述开关模块,用于响应于接收到所述运放模块的控制信号,导通并通过输出端输出第三电压信号给所述外设模块。由于所述延时模块在预设延时时长后输出第一指定电压值的第四电压信号,在第四电压信号的电压值达到第一指定电压值的情况下,满足预设条件,运放模块输出控制信号控制开关模块打开,实现了延迟了预设延时时长后为外设模块供电,从而利用一个供电电源实现不同时序的供电,不用为外设模块单独增加额外的供电电源,能够降低对外设模块的供电成本。
下面将结合本申请实施例中的附图,首先对本申请实施例中的供电电路进行清楚、详细地描述。
如图1所示,本申请实施例提供一种供电电路,包括:电源模块101、延时模块102、参考电压模块103、运放模块104及开关模块105;
所述电源模块101的第二电压输出端VCC2分别与所述延时模块102的输入端、所述参考电压模块103的输入端、所述开关模块105的输入端连接;
所述延时模块102的输出端与所述运放模块104的第一输入端连接;
所述参考电压模块103的输出端与所述运放模块104的第二输入端连接;
所述运放模块104的输出端与所述开关模块105的控制端连接;
所述开关模块105的输出端用于给外设模块供电。
其中,所述延时模块102,用于响应于接收到所述电源模块101的第二电压输出端输出的第一电压信号,在预设延时时长后,输出第一指定电压值的第四电压信号。
上述延时模块102,在接收到电源模块101的第二电压输出端输出的第一电压信号后,根据预设延时时长,对输出的第四电压信号进行延时,实现延时时长为预设延时时长的延时功能。
上述延时时长可以根据实际需求进行设定,一个例子中,存在2个外设模块,第一外设模块要求的上电时间为时间t1,第二外设模块要求的上电时间为时间t2,其中,时间t2晚于时间t1,则预设延时时长t为时间t1与时间t2的时间差,即预设延时时长t=t2-t1。
所述参考电压模块103,用于响应于接收到所述电源模块101的第二电压输出端输出的第一电压信号,输出第二指定电压值的第五电压信号。
上述第二指定电压值为上述参考电压模块103的参考电压值。
所述运放模块104,用于在所述第一输入端接收到的第四电压信号与所述第二输入端接收到的第五电压信号的电压值满足预设条件时,输出控制信号,其中,在所述第四电压信号的电压值达到所述第一指定电压值的情况下,满足所述预设条件。
通过比较接收到的第四电压信号的电压值与第五电压信号的电压值的大小,判断是否满足预设条件。其中,运放模块通过比较第四电压信号与五电压信号的大小,来确定是否输出控制信号;参考电压模块输出的第五电压信号的电压值为定值,即第二指定电压值,在运放模块第一输入端接收到的第四电压信号的电压值达到第一指定电压值的情况下,满足预设条件,运放模块输出相应的控制信号。
所述开关模块105,用于响应于接收到所述运放模块104的控制信号,导通并通过输出端输出第三电压信号给所述外设模块。
开关模块在接收到控制信号后导通,为外设模块供电;外设模块是区别于平台模块的模块,外设模块的上电时序与平台模块的上电时序不同。
在本申请实施例中,延时模块可以响应于接收到电源模块的第二电压输出端输出的第一电压信号,在预设延时时长后,输出第一指定电压值的第四电压信号,由于延时模块在预设延时时长后输出第一指定电压值的第四电压信号,在第四电压信号的电压值达到第一指定电压值的情况下,满足预设条件,运放模块输出控制信号控制开关模块打开,实现了延迟了预设延时时长后为外设模块供电,从而利用一个供电电源实现不同时序的供电,不用为外设模块单独增加额外的供电电源,能够降低对外设模块的供电成本。
在一种可能的实施方式中,参见图2,基于图1,其中所述延时模块102,可以包括:第一电阻R1、第二电阻R2、电容C1,所述第一电阻R1的第一端与所述电源模块101的第二电压输出端连接,所述第一电阻R1的第二端分别与所述第二电阻R2的第一端、所述电容C1的第一端、所述延时模块102的输出端连接;所述第二电阻R2的第二端接地,所述电容C1的第二端接地。
上述延时模块102在接收到电源模块101的第二电压输出端输出的第一电压信号后,经过第一电阻R1对电容C1进行充电,实现延时,电容C1充电过程中,电容C1的电压不断增大,到达预设延时时长后,电容C1的电压值达到第一指定电压值,延时模块102输出第一指定电压值的第四电压信号。
在一种可能的实施方式中,参见图3,其中所述参考电压模块103,可以包括:第三电阻R3及第四电阻R4;所述第三电阻R3的第一端与所述电源模块101的第二电压输出端连接,所述第三电阻R3的第二端分别与所述第四电阻R4的第一端、所述参考电压模块103的输出端连接;所述第四电阻R4的第二端接地。
通过调整第三电阻R3及第四电阻R4的阻值,对参考电压模块103的参考电压进行控制,具体的,可以通过只调整第三电阻R3的阻值、第四电阻R4的阻值,还可以调整第三电阻R3与第四电阻R4的比值,实现对参考电压(即第二指定电压值)的控制,参考电压U=VCC2*R4/(R3+R4)。
其中,VCC2为电源模块的第二电压输出端VCC2输出的电压值,R3为所述第三电阻R3的电阻值,R4为所述第四电阻R4的电阻值,参考电压U为参考电压模块输出的参考电压值。
在一种可能的实施方式中,基于图3,所述第一电阻R1、第二电阻R2、电容C1、第三电阻R3、第四电阻R4满足:
T=-R1C*ln{1-[R4*(R1+R2)]/[R2*(R3+R4)]}
其中,R1为所述第一电阻R1的电阻值,R2为所述第二电阻R2的电阻值,R3为所述第三电阻R3的电阻值,R4为所述第四电阻R4的电阻值,C为所述电容C1的电容值,T为所述预设延时时长。
具体的推导过程如下:
原始公式:t=RC * ln[(V1-V0)/(V1-Vt)],V0 为电容上的初始电压值,V1 为电容最终可充到或放到的电压值,Vt为t时刻电容上的电压值。
当电容初始电压为0的时候,公式可以简化为:延时时间t= - R*C*ln((E-V)/E) ,其中,电阻R和电容C是串联,E为串联电阻和电容之间的电压,V为电容间要达到的电压。
在本实施例供电电路,电容的初始电压为0,将上述公式应用于本实施例供电电路,如下:
t=-R*C*ln((E-V)/E)=-R*C*ln(1-V/E)=-R1C*ln{1-[R4/(R3+R4)]/[R2/(R1+R2)]}
=-R1C*ln{1-[R4*(R1+R2)]/[R2*(R3+R4)]}
上述预设延时时长T的调整可以通过调整R1C值实现,也可以只调整第三电阻R3与第四电阻R4的比值,对参考电压值进行调整来实现,也可以通过调整R1/R2/C的值实现对预设延时时长进行调整。通过对预设延时时长的调整,进而控制供电电路的上电时间。
在一种可能的实施方式中,参见图4,基于图1,其中所述运放模块为反向运算放大器A1,其中,反向运算放大器A1的反向输入端与延时模块的输出端连接,反向运算放大器A1的正向输入端与参考电压模块的输出端连接,反向运算放大器A1的输出端与开关模块的控制端连接,VCC(Volt Current Condenser)是电源电压端。
上述运放模块104,具体用于在所述第一输入端接收到的第四电压信号的电压值小于所述第二输入端接收到的第五电压信号的电压值时,输出高电平信号;在所述第一输入端接收到的第四电压信号的电压值大于所述第二输入端接收到的第五电压信号的电压值时,输出低电平控制信号。
由于上述运放模块为反向运算放大器,因此在反向输入端接收到的第四电压信号的第一指定电压值小于正向输入端接收到的第五电压信号的第二指定电压值时,输出高电平信号;当反向输入端接收到的第四电压信号的第一指定电压值大于或等于正向输入端接收到的第五电压信号的第二指定电压值时,输出低电平控制信号。
在一种可能的实施方式中,参见图5,其中所述开关模块为P-MOS管,其中,P-MOS管的源极与电源模块101的第二电压输出端VCC2连接,P-MOS管的栅极与运放模块104的输出端连接,P-MOS管的漏极与外设模块连接。
当所述运放模块104输出高电平信号时,所述P-MOS管断开;当所述运放模块输出低电平控制信号时,所述P-MOS管导通。
将P-MOS管作为开关,栅源电压Vgs小于一定的值即可导通,由于P-MOS管的源极与电源模块101的第二电压输出端VCC2连接,所以栅极接收到低电压信号即可导通,所以在运放模块输出低电平时导通,即反向放大器的反向输入端接收到的第四电压信号的第一指定电压值大于或等于正向输入端接收到的第五电压信号的第二指定电压值时导通。
在一种可能的实施方式中,所述运放模块为同向运算放大器,其中,正向运算放大器的正向输入端与延时模块的输出端连接,正向运算放大器的反向输入端与参考电压模块的输出端连接,正向运算放大器的输出端与开关模块的控制端连接;所述运放模块,具体用于在所述第一输入端接收到的第四电压信号的电压值小于所述第二输入端接收到的第五电压信号的电压值时,输出低电平信号;在所述第一输入端接收到的第四电压信号的电压值大于所述第二输入端接收到的第五电压信号的电压值时,输出高电平控制信号。
在一种可能的实施方式中,在所述运放模块为同向运算放大器的前提下,所述开关模块为N-MOS管,其中,N-MOS管的源极接地,N-MOS管的栅极与运放模块104的输出端连接,N-MOS管的漏极与外设模块连接。
当所述运放模块输出低电平信号时,所述N-MOS管断开;当所述运放模块输出高电平控制信号时,所述N-MOS管导通。
将N-MOS管作为开关,栅源电压Vgs大于一定的值即可导通,由于N-MOS管的源极接地,所以栅极接收到高电压信号即可导通,所以在运放模块输出高电平时导通,即正向放大器的正向输入端接收到的第四电压信号的第一指定电压值大于或等于正向输入端接收到的第五电压信号的第二指定电压值时导通。
在一种可能的实施方式中,所述电源模块还包括第一电压输出端VCC1,其中:
在第一供电阶段,所述电源模块的第二电压输出端输出高电平、所述电源模块的第一电压输出端为低电平;
在第二供电阶段,所述电源模块的第二电压输出端输出高电平、所述电源模块的第一电压输出端为高电平。
一个例子中,上述供电电路中电源模块的上电时序示意图可以如图6所示。
在第一供电阶段,即第一供电时间段T1中,电源模块101的第二电压输出端VCC2输出高电平、所述电源模块101的第一电压输出端VCC1为低电平;在第二供电阶段,所述电源模块101的第二电压输出端VCC2输出高电平、所述电源模块101的第一电压输出端VCC1为高电平。
下面以一个具体的实施例对上电过程进行详细说明,参见图7,需要供电的模块有:平台模块1、平台模块2和外设模块。参见图8,平台模块2需要在第一时刻t1,电源模块101第二电压输出端VCC2上电,平台模块1需要在第二时刻t2电源模块101第一电压输出端VCC1上电,外设模块需要在第二时刻t2电源模块101第一电压输出端VCC1上电,还需要在延时预设时长后,在第三时刻t3开关模块的P-MOS管Q1导通,开关模块105输出端VCC3上电。具体上电过程如下:
在第一时间段T1,即从第一时刻t1到第二时刻t2,电源模块101的第二电压输出端VCC2输出高电平、电源模块101的第一电压输出端VCC1为低电平,电源模块101的第二电压输出端VCC2实现对平台模块2供电,平台模块1、外设模块未供电。
在第二时间段T2,从第二时刻t2起,电源模块101的第二电压输出端VCC2输出高电平、电源模块101的第一电压输出端VCC1为高电平,平台模块2由电源模块101的第二电压输出端VCC2正常供电,电源模块101的第一电压输出端VCC1实现对平台模块1和外设模块供电。
从第一时刻t1经过时间段t到达第三时刻t3,延时模块102输出的第四电压信号的电压值达到第一指定电压值,满足预设条件,运放模块104输出低电平,P-MOS管Q1导通,开关模块105输出端VCC3为外设模块供电,其中,延时模块102的预设延时时长t=第一时间段T1+第二时间段T2,也即预设延时时长t=第三时刻t3-第一时刻t1。
整个阶段中,电源模块101的第二电压输出端VCC2持续输出高电平,延时模块102输出的电压逐渐上升,此时P-MOS管Q1处于断开状态,P-MOS管Q1的输出端VCC3的电压值为0,直到延时模块102的输出电压达到达到第一指定电压值,满足预设条件,运放模块104输出低电平,P-MOS管Q1导通,开关模块105输出端VCC3的电压值约等于电源模块101的第二电压输出端VCC2的电压值,为外设模块供电。
上述发明实施例中,通过对预设延时时长的设定,实现三个不同时刻的上电,实现对上电时间的控制,满足了多个外接设备的上电时序要求,实现了外接设备与平台设备对电源的时序要求不同的前提下,仍然能够正常上电,进而实现电源的复用。相比现有技术中对外接设备提供独立的电源供电,单独供电还需要额外增加低压差线性稳压器或者降压斩波器等器件,导致成本较高供电电路结构简单,本申请实施例的供电电路结构简单,控制逻辑简单,不仅节省成本,还能方便对上电时间进行控制。
本申请实施例还提供了一种电子设备,包括上述供电电路任一所述的供电电路。一个例子中,如图9所示,电子设备中还可以包括至少一个平台模块,供电电路用于为电子设备中的平台模块供电。此外,电子设备还可以连接有外设模块,外设模块的上电时序与平台模块的上电时序不同,供电电路通过延时模块、参考电压模块、运放模块及开关模块,从硬件上实现了电压信号的延时输出,从而能够满足外设模块的上电时序的要求,实现了平台模块与外设模块共用同一电源模块,能够降低对外设模块的供电成本。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
本说明书中的各个实施例均采用相关的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于装置、电子设备、存储介质的实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
以上所述仅为本申请的较佳实施例,并非用于限定本申请的保护范围。凡在本申请的精神和原则之内所作的任何修改、等同替换、改进等,均包含在本申请的保护范围内。

Claims (10)

1.一种供电电路,其特征在于,包括:
电源模块、延时模块、参考电压模块、运放模块及开关模块;
所述电源模块的第二电压输出端分别与所述延时模块的输入端、所述参考电压模块的输入端、所述开关模块的输入端连接;
所述延时模块的输出端与所述运放模块的第一输入端连接;
所述参考电压模块的输出端与所述运放模块的第二输入端连接;
所述运放模块的输出端与所述开关模块的控制端连接;
所述开关模块的输出端用于给外设模块供电;
其中,所述延时模块,用于响应于接收到所述电源模块的第二电压输出端输出的第一电压信号,在预设延时时长后,输出第一指定电压值的第四电压信号;
所述参考电压模块,用于响应于接收到所述电源模块的第二电压输出端输出的第一电压信号,输出第二指定电压值的第五电压信号;
所述运放模块,用于在所述第一输入端接收到的第四电压信号与所述第二输入端接收到的第五电压信号的电压值满足预设条件时,输出控制信号,其中,在所述第四电压信号的电压值达到所述第一指定电压值的情况下,满足所述预设条件;
所述开关模块,用于响应于接收到所述运放模块的控制信号,导通并通过输出端输出第三电压信号给所述外设模块。
2.根据权利要求1所述的供电电路,其特征在于,所述电源模块还包括第一电压输出端,其中:
在第一供电阶段,所述电源模块的第二电压输出端输出高电平、所述电源模块的第一电压输出端为低电平;
在第二供电阶段,所述电源模块的第二电压输出端输出高电平、所述电源模块的第一电压输出端为高电平。
3.根据权利要求1所述的供电电路,其特征在于,所述延时模块,包括:
第一电阻、第二电阻、电容;
所述第一电阻的第一端与所述电源模块的第二电压输出端连接,所述第一电阻的第二端分别与所述第二电阻的第一端、所述电容的第一端、所述延时模块的输出端连接;
所述第二电阻的第二端接地,所述电容的第二端接地。
4.根据权利要求3所述的供电电路,其特征在于,所述参考电压模块,包括:
第三电阻及第四电阻;
所述第三电阻的第一端与所述电源模块的第二电压输出端连接,所述第三电阻的第二端分别与所述第四电阻的第一端、所述参考电压模块的输出端连接;
所述第四电阻的第二端接地。
5.根据权利要求4所述的供电电路,其特征在于,所述第一电阻、第二电阻、电容、第三电阻、第四电阻满足:
T=-R1C*ln{1-[R4*(R1+R2)]/[R2*(R3+R4)]}
其中,R1为所述第一电阻的电阻值,R2为所述第二电阻的电阻值,R3为所述第三电阻的电阻值,R4为所述第四电阻的电阻值,C为所述电容的电容值,T为所述预设延时时长。
6.根据权利要求1所述的供电电路,其特征在于,所述运放模块为反向运算放大器,所述运放模块,具体用于在所述第一输入端接收到的第四电压信号的电压值小于所述第二输入端接收到的第五电压信号的电压值时,输出高电平信号;在所述第一输入端接收到的第四电压信号的电压值大于所述第二输入端接收到的第五电压信号的电压值时,输出低电平控制信号。
7.根据权利要求6所述的供电电路,其特征在于,所述开关模块为P-MOS管,其中,当所述运放模块输出高电平信号时,所述P-MOS管断开;当所述运放模块输出低电平控制信号时,所述P-MOS管导通。
8.根据权利要求1所述的供电电路,其特征在于,所述运放模块为同向运算放大器,所述运放模块,具体用于在所述第一输入端接收到的第四电压信号的电压值小于所述第二输入端接收到的第五电压信号的电压值时,输出低电平信号;在所述第一输入端接收到的第四电压信号的电压值大于所述第二输入端接收到的第五电压信号的电压值时,输出高电平控制信号。
9.根据权利要求8所述的供电电路,其特征在于,所述开关模块为N-MOS管,其中,当所述运放模块输出低电平信号时,所述N-MOS管断开;当所述运放模块输出高电平控制信号时,所述N-MOS管导通。
10.一种电子设备,其特征在于,包括权利要求1-9任一所述的供电电路。
CN202211119193.3A 2022-09-15 2022-09-15 一种供电电路及电子设备 Pending CN115225071A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211119193.3A CN115225071A (zh) 2022-09-15 2022-09-15 一种供电电路及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211119193.3A CN115225071A (zh) 2022-09-15 2022-09-15 一种供电电路及电子设备

Publications (1)

Publication Number Publication Date
CN115225071A true CN115225071A (zh) 2022-10-21

Family

ID=83617233

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211119193.3A Pending CN115225071A (zh) 2022-09-15 2022-09-15 一种供电电路及电子设备

Country Status (1)

Country Link
CN (1) CN115225071A (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109509454A (zh) * 2018-12-24 2019-03-22 惠科股份有限公司 驱动装置、电路驱动方法和显示面板
CN109587423A (zh) * 2018-09-28 2019-04-05 深圳市鼎盛光电有限公司 背光启动电路
CN110335571A (zh) * 2019-06-27 2019-10-15 惠科股份有限公司 一种驱动装置、驱动方法和显示面板

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109587423A (zh) * 2018-09-28 2019-04-05 深圳市鼎盛光电有限公司 背光启动电路
CN109509454A (zh) * 2018-12-24 2019-03-22 惠科股份有限公司 驱动装置、电路驱动方法和显示面板
CN110335571A (zh) * 2019-06-27 2019-10-15 惠科股份有限公司 一种驱动装置、驱动方法和显示面板

Similar Documents

Publication Publication Date Title
US11876510B2 (en) Load driver
US7397227B2 (en) Fast-disabled voltage regulator circuit with low-noise feedback loop and operating method thereof
JP4288434B2 (ja) 高電圧発生回路
US8305371B2 (en) Apparatus and method for generating VCOM voltage in display device with buffer amplifier and charge pump
US8742834B2 (en) Negative-voltage charge pump circuit
US7453312B2 (en) Voltage regulator outputting positive and negative voltages with the same offsets
US7812660B2 (en) Level shift circuit
KR20090080258A (ko) 부하량에 따라 부스팅 효율을 높일 수 있는 부스팅 전압발생기 및 상기 부스팅 전압 발생기를 구비하는 디스플레이장치
US10476383B2 (en) Negative charge pump circuit
US7187197B2 (en) Transmission line driver
US7075804B2 (en) Tracking soft start circuit for generating a plurality of soft start voltages where all soft start voltages are prevented until all have been brought to the same prescribed state of operation
KR20020032281A (ko) 레벨 시프트 회로 및 반도체 장치
US20110084675A1 (en) Booster circuit
US11190102B2 (en) Regulating circuit including a plurality of low drop out regulators and method of operating the same
US8315111B2 (en) Voltage regulator with pre-charge circuit
EP3046239B1 (en) Current generating circuit, current generating method, charge pumping circuit and charge pumping method
US8072257B2 (en) Charge pump-type voltage booster circuit and semiconductor integrated circuit device
KR100523649B1 (ko) 차동증폭장치
JP2013532458A (ja) 高耐圧反転型チャージポンプ
CN115225071A (zh) 一种供电电路及电子设备
US7728651B2 (en) Drive circuit, voltage conversion device and audio system
TW200413894A (en) Regulator and related method capable of performing pre-charging
JP2011147247A (ja) ブートストラップ回路及び集積回路
US20100295835A1 (en) Voltage Boosting Circuit and Display Device Including the Same
CN116264456A (zh) 负载开关及其控制电路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20221021