CN115167093A - 基于fpga的时间间隔精密测量方法和系统 - Google Patents
基于fpga的时间间隔精密测量方法和系统 Download PDFInfo
- Publication number
- CN115167093A CN115167093A CN202210862129.8A CN202210862129A CN115167093A CN 115167093 A CN115167093 A CN 115167093A CN 202210862129 A CN202210862129 A CN 202210862129A CN 115167093 A CN115167093 A CN 115167093A
- Authority
- CN
- China
- Prior art keywords
- delay chain
- time interval
- delay
- fpga
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000691 measurement method Methods 0.000 title claims abstract description 16
- 238000005259 measurement Methods 0.000 claims abstract description 85
- 238000000034 method Methods 0.000 claims abstract description 45
- 238000012545 processing Methods 0.000 claims description 24
- 230000008569 process Effects 0.000 claims description 10
- 230000009191 jumping Effects 0.000 claims description 6
- 230000007704 transition Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 4
- 238000004364 calculation method Methods 0.000 description 3
- 238000012935 Averaging Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 101100021996 Arabidopsis thaliana CYP97C1 gene Proteins 0.000 description 1
- 101100510695 Arabidopsis thaliana LUT2 gene Proteins 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G04—HOROLOGY
- G04F—TIME-INTERVAL MEASURING
- G04F10/00—Apparatus for measuring unknown time intervals by electric means
- G04F10/005—Time-to-digital converters [TDC]
-
- G—PHYSICS
- G04—HOROLOGY
- G04F—TIME-INTERVAL MEASURING
- G04F10/00—Apparatus for measuring unknown time intervals by electric means
- G04F10/04—Apparatus for measuring unknown time intervals by electric means by counting pulses or half-cycles of an ac
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Measurement Of Unknown Time Intervals (AREA)
Abstract
本申请涉及时间间隔测量技术领域的一种基于FPGA的时间间隔精密测量方法和系统。所述方法包括:采用并联的多个基于FPGA延时链的时间间隔测量模块对预设的同源输入信号进行测量,得到每条延时链的测量结果;每条延时链的测量结果包括的数据量的数量相同;根据每条延时链的测量结果计算每条延时链的标准差;根据所有条延时链的标准差,确定每条延时链的权值;将待测时间起始信号和待测时间终止信号采用多个基于FPGA延时链的时间间隔测量模块进行测量,得到多条延时链的时间间隔测量结果;根据多条延时链的时间间隔测量结果和对应的延时链权值进行加权求和,得到时间间隔测量结果。采用本方法可以提高时间间隔测量的测量精度。
Description
技术领域
本申请涉及时间间隔测量技术领域,特别是涉及一种基于FPGA的时间间隔精密测量方法和系统。
背景技术
高精度的时间间隔测量技术广泛应用于卫星导航、雷达定位、激光测距、核物理探测和时频测量等领域。时间间隔测量技术一般是用来测量两个或多个物理事件相继发生的时间间隔,同时把测量得到的时间间隔转换成相应的数字,因此这种技术也被称为时间数字转换技术(TimetoDigitalConversion,TDC)。
由于单条延时链精度不足,并且FPGA内部延时电路的和逻辑布局布线的差异性,每条延时链的特性都有所不同,因此采用单条延时链的测量方法,或者采用多条延时链取平均的算法,其测量精度都不能满足测量精度的需求。
发明内容
基于此,有必要针对上述技术问题,提供一种基于FPGA的时间间隔精密测量方法和系统。
一种基于FPGA的时间间隔精密测量方法,所述方法包括:
采用并联的多个基于FPGA延时链的时间间隔测量模块对预设的同源输入信号进行测量,得到每条延时链的测量结果;每条延时链的测量结果包括的数据量的数量相同。
根据每条延时链的测量结果计算每条延时链的标准差。
根据所有条延时链的标准差,确定每条延时链的权值;所有延时链的权值之和为1。
将待测起始时间信号和待测终止时间信号采用多个所述基于FPGA延时链的时间间隔测量模块进行测量,得到多条延时链的时间间隔测量结果。
根据多条延时链的时间间隔测量结果和对应的延时链权值进行加权求和,得到时间间隔测量结果。
在其中一个实施例中,所有延时链的权值之和为1。
根据所有条延时链的标准差,确定每条延时链的权值,包括:
计算每条延时链的标准差的倒数,并将每条延时链的标准差的倒数进行求和,得到标准差倒数之和。
将每条延时链的标准差的倒数与所述标准差倒数之商,得到每条延时链的权值。
在其中一个实施例中,采用并联的多个基于FPGA延时链的时间间隔测量模块对预设的同源输入信号进行测量,得到每条延时链的测量结果,步骤中所述预设的同源输入信号为同源1pps信号。
在其中一个实施例中,基于FPGA延时链的时间间隔测量模块包括:粗计数器、基于延时链的细计数单元、数据处理单元,基于FPGA延时链的时间间隔测量模块的数量为N;N为大于1的整数。
将待测起始时间信号和待测终止时间信号采用多个所述基于FPGA延时链的时间间隔测量模块进行测量,得到多条延时链的时间间隔测量结果,包括:
将待测起始时间信号和待测终止时间信号分别同时输入到第一个基于FPGA延时链的时间间隔测量模块的所述粗计数器中采用直接计数法,得到起始粗计数值和终止粗计数值。
将待测起始时间信号和待测终止时间信号分别同时输入到第一个基于FPGA延时链的时间间隔测量模块的所述基于延时链的细计数单元,得到起始细计数值和终止细计数值。
将所述起始粗计数值、所述终止粗计数值、所述起始细计数值和所述终止细计数值输入到第一个基于FPGA延时链的时间间隔测量模块的数据处理单元,得到第一条延时链的时间间隔测量结果。
将待测起始时间信号和待测终止时间信号分别同时输入到其余N-1个基于FPGA延时链的时间间隔测量模块中,得到其他N-1条延时链的时间间隔测量结果。
在其中一个实施例中,基于延时链的细计数单元包括选择器、延时链,编码器,校准时钟生成器、频率计数器、校准控制器以及查找表;所述查找表用于存放校准过程中通过温度和电压计算的细计数值。
将待测起始时间信号和待测终止时间信号分别同时输入到第一个基于FPGA延时链的时间间隔测量模块的所述基于延时链的细计数单元,得到起始细计数值和终止细计数值,包括:
将校准信号和通道信号输入到选择器中,在校准过程中,则选择器输出校准信号,在测量过程中,则选择器输出通道信号;通道信号包括待测起始时间信号和待测终止时间信号;
当选择器输出为通道信号时:
将待测起始时间信号采用延时链进行传递,输出类似温度计码的信号码;将所述信号码通过编码器采用折半查找法进行编码,得到二进制码;
在校准时钟生成器中采用环形振荡器得到校准时钟,通过频率计数器在所述校准时钟的驱动下进行加1计数,并将计数值输出至校准控制器中,并根据校准控制器的输出与所述二进制码在所述查找表中进行查找,得到起始细计数;
将待测终止时间信号输入到基于延时链的细计数单元,得到终止细计数值;
当选择器输出为校准信号时,则利用校准信号对基于延时链的细计数单元进行校准。
在其中一个实施例中,所述折半查找法具体步骤包括:
查找信号码的中间为是否为1。
若为1,则跳变点在高位数据部分,并对高位数据部分的中间位进行递归查找;若为0,则跳变点在低位数据部分,并对低位数据部分的中间位进行递归查找;依此类推,直至查到0到1的跳变点,并将该位数据信息以二进制形式表示,得到二进制码。
一种基于FPGA的时间间隔精密测量系统,所述系统用于采用权上述的基于FPGA的时间间隔精密测量方法实现时间间隔测量;所述系统包括:多个基于FPGA延时链的时间间隔测量模块,数据加权处理模块。
多个所述基于FPGA延时链的时间间隔测量模块用于测量同源的待测起始时间信号和同源的待测终止时间信号的时间间隔,得到每条延时链的测量结果。
所述数据加权处理模块包括:延时链权值确定模块和加权处理模块,所述延时链权值确定模块,用于根据获取的并联的多个基于FPGA延时链的时间间隔测量模块对预设的同源输入信号的测量结果,采用标准差计算方法,得到每条延时链的标准差,并根据所有条延时链的标准差确定延时链权值。
所述加权处理模块,用于根据每条延时链的测量结果及对应的延时链权值进行加权求和,得到时间间隔测量结果。
在其中一个实施例中,所述延时链权值确定模块,还用于计算每条延时链的标准差的倒数,并将每条延时链的标准差的倒数进行求和,得到标准差倒数之和;将每条延时链的标准差的倒数与所述标准差倒数之商,得到每条延时链的权值。
在其中一个实施例中,所述基于FPGA延时链的时间间隔测量模块包括:粗计数器、基于延时链的细计数单元、数据处理单元,基于FPGA延时链的时间间隔测量模块的数量为N;N为大于1的整数。
所述粗计数器,用于采用直接计数法,对待测起始时间信号和待测终止时间信号进行计数,得到起始粗计数值和终止粗计数值。
基于延时链的细计数单元,用于采用FPGA的延时链对待测起始时间信号和待测终止时间信号进行计数,得到起始细计数值和终止细计数值。
所述数据处理单元,用于根据起始粗计数值、终止粗计数值、起始细计数值和终止细计数值进行计算,得到延时链时间间隔测量值。
在其中一个实施例中,所述基于延时链的细计数单元包括:选择器、延时链,编码器,校准时钟生成器、频率计数器、校准控制器以及查找表。
所述选择器、所述延时链连接、所述编码器依次连接,所述校准时钟生成器、所述频率计数器、所述校准控制器依次连接;所述编码器和所述校准控制器与查找表连接,所述查找表输出细计数值到数据处理单元。
上述一种基于FPGA的时间间隔精密测量方法和系统,所述方法包括:采用并联的多个基于FPGA延时链的时间间隔测量模块对预设的同源输入信号进行测量,得到每条延时链的测量结果;每条延时链的测量结果包括的数据量的数量相同;根据每条延时链的测量结果计算每条延时链的标准差;根据所有条延时链的标准差,确定每条延时链的权值;将待测时间起始信号和待测时间终止信号采用多个基于FPGA延时链的时间间隔测量模块进行测量,得到多条延时链的时间间隔测量结果;根据多条延时链的时间间隔测量结果和对应的延时链权值进行加权求和,得到时间间隔测量结果。采用本方法可以提高时间间隔测量的测量精度。
附图说明
图1为TDC测量原理示意图;
图2为抽头延迟链的测量原理示意图;
图3为一个实施例中基于FPGA的时间间隔精密测量方法的流程示意图;
图4为一个实施例中基于FPGA的时间间隔精密测量系统框图;
图5为另一个实施例中单延时链测量原理图;
图6为另一个实施例中校准时钟生成器的结构图;
图7为另一个实施例中测试结果对比。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
TDC测量原理如图1所示,用1路待测起始时间信号(start通道)和1路待测终止时间信号(stop通道)测量原理以简化说明多通道时间间隔测量原理,start通道测量的事件精确发生时刻t1,stop通道测量的事件精确发生时刻t2。N1及N2代表start通道及stop通道测量的粗计数,T1及T2代表start通道及stop通道测量的细计时。那么start通道及stop通道时刻值可以通过以下公式获得:
t1=t0+(N1*Tclk-T1)
t2=t0+(N2*Tclk-T2)
而stop通道和start通道之间的待测时间间隔Δt1为:
Δt1=t2-t1=(N2-N1)*Tclk+(T1-T2)
其中Tclk是时钟周期。
抽头延迟链的测量原理如图2所示,事件信号Hit在由时延为τ的延迟单元级联构成的延迟链上传递,邻近的系统时钟clk上升沿到来时,D触发器从低位到高位(Q1,Q2,Q3…QN)由0跳变为1,得到(00…0111)温度计编码,记录1的个数即可得到细计数n,于是细计时T由下式表示:
ΔT=nτ
由式可知,时延越小,分辨率τ越好,时延大小主要取决于FPGA的工艺架构,所以越是工艺先进的FPGA,延时越小。
在一个实施例中,如图1所示,提供了一种基于FPGA的时间间隔精密测量方法,该方法包括以下步骤:
步骤100:采用并联的多个基于FPGA延时链的时间间隔测量模块对预设的同源输入信号进行测量,得到每条延时链的测量结果;每条延时链的测量结果包括的数据量的数量相同。
步骤102:根据每条延时链的测量结果计算每条延时链的标准差。
步骤104:根据所有条延时链的标准差,确定每条延时链的权值;所有延时链的权值之和为1。
具体的,通过对并联的24条延时链采用同源数据进行实际测量,发现每条延时链的标准差结果都不同,存在明显的差异。基于此观测结果,衍生出加权平均算法代替简单的平均算法,采用标准差结果作为改延时链的权系数参考值,这样可以计算得到每条延时链的权值,后续测量和计算采用此权值作为加权平均的权值。
步骤106:将待测起始时间信号和待测终止时间信号采用多个基于FPGA延时链的时间间隔测量模块进行测量,得到多条延时链的时间间隔测量结果。
具体的,由于单延时链的测量精度(方差)只有25ps左右,为了提高测量精度,采用多延时链同时测量的方法,其原理是将start和stop信号分别同时进入多条延时链同时测量,由于FPGA内部延时电路的和逻辑布局布线的差异性,每条延时链的特性都有所不同,这样,如果仅仅简单的平均算法,结果会得到提升,但是得到的结果并不是最优的结果。
步骤108:根据多条延时链的时间间隔测量结果和对应的延时链权值进行加权求和,得到时间间隔测量结果。
上述一种基于FPGA的时间间隔精密测量方法中,所述方法包括:采用并联的多个基于FPGA延时链的时间间隔测量模块对预设的同源输入信号进行测量,得到每条延时链的测量结果;每条延时链的测量结果包括的数据量的数量相同;根据每条延时链的测量结果计算每条延时链的标准差;根据所有条延时链的标准差,确定每条延时链的权值;将待测时间起始信号和待测时间终止信号采用多个基于FPGA延时链的时间间隔测量模块进行测量,得到多条延时链的时间间隔测量结果;根据多条延时链的时间间隔测量结果和对应的延时链权值进行加权求和,得到时间间隔测量结果。采用本方法可以提高时间间隔测量的测量精度。
在其中一个实施例中,所有延时链的权值之和为1;步骤104包括:计算每条延时链的标准差的倒数,并将每条延时链的标准差的倒数进行求和,得到标准差倒数之和;将每条延时链的标准差的倒数与标准差倒数之商,得到每条延时链的权值。
具体的,确定延时链的权值的步骤包括:
1)获取同源输入1pps信号的对应的一组延时链测量结果,每条延时链连续测量数据数量相同且不低于100个连续测量数据,测量数据可以用二维数组来表示:data[i][j],其中i表示延时链的标号,延时链数量为n,j表示该延时链的第j个测量数据。
2)利用标准差计算公式计算每条延时链的标准差,可以用一维数组来表示:std[i]。
5)将以上计算得到权值预存在设备非易失存储器中,每次设备上电调取延时链的权值,实际测量后计算测量值采用延时链的权值进行加权求和:value[j]=data[0][j]*weight[0]+data[1][j]*weight[1]+…+data[n-1][j]*weight[n-1]。
在其中一个实施例中,步骤100预设的同源输入信号为同源1pps信号。
在其中一个实施例中,基于FPGA延时链的时间间隔测量模块包括:粗计数器、基于延时链的细计数单元、数据处理单元,基于FPGA延时链的时间间隔测量模块的数量为N;N为大于1的整数;步骤106包括:将待测起始时间信号和待测终止时间信号分别同时输入到第一个基于FPGA延时链的时间间隔测量模块的粗计数器中采用直接计数法,得到起始粗计数值和终止粗计数值;将待测起始时间信号和待测终止时间信号分别同时输入到第一个基于FPGA延时链的时间间隔测量模块的基于延时链的细计数单元,得到起始细计数值和终止细计数值;将起始粗计数值、终止粗计数值、起始细计数值和终止细计数值输入到第一个基于FPGA延时链的时间间隔测量模块的数据处理单元,得到第一条延时链的时间间隔测量结果;将待测起始时间信号和待测终止时间信号分别同时输入到其余N-1个基于FPGA延时链的时间间隔测量模块中,得到其他N-1条延时链的时间间隔测量结果。作为优选,N取值为24。
在其中一个实施例中,基于延时链的细计数单元包括选择器、延时链,编码器,校准时钟生成器、频率计数器、校准控制器以及查找表;查找表用于存放校准过程中通过温度和电压计算的细计数值;将待测起始时间信号和待测终止时间信号分别同时输入到第一个基于FPGA延时链的时间间隔测量模块的基于延时链的细计数单元,得到起始细计数值和终止细计数值,包括:将校准信号和通道信号输入到选择器中,在校准过程中,则选择器输出校准信号,在测量过程中,则选择器输出通道信号;通道信号包括待测起始时间信号和待测终止时间信号;当选择器输出为通道信号时:将待测起始时间信号采用延时链进行传递,输出类似温度计码的信号码;将所述信号码通过编码器采用折半查找法进行编码,得到二进制码;在校准时钟生成器中采用环形振荡器得到校准时钟,通过频率计数器在所述校准时钟的驱动下进行加1计数,并将计数值输出至校准控制器中,并根据校准控制器的输出与所述二进制码在所述查找表中进行查找,得到起始细计数;将待测终止时间信号输入到基于延时链的细计数单元,得到终止细计数值;当选择器输出为校准信号时,则利用校准信号对基于延时链的细计数单元进行校准。
在其中一个实施例中,折半查找法具体步骤包括:查找信号码的中间为是否为1;若为1,则跳变点在高位数据部分,并对高位数据部分的中间位进行递归查找;若为0,则跳变点在低位数据部分,并对低位数据部分的中间位进行递归查找;依此类推,直至查到0到1的跳变点,并将该位数据信息以二进制形式表示,得到二进制码。
应该理解的是,虽然图3的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图3中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
在一个实施例中,如图4所示,提供了一种基于FPGA的时间间隔精密测量系统,系统用于采用上述的基于FPGA的时间间隔精密测量方法实现时间间隔测量;系统包括:多个基于FPGA延时链的时间间隔测量模块,数据加权处理模块;
多个基于FPGA延时链的时间间隔测量模块用于测量同源的待测起始时间信号和同源的待测终止时间信号的时间间隔,得到每条延时链的测量结果;
数据加权处理模块包括:延时链权值确定模块和加权处理模块,延时链权值确定模块,用于根据获取的并联的多个基于FPGA延时链的时间间隔测量模块对预设的同源输入信号的测量结果,采用标准差计算方法,得到每条延时链的标准差,并根据所有条延时链的标准差确定延时链权值;
加权处理模块,用于根据每条延时链的测量结果及对应的延时链权值进行加权求和,得到时间间隔测量结果。
在其中一个实施例中,延时链权值确定模块,还用于计算每条延时链的标准差的倒数,并将每条延时链的标准差的倒数进行求和,得到标准差倒数之和;将每条延时链的标准差的倒数与标准差倒数之商,得到每条延时链的权值。
在其中一个实施例中,如图5所示,基于FPGA延时链的时间间隔测量模块包括:粗计数器、基于延时链的细计数单元、数据处理单元,基于FPGA延时链的时间间隔测量模块的数量为N;N为大于1的整数;粗计数器用于采用直接计数法,对待测起始时间信号和待测终止时间信号进行计数,得到起始粗计数值和终止粗计数值;基于延时链的细计数单元用于采用FPGA的延时链对待测起始时间信号和待测终止时间信号进行计数,得到起始细计数值和终止细计数值;数据处理单元用于根据起始粗计数值、终止粗计数值、起始细计数值和终止细计数值进行计算,得到延时链时间间隔测量值。
在其中一个实施例中,基于延时链的细计数单元包括:选择器、延时链,编码器,校准时钟生成器、频率计数器、校准控制器以及查找表;选择器、延时链连接、编码器依次连接,校准时钟生成器、频率计数器、校准控制器依次连接;编码器和校准控制器与查找表连接,查找表输出细计数值到数据处理单元。
具体的,基于延时链的细计数单元的各个模块的功能如下:
(1)粗计数电路设计采用直接计数法统计上电后参考时钟上升沿的个数,设N为粗计数值,Tclk为参考时钟周期,那么粗计时Tcoarse可由下式表示:
Tcoarse=N*Tclk
粗计数器的位数决定了TDC的测量范围。只要FPGA芯片逻辑资源足够多,计数器的位数可以任意设置。另一方面,参考时钟频率越高,细计数测量所需的时间就越短,延迟链上的延迟单元就越少,然而时钟频率越高,系统的功耗越大
(2)细计数单元主要包括延时链,编码器,查找表,校准控制器
1)延时链
延时链是FPGA中的进位链CARRY4,每个CARRY4模块包含4个进位多路复用器(MUXCY)、4个专用的异或门(XORCY),并且每个复用器的附近都有1个D触发器,复用器和D触发器的位置是固定的,D触发器用于缓存延时链的输出。信号signal从进位链底部的CYINIT引脚处直接注入。S0-S3输入为“1111”,这意味着进位链生成一条延迟链,每个MUXCY通过CO0-CO3引出4个抽头输入到D触发器阵列进行数据锁存
2)编码模块
输入信号在延迟链上传递时,D触发器阵列由低位到高位逐级地由0跳变为1,根据最后一位跳变为1的位置并累加1出现的次数就能判断信号在延迟链上的传播个数,进而得到细计数。抽头延迟链输出的信息码与普通温度计码类似,因此称为温度计码。
3)编码器
编码器采用折半查找法将温度计码转换成二进制码,折半查找法的思想是:假设理想温度计码是按照000…111排列,首先查找中间位是否为1,若为1,那么跳变点在高位数据部分,再次对高位数据部分的中间位进行递归查找;若为0,那么跳变点在低位数据部分,再次对低位数据部分的中间位进行递归查找,以此类推,直至查到0到1的跳变点,并将该位数据信息以二进制形式表示
4)校准时钟生成器
校准时钟必须与系统时钟没有相关性,用环形振荡器由偶数个查找表LUT1和1个查找表LUT2生成。校准时钟生成器如图6所示。另外,环形振荡器的频率根据FPGA的温度和电压变化而变化,这也是振荡器的时钟适合用作延时链的校准的原因。
5)频率计数器
频率计数器在校准时钟的驱动下进行加1计数,并将计数值输出到校准控制器。
6)校准控制器
延迟链中延迟单元的时延受FPGA芯片工艺、温度及电压的影响会发生变化,因此需要对时延进行校准。校准控制器实现启动校准和在线校准两种功能。
启动校准时,使能片上环形振荡器产生足够多的随机脉冲信号(独立于参考时钟及待测输入信号)经延迟链进行码密度校准,建立直方图并构造查找表,同时测量各条延迟链邻近位置处环形振荡器输出频率值。正式测量时,直接读取查找表中对应的细计数。在线校准时,再次周期性地测量各环形振荡器的频率值,并与启动校准时对应环形振荡器的输出频率值对比,线性地更新查找表以实时补偿温度电压对进位链时延的影响。
7)查找表
查找表中存放的是校准过程中通过温度和电压计算的细计数值。
在一个验证性实施例中,通过对1-24条延时链简单平均和加权平均算法的对比实验,从图7所示的测试结果对比图可以看出来,加权平均算法整体性能明显优于简单平均算法,部分性能提升在达到20%以上,能够明显提高测量的精度。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。
Claims (10)
1.一种基于FPGA的时间间隔精密测量方法,其特征在于,所述方法包括:
采用并联的多个基于FPGA延时链的时间间隔测量模块对预设的同源输入信号进行测量,得到每条延时链的测量结果;每条延时链的测量结果包括的数据量的数量相同;
根据每条延时链的测量结果计算每条延时链的标准差;
根据所有条延时链的标准差,确定每条延时链的权值;所有延时链的权值之和为1;
将待测起始时间信号和待测终止时间信号采用多个所述基于FPGA延时链的时间间隔测量模块进行测量,得到多条延时链的时间间隔测量结果;
根据多条延时链的时间间隔测量结果和对应的延时链权值进行加权求和,得到时间间隔测量结果。
2.根据权利要求1所述的方法,其特征在于,所有延时链的权值之和为1;
根据所有条延时链的标准差,确定每条延时链的权值,包括:
计算每条延时链的标准差的倒数,并将每条延时链的标准差的倒数进行求和,得到标准差倒数之和;
将每条延时链的标准差的倒数与所述标准差倒数之商,得到每条延时链的权值。
3.根据权利要求1所述的方法,其特征在于,采用并联的多个基于FPGA延时链的时间间隔测量模块对预设的同源输入信号进行测量,得到每条延时链的测量结果,步骤中所述预设的同源输入信号为同源1pps信号。
4.根据权利要求1所述的方法,其特征在于,基于FPGA延时链的时间间隔测量模块包括:粗计数器、基于延时链的细计数单元、数据处理单元,基于FPGA延时链的时间间隔测量模块的数量为N;N为大于1的整数;
将待测起始时间信号和待测终止时间信号采用多个所述基于FPGA延时链的时间间隔测量模块进行测量,得到多条延时链的时间间隔测量结果,包括:
将待测起始时间信号和待测终止时间信号分别同时输入到第一个基于FPGA延时链的时间间隔测量模块的所述粗计数器中采用直接计数法,得到起始粗计数值和终止粗计数值;
将待测起始时间信号和待测终止时间信号分别同时输入到第一个基于FPGA延时链的时间间隔测量模块的所述基于延时链的细计数单元,得到起始细计数值和终止细计数值;
将所述起始粗计数值、所述终止粗计数值、所述起始细计数值和所述终止细计数值输入到第一个基于FPGA延时链的时间间隔测量模块的数据处理单元,得到第一条延时链的时间间隔测量结果;
将待测起始时间信号和待测终止时间信号分别同时输入到其余N-1个基于FPGA延时链的时间间隔测量模块中,得到其他N-1条延时链的时间间隔测量结果。
5.根据权利要求4所述的方法,其特征在于,基于延时链的细计数单元包括选择器、延时链,编码器,校准时钟生成器、频率计数器、校准控制器以及查找表;所述查找表用于存放校准过程中通过温度和电压计算的细计数值;
将待测起始时间信号和待测终止时间信号分别同时输入到第一个基于FPGA延时链的时间间隔测量模块的所述基于延时链的细计数单元,得到起始细计数值和终止细计数值,包括:
将校准信号和通道信号输入到选择器中,在校准过程中,则选择器输出校准信号,在测量过程中,则选择器输出通道信号;通道信号包括待测起始时间信号和待测终止时间信号;
当选择器输出为通道信号时:
将待测起始时间信号采用延时链进行传递,输出类似温度计码的信号码;将所述信号码通过编码器采用折半查找法进行编码,得到二进制码;
在校准时钟生成器中采用环形振荡器得到校准时钟,通过频率计数器在所述校准时钟的驱动下进行加1计数,并将计数值输出至校准控制器中,并根据校准控制器的输出与所述二进制码在所述查找表中进行查找,得到起始细计数;
将待测终止时间信号输入到基于延时链的细计数单元,得到终止细计数值;
当选择器输出为校准信号时,则利用校准信号对基于延时链的细计数单元进行校准。
6.根据权利要求5所述的方法,其特征在于,所述折半查找法具体步骤包括:
查找信号码的中间为是否为1;
若为1,则跳变点在高位数据部分,并对高位数据部分的中间位进行递归查找;若为0,则跳变点在低位数据部分,并对低位数据部分的中间位进行递归查找;依此类推,直至查到0到1的跳变点,并将该位数据信息以二进制形式表示,得到二进制码。
7.一种基于FPGA的时间间隔精密测量系统,其特征在于,所述系统用于采用权利要求1所述的基于FPGA的时间间隔精密测量方法实现时间间隔测量;所述系统包括:多个基于FPGA延时链的时间间隔测量模块,数据加权处理模块;
多个所述基于FPGA延时链的时间间隔测量模块用于测量同源的待测起始时间信号和同源的待测终止时间信号的时间间隔,得到每条延时链的测量结果;
所述数据加权处理模块包括:延时链权值确定模块和加权处理模块,所述延时链权值确定模块,用于根据获取的并联的多个基于FPGA延时链的时间间隔测量模块对预设的同源输入信号的测量结果,采用标准差计算方法,得到每条延时链的标准差,并根据所有条延时链的标准差确定延时链权值;
所述加权处理模块,用于根据每条延时链的测量结果及对应的延时链权值进行加权求和,得到时间间隔测量结果。
8.根据权利要求7所述的系统,其特征在于,所述延时链权值确定模块,还用于计算每条延时链的标准差的倒数,并将每条延时链的标准差的倒数进行求和,得到标准差倒数之和;将每条延时链的标准差的倒数与所述标准差倒数之商,得到每条延时链的权值。
9.根据权利要求7所述的系统,其特征在于,所述基于FPGA延时链的时间间隔测量模块包括:粗计数器、基于延时链的细计数单元、数据处理单元,基于FPGA延时链的时间间隔测量模块的数量为N;N为大于1的整数;
所述粗计数器,用于采用直接计数法,对待测起始时间信号和待测终止时间信号进行计数,得到起始粗计数值和终止粗计数值;
基于延时链的细计数单元,用于采用FPGA的延时链对待测起始时间信号和待测终止时间信号进行计数,得到起始细计数值和终止细计数值;
所述数据处理单元,用于根据起始粗计数值、终止粗计数值、起始细计数值和终止细计数值进行计算,得到延时链时间间隔测量值。
10.根据权利要求9所述的系统,其特征在于,所述基于延时链的细计数单元包括:选择器、延时链,编码器,校准时钟生成器、频率计数器、校准控制器以及查找表。
所述选择器、所述延时链连接、所述编码器依次连接,所述校准时钟生成器、所述频率计数器、所述校准控制器依次连接;所述编码器和所述校准控制器与查找表连接,所述查找表输出细计数值到数据处理单元。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210862129.8A CN115167093B (zh) | 2022-07-20 | 2022-07-20 | 基于fpga的时间间隔精密测量方法和系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210862129.8A CN115167093B (zh) | 2022-07-20 | 2022-07-20 | 基于fpga的时间间隔精密测量方法和系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115167093A true CN115167093A (zh) | 2022-10-11 |
CN115167093B CN115167093B (zh) | 2024-02-20 |
Family
ID=83495255
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210862129.8A Active CN115167093B (zh) | 2022-07-20 | 2022-07-20 | 基于fpga的时间间隔精密测量方法和系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115167093B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090322574A1 (en) * | 2006-02-17 | 2009-12-31 | Verigy (Singapore) Pte. Ltd. | Time-to-digital conversion with delay contribution determination of delay elements |
CN102006033A (zh) * | 2010-11-19 | 2011-04-06 | 长沙景嘉微电子有限公司 | 一种基于带权重延迟链的数字50%占空比调节电路 |
GB201320392D0 (en) * | 2012-11-20 | 2014-01-01 | Advanced Risc Mach Ltd | Calibration of delay chains |
CN110262209A (zh) * | 2019-06-03 | 2019-09-20 | 中国科学技术大学 | 基于fpga的时间数字变换器 |
WO2021000469A1 (zh) * | 2019-07-01 | 2021-01-07 | 东南大学 | 一种基于模拟延时链的二值化神经网络累加器电路 |
CN113835332A (zh) * | 2021-09-29 | 2021-12-24 | 东南大学 | 一种高分辨率的两级时间数字转换器及转换方法 |
-
2022
- 2022-07-20 CN CN202210862129.8A patent/CN115167093B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090322574A1 (en) * | 2006-02-17 | 2009-12-31 | Verigy (Singapore) Pte. Ltd. | Time-to-digital conversion with delay contribution determination of delay elements |
CN102006033A (zh) * | 2010-11-19 | 2011-04-06 | 长沙景嘉微电子有限公司 | 一种基于带权重延迟链的数字50%占空比调节电路 |
GB201320392D0 (en) * | 2012-11-20 | 2014-01-01 | Advanced Risc Mach Ltd | Calibration of delay chains |
CN110262209A (zh) * | 2019-06-03 | 2019-09-20 | 中国科学技术大学 | 基于fpga的时间数字变换器 |
WO2021000469A1 (zh) * | 2019-07-01 | 2021-01-07 | 东南大学 | 一种基于模拟延时链的二值化神经网络累加器电路 |
CN113835332A (zh) * | 2021-09-29 | 2021-12-24 | 东南大学 | 一种高分辨率的两级时间数字转换器及转换方法 |
Non-Patent Citations (1)
Title |
---|
王鹏翔;周灏;来金梅;: "基于数字延时锁相环的FPGA IO延时管理电路", 复旦学报(自然科学版), no. 04, 15 August 2013 (2013-08-15) * |
Also Published As
Publication number | Publication date |
---|---|
CN115167093B (zh) | 2024-02-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Szplet et al. | Interpolating time counter with 100 ps resolution on a single FPGA device | |
Wang et al. | A 4.2 ps time-interval RMS resolution time-to-digital converter using a bin decimation method in an UltraScale FPGA | |
CN108061848B (zh) | 基于fpga的加法进位链延时的测量方法及系统 | |
US7196778B2 (en) | Circuitry and method for measuring time interval with ring oscillator | |
CN110147037A (zh) | 时间数字转换器调节方法及装置 | |
CN110673463A (zh) | 一种高线性度多通道抽头延时线时间数字转换器 | |
US20240085475A1 (en) | Circuit and method to measure simulation to silicon timing correlation | |
CN110764396A (zh) | 一种时间数字转换器和时间测量方法 | |
CN115167093B (zh) | 基于fpga的时间间隔精密测量方法和系统 | |
CN104035320A (zh) | 一种实现时间间隔测量的系统及方法 | |
Aloisio et al. | High-precision time-to-digital converters in a fpga device | |
US20230003781A1 (en) | Apparatus, method, system and medium for measuring pulse signal width | |
CN112650044B (zh) | 基于延时环冗余状态信息的高精度时间测量装置及方法 | |
Sondej et al. | Methods of precise determining the transfer function of picosecond time-to-digital converters | |
US6937106B2 (en) | Built-in jitter measurement circuit for voltage controlled oscillator and phase locked loop | |
Parsakordasiabi et al. | A survey on FPGA-based high-resolution TDCs | |
RU2260830C1 (ru) | Устройство для измерения интервала времени | |
Jiao et al. | A vernier caliper time-to-digital converters with ultralow nonlinearity in fpgas | |
CN113030587A (zh) | 一种交替采样型fpga-adc系统及其交替采样方法、pet系统 | |
CN110865057A (zh) | 一种应用于荧光寿命成像的非均匀时间数字转换器 | |
CN117555212B (zh) | 延时模块、时间数字转换器、系统及方法 | |
Chmielewski | Multi-vernier time-to-digital converter implemented in a field-programmable gate array | |
Aloisio et al. | High-resolution time-to-digital converter in field programmable gate array | |
Peca et al. | Time-to-Digit Converter Based on radiation-tolerant FPGA | |
RU2099865C1 (ru) | Способ измерения временных интервалов |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |