CN115118387B - Irig-b码的解码方法、解码器、设备及存储介质 - Google Patents

Irig-b码的解码方法、解码器、设备及存储介质 Download PDF

Info

Publication number
CN115118387B
CN115118387B CN202210715279.6A CN202210715279A CN115118387B CN 115118387 B CN115118387 B CN 115118387B CN 202210715279 A CN202210715279 A CN 202210715279A CN 115118387 B CN115118387 B CN 115118387B
Authority
CN
China
Prior art keywords
irig
code
data
decoding
code data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210715279.6A
Other languages
English (en)
Other versions
CN115118387A (zh
Inventor
李游岭
朱锴
闫要林
高云东
闫留华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing yanshan electronic equipment factory
Original Assignee
Beijing yanshan electronic equipment factory
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing yanshan electronic equipment factory filed Critical Beijing yanshan electronic equipment factory
Priority to CN202210715279.6A priority Critical patent/CN115118387B/zh
Publication of CN115118387A publication Critical patent/CN115118387A/zh
Application granted granted Critical
Publication of CN115118387B publication Critical patent/CN115118387B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)

Abstract

本发明涉及编解码器技术领域,具体公开了一种IRIG‑B码的解码方法、解码器、设备及存储介质,其中,解码方法包括以下步骤:获取IRIG‑B码数据;根据IRIG‑B码数据的第43位数据信息在预设时间内的变化情况获取IRIG‑B数据码的协议特征信息;根据协议特征信息调用对应的协议栈对IRIG‑B码数据进行解码生成解码信息;该解码方法能根据IRIG‑B码数据的第43位数据信息在预设时间内变化情况自动判别出IRIG‑B码数据编码所采用的标准体系,并自动调用与标准体系对应的协议栈对IRIG‑B码数据进行解码,实现了IRIG‑B码数据的自适应解码,能作为不同设备中IRIG‑B码的数据互通基础。

Description

IRIG-B码的解码方法、解码器、设备及存储介质
技术领域
本申请涉及编解码器技术领域,具体而言,涉及一种IRIG-B码的解码方法、解码器、设备及存储介质。
背景技术
IRIG(InterRange Instrumentation Group)是美国靶场仪器组的简称。IRIG时间标准有两大类:一类是并行时间码格式,这类码由于是并行格式,传输距离较近,且是二进制传输数据,因此远不如串行格式广泛;另一类是串行时间码,共有六种格式,分别为A、B、D、E、G、H型码。它们的主要差别是时间码的帧速率不同,IRIG-B码为IRIG中的B型码。
IRIG-B码的时帧速率为1帧/秒,可传递100位的信息。
现在市场上的IRIG-B码设备主要遵循《IRIG STANDARD 200-89》+《IEEE std1344-1995》和《GJB 2991A-2008》两套技术标准体系进行编码和解码。
由于两套技术标准体系之间的编码方式不同,现有技术的解码器及解码方法只能进行专码专用,无法实现IRIG-B码编码类型的自动识别和解码。
针对上述问题,目前尚未有有效的技术解决方案。
发明内容
本申请的目的在于提供一种IRIG-B码的解码方法、解码器、设备及存储介质,实现了IRIG-B码数据的自适应解码。
第一方面,本申请提供了一种IRIG-B码的解码方法,用于IRIG标准中的B型码进行解码,所述方法包括以下步骤:
获取所述IRIG-B码数据;
根据所述IRIG-B码数据的第43位数据信息在预设时间内的变化情况获取所述IRIG-B数据码的协议特征信息;
根据所述协议特征信息调用对应的协议栈对所述IRIG-B码数据进行解码生成解码信息。
本申请的IRIG-B码的解码方法,能自动调用与标准体系对应的协议栈对IRIG-B码数据进行解码,实现了IRIG-B码数据的自适应解码,兼容所有IRIG-B码数据解码使用,能作为不同设备中IRIG-B码的数据互通基础。
所述的IRIG-B码的解码方法,其中,所述根据所述协议特征信息调用对应的协议栈对所述IRIG-B码数据进行解码生成解码信息的步骤包括:
根据所述协议特征信息激活或切换预设的自适应状态机的状态以使能对应的所述协议栈对所述IRIG-B码数据进行解码生成解码信息。
该示例的解码方法设置能根据协议特征信息进行激活及切换的自适应状态机,实现了协议栈的自适应匹配。
所述的IRIG-B码的解码方法,其中,所述自适应状态机包括帧失锁状态、第一协议栈状态及第二协议栈状态,所述自适应状态机处于第一协议栈状态或第二协议栈状态时,使能对应的协议栈并失能其余协议栈。
所述的IRIG-B码的解码方法,其中,所述自适应状态机仅在满足IRIG-B码锁帧传输状态时才能激活或切换至所述第一协议栈状态或所述第二协议栈状态。
该示例的解码方法在自适应状态机设置帧失锁状态,使得IRIG-B码数据处于锁帧传输状态才进行解码,确保数据解码准确,并规避了帧失锁状态对IRIG-B码数据进行无效解码的情况。
所述的IRIG-B码的解码方法,其中,所述方法还包括执行于所述获取所述IRIG-B码数据的步骤和所述根据所述IRIG-B码数据的第43位数据信息在预设时间内的变化情况获取所述IRIG-B数据码的协议特征信息的步骤之间的步骤:
生成秒脉冲信号,所述秒脉冲信号用于限定所述IRIG-B码数据的解码频率。
在该示例的解码方法中,在对IRIG-B码数据进行解码前需要先生成秒脉冲(1PPS)信号,并在秒脉冲(1PPS)信号指导下进行解码,保证IRIG-B码数据解码获取的解码信息准确无误。
所述的IRIG-B码的解码方法,其中,所述生成秒脉冲信号的步骤包括:
在接收到所述IRIG-B码数据的第一帧信号时,识别所述IRIG-B码数据各个编码位置的相位,并判断编码位置和对应相位是否准确匹配;
在接收到所述IRIG-B码数据的第二帧信号时,根据所述编码位置和对应相位的关系判断所述IRIG-B码数据的格式是否完整;
在接收到所述IRIG-B码数据的第三帧信号后,生成所述秒脉冲信号。
所述的IRIG-B码的解码方法,其中,所述方法还包括步骤:
对所述解码信息进行异或校验。
第二方面,本申请还提供了一种IRIG-B码的解码器,用于IRIG标准中的B型码进行解码,所述解码器包括:
获取模块,用于获取所述IRIG-B码数据;
类型识别模块,用于根据所述IRIG-B码数据的第43位数据信息在预设时间内的变化情况获取所述IRIG-B数据码的协议特征信息;
解码模块,用于根据所述协议特征信息调用对应的协议栈对所述IRIG-B码进行解码生成解码信息。
本申请的IRIG-B码的解码器能自动调用与标准体系对应的协议栈对IRIG-B码数据进行解码,实现了IRIG-B码数据的自适应解码,兼容所有IRIG-B码数据解码使用,能作为不同设备中IRIG-B码的数据互通基础。
第三方面,本申请还提供了一种电子设备,包括处理器以及存储器,所述存储器存储有计算机可读取指令,当所述计算机可读取指令由所述处理器执行时,运行如上述第一方面提供的所述方法中的步骤。
第四方面,本申请还提供了一种存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时运行如上述第一方面提供的所述方法中的步骤。
由上可知,本申请提供了IRIG-B码的解码方法、解码器、设备及存储介质,其中,解码方法能根据IRIG-B码数据的第43位数据信息在预设时间内变化情况自动判别出IRIG-B码数据编码所采用的标准体系,并自动调用与标准体系对应的协议栈对IRIG-B码数据进行解码,实现了IRIG-B码数据的自适应解码,兼容所有IRIG-B码数据解码使用,能作为不同设备中IRIG-B码的数据互通基础。
附图说明
图1为本申请实施例提供的IRIG-B码的解码方法的流程图。
图2为《IEEE std 1344-1995》标准体系的编码位置分布示意图。
图3为《IRIG STANDARD 200-89》标准体系的编码位置分布示意图。
图4为《GJB 2991A-2008》标准体系的编码位置分布示意图。
图5为自适应状态机的运行逻辑示意图。
图6为本申请实施例提供的IRIG-B码的解码器的结构示意图。
图7为本申请实施例提供的IRIG-B码的解码器实际应用时的结构示意图。
图8为本申请实施例提供的电子设备的结构示意图。
具体实施方式
下面将结合本申请实施例中附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。同时,在本申请的描述中,术语“第一”、“第二”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
作为应用广泛的时间码,IRIG-B码相对于其他类型的时间码具有以下显著的特点:
1、携带信息量大:经译码后可获得脉冲信号和BCD编码的时间信息及控制功能信息。作为一种能够同时携带秒脉冲边沿信息和历书信息的时间码,能同时传输极高速的秒脉冲边沿信息和更新速度相对慢得多的历书信息。因此IRIG-B码的时间性能同时受延迟和准确性两方面制约。一方面为了实现低延迟(≤1ns),常常需要采用模拟采样恢复的方法还原秒脉冲;而另一方面,为了历书数据的准确性又通常需要采用数字接收机进行接收。
2、高分辨率。
3、调制后的IRIG-B码能适用于远距离传输。
4、分直流、交流两种类型。
5、具有接口标准化、国际通用等特点。
现在市场上的IRIG-B码设备主要遵循《IRIG STANDARD 200-89》+《IEEE std1344-1995》和《GJB 2991A-2008》两套技术标准体系进行编码和解码。
由于两套技术标准体系之间的编码方式不同,现有技术的解码器及解码方法只能进行专码专用,无法实现IRIG-B码编码类型的自动识别和解码,对于IRIG-B码解码的过程,必须人为确定IRIG-B码采用的标准后才能采用对应的解码器及解码方法对IRIG-B码进行解码,遵循各自标准的设备之间无法准确地互联互通,而各大厂商在编解码设备的声明上又只标识IRIG-B码,无法直接确定IRIG-B码,容易产生采用了不配对的解码设备对IRIG-B码进行解码的情况,造成了许多设备的弃用和浪费。
第一方面,请参照图1,图1是本申请一些实施例中的一种IRIG-B码的解码方法,用于IRIG标准中的B型码进行解码,方法包括以下步骤:
S1、获取IRIG-B码数据;
具体地,IRIG-B码数据为持续输入的IRIG-B码类型的编码数据,本申请实施例的方法用于自适应识别上述IRIG-B码类型的编码数据的编码标准并以对该IRIG-B码类型的编码数据进行解码。
更具体地,现有的IRIG-B码仅有两种编码标准,分别为《IRIG STANDARD 200-89》+《IEEE std 1344-1995》和《GJB 2991A-2008》,因此,本申请实施例的方法主要通过识别IRIG-B码的编码标准体系类型来进行自适应解码。
S2、根据IRIG-B码数据的第43位数据信息在预设时间内的变化情况获取IRIG-B数据码的协议特征信息;
具体地,《IRIG STANDARD 200-89》+《IEEE std 1344-1995》标准体系通过定义bitID属性进行编码,如图2和图3所示,在《IRIG STANDARD 200-89》+《IEEE std 1344-1995》标准体系中,bitID30(即No.30的BCD码)之后(不包含bitID30)均为index ID(即图中IndexBIT,表明该BCD码对应数据为Index数据),即31位后(包含31位)数据均为保留(Index)数据(一般表现为0),属于常态下不会发生改变的数据,即《IRIG STANDARD 200-89》+《IEEE std1344-1995》标准体系的IRIG-B码数据的第31位后的数据信息一般为0。
更具体地,《GJB 2991A-2008》标准体系通过定义索引计数位属性进行编码,如图4所示,在《GJB 2991A-2008》标准体系中,索引计数43的属性为年的十位标志,年的个位和年的十位共用索引计数45~48,即通过年的十位标志为0或1而切换索引计数45~48表示对象(切换为表示年的个位或年的十位),而年的十位标志切换频率以1秒为单位,《GJB 2991A-2008》标准体系明确限定了索引计数43奇数秒示0,偶数秒示1。
更具体地,对两种标准体系对不同位的数据信息的属性进行分析可知,《IRIGSTANDARD 200-89》+《IEEE std 1344-1995》标准体系的IRIG-B码数据的第43位数据信息属于常态不变的数据值,《GJB 2991A-2008》标准体系的IRIG-B码数据的第43位数据信息属于以秒为单位进行变换的值,因此,IRIG-B码数据的第43位数据信息构成了本申请实施例中识别IRIG-B码数据类型的数据基础。
更具体地,步骤S2中,若IRIG-B码数据的第43位数据信息在预设时间内未产生变化,则说明该IRIG-B码数据属于《IRIG STANDARD 200-89》+《IEEE std 1344-1995》标准体系的编码数据,若IRIG-B码数据的第43位数据信息在预设时间内产生连续性变化,则说明该IRIG-B码数据属于《GJB 2991A-2008》标准体系的编码数据。
更具体地,预设时间为两秒以上,《GJB 2991A-2008》标准体系的索引计数43以秒为变化单位,因此,需要设置两秒以上的预设时间才能有效观察到第43位数据信息是否产生变化以判断第43位数据信息属于索引计数43还是bitID43。
更具体地,在本申请实施例中,预设时间优选为6秒,在实际数据传输过程中,IRIG-B码数据仍可能因传输错误等原因引起部分数据翻转,从而导致《IRIG STANDARD200-89》+《IEEE std 1344-1995》标准体系的IRIG-B码数据的bitID43翻转,预设时间过短可能会引起本申请实施例的解码方法识别错误,故将预设时间设置为6秒,对于传输6秒的《GJB 2991A-2008》标准体系的IRIG-B码数据而言,索引计数43连续出现了5次数据切变,而对于《IRIG STANDARD 200-89》+《IEEE std 1344-1995》标准体系的IRIG-B码数据而言,bitID43连续出现5次数据切变的情况为每7.6E13年发生一次,基本上可视为不会发生;因此,将预设时间设置为6秒,可在较短时间内完成IRIG-B码数据所采用的标准体系的识别,并有效防止识别错误。
更具体地,基于标准体系之间的编码位置的差异性可知,两种标准体系中第43位编码位置对应的第43位数据信息功能及关于时间的表现状态不同,因此可基于该第43位数据信息获取用于判别IRIG-B码类型的协议特征信息,该协议特征信息能表征IRIG-B码类型。
更具体地,协议特征信息可以是截取自IRIG-B码数据在预设时间内的第43位数据信息,如6秒内的《GJB 2991A-2008》标准体系的IRIG-B码数据的协议特征信息为010101或101010,该设置方式使得步骤S3可直接根据截取的内容进行解码,还可以是根据IRIG-B码数据在预设时间内的第43位数据信息的变化特点设定的标识数据,该设置方式可更明确地对IRIG-B码数据的标准体系进行标识。
S3、根据协议特征信息调用对应的协议栈对IRIG-B码数据进行解码生成解码信息。
具体地,由于IRIG-B码只有两种标准体系,因此,本申请实施例的解码方法仅需配备分别对应于《IRIG STANDARD 200-89》+《IEEE std 1344-1995》标准体系和对应于《GJB2991A-2008》标准体系的两组协议栈便能对所有类型的IRIG-B码数据进行解码。
更具体地,IRIG-B码数据一般为连续传输的数据,因此,步骤S3应当理解为在确定IRIG-B码数据的采用的标准体系后,根据协议特征信息调用对应的协议栈持续对IRIG-B码数据进行解码以生成关于时间分布的解码信息。
本申请实施例的IRIG-B码的解码方法,能根据IRIG-B码数据的第43位数据信息在预设时间内变化情况自动判别出IRIG-B码数据编码所采用的标准体系,并自动调用与标准体系对应的协议栈对IRIG-B码数据进行解码,实现了IRIG-B码数据的自适应解码,兼容所有IRIG-B码数据解码使用,能作为不同设备中IRIG-B码的数据互通基础。
在一些优选的实施方式中,根据协议特征信息调用对应的协议栈对IRIG-B码数据进行解码生成解码信息的步骤包括:
S31、根据协议特征信息激活或切换预设的自适应状态机的状态以使能对应的协议栈对IRIG-B码数据进行解码生成解码信息。
具体地,协议栈一般以寄存器为载体寄存在解码器中,因此,本申请实施例的解码方法通过预设的自适应状态机使能对应协议栈的寄存器来调用协议栈对IRIG-B码数据进行解码。
更具体地,对于未启动的状态机而言,需要先对状态机进行激活启动,对于已激活的状态机而言,可能需要根据使用需求切换状态机的工作状态,在本申请实施例中,协议特征信息能激活自适应状态机:自适应状态机在未启动前接收到协议特征信息时能自动进行激活启动,并进入某一协议栈对应的工作状态中;协议特征信息还能切换自适应状态机:自适应状态机在激活启动后进入的工作状态未必能对当前传输的IRIG-B码数据进行解码,故需根据协议特征信息切换至对应的工作状态中才能调用合适的协议栈对IRIG-B码数据进行解码;因此,本申请实施例的解码方法,设置能根据协议特征信息进行激活及切换的自适应状态机,实现了协议栈的自适应匹配。
在一些优选的实施方式中,自适应状态机包括帧失锁状态、第一协议栈状态及第二协议栈状态,自适应状态机处于第一协议栈状态或第二协议栈状态时,使能对应的协议栈并失能其余协议栈。
具体地,帧失锁状态为自适应状态机未激活启动的状态,即不能调用协议栈对IRIG-B码数据进行解码的状态,第一协议栈状态及第二协议栈状态为调用协议栈对IRIG-B码数据进行解码的状态。
在一些优选的实施方式中,自适应状态机仅在满足IRIG-B码锁帧传输状态时才能激活或切换至第一协议栈状态或第二协议栈状态。
具体地,因为IRIG-B码属于时间码,在解码过程中需要保证其传输稳定,故IRIG-B码需要在锁帧传输状态下才能顺利进行解码,本申请实施例的解码方法在自适应状态机设置帧失锁状态,使得IRIG-B码数据处于锁帧传输状态才进行解码,确保数据解码准确,并规避了帧失锁状态对IRIG-B码数据进行无效解码的情况。
更具体地,在本申请实施例中,协议特征信息为能表征第43位数据信息变化情况的数据,故应当理解为锁帧传输状态下产生的数据,因此,自适应状态机能在锁帧传输状态下识别到协议特征信息的出现而进行激活。
更具体地,本申请实施例中,自适应状态机激活过程为根据协议特征信息由帧失锁状态切换至第一协议栈状态,自适应状态机激活后根据协议特征信息选择保持在第一协议栈状态或切换至第二协议栈状态。
更具体地,在本申请实施例中,如图5所示,第一议栈状态优选为调用对应于《GJB2991A-2008》标准体系的全协议栈,即使能对应于《GJB 2991A-2008》标准体系的协议栈的寄存器,失能对应于《IRIG STANDARD 200-89》+《IEEE std 1344-1995》标准体系的协议栈的部分寄存器;第二协议栈状态优选为调用对应于《IRIG STANDARD 200-89》+《IEEE std1344-1995》标准体系的精简协议栈,即使能对应于《IRIG STANDARD 200-89》+《IEEE std1344-1995》标准体系的协议栈的寄存器,失能对应于《GJB 2991A-2008》标准体系的协议栈的部分寄存器;由于在国内《GJB 2991A-2008》标准体系的IRIG-B码更为通用,本申请实施例中将《GJB 2991A-2008》标准体系设置在第一协议栈状态中,使得自适应状态机在激活后便能对《GJB 2991A-2008》标准体系的IRIG-B码进行解码,一定程度上减少了应用本申请实施例的解码方法的解码器在实际使用中的自适应状态机的切换次数。
更具体地,图5中的1344协议特征为《IRIG STANDARD 200-89》+《IEEE std 1344-1995》标准体系的IRIG-B码的协议特征信息,2991A协议特征为《GJB 2991A-2008》标准体系的IRIG-B码的协议特征信息。
更具体地,该自适应状态机同一时间中仅使能一种类型的标准体系对应的协议栈,并失能另一种标准体系对应的协议栈,使得本申请实施例的解码方法仅支持单路协议输出,以确保能对目标标准体系的IRIG-B码数据进行解码,失能另一种标准体系对应的协议栈的处理方式能有效降低采用本申请实施例的解码方法的解码器的功耗。
更具体地,在一些别的实施例中,自适应状态机还可以是由帧失锁状态机、第一协议栈状态机及第二协议栈状态机组成,该实施例中,自适应状态机由上述三个二级状态机组成。
在一些优选的实施方式中,方法还包括执行于步骤S1和S2之间的步骤:
S1’、生成秒脉冲(1PPS)信号,秒脉冲信号用于限定IRIG-B码数据的解码频率。
具体地,由于IRIG-B码的时帧速率为1帧/秒,因此在对IRIG-B码数据进行解码前需要先生成秒脉冲(1PPS)信号,并在秒脉冲(1PPS)信号指导下进行解码,保证IRIG-B码数据解码获取的解码信息准确无误。
在一些优选的实施方式中,步骤S1’包括:
S11’、在接收到IRIG-B码数据的第一帧信号时,识别IRIG-B码数据各个编码位置的相位,并判断编码位置和对应相位是否准确匹配;
S12’、在接收到IRIG-B码数据的第二帧信号时,根据编码位置和对应相位的关系判断IRIG-B码数据的格式是否完整。
S13’、在接收到IRIG-B码数据的第三帧信号后,生成秒脉冲信号。
具体地,在执行步骤S2之前,需要确保IRIG-B码数据的完整性及传输特性符合解码要求,因此,需要采用步骤S11’判断IRIG-B码数据中编码位置和相位之间的配对格式是否准确,以及采用步骤S12’判断IRIG-B码数据格式是否完整,再生成秒脉冲信号来指导自适应状态机在锁帧传输状态下调用合适的协议栈进行IRIG-B码数据解码,保证最终获取的解码信息符合要求。
更具体地,IRIG-B码数据以脉冲数据的形式进行传输,故步骤S1中获取的IRIG-B码数据表现为脉冲数据,IRIG-B码数据的编码位置与相位具有直接关系,步骤S11’为根据IRIG-B码数据的编码位置与相位是否符合IRIG-B码数据编码要求,来判断该数据是否属于IRIG-B码数据,或判断该IRIG-B码数据中的编码位置与相位是否产生偏差。
更具体地,步骤S12’应当理解为在步骤S11’判断出编码位置与相位对应无误下才进行操作。
更具体地,步骤S11’ 若判断出IRIG-B码数据的编码位置与相位不对应时,需重新确定IRIG-B码数据的编码位置与相位的关系,此时,步骤S12’应当理解为基于重新确定的编码位置与相位的关系进行格式判断。
更具体地,IRIG-B码数据需要确保格式完成才能实现完整的时间解码,且在本申请实施例的编码方法中,至少需要保证第43位编码位置的数据信息完整才能进行标准体系的识别,故需要执行步骤S12’来保证IRIG-B码数据的完整性。
更具体地,步骤S13’应当理解为在步骤S12’判断出IRIG-B码数据的格式完整下才进行操作。
更具体地,由于IRIG-B码的时帧速率为1帧/秒,S11’-S13’中的第一帧信号、第二帧信号和第三帧信号应分别理解为第一秒传输的IRIG-B码数据比特流、第二秒传输的IRIG-B码数据比特流和第三秒传输的IRIG-B码数据比特流。
在一些优选的实施方式中,秒脉冲信号为基于预设的秒脉冲解调窗(1PPS解调窗)和IRIG-B标准PR沿进行与非门窗解调获取,从而确保IRIG-B码数据与秒脉冲信号数据对齐。
在一些优选的实施方式中,自适应状态机根据秒脉冲信号的PR沿或PN沿是否出现异常以判断是否出现帧失锁状态,使得自适应状态机能关联于秒脉冲信号进行激活。
具体地,如图5所示,在本申请实施例中,无论自适应状态机是处于第一协议栈状态还是第二协议栈状态,若秒脉冲信号的PR沿或PN沿出现异常,自适应状态机均会直接切换至帧失锁状态,失能所有协议栈以中断解码过程,避免无效解码情况出现,并在PR沿及PN沿均重新稳定使得IRIG-B码锁帧为1PPS后,再重新激活以进入第一协议栈状态。
在一些优选的实施方式中,方法还包括步骤:
S4、对解码信息进行异或校验。
具体地,异或校验又称BCC校验,属于校验效率较高的奇偶校验,能基于发送前后的数据按要求变换(增加或去除一个固定的值)后所得到的字符进行比较,来识别通信数据是否准确无误;本申请实施例中,对解码信息进行异或校验能判断解码后获取的解码信息是否完整,即是否能反映完整的时间信息。
更具体地,步骤S4应当理解为对每一帧解码获取的解码信息均进行异或校验,并在异或校验无误后才完成一帧解码信息的接收。
第二方面,请参照图6,图6是本申请一些实施例中提供的一种IRIG-B码的解码器,用于IRIG标准中的B型码进行解码,解码器包括:
获取模块201,用于获取IRIG-B码数据;
类型识别模块202,用于根据IRIG-B码数据的第43位数据信息在预设时间内的变化情况获取IRIG-B数据码的协议特征信息;
解码模块203,用于根据协议特征信息调用对应的协议栈对IRIG-B码数据进行解码生成解码信息。
本申请实施例的IRIG-B码的解码器,能根据IRIG-B码数据的第43位数据信息在预设时间内变化情况自动判别出IRIG-B码数据编码所采用的标准体系,并自动调用与标准体系对应的协议栈对IRIG-B码数据进行解码,实现了IRIG-B码数据的自适应解码,兼容所有IRIG-B码数据解码使用,能作为不同设备中IRIG-B码的数据互通基础。
在一些优选的实施方式中,该解码器还包括:
解调模块,用于生成秒脉冲信号,秒脉冲信号用于限定IRIG-B码数据的解码频率。
在一些优选的实施方式中,该解码器还包括:
校验模块,用于对解码信息进行异或校验。
在一些优选的实施方式中,本申请实施例的IRIG-B码的解码器用于执行上述第一方面提供的IRIG-B码的解码方法。
为进一步解释本申请实施例中解码器的解码过程,下面结合如图7来阐述本申请实施例的IRIG-B码的解码器的一种解码过程,具体流程如下:
解码器通过GPIO接口和IRIG-B直流链路解调器接收IRIG-B码数据,IRIG-B直流链路通过预设的IRIG-B帧状态机锁定IRIG-B协议特征帧格式后,生成1PPS解调窗。
解码器基于前两帧数据进行分析确定IRIG-B码数据格式无误后,从第三帧开始,使用1PPS解调窗与IRIG-B标准PR沿进行与非门窗解调,获得1PPS信号,并将1PPS信号送入历书生成器中并由历书生成器路由至P域(前置域)总线中,根据该方法生成的1PPS信号与输入PR沿的传输延迟仅为54ps,不确定度为12ps,具有高精度的特点,适用于高精度脉冲式时频矫正服务。
IRIG-B直流链路解调器陆续获取IRIG-B数据比特流,顺序存入IRIG-B协议解耦器中(以IRIG-B码元的形式存入)。IRIG-B协议解耦器具有自适应状态机,根据顺序输入的IRIG-B数据比特流获取协议特征信息以确定输入IRIG-B码协议版本(即确定IRIG-B码的标准体系),IRIG-B协议解耦器通过切换自适应状态机状态以使能《GJB2991A-2008》全协议栈或《IRIG STANDARD 200-89》+《IEEE std 1344-1995》精简协议栈,并失能余下的协议栈,确保输出的T域(时间域)编码信息为唯一确定值,并通过t_zone并行线将解码信息同步输入历书生成器中更新历书;与此同时,向历书生成器发送协议和码型自适应信息,通过历书生成器返回的自适应信息进行异或校验,确定无误后完成一帧解码信息的接受。
第三方面,请参照图8,图8为本申请实施例提供的一种电子设备的结构示意图,本申请提供一种电子设备,包括:处理器301和存储器302,处理器301和存储器302通过通信总线303和/或其他形式的连接机构(未标出)互连并相互通讯,存储器302存储有处理器301可执行的计算机程序,当计算设备运行时,处理器301执行该计算机程序,以执行时执行上述实施例的任一可选的实现方式中的方法。
第四方面,本申请实施例提供一种存储介质,其上存储有计算机程序,该计算机程序被处理器执行时,执行上述实施例的任一可选的实现方式中的方法。其中,存储介质可以由任何类型的易失性或非易失性存储设备或者它们的组合实现,如静态随机存取存储器(Static Random Access Memory, 简称SRAM),电可擦除可编程只读存储器(ElectricallyErasable Programmable Read-Only Memory, 简称EEPROM),可擦除可编程只读存储器(Erasable Programmable Read Only Memory, 简称EPROM),可编程只读存储器(Programmable Red-Only Memory, 简称PROM),只读存储器(Read-Only Memory, 简称ROM),磁存储器,快闪存储器,磁盘或光盘。
综上,本申请实施例提供了IRIG-B码的解码方法、解码器、设备及存储介质,其中,解码方法能根据IRIG-B码数据的第43位数据信息在预设时间内变化情况自动判别出IRIG-B码数据编码所采用的标准体系,并自动调用与标准体系对应的协议栈对IRIG-B码数据进行解码,实现了IRIG-B码数据的自适应解码,兼容所有IRIG-B码数据解码使用,能作为不同设备中IRIG-B码的数据互通基础。
在本申请所提供的实施例中,应该理解到,所揭露装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,又例如,多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些通信接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
另外,作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
再者,在本申请各个实施例中的各功能模块可以集成在一起形成一个独立的部分,也可以是各个模块单独存在,也可以两个或两个以上模块集成形成一个独立的部分。
在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。
以上所述仅为本申请的实施例而已,并不用于限制本申请的保护范围,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (8)

1.一种IRIG-B码的解码方法,用于IRIG标准中的B型码进行解码,其特征在于,所述方法包括以下步骤:
获取所述IRIG-B码数据;
生成秒脉冲信号,所述秒脉冲信号用于限定所述IRIG-B码数据的解码频率;
根据所述IRIG-B码数据的第43位数据信息在预设时间内的变化情况获取所述IRIG-B数据码的协议特征信息;
根据所述协议特征信息调用对应的协议栈对所述IRIG-B码数据进行解码生成解码信息;
所述生成秒脉冲信号的步骤包括:
在接收到所述IRIG-B码数据的第一帧信号时,识别所述IRIG-B码数据各个编码位置的相位,并判断编码位置和对应相位是否准确匹配;
在接收到所述IRIG-B码数据的第二帧信号时,根据所述编码位置和对应相位的关系判断所述IRIG-B码数据的格式是否完整;
在接收到所述IRIG-B码数据的第三帧信号后,生成所述秒脉冲信号。
2.根据权利要求1所述的IRIG-B码的解码方法,其特征在于,所述根据所述协议特征信息调用对应的协议栈对所述IRIG-B码数据进行解码生成解码信息的步骤包括:
根据所述协议特征信息激活或切换预设的自适应状态机的状态以使能对应的所述协议栈对所述IRIG-B码数据进行解码生成解码信息。
3.根据权利要求2所述的IRIG-B码的解码方法,其特征在于,所述自适应状态机包括帧失锁状态、第一协议栈状态及第二协议栈状态,所述自适应状态机处于第一协议栈状态或第二协议栈状态时,使能对应的协议栈并失能其余协议栈。
4.根据权利要求3所述的IRIG-B码的解码方法,其特征在于,所述自适应状态机仅在满足IRIG-B码锁帧传输状态时才能激活或切换至所述第一协议栈状态或所述第二协议栈状态。
5.根据权利要求1所述的IRIG-B码的解码方法,其特征在于,所述方法还包括步骤:
对所述解码信息进行异或校验。
6.一种IRIG-B码的解码器,用于IRIG标准中的B型码进行解码,其特征在于,所述解码器包括:
获取模块,用于获取所述IRIG-B码数据;
解调模块,用于生成秒脉冲信号,秒脉冲信号用于限定IRIG-B码数据的解码频率;
类型识别模块,用于根据所述IRIG-B码数据的第43位数据信息在预设时间内的变化情况获取所述IRIG-B数据码的协议特征信息;
解码模块,用于根据所述协议特征信息调用对应的协议栈对所述IRIG-B码进行解码生成解码信息;
所述生成秒脉冲信号的步骤包括:
在接收到所述IRIG-B码数据的第一帧信号时,识别所述IRIG-B码数据各个编码位置的相位,并判断编码位置和对应相位是否准确匹配;
在接收到所述IRIG-B码数据的第二帧信号时,根据所述编码位置和对应相位的关系判断所述IRIG-B码数据的格式是否完整;
在接收到所述IRIG-B码数据的第三帧信号后,生成所述秒脉冲信号。
7.一种电子设备,其特征在于,包括处理器以及存储器,所述存储器存储有计算机可读取指令,当所述计算机可读取指令由所述处理器执行时,运行如权利要求1-5任一项所述方法中的步骤。
8.一种存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时运行如权利要求1-5任一项所述方法中的步骤。
CN202210715279.6A 2022-06-22 2022-06-22 Irig-b码的解码方法、解码器、设备及存储介质 Active CN115118387B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210715279.6A CN115118387B (zh) 2022-06-22 2022-06-22 Irig-b码的解码方法、解码器、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210715279.6A CN115118387B (zh) 2022-06-22 2022-06-22 Irig-b码的解码方法、解码器、设备及存储介质

Publications (2)

Publication Number Publication Date
CN115118387A CN115118387A (zh) 2022-09-27
CN115118387B true CN115118387B (zh) 2024-03-26

Family

ID=83328923

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210715279.6A Active CN115118387B (zh) 2022-06-22 2022-06-22 Irig-b码的解码方法、解码器、设备及存储介质

Country Status (1)

Country Link
CN (1) CN115118387B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997035406A1 (en) * 1996-03-22 1997-09-25 Tekelec Corporation Protocol simulator
CA2248984A1 (en) * 1996-03-22 1997-10-09 Ericsson, Inc. Protocol interface gateway
CN101545965A (zh) * 2009-01-16 2009-09-30 华中科技大学 一种gps同步的irig-b时间码发生器
CN107113009A (zh) * 2015-01-09 2017-08-29 高通股份有限公司 使用极化的自适应信道编码
CN108306915A (zh) * 2017-01-13 2018-07-20 北京信威通信技术股份有限公司 一种实现多协议栈并存的通信方法
CN114430307A (zh) * 2020-10-14 2022-05-03 长沙智能驾驶研究院有限公司 数据解码方法、数据编码方法、装置及终端设备

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103427842A (zh) * 2013-08-07 2013-12-04 上海交通大学 高精度时间传递编码与解码方法及其编码与解码装置
KR101480642B1 (ko) * 2013-10-15 2015-01-09 엘에스산전 주식회사 이벤트 입력모듈

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997035406A1 (en) * 1996-03-22 1997-09-25 Tekelec Corporation Protocol simulator
CA2248984A1 (en) * 1996-03-22 1997-10-09 Ericsson, Inc. Protocol interface gateway
CN101545965A (zh) * 2009-01-16 2009-09-30 华中科技大学 一种gps同步的irig-b时间码发生器
CN107113009A (zh) * 2015-01-09 2017-08-29 高通股份有限公司 使用极化的自适应信道编码
CN108306915A (zh) * 2017-01-13 2018-07-20 北京信威通信技术股份有限公司 一种实现多协议栈并存的通信方法
CN114430307A (zh) * 2020-10-14 2022-05-03 长沙智能驾驶研究院有限公司 数据解码方法、数据编码方法、装置及终端设备

Non-Patent Citations (8)

* Cited by examiner, † Cited by third party
Title
一种SIP协议栈处理器的设计方法;闫文刚;;黑龙江科技信息(第22期);全文 *
吕念芝 ; .基于FPGA的闰年自动识别IRIG_B码的设计.宁德师范学院学报(自然科学版).2015,(第03期),全文. *
基于FPGA的IRIG-B DC码解码器的设计;张艳;;火控雷达技术(第01期);全文 *
基于FPGA的闰年自动识别IRIG_B码的设计;吕念芝;;宁德师范学院学报(自然科学版)(第03期);全文 *
基于状态相关字段识别的未知二进制协议状态机逆向方法;孟凡治;刘渊;张春瑞;李桐;;电讯技术(第04期);正文第3-4节 *
孟凡治 ; 刘渊 ; 张春瑞 ; 李桐 ; .基于状态相关字段识别的未知二进制协议状态机逆向方法.电讯技术.2015,(第04期),正文第3-4节. *
张艳 ; .基于FPGA的IRIG-B DC码解码器的设计.火控雷达技术.2013,(第01期),全文. *
闫文刚 ; .一种SIP协议栈处理器的设计方法.黑龙江科技信息.2008,(第22期),全文. *

Also Published As

Publication number Publication date
CN115118387A (zh) 2022-09-27

Similar Documents

Publication Publication Date Title
EP3675398B1 (en) Check code processing method, electronic device, and storage medium
US8413006B1 (en) Error detection and correction in data and control words
CN108694918B (zh) 编码方法及装置、解码方法及装置及显示装置
CN1110886A (zh) 移动电话机备用时的电源节省
TW201134243A (en) Detection of start frame delimiters in a wireless digital communication system
CN105144650A (zh) 用于qam数据信号的增强式解码和解映射方法和装置
JPH11510982A (ja) 自動繰り返し要求法における、コンピュータ支援されたバックシグナリング方法
US5694438A (en) Method and apparatus for managing a data symbol received in a time diversity communication system
CN109728948A (zh) 一种运营维护管理信息处理方法和装置
CN115118387B (zh) Irig-b码的解码方法、解码器、设备及存储介质
CN104280747B (zh) 一种卫星导航电文容错方法及装置
US3605091A (en) Feedback error control arrangement
US11188116B2 (en) Hard disk monitoring system and monitoring method using complex programmable logic device
US7802173B2 (en) Method to decode a data string
CN112235221B (zh) Bpsk信号解码方法及装置
US7903004B2 (en) Decoding apparatus and method
US5003460A (en) Method for the transmission of connection data stored in a communication switching system to a data processing system
EP0612456A1 (en) Transmission system for coded speech signals and/or voiceband data
US3436730A (en) Method of detecting and correcting an error in polarity change in a data transmission system
CN112698366A (zh) 一种卫星定位接收机帧同步方法
CN114500323B (zh) 通信状态的检测方法、主站、从站及可读存储介质
CN118381867A (zh) 解串器、串行器及车载视频数据传输系统、方法、介质
CN118400486A (zh) 车载视频数据传输方法、装置、电子设备及存储介质
JPS589449A (ja) デ−タ・メツセ−ジ復号方式
KR20230110641A (ko) 안전한 시간 신호의 제공 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant