CN115114056A - 存储器子系统中的自适应背景扫描 - Google Patents

存储器子系统中的自适应背景扫描 Download PDF

Info

Publication number
CN115114056A
CN115114056A CN202210271504.1A CN202210271504A CN115114056A CN 115114056 A CN115114056 A CN 115114056A CN 202210271504 A CN202210271504 A CN 202210271504A CN 115114056 A CN115114056 A CN 115114056A
Authority
CN
China
Prior art keywords
physical location
log
memory device
error
events
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210271504.1A
Other languages
English (en)
Inventor
S·A·斯多勒
P·舒克拉
A·M·埃克伦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Micron Technology Inc
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of CN115114056A publication Critical patent/CN115114056A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0727Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a storage system, e.g. in a DASD or network based storage system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/073Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a memory management context, e.g. virtual memory or cache management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/076Error or fault detection not based on redundancy by exceeding limits by exceeding a count or rate limit, e.g. word- or bit count limit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0772Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0787Storage of error reports, e.g. persistent data storage, storage using memory protection
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0793Remedial or corrective actions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3037Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a memory, e.g. virtual memory, cache

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

本申请涉及存储器子系统中的自适应背景扫描。维持与存储器装置相关联的错误事件的日志。包含在所述日志中的每一错误事件与所述存储器装置内的多个物理位置中的一个相关联。基于错误事件的所述日志而识别所述存储器装置内的物理位置以用于进行背景扫描。对基于错误事件的所述日志而识别的所述物理位置执行背景扫描。

Description

存储器子系统中的自适应背景扫描
技术领域
本公开的实施例大体上涉及存储器子系统,且更具体地说,涉及存储器子系统中的自适应背景扫描。
背景技术
存储器子系统可包含存储数据的一或多个存储器装置。存储器组件可为例如非易失性存储器装置和易失性存储器装置。一般来说,主机系统可利用存储器子系统以在存储器装置处存储数据并且从存储器装置检索数据。
发明内容
在一个方面中,本申请提供一种系统,其包括:存储器装置;和处理装置,其可操作地与存储器装置耦合以执行包括以下各项的操作:维持与存储器装置相关联的错误事件的日志,包含在日志中的每一错误事件与存储器装置内的多个物理位置中的一个相关联;基于错误事件的日志而识别存储器装置内的物理位置以用于进行背景扫描;以及对基于错误事件的日志而识别的物理位置执行背景扫描。
在另一方面中,本申请提供一种方法,其包括:维持与存储器装置相关联的错误事件的日志,包含在日志中的每一错误事件与存储器装置内的多个物理位置中的一个相关联;基于错误事件的日志而识别存储器装置内的物理位置以用于进行背景扫描;以及对所识别物理位置执行背景扫描。
在另一方面中,本申请提供一种包括指令的计算机可读存储媒体,所述指令在由处理装置执行时将处理装置配置成执行包括以下各项的操作:维持与存储器装置相关联的错误事件的日志,包含在日志中的每一错误事件与存储器装置内的多个物理位置中的一个相关联;基于错误事件的日志而识别存储器装置内的物理位置以用于进行背景扫描;以及对所识别物理位置执行背景扫描。
附图说明
根据下文给出的详细描述和本公开的各种实施例的附图,将更充分地理解本公开。
图1说明根据本公开的一些实施例的包含存储器子系统的实例计算系统。
图2为说明根据本公开的一些实施例的在执行自适应性背景扫描时存储器子系统的组件之间的交互的数据流图。
图3和4为说明根据本公开的一些实施例的用于在存储器子系统中执行自适应背景扫描的实例方法的流程图。
图5为其中可操作本公开的实施例的实例计算机系统的框图。
具体实施方式
本公开的各方面涉及在存储器子系统中执行自适应背景扫描。存储器子系统可为存储装置、存储器模块或存储装置与存储器模块的混合。下文结合图1描述存储装置和存储器模块的实例。一般来说,主机系统可利用包含一或多个例如存储数据的存储器装置的组件的存储器子系统。主机系统可提供待存储在存储器子系统处的数据且可请求待从存储器子系统检索的数据。
存储器装置可为非易失性存储器装置。非易失性存储器装置的一个实例为与非(NAND)存储器装置。下文结合图1描述非易失性存储器装置的其它实例。数据操作可由存储器子系统执行。数据操作可为主机起始的操作。举例来说,主机系统可在存储器子系统上起始数据操作(例如,写入、读取、擦除等)。主机系统可将存取请求(例如,写入命令、读取命令)发送到存储器子系统,以便将数据存储在存储器子系统处的存储器装置上,并且从存储器子系统上的存储器装置读取数据。
一些存储器装置(例如,NAND存储器装置)包含用以存储数据的存储器单元阵列(例如,快闪单元)。每一单元包含晶体管,并且在每一单元内,基于单元的逻辑值(例如,0或1)而将数据存储为晶体管的阈值电压。在读取操作期间,读取参考电压应用于晶体管,并且如果读取参考电压高于单元的阈值电压,则晶体管经编程且由存储器子系统辨识为二进制值0。这些装置中的存储器单元可经分组为可指代用于存储数据的存储器装置的逻辑单元的页。对于一些类型的存储器装置(例如,NAND),页经分组以形成块(在本文中也被称为“存储器块”)。
背景扫描操作可在存储器子系统的背景中运行(例如,在存储器子系统不响应于主机起始的命令而执行其它操作的空闲周期期间)。存储器装置背景扫描可通过读取存储器装置的区段(例如,码字、块或块的部分)来开始。背景扫描可跟踪需要的位校正的数目,以便确定存储器的所述区段的质量。背景扫描还可确定区段是否不可校正。存储器的区段可经分析以确定度量值(例如,就所需的错误校正的量或类型、所估计剩余寿命、运行低于阈值水平的单元的数目、区段不可校正而言)。如果度量值高于阈值,则背景扫描可进行到下一存储器区段。如果度量值低于阈值,则背景扫描可例如通过对存储器区段或与存储器区段相关的存储器部分执行刷新重新定位事件来尝试校正措施。举例来说,如果块的部分经读取且确定为具有低于阈值的度量值,则可在已使用系统驱动的读取恢复方法来恢复数据之后针对含有读取部分的块执行刷新重新定位事件。
常规地,在存储器装置的寿命内在特定频率下进行背景扫描。在一些常规实施方案中,存储器子系统控制器操作计时器,并且在计时器达到计时阈值(例如,3分钟)时,起始背景扫描。背景扫描的传统方法为尽可能积极地尝试且尽可能多地捕捉。然而,此传统方法未能考虑例如NAND的某些装置的质量和弱点的变化性。举例来说,给定存储器装置可在发生错误事件的物理位置中具有显著变化性。这意味着,背景扫描可能会反复地瞄准错误事件不大可能发生的某些位置,同时忽略错误事件非常有可能发生的其它区域。因此,传统方法造成不充分背景扫描,这常常减少存储器装置的相对性能和可靠性。
本公开的各方面通过利用自适应背景扫描方法来解决传统背景扫描技术的问题。自适应背景扫描方法利用来自背景扫描和其它数据完整性检查的错误数据以识别存储器装置中导致例如读取错误、错误处置事件或块折叠事件等错误事件频繁发生的物理位置。存储器子系统控制器的组件(例如,固件)聚集且使用错误数据来增加存储器装置内的高风险位置上的背景扫描的速率。
本文中所描述的自适应背景扫描方法通过适应和补偿存储器装置和工作负载中的变化性来改进存储器子系统的总体可靠性。举例来说,背景扫描组件通过更频率地扫描存储器装置的最坏情况区段来更频繁地瞄准所述位置。自适应背景扫描方法还提供对NAND偏移(例如,材料变化性或制造线移位)的可适应解决方案。此外,自适应背景扫描方法还允许高价值系统利用低质量NAND装置。另外,自适应背景扫描方法可通过聚焦在存储器装置的最坏区段来改进背景扫描的总体效率,由此在不牺牲额外扫描的性能的情况下改进装置可靠性。以此方式,可减少背景扫描的总体速率,同时仍确保相同水平的可靠性。
图1说明根据本公开的一些实施例的包含存储器子系统110的实例计算系统100。存储器子系统110可包含媒体,例如一或多个易失性存储器装置(例如,存储器装置140)、一或多个非易失性存储器装置(例如,存储器装置130)或此类的组合。
存储器子系统110可为存储装置、存储器模块,或存储装置与存储器模块的混合。存储装置的实例包含固态驱动器(SSD)、快闪驱动器、通用串行总线(USB)快闪驱动器、嵌入式多媒体控制器(eMMC)驱动器、通用快闪存储(UFS)驱动器、安全数字(SD)卡,以及硬盘驱动器(HDD)。存储器模块的实例包含双列直插式存储器模块(DIMM)、小型DIMM(SO-DIMM),和各种类型的非易失性双列直插式存储器模块(NVDIMM)。
计算系统100可为计算装置,例如台式计算机、膝上型计算机、网络服务器、移动装置、运载工具(例如,飞机、无人机、火车、汽车或其它运输工具)、支持物联网(IoT)的装置、嵌入式计算机(例如,包含在运载工具、工业设备或联网商业装置中的嵌入式计算机),或包含存储器和处理装置的此类计算装置。
计算系统100可包含耦合到一或多个存储器子系统110的主机系统120。在一些实施例中,主机系统120耦合到不同类型的存储器子系统110。图1说明耦合到一个存储器子系统110的主机系统120的一个实例。如本文中所使用,“耦合到”或“与耦合”通常是指组件之间的连接,其可为间接通信连接或直接通信连接(例如,不具有介入组件),无论是有线还是无线,包含例如电连接、光学连接、磁性连接等连接。
主机系统120可包含处理器芯片组和由处理器芯片组执行的软件堆叠。处理器芯片组可包含一或多个核心、一或多个高速缓存器、存储器控制器(例如,NVDIMM控制器),和存储协议控制器(例如,外围组件互连高速(PCIe)控制器、串行高级技术附件(SATA)控制器)。主机系统120使用存储器子系统110,例如将数据写入到存储器子系统110和从存储器子系统110读取数据。
主机系统120可经由主机接口耦合到存储器子系统110。主机接口的实例包含但不限于SATA接口、PCIe接口、USB接口、光纤通道、串行连接的SCSI(SAS)、小型计算机系统接口(SCSI)、双数据速率(DDR)存储器总线、DIMM接口(例如,支持双数据速率(DDR)的DIMM套接接口、开放NAND快闪接口(ONFI)、双数据速率(DDR)、低功率双数据速率(LPDDR)或任何其它接口。主机接口可用于在主机系统120与存储器子系统110之间发射数据。在存储器子系统110通过PCIe接口与主机系统120耦合时,主机系统120可进一步利用NVM高速(NVMe)接口以存取组件(例如,存储器装置130)。主机接口可提供用于在存储器子系统110与主机系统120之间传递控制、地址、数据和其它信号的接口。图1说明存储器子系统110作为实例。一般来说,主机系统120可经由同一通信连接、多个单独通信连接和/或通信连接的组合存取多个存储器子系统。
存储器装置130、140可包含不同类型的非易失性存储器装置和/或易失性存储器装置的任何组合。易失性存储器装置(例如,存储器装置140)可为但不限于随机存取存储器(RAM),例如动态随机存取存储器(DRAM)和同步动态随机存取存储器(SDRAM)。
非易失性存储器装置(例如,存储器装置130)的一些实例包含NAND型快闪存储器和就地写入存储器,例如三维(3D)交叉点存储器装置,其为非易失性存储器单元的交叉点阵列。非易失性存储器的交叉点阵列可结合可堆叠交叉网格化数据存取阵列基于体电阻的改变而执行位存储。另外,与许多基于快闪的存储器对比,交叉点非易失性存储器可执行就地写入操作,其中可在不预先擦除非易失性存储器单元的情况下对非易失性存储器单元进行编程。NAND型快闪存储器包含例如二维NAND(2D NAND)和3D NAND。
存储器装置130中的每一个可包含一或多个存储器单元阵列。一个类型的存储器单元,例如单层级单元(SLC),可每单元存储一个位。其它类型的存储器单元,例如多层级单元(MLC)、三层级单元(TLC)、四层级单元(QLC)和五层级单元(PLC)可每单元存储多个位。在一些实施例中,存储器装置130中的每一个可包含一或多个存储器单元阵列,例如SLC、MLC、TLC、QLC或此类的任何组合。在一些实施例中,特定存储器装置可包含存储器单元的SLC部分,以及MLC部分、TLC部分、QLC部分或PLC部分。存储器装置130的存储器单元可经分组为页,所述页可指用于存储数据的存储器装置的逻辑单元。在一些类型的存储器(例如,NAND)的情况下,页可经分组以形成块。
虽然描述例如NAND型快闪存储器(例如,2D NAND、3D NAND)和3D交叉点非易失性存储器单元阵列等非易失性存储器组件,但存储器装置130可基于任何其它类型的非易失性存储器,例如只读存储器(ROM)、相变存储器(PCM)、自选存储器、其它基于硫族化物的存储器、铁电晶体管随机存取存储器(FeTRAM)、铁电随机存取存储器(FeRAM)、磁随机存取存储器(MRAM)、自旋转移力矩(STT)-MRAM、导电桥接RAM(CBRAM)、电阻性随机存取存储器(RRAM)、基于氧化物的RRAM(OxRAM)、NOR快闪存储器,和电可擦除可编程只读存储器(EEPROM)。
存储器子系统控制器115(或为简单起见,控制器115)可与存储器装置130通信以执行操作,例如在存储器装置130处读取数据、写入数据或擦除数据和其它此类操作。存储器子系统控制器115可包含硬件,例如一或多个集成电路和/或离散组件、缓冲存储器或其组合。硬件可包含具有专用(即,硬译码)逻辑的数字电路系统以执行本文中所描述的操作。存储器子系统控制器115可为微控制器、专用逻辑电路系统(例如,现场可编程门阵列(FPGA)、专用集成电路(ASIC)等)或其它合适的处理器。
存储器子系统控制器115可包含处理器117(处理装置),所述处理器被配置成执行存储在本地存储器119中的指令。在所说明实例中,存储器子系统控制器115的本地存储器119包含被配置成存储指令的嵌入式存储器,所述指令用于执行控制存储器子系统110的操作(包含处置存储器子系统110与主机系统120之间的通信)的各种过程、操作、逻辑流程和例程。
在一些实施例中,本地存储器119可包含存储存储器指针、所提取数据等的存储器寄存器。本地存储器119还可包含用于存储微码的ROM。虽然图1中的实例存储器子系统110已说明为包含存储器子系统控制器115,但在本公开的另一实施例中,存储器子系统110不包含存储器子系统控制器115,而是可替代地依赖于外部控制(例如,由外部主机或由与存储器子系统分离的处理器或控制器提供)。
一般来说,存储器子系统控制器115可从主机系统120接收命令或操作,并且可将命令或操作转换成指令或适当命令以实现对存储器装置130和/或存储器装置140的期望存取。存储器子系统控制器115可负责其它操作,例如耗损均衡操作、垃圾收集操作、错误检测和ECC操作、加密操作、高速缓存操作和与存储器装置130相关联的逻辑地址(例如,逻辑块地址(LBA)、名称空间)与物理地址(例如,物理块地址)之间的地址翻译。存储器子系统控制器115可进一步包含主机接口电路系统,以经由物理主机接口与主机系统120通信。主机接口电路系统可将从主机系统120接收到的命令转换成命令指令以存取存储器装置130和/或存储器装置140,并且将与存储器装置130和/或存储器装置140相关联的响应转换成用于主机系统120的信息。
在一些实施例中,存储器装置130包含本地媒体控制器135,所述本地媒体控制器结合存储器子系统控制器115操作以对存储器装置130的一或多个存储器单元执行操作。
存储器子系统110还包含负责管理和对存储器装置130和140执行背景扫描的自适应背景扫描(ABS)组件113。在背景扫描期间,ABS组件113从存储器装置130或140中的一个的部分(例如,页、块或块的部分)读取数据以确定度量值(例如,就所需的错误校正的量或类型、所估计剩余寿命、运行低于阈值水平的单元的量、区段不可由ECC引擎校正而言),并且如果度量值低于阈值,则通过存储器子系统控制器115执行校正动作,例如通过对从其读取数据的存储器装置的部分执行刷新重新定位事件。为了改进背景扫描的效率,ABS组件113维持发生在存储器装置130和140处的错误事件的一或多个日志,并且使用一或多个日志来识别装置130和140内的物理位置以用于进行背景扫描。作为实例,ABS组件113可维持通过NAND芯片识别错误事件的第一日志和通过字线识别错误事件的第二日志。
在一些实施例中,存储器子系统控制器115包含ABS组件113的至少部分。举例来说,存储器子系统控制器115可包含处理器117(处理装置),所述处理器被配置成执行存储在本地存储器119中的指令以用于执行本文中所描述的操作。在一些实施例中,ABS组件113为主机系统120、应用程序或操作系统的部分。在一些实施例中,本地媒体控制器135包含ABS组件113的至少部分。
图2为说明根据本公开的一些实施例的在执行自适应性背景扫描时存储器子系统的组件之间的交互的数据流图。在图2中说明的实例中,存储器装置130为包含多个存储器块的NAND存储器装置。
如所展示,NAND块200包含页(行)和串(列)的阵列(2D或3D)。每一NAND单元包含晶体管,并且在每一单元内,数据被存储为晶体管的阈值电压。举例来说,SLC NAND可每单元存储一个位。其它类型的存储器单元,例如MLC、TLC、QLC和PLC可每单元存储多个位。串在NAND块200内连接以允许数据从所选择单元的存储和检索。同一列中的NAND单元串联连接以形成位线(BL)。位线中的所有单元在一个末端上连接到共同接地,并且在另一末端上连接到共同感测放大器以用于在解码数据时读取单元中的一个的阈值电压。NAND单元在其控制栅极处水平地连接到字线(WL)以形成页。在MLC、TLC、QLC和PLC NAND中,页为共享同一字线且为编程的最小单位的连接单元集合。
ABS组件113基于由存储器子系统控制器115和存储器装置130产生的错误数据而构建且维持错误事件日志201。错误事件日志包含在存储器装置130处检测到的错误事件。举例来说,可在执行背景扫描时检测错误事件。这些错误事件包含例如由存储器子系统控制器115产生的错误数据中描述的读取错误、错误处置事件和块刷新事件。包含在错误事件日志201中的每一错误事件与存储器装置130中的物理位置(例如,页、块或其部分)相关联。更具体地说,错误事件日志201中的每一条目指示错误事件类型(例如,读取错误、错误处置事件和块刷新事件)以及对应于事件发生的存储器装置130中的物理位置的识别符。
在一些实施例中,错误事件日志201限于预定数目个最近错误事件。因此,一旦错误事件日志201中的错误事件的数目达到预定数目,ABS组件113就从日志移除最旧错误事件,随后添加新检测到的错误事件。在一些实施例中,单个错误事件的多个例子可添加到错误事件日志201。通过添加单个错误事件的多个例子,ABS组件113可增加将针对背景扫描而选择对应于错误事件的物理位置的概率。
在202处,ABS组件113持续地监测且聚集对应于错误事件日志201的错误数据,并且在预定义频率下,ABS组件113使用错误事件日志201来识别存储器装置130中的物理位置(在204处),并且ABS组件113对所识别物理位置执行背景扫描(在206处)。举例来说,ABS组件113可随机从错误事件日志201选择错误事件且对对应物理位置执行背景扫描。ABS组件113利用计时器(例如,通过存储器子系统控制器115操作),并且在时间达到计时阈值时,ABS组件113识别物理位置且对所述物理位置执行背景扫描。以此方式,ABS组件113在预定义频率下执行背景扫描。ABS组件113可基于错误事件的速率(例如,每通电时间的错误、每写入字节的错误或每编程-擦除循环的错误)而调整背景扫描的频率。因此,ABS组件113可包含计数器以跟踪添加到错误事件日志201的错误事件的总数目。
在对物理位置执行背景扫描时,ABS组件113分析从物理位置读取的数据以确定度量值(例如,位错误的量或数目、所需的错误校正的量或类型、所估计剩余寿命、运行低于阈值水平的单元的量,区段不可由ECC引擎校正),并且如果度量值低于阈值,则通过存储器子系统控制器115执行校正动作,例如通过对物理位置执行刷新重新定位事件。举例来说,如果存储器装置130中的页经读取且确定为具有低于阈值的度量值,则可针对所述页执行刷新重新定位事件。在刷新重新定位事件期间,来自经扫描页的数据经复制到存储器装置内的新物理位置(例如,存储器装置130的开放块200中的开放页)。如果在背景扫描期间检测到错误事件(例如,如果错误度量值超过阈值),则ABS组件113可将新检测到的错误事件添加到错误事件日志201,以支持存储器子系统110内的持续ABS管理。
图3和4为说明根据本公开的一些实施例的用于在存储器子系统(例如,存储器子系统110)中进行自适应背景扫描的实例方法300的流程图。方法300可由处理逻辑执行,所述处理逻辑可包含硬件(例如,处理装置、电路系统、专用逻辑、可编程逻辑、微码、装置的硬件、集成电路等)、软件(例如,在处理装置上运行或执行的指令)或其组合。在一些实施例中,方法300由图1的ABS组件113执行。虽然过程以特定序列或次序来展示,除非另外指定,否则可修改过程的次序。因此,所说明实施例应仅作为实例理解,并且所说明过程可以不同次序执行,并且一些过程可并行执行。另外,可在各种实施例中省略一或多个过程。因此,并非每一个实施例中都需要所有过程。其它过程流程是可能的。
在操作305处,处理装置维持发生在一或多个存储器装置(例如,存储器装置130和/或140)处的错误事件的日志(例如,错误事件日志201)。错误日志中的每一错误事件与存储器装置上的物理位置相关联。更具体地说,错误事件的日志中的每一条目包含错误事件类型和对应于错误事件发生的存储器装置中的物理位置的识别符的指示符。给定错误事件的多个例子可包含在日志中,以增加针对背景扫描而选择所述位置的概率。
为了维持错误事件的日志,处理装置聚集在一或多个存储器装置和/或耦合到一或多个存储器装置的存储器子系统控制器处产生的错误数据。通过处理装置聚集的错误数据描述在存储器装置处检测到的读取错误、错误处置事件和块折叠事件。因此,错误事件的日志识别在一或多个存储器装置处检测到的读取错误、错误处置事件和块折叠事件。与一些实施例一致,处理装置可维持错误事件的多个日志。举例来说,处理装置可维持通过NAND芯片或装置识别错误事件的第一日志且维持通过字线识别错误事件的第二日志。
在一些实施例中,错误事件的日志限于预定数目个最近错误事件。因此,一旦错误事件的日志达到预定数目,处理装置就从日志移除最旧错误事件,随后添加新检测到的错误事件。
在操作310处,处理装置基于错误事件的日志而识别存储器装置内的物理位置以用于进行背景扫描。如图4中所展示,与一些实施例一致,操作310可包含操作405和410。在操作405处,处理装置从错误事件的日志随机选择错误事件,并且在操作410处,处理装置识别对应于随机选择的错误事件的物理位置。
返回到图3,在一些实施例中,处理装置基于发生在物理位置处的错误事件的数目或频率而识别物理位置以用于进行背景扫描。举例来说,为了识别物理位置,处理装置可确定日志中与包含在日志中的每一物理位置相关联的错误事件的数目。处理装置可选择具有最高数目个错误事件的物理位置以用于进行背景扫描。
在一些实施例中,处理装置基于未来错误事件将发生在物理位置处的经预测可能性而识别物理位置以用于进行背景扫描。举例来说,处理装置可分析错误事件的日志,以预测发生在包含在日志中的每一物理位置处的未来错误事件的可能性,并且选择具有最高可能性的物理位置。
在操作315处,处理装置对所识别物理位置执行背景扫描。在执行背景扫描时,处理装置分析从物理位置读取的数据,以确定错误度量值(例如,所需的错误校正的量或类型、所估计剩余寿命、运行低于阈值水平的单元的量、物理位置不可由ECC引擎校正等),并且如果错误度量值低于阈值,则通过存储器子系统控制器115执行校正动作,例如通过对物理位置执行刷新重新定位事件。举例来说,如果存储器装置130中的页经读取且确定为具有低于阈值的度量值,则可针对所述页执行刷新重新定位事件。在刷新重新定位事件期间,来自经扫描页的数据经复制到存储器装置内的新物理位置(例如,存储器装置130的开放块200中的开放页)。如果在背景扫描期间检测到错误事件(例如,如果错误度量值超过阈值),则处理装置可将新检测到的错误事件添加到日志,以支持存储器子系统内的持续ABS管理。
与一些实施例一致,操作305进行,并且操作310和315可在预定频率下重复。也就是说,在检测到新错误事件且在预定义频率下识别和扫描新物理位置时,处理装置继续更新错误事件的日志。举例来说,在扫描基于错误事件的日志而识别的第一物理位置之后,处理装置在基于日志而识别和扫描存储器装置中的第二物理位置之前等待预定义间隔(基于预定频率)。与一些实施例一致,处理装置可改变选择(操作310)和扫描(操作315)物理位置的频率。举例来说,处理装置可基于错误事件的速率(例如,每通电时间的错误、每写入字节的错误或每编程-擦除循环的错误)而改变频率。
与一些实施例一致,可结合随机扫描存储器装置的部分的传统背景扫描在预定义频率下执行且重复方法300。举例来说,在每一间隔处,结合传统背景扫描(例如,之前或之后)执行至少操作310和315。
实例
实例1为一种存储器子系统,其包括:存储器装置;和处理装置,其可操作地与所述存储器装置耦合以执行包括以下各项的操作:维持与所述存储器装置相关联的错误事件的日志,包含在所述日志中的每一错误事件与所述存储器装置内的多个物理位置中的一个相关联;基于错误事件的所述日志而识别所述存储器装置内的物理位置以用于进行背景扫描;以及对从所述存储器装置识别的所述物理位置执行背景扫描。
实例2包含根据实例1所述的存储器子系统,其中识别所述存储器装置内的所述物理位置包括:从错误事件的所述日志随机选择错误事件;以及确定所述物理位置与所述错误事件相关联。
实例3包含根据实例1和2中任一实例所述的存储器子系统,其中识别所述存储器装置内的所述物理位置包括:确定所述日志中与所述物理位置相关联的错误事件的数目;以及基于所述日志中与所述物理位置相关联的错误事件的所述数目而选择所述物理位置。
实例4包含根据实例1到3中任一实例所述的存储器子系统,其中识别所述存储器装置内的所述物理位置包括:预测发生在所述存储器装置的所述物理位置处的未来错误事件的可能性;以及基于发生在所述物理位置处的所述未来错误事件的所述可能性而选择所述物理位置。
实例5包含根据实例1到4中任一实例所述的存储器子系统,其中维持错误事件的所述日志包括聚集描述在所述存储器装置处检测到的读取错误、错误处置事件和块折叠事件的数据。
实例6包含根据实例1到5中任一实例所述的存储器子系统,其中错误事件的所述日志限于预定数目个最近错误事件。
实例7包含根据实例1到6中任一实例所述的存储器子系统,其中:所述物理位置为第一物理位置;所述背景扫描为第一背景扫描;并且所述操作进一步包括:在预定间隔之后,识别所述存储器装置内的第二物理位置以用于进行背景扫描;以及对所述第二物理位置执行背景扫描。
实例8为一种方法,其包括:维持与存储器装置相关联的错误事件的日志,包含在所述日志中的每一错误事件与所述存储器装置内的多个物理位置中的一个相关联;基于错误事件的所述日志而识别所述存储器装置内的物理位置以用于进行背景扫描;以及对所述所识别物理位置执行背景扫描。
实例9包含根据实例8所述的方法,其中识别所述存储器装置内的所述物理位置包括:从错误事件的所述日志随机选择错误事件;以及确定所述物理位置与所述错误事件相关联。
实例10包含根据实例8和9中的任一实例所述的方法,其中识别所述存储器装置内的所述物理位置包括:确定所述日志中与所述物理位置相关联的错误事件的数目;以及基于所述日志中与所述物理位置相关联的错误事件的所述数目而选择所述物理位置。
实例11包含根据实例8到10中任一实例所述的方法,其中识别所述存储器装置内的所述物理位置包括:预测发生在所述存储器装置的所述物理位置处的未来错误事件的可能性;以及基于发生在所述物理位置处的所述未来错误事件的所述可能性而选择所述物理位置。
实例12包含根据实例8到11中任一实例所述的方法,其中维持错误事件的所述日志包括聚集描述在所述存储器装置处检测到的读取错误、错误处置事件和块折叠事件的数据。
实例13包含根据实例8到12中任一实例所述的方法,其中错误事件的所述日志限于预定数目个最近错误事件。
实例14包含根据实例8至13中任一实例所述的方法,其中:所述物理位置为第一物理位置;所述背景扫描为第一背景扫描;并且所述方法进一步包括:在预定间隔之后,识别所述存储器装置内的第二物理位置以用于进行背景扫描;以及对所述第二物理位置执行背景扫描。
实例15为一种包括指令的计算机可读存储媒体,所述指令在由处理装置执行时将所述处理装置配置成执行包括以下各项的操作:维持与存储器装置相关联的错误事件的日志,包含在所述日志中的每一错误事件与所述存储器装置内的多个物理位置中的一个相关联;基于错误事件的所述日志而识别所述存储器装置内的物理位置以用于进行背景扫描;以及对所述所识别物理位置执行背景扫描。
实例16包含根据实例15所述的计算机可读存储媒体,其中识别所述存储器装置内的所述物理位置包括:从错误事件的所述日志随机选择错误事件;以及确定所述物理位置与所述错误事件相关联。
实例17包含根据实例15和16中的任一或多项实例所述计算机可读存储媒体,其中识别所述存储器装置内的所述物理位置包括:确定所述日志中与所述物理位置相关联的错误事件的数目;以及基于所述日志中与所述物理位置相关联的错误事件的所述数目而选择所述物理位置。
实例18包含根据实例15到17中任一或多项实例所述的计算机可读存储媒体,其中维持错误事件的所述日志包括聚集描述在所述存储器装置处检测到的读取错误、错误处置事件和块折叠事件的数据。
实例19包含根据实例15到18中任一或多项实例所述的计算机可读存储媒体,其中错误事件的所述日志限于预定数目个最近错误事件。
实例20包含根据实例15到19中任一或多项实例所述的计算机可读存储媒体,其中:所述物理位置为第一物理位置;所述背景扫描为第一背景扫描;并且所述操作进一步包括:在预定间隔之后,识别所述存储器装置内的第二物理位置以用于进行背景扫描;以及对所述第二物理位置执行背景扫描。
图5说明呈计算机系统500的形式的实例机器,在所述实例机器内,可执行用于使所述机器执行本文中所论述的方法中的任一或多个的指令集。图5说明计算机系统500的实例机器,在所述实例机器内,可执行用于使所述机器执行本文中所论述的方法中的任一或多个的指令集。在一些实施例中,计算机系统500可对应于包含、耦合到或利用存储器子系统(例如,图1的存储器子系统110)的主机系统(例如,图1的主机系统120),或可用于执行控制器的操作(例如,执行操作系统以执行对应于图1的ABS组件113的操作)。在替代实施例中,机器可连接(例如,联网)到局域网(LAN)、内联网、外联网和/或因特网中的其它机器。机器可作为对等(或分散式)网络环境中的对等机器或作为云计算基础设施或环境中的服务器或客户端机器而在客户端-服务器网络环境中的服务器或客户端机器的容量中进行操作。
机器可为个人计算机(PC)、平板PC、机顶盒(STB)、个人数字助理(PDA)、蜂窝电话、网络器具、服务器、网络路由器、交换机或桥接器,或能够执行(依序或以其它方式)指定待由所述机器采取的动作的指令集的任何机器。另外,虽然说明了单个机器,但术语“机器”还应被认为包含机器的任何集合,所述机器单独地或共同地执行指令集(或多个指令集)以执行本文中所论述的方法中的任一或多个。
实例计算机系统500包含处理装置502、主存储器504(例如,ROM、快闪存储器、例如SDRAM或RDRAM的DRAM等)、静态存储器506(例如,快闪存储器、静态随机存取存储器(SRAM)等),以及数据存储系统518,其经由总线530彼此通信。
处理装置502表示一或多个通用处理装置,例如微处理器、中央处理单元等。更确切地说,处理装置可为复杂指令集计算(CISC)微处理器、精简指令集计算(RISC)微处理器、超长指令字(VLIW)微处理器,或实施其它指令集的处理器,或实施指令集的组合的处理器。处理装置502还可为一或多个专用处理装置,例如ASIC、FPGA、数字信号处理器(DSP)、网络处理器等。处理装置502被配置成执行指令526,以用于执行本文中所论述的操作和步骤。计算机系统500可进一步包含网络接口装置508以在网络520上通信。
数据存储系统518可包含机器可读存储媒体524(也被称作计算机可读媒体),在所述机器可读存储媒体上存储有一或多个指令集526或体现本文中所描述的方法或功能中的任一或多个的软件。指令526还可在其由计算机系统500执行期间完全或至少部分地驻留在主存储器504内和/或处理装置502内,主存储器504和处理装置502还构成机器可读存储媒体。机器可读存储媒体524、数据存储系统518和/或主存储器504可对应于图1的存储器子系统110。
在一个实施例中,指令526包含用以实施对应于数据销毁组件(例如,图1的ABS组件113)的功能性的指令。虽然在实例实施例中将机器可读存储媒体524展示为单个媒体,但术语“机器可读存储媒体”应被认为包含存储一或多个指令集的单个媒体或多个媒体。术语“机器可读存储媒体”还应被认为包含能够存储或编码供机器执行的指令集且使机器进行本公开的方法中的任一或多个的任何媒体。因此,术语“机器可读存储媒体”应被认为包含但不限于固态存储器、光学媒体和磁性媒体。
已就对计算机存储器内的数据位的操作的算法和符号表示而言呈现了先前详细描述的一些部分。这些算法描述和表示为数据处理领域的技术人员用于将其工作的主旨最有效地传达给所属领域的其他技术人员的方式。算法在此处且通常被认为是产生所要结果的操作的自洽序列。操作为要求对物理数量进行物理操控的操作。这些数量通常但未必呈能够被存储、组合、比较和以其它方式操控的电或磁信号的形式。有时,主要出于通用的原因,已证明将这些信号称为位、值、元件、符号、字符、术语、编号等是方便的。
然而,应牢记,所有这些和类似术语应与适当物理数量相关联,并且仅仅是应用于这些数量的方便标签。本公开可指操控和变换计算机系统的寄存器和存储器内的表示为物理(电子)数量的数据为计算机系统存储器或寄存器或其它此类信息存储系统内的类似地表示为物理数量的其它数据的计算机系统或类似电子计算装置的动作和过程。
本公开还涉及一种用于执行本文中的操作的设备。此设备可出于既定目的而专门构造,或其可包含由存储在计算机中的计算机程序选择性地激活或重新配置的通用计算机。此类计算机程序可存储在计算机可读存储媒体中,例如但不限于任何类型的盘(包含软盘、光盘、CD-ROM和磁性光盘)、ROM、RAM、EPROM、EEPROM、磁卡或光卡,或适于存储电子指令的任何类型的媒体,其各自耦合到计算机系统总线。
本文中所呈现的算法和显示器在本质上并不与任何特定计算机或其它设备相关。各种通用系统可与根据本文中的教示的程序一起使用,或其可证明构造更专用的设备来执行方法是方便的。将如下文描述中所阐述的那样来呈现多种这些系统的结构。另外,不参考任何特定编程语言来描述本公开。应了解,可使用多种编程语言来实施如本文中所描述的本公开的教示。
本公开可提供为计算机程序产品或软件,其可包含在其上存储有可用于对计算机系统(或其它电子装置)进行编程以执行根据本公开的过程的指令的机器可读媒体。机器可读媒体包含用于以机器(例如,计算机)可读的形式存储信息的任何机构。在一些实施例中,机器可读(例如,计算机可读)媒体包含例如ROM、RAM、磁盘存储媒体、光学存储媒体、快闪存储器组件等机器(例如,计算机)可读存储媒体。
在前述说明书中,已参考其具体实例实施例描述了本公开的实施例。将显而易见的是,可在不脱离如所附权利要求书中所阐述的本公开的实施例的更广范围的情况下对本公开进行各种修改。因此,应在说明性意义上而不是限制性意义上看待说明书和图式。

Claims (20)

1.一种系统,其包括:
存储器装置;和
处理装置,其可操作地与所述存储器装置耦合以执行包括以下各项的操作:
维持与所述存储器装置相关联的错误事件的日志,包含在所述日志中的每一错误事件与所述存储器装置内的多个物理位置中的一个相关联;
基于错误事件的所述日志而识别所述存储器装置内的物理位置以用于进行背景扫描;以及
对基于错误事件的所述日志而识别的所述物理位置执行背景扫描。
2.根据权利要求1所述的系统,其中识别所述存储器装置内的所述物理位置包括:
从错误事件的所述日志随机选择错误事件;以及
确定所述物理位置与所述错误事件相关联。
3.根据权利要求1所述的系统,其中识别所述存储器装置内的所述物理位置包括:
确定所述日志中与所述物理位置相关联的错误事件的数目;以及
基于所述日志中与所述物理位置相关联的错误事件的所述数目而选择所述物理位置。
4.根据权利要求1所述的系统,其中识别所述存储器装置内的所述物理位置包括:
预测发生在所述存储器装置的所述物理位置处的未来错误事件的可能性;以及
基于发生在所述物理位置处的所述未来错误事件的所述可能性而选择所述物理位置。
5.根据权利要求1所述的系统,其中维持错误事件的所述日志包括聚集描述在所述存储器装置处检测到的读取错误、错误处置事件和块折叠事件的数据。
6.根据权利要求1所述的系统,其中错误事件的所述日志限于预定数目个最近错误事件。
7.根据权利要求1所述的系统,其中:
所述物理位置为第一物理位置;
所述背景扫描为第一背景扫描;并且
所述操作进一步包括:
在预定间隔之后,识别所述存储器装置内的第二物理位置以用于进行背景扫描;以及
对所述第二物理位置执行背景扫描。
8.一种方法,其包括:
维持与存储器装置相关联的错误事件的日志,包含在所述日志中的每一错误事件与所述存储器装置内的多个物理位置中的一个相关联;
基于错误事件的所述日志而识别所述存储器装置内的物理位置以用于进行背景扫描;以及
对所述所识别物理位置执行背景扫描。
9.根据权利要求8所述的方法,其中识别所述存储器装置内的所述物理位置包括:
从错误事件的所述日志随机选择错误事件;以及
确定所述物理位置与所述错误事件相关联。
10.根据权利要求8所述的方法,其中识别所述存储器装置内的所述物理位置包括:
确定所述日志中与所述物理位置相关联的错误事件的数目;以及
基于所述日志中与所述物理位置相关联的错误事件的所述数目而选择所述物理位置。
11.根据权利要求8所述的方法,其中识别所述存储器装置内的所述物理位置包括:
预测发生在所述存储器装置的所述物理位置处的未来错误事件的可能性;以及
基于发生在所述物理位置处的所述未来错误事件的所述可能性而选择所述物理位置。
12.根据权利要求8所述的方法,其中维持错误事件的所述日志包括聚集描述在所述存储器装置处检测到的读取错误、错误处置事件和块折叠事件的数据。
13.根据权利要求8所述的方法,其中错误事件的所述日志限于预定数目个最近错误事件。
14.根据权利要求8所述的方法,其中:
所述物理位置为第一物理位置;
所述背景扫描为第一背景扫描;并且
所述方法进一步包括:
在预定间隔之后,识别所述存储器装置内的第二物理位置以用于进行背景扫描;以及
对所述第二物理位置执行背景扫描。
15.一种包括指令的计算机可读存储媒体,所述指令在由处理装置执行时将所述处理装置配置成执行包括以下各项的操作:
维持与存储器装置相关联的错误事件的日志,包含在所述日志中的每一错误事件与所述存储器装置内的多个物理位置中的一个相关联;
基于错误事件的所述日志而识别所述存储器装置内的物理位置以用于进行背景扫描;以及
对所述所识别物理位置执行背景扫描。
16.根据权利要求15所述的计算机可读存储媒体,其中识别所述存储器装置内的所述物理位置包括:
从错误事件的所述日志随机选择错误事件;以及
确定所述物理位置与所述错误事件相关联。
17.根据权利要求15所述的计算机可读存储媒体,其中识别所述存储器装置内的所述物理位置包括:
确定所述日志中与所述物理位置相关联的错误事件的数目;以及
基于所述日志中与所述物理位置相关联的错误事件的所述数目而选择所述物理位置。
18.根据权利要求15所述的计算机可读存储媒体,其中维持错误事件的所述日志包括聚集描述在所述存储器装置处检测到的读取错误、错误处置事件和块折叠事件的数据。
19.根据权利要求15所述的计算机可读存储媒体,其中错误事件的所述日志限于预定数目个最近错误事件。
20.根据权利要求15所述的计算机可读存储媒体,其中:
所述物理位置为第一物理位置;
所述背景扫描为第一背景扫描;并且
所述操作进一步包括:
在预定间隔之后,识别所述存储器装置内的第二物理位置以用于进行背景扫描;以及
对所述第二物理位置执行背景扫描。
CN202210271504.1A 2021-03-18 2022-03-18 存储器子系统中的自适应背景扫描 Pending CN115114056A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/205,545 2021-03-18
US17/205,545 US11556410B2 (en) 2021-03-18 2021-03-18 Adaptive background scans in a memory sub-system

Publications (1)

Publication Number Publication Date
CN115114056A true CN115114056A (zh) 2022-09-27

Family

ID=83284837

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210271504.1A Pending CN115114056A (zh) 2021-03-18 2022-03-18 存储器子系统中的自适应背景扫描

Country Status (2)

Country Link
US (2) US11556410B2 (zh)
CN (1) CN115114056A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11556410B2 (en) * 2021-03-18 2023-01-17 Micron Technology, Inc. Adaptive background scans in a memory sub-system

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6412089B1 (en) * 1999-02-26 2002-06-25 Compaq Computer Corporation Background read scanning with defect reallocation
US6493656B1 (en) * 1999-02-26 2002-12-10 Compaq Computer Corporation, Inc. Drive error logging
US7523343B2 (en) * 2004-04-30 2009-04-21 Microsoft Corporation Real-time file system repairs
JP2009223996A (ja) * 2008-03-18 2009-10-01 Fujitsu Ltd 記録装置
US8645641B2 (en) * 2008-12-17 2014-02-04 Seagate Technology Llc Intelligent storage device controller
US9037928B2 (en) * 2012-01-01 2015-05-19 Mosys, Inc. Memory device with background built-in self-testing and background built-in self-repair
US9529674B2 (en) * 2013-06-18 2016-12-27 Dell Product, LP Storage device management of unrecoverable logical block addresses for RAID data regeneration
US10770168B2 (en) * 2018-07-12 2020-09-08 Micron Technology, Inc. Memory sub-system with background scan and histogram statistics
US10936246B2 (en) * 2018-10-10 2021-03-02 Micron Technology, Inc. Dynamic background scan optimization in a memory sub-system
US11449266B2 (en) * 2020-08-27 2022-09-20 Micron Technology, Inc. Memory sub-system event log management
US11556410B2 (en) 2021-03-18 2023-01-17 Micron Technology, Inc. Adaptive background scans in a memory sub-system

Also Published As

Publication number Publication date
US11556410B2 (en) 2023-01-17
US20230113480A1 (en) 2023-04-13
US20220300366A1 (en) 2022-09-22
US11797376B2 (en) 2023-10-24

Similar Documents

Publication Publication Date Title
CN113168875B (zh) 读取干扰扫描合并
US11682446B2 (en) Selective wordline scans based on a data state metric
US11735274B2 (en) Proactive read disturb mitigation
US11749373B2 (en) Bad block management for memory sub-systems
US11836392B2 (en) Relocating data to low latency memory
US11810627B2 (en) Selective read disturb sampling
EP4018315A1 (en) Performing error control operation on memory component for garbage collection
CN116529693A (zh) 加电时的媒体管理
CN114442920A (zh) 调整存储器子系统中的可靠性扫描阈值
CN112449693B (zh) 在存储系统的两遍编程之前执行读取操作
US11797376B2 (en) Adaptive background scans in a memory sub-system
CN113096712A (zh) 存储器子系统中的选择栅极维护
CN115132263A (zh) 存储器装置中的潜在读取干扰缓解
CN114822660A (zh) 减轻存储器装置中的读取干扰效应
CN114639413A (zh) 错误恢复操作
US12009042B2 (en) Executing a refresh operation in a memory sub-system
US20240062835A1 (en) Adaptive integrity scan rates in a memory sub-system based on block health metrics
US11527291B2 (en) Performing a program operation based on a high voltage pulse to securely erase data
US20240143170A1 (en) Runtime storage capacity reduction avoidance in sequentially-written memory devices
CN115708163A (zh) 基于读取操作的主动监测的存储器中的缺陷检测
CN115729459A (zh) 管理存储器子系统中的页地址和分区号的分布
CN116266461A (zh) 基于系统的字线群组的自适应读取重试偏移
CN113126899A (zh) 完全多平面操作启用

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination