CN115104269B - 具有紧凑存储器使用的上行链路重传 - Google Patents

具有紧凑存储器使用的上行链路重传 Download PDF

Info

Publication number
CN115104269B
CN115104269B CN202080094130.XA CN202080094130A CN115104269B CN 115104269 B CN115104269 B CN 115104269B CN 202080094130 A CN202080094130 A CN 202080094130A CN 115104269 B CN115104269 B CN 115104269B
Authority
CN
China
Prior art keywords
packet
access control
data unit
packet data
list
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202080094130.XA
Other languages
English (en)
Other versions
CN115104269A (zh
Inventor
刘素琳
马天安
宋晓飞
杨鸿魁
H·洪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zeku Technology Shanghai Corp Ltd
Original Assignee
Zheku Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zheku Technology Co ltd filed Critical Zheku Technology Co ltd
Publication of CN115104269A publication Critical patent/CN115104269A/zh
Application granted granted Critical
Publication of CN115104269B publication Critical patent/CN115104269B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1822Automatic repetition systems, e.g. Van Duuren systems involving configuration of automatic repeat request [ARQ] with parallel processes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/20Control channels or signalling for resource management
    • H04W72/21Control channels or signalling for resource management in the uplink direction of a wireless link, i.e. towards the network
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1867Arrangements specially adapted for the transmitter end
    • H04L1/1874Buffer management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1867Arrangements specially adapted for the transmitter end
    • H04L1/1893Physical mapping arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

实施例公开了一种用于上行链路数据传输准备的装置和方法。在一个示例中,一种用于数据包准备的方法包括在媒体访问控制电路中,创建数据包列表,数据包列表与用于传输的数据包数据单元相对应。该方法还包括:向物理层电路提供数据包数据单元。该方法还包括:在媒体访问控制电路处,从物理层电路接收指示多个编码块组与数据包数据单元之间的关系的信息。该方法还包括:基于所接收的信息,存储数据包列表和多个编码块组之间的关联。

Description

具有紧凑存储器使用的上行链路重传
交叉引用
本申请涉及并要求于2020年2月4日提交的申请号为62/969,864的美国临时专利申请的权益和优先权,因此,该申请所公开的全部内容在此以引入方式并入本申请。
技术领域
本公开的实施例涉及可用于为上行链路传输准备数据的装置和方法。
背景技术
无线通信系统被广泛部署以提供各种电信服务,例如电话、视频、数据、消息和广播。各种无线通信系统依赖于数据的上行链路通信。例如,在第五代(fifth generation,5G)通信系统中,接入节点可以调度一个或多个用户设备装置的上行链路传输。用户设备装置可以负责根据调度在上行链路中传送数据。当在接入节点处没有正确地接收到用户设备所传输的数据时,接入节点可以向用户设备请求重传。
发明内容
本文公开了可用于准备在上行链路通信中待传输的和可能待重传的数据的方法和装置的实施例。
在一个示例中,一种用于数据包准备的方法可包括:在媒体访问控制电路中,创建与用于传输的数据包数据单元相对应的数据包列表。该方法还可包括:向物理层电路提供数据包数据单元。该方法还可包括:在媒体访问控制电路处,从物理层电路接收指示多个编码块组与数据包数据单元之间的关系的信息。该方法还可附加地包括:基于所接收的信息,存储数据包列表和多个编码块组之间的关联。
在另一示例中,一种用于数据包准备的方法可以包括:在物理层电路处,从媒体访问控制电路接收数据包数据单元。该方法还可包括:物理层电路对数据包数据单元执行编码块分割。该方法还可包括:物理层电路向媒体访问控制电路提供指示多个编码块组与数据包数据单元之间的关系的信息。
在再一示例中,基带芯片可包括媒体访问控制电路,该媒体访问控制电路被配置为创建数据包列表,数据包列表与用于传输的数据包数据单元相对应;以及向物理层电路提供数据包数据单元;该媒体访问控制电路还配置为:从物理层电路接收指示多个编码块组与数据包数据单元之间的关系的信息。该媒体访问控制电路还配置为:基于所接收的信息,存储数据包列表和多个编码块组之间的关联。
在另一示例中,一种用于数据包准备的基带芯片可以物理层电路,该物理层电路被配置为从媒体访问控制电路接收数据包数据单元。物理层电路被配置为对数据包数据单元执行编码块分割;以及,向媒体访问控制电路提供指示多个编码块组与数据包数据单元之间的关系的信息。
在另一示例中,一种用于数据包准备的基带芯片可以包括包括计算机程序代码的至少一个存储器和至少一个处理器。至少一个存储器和计算机程序代码可被配置为通过至少一个处理器使得基带芯片至少在媒体访问控制层创建与用于传输的数据包数据单元相对应的数据包列表。至少一个存储器和计算机程序代码还可以被配置为通过至少一个处理器使得基带芯片至少向物理层提供数据包数据单元。至少一个存储器和计算机程序代码还可以被配置为通过至少一个处理器使得基带芯片至少从物理层接收指示多个编码块组与数据包数据单元之间的关系的信息。至少一个存储器和计算机程序代码还可以被配置为通过至少一个处理器使得基带芯片至少基于所接收的信息存储所述数据包列表与所述多个编码块组之间的关联。
在再一示例中,一种用于数据包准备的基带芯片可以包括包括计算机程序代码的至少一个存储器和至少一个处理器。至少一个存储器和计算机程序代码可以被配置为通过至少一个处理器使得基带芯片至少在物理层处,从媒体访问控制层接收数据包数据单元。至少一个存储器和计算机程序代码可以被配置为通过至少一个处理器使得基带芯片至少在物理层处,对数据包数据单元执行编码块分割。至少一个存储器和计算机程序代码还可以被配置为通过至少一个处理器使得基带芯片至少从物理层向媒体访问控制层提供指示多个编码块组与数据包数据单元之间的关系的信息。
附图说明
附图并入本文并构成说明书的一部分,附图示出了本公开的实施例,并且与说明书一同进一步用于解释本公开的原理并使得相关领域的技术人员能够制作和使用本公开。
图1示出了调制解调器数据处理栈。
图2示出了根据本公开的某些实施例的调制解调器数据处理栈中上行链路中的数据包的数据流。
图3示出了根据本公开的某些实施例的一种用于数据包准备的示例性方法。
图4示出了根据本公开的某些实施例的另一种用于数据包准备的示例性方法。
图5示出了根据本公开的某些实施例的再一种用于数据包准备的示例性方法。
图6A、6B、6C和6D示出了根据本公开的某些实施例的示例性重传方案。
图7示出了根据某些实施例的一种用于数据包准备的示例性方法。
图8示出了根据本公开的某些实施例的一种示例性无线网络。
图9示出了根据本公开的某些实施例的示例性节点的框图。
图10示出了根据本公开的一些实施例的装置的框图。
图11示出了根据本公开的一些实施例的示例性基带芯片的细节框图。
在下文中,将参照附图对本发明的实施例进行描述。
具体实施方式
尽管讨论了具体的配置和布置,但应该理解,这仅用于说明目的。本领域的技术人员将认识到,在不脱离本公开的精神和范围的情况下,可以使用其他配置和布置。对于相关领域的技术人员来说,显而易见的是,本公开也可用于各种其它应用。
注意,说明书中对“一个实施例”、“一实施例”、“一个示例性实施例”、“一些实施例”、“某些实施例”等可以表述所描述的实施例可包括特定特征、特定结构或特定特性,但每个实施例中可不必包括该特定特征、特定结构或特定特性。此外,此类的表述不一定指相同的实施例。此外,当结合实施例描述特定特征、特定结构或特定特性时,在相关领域的技术人员的知识范围内,可以结合其他实施例来实现这种特征、结构或特性,无论是否明确描述。
一般说来,术语至少可以部分地从上下文中的用法来理解。例如,此处使用的术语“一个或多个,至少部分取决于上下文,可用于以单数意义描述任何特征、结构或特性,或可用于以复数意义描述特征、结构或特性的组合。类似地,术语如“a”、“an”或“the”,至少部分取决于上下文,也可以理解为表达单数用法或表达复数用法。此外,“基于”一词可能被理解为:不一定旨在表达一组排他性的因素,相反,至少部分取决于上下文,其可能使得可以存在一些不一定明确描述的其他因素。
本文所描述的技术可用于各种无线通信网络,例如长期演进(Long TermEvolution,LTE)系统、码分多址(Code Division Multiple Access,CDMA)系统、时分多址(Time Division Multiple Address,TDMA)系统、频分多址(Frequency DivisionMultiple Access,FDMA)系统、正交频分多址(Orthogonal Frequency-Division MultipleAccess,OFDMA)系统、单载波频分多址(Signal-Carrier Frequency Division MultipleAccess,SC-FDMA)系统以及其他网络。术语“网络”和“系统”经常互换使用。CDMA网络可以实现诸如通用地面无线电接入(Universal Terrestrial Radio Access,UTRA)、CDMA 2000等的无线电技术。UTRA包括宽带CDMA(Wideband Code Division Multiple Access,WCDMA)和CDMA的其他变体。CDMA 2000包括IS-2000、IS-95和IS-856标准。TDMA网络可以实现诸如全球移动通信系统(Global System for Mobile Communication,GSM)的无线电技术。OFDMA网络可以实现诸如新无线电(New Radio,NR)(例如,5G Wireless Access Technology,5GRAT)、演进UTRA(Evolved Universal Terrestrial Radio Access,E-UTRA)、超移动宽带(Ultra Mobile Broadband,UMB)、IEEE 802.11(Wireless Fidelity,Wi-Fi)、IEEE 802.16(WiMAX)、IEEE 802.20、Flash-OFDMA等的无线电技术。UTRA和E-UTRA是通用移动电信系统(Universal Mobile Telecommunications System,UMTS)的一部分。NR是一种正在与5G技术论坛(5G TechnicalForum,5GTF)共同开发的新兴无线通信技术。3GPP长期演进(LTE)和LTE-Advanced(LTE-A)是使用E-UTRA的UMTS的发行版。在来自名为“第三代合作伙伴项目”(3GPP)的组织的文档中描述了UTRA、E-UTRA、UMTS、LTE、LTE-A和GSM。CDMA2000和UMB在一个名为“第三代合作伙伴项目2”(3GPP2)的组织的文件中进行了描述。本文所描述的技术可用于上述无线网络和无线电技术以及其它无线网络和无线电技术。
图1示出了调制解调器数据处理栈。如图1所示,在5G蜂窝无线调制解调器中,数据包数据协议栈包括:互联网协议(Internet protocol,IP)层(也称为层3(L3))、数据包数据融合协议(Packet Data Convergence Protocol,PDCP)层、无线链路控制(Radio LinkControl,RLC)层和媒体访问控制(Media Access Control,MAC)层。每一层负责以IP数据或原始用户数据的形式处理用户面数据包数据,并确保数据传输的安全、准时和无差错。
在上行链路(UpLink,UL)方向上,来自外部应用处理器(Application Processor,AP)或主机(例如,通过通用串行总线(Universal Serial Bus,USB)或外围组件互连快车(Peripheral Component Interconnected express,PCIe))的传入数据包数据,以协议数据单元(Protocol Data Unit,PDU)会话中的IP数据包的形式到达层3协议栈。这些IP数据包被分类为每个数据无线电承载(Data Radio Bearer,DRB)中的业务质量(Quality ofService,QoS)流,如DRB1、DRB2和DRB3所示。每个DRB中的数据包将由数据包数据汇聚协议(packet data convergence protocol,PDCP)层出列和处理。PDCP层处理包括鲁棒头压缩(Robust Header Compression,ROHC)和安全性功能,如完整性检查和加密。一旦完成PDCP层处理,数据包排队进入其相应的层2(Layer 2,L2)逻辑通道(Logical Channel,LC),标识为LC0、LC1、LC2、LC3、LC4、LC5和LC6。同时,调制解调器信令消息也到达其用层2逻辑信道以接收信令消息。
在物理(PHY,PHYsical)层,在每个时隙,对包含下行链路控制指示符(DownlinkControl Indicator,DCI)信息的物理下行链路控制信道(Physical Downlink ControlCHannel,PDCCH)进行解码。DCI包含用于动态上行链路传输的动态授权分配,用于在指定时间处的时隙传输。
在MAC层,一旦计算出动态授权分配的大小,调制解调器就可以通过3GPP标准中规定的逻辑信道优先级(Logical Channel Prioritization,LCP)算法从逻辑信道中出列和采集L2数据包,并且将MAC协议数据单元(Protocol Data Unit,PDU)组合在传输块中,以供PHY层发出。每个分量载波都具有一个此类的传输块。因此,根据逻辑信道优先级,以基站为每个时隙分配的上行链路授权大小,从数据包数据栈中将数据包数据发送到基站(BaseStation,BS)。
在L3数据到达调制解调器之后,可以在L2逻辑信道队列中准备MAC子PDU(MACsub-PDU,MacSubPDU)数据包。一旦基站分配了动态授权并且被MAC层接收,MAC层可以执行逻辑信道优先级,以创建具有准确的授权大小的MAC PDU。相应地,可以从逻辑信道优先级中优先提取逻辑信道中的数据包。之后,MAC PDU将被传送到物理层进行传输。
在另一种方法中,每个单独的逻辑通道队列中的逻辑通道L2数据一次由几个数据包组合成一个连续块。但是,这些数据包不是以MAC PDU格式准备的,因为还不知道准确的授权分配大小。一旦基站分配了动态授权并被MAC层接收,MAC层可以执行逻辑信道优先级,以创建具有准确的授权大小的MAC PDU。相应地,可以从逻辑信道优先级中优先提取逻辑信道中的数据包。之后,MAC PDU将被传送到物理层进行传输。针对CC1显示了与分量载波(Component Carrier,CC)相对应的第一传输块的组装,但针对CC2和CC3等中的每一个也可能出现类似的组装。
通常,物理层可以保存整个传输块的副本,以用于在PHY层进行重传。
图2示出了调制解调器数据处理栈中上行链路中的数据包的数据流。如图2所示,来自用户设备应用程序的L3 IP数据包可以会经过PDCP处理,并且可以被分配给L2逻辑信道。
例如,在5G蜂窝无线调制解调器中,数据包数据协议栈可以包括:L3处理、PDCP处理(可以包括鲁棒头压缩(Robust Header Compression,ROHC)、完整性检查和加密)、RLC层处理、以及MAC层处理。
在UL传输中,从AP/主机传入的新数据包可以首先在L3层、PDCP层、RLC层和MAC层由数据栈进行编码,并且在MAC层组合为MAC PDU。然后,可以将MAC PDU传送到PHY层缓冲器中,以进行进一步的处理。
因此,在MAC层,可以组装MAC PDU。然后可以将该MAC PDU提供给PHY层,其中,可以创建PHY传输块(Transport Block,TB)以及用于PHY TB的循环冗余校验(CyclicRedundancy Check,CRC)字节。
PHY层还可以将TB划分为多个编码块组(Code Block Group,CBG)。如图2所示,存在四个CBG,被标记为CBG0到CBG3。在这个示例中,该TB的CRC可以被包含在CBG3中。
此外,每个CBG可以包括多个编码块(Code Block,CB)和相应的CB CRC。例如,图中显示了CBG0的详细信息,其包括有三个CB,分别被标记为CB1、CB2和CB3。
包括CBG在内的组装的PHY TB可以在PHY层中进行进一步的处理,包括:低密度奇偶校验(Low-Density Parity Check,LDPC)信道编码、速率匹配和其他PHY层处理。
更具体地说,在PHY层,PHY TB可以首先附加CRC,然后进行单独的编码块分割处理,以将整个PHY TB划分为多个小CB。然后,可以用低密度奇偶校验(LDPC)信道编码方案对每个CB进行信道编码、进行速率匹配、还可以进行进一步的PHY层处理,以进行无线传输。可选地,PHY TB可以被划分为编码块组(CBG),其中每个编码块组包括多个CB。
一旦MAC PDU由存储器中的几个分布式MacSubPDU数据包组成,然后被传送到一个连续的PHY TB中,PHY TB可以在本地存储器或外部存储器中的HARQ缓冲区中进行存储和管理,每个MAC实例最多可存储16个实例。PHY CB和CBG信息也可以被存储在存储器中来代替PHY TB。
因此,HARQ重传可能需要大量存储器。此外,针对HARQ重传所做的准备可能导致数据移动和外部存储器访问。另外,在PHY层可能需要HARQ重传逻辑,并且在L1/PHY层可能存在复杂的HARQ维护软件(SW)。此外,大存储器存储和大量的数据移动可能带来大量的功耗。
本公开的某些实施例能够以尽可能少的存储器、开销和功耗有效地存储每个新传输的PHY TB,并且仅针对特定CBG段重传该PHY TB的部分。
例如,某些实施例提供用于高效HARQ码块组重传的5G UL MAC层方法。可以将PHY层的CBG和CB信息反馈到MAC层,MAC层可以根据CBG到MAC数据包列表的映射重构CBG重传数据字节。这种方法可以节省存储器,并最大限度地减少数据移动和功耗。
此外,UL HARQ重传可能仅针对特定PHY CBG而不是整个PHY TB发生。在可能需要重新传输整个PHY TB的极少数情况下,可以通过重传该TB的所有PHY CBG来实现该结果。
本公开的某些实施例可以存在至少三个方面,涉及一种用于进行高效HARQ CBG重传的系统和方法。这三个方面可以包括MAC层存储CBG信息的方式、CBG可以被有效地重传的方式、以及消除不必要的PHY缓冲区存储和HARQ维护的方式。
例如,根据第一方面,MAC层可以将CBG信息与MAC PDU数据一同存储。在每次新的MAC PDU传输时,可以将来自PHY层的用于CBG的信息(可能包括多个CB)馈送到MAC层。利用PHY CBG和CB段信息,MAC层可以根据数据缓冲区的MAC数据包列表(PktList)重建CBG映射,并且该数据缓冲区可能已经存在于存储器中,并除了RLC重传和PDCP重传之外,被保留用于HARQ重传。
根据第二方面,某些实施例可以通过最小的数据移动和功耗,提供有效的CBG重传。在网络(NetWork,NW)请求动态重传CBG时,如在数据包数据控制信道(Packet DataControl CHannel,PDCCH)中所指示的,MAC层可以从其存储的MAC PDU数据包列表的CBG映射中提取CBG数据字节,并可以有效地将数据传送到PHY层。PHY层可以提取CB数据包,并且可以直接处理每个CB数据包,而没有延迟。可以用最小的数据移动和功耗来完成重传。
根据第三方面,某些实施例可以消除不必要的PHY缓冲区存储和HARQ维护。因此,在某些实施例中,PHY层可能不需要额外的数据移动、重复存储或HARQ计时器、以及维护逻辑来执行HARQ重传。这些和其他方面、益处和优点由以下非限制性示例说明。
图3示出了根据本公开的某些实施例的一种用于数据包准备的示例性方法。图3的方法300可以包括:在步骤310处,准备用于传输的MAC子PDU。当这些MAC子PDU已经准备好时,在步骤320处,方法300还可以包括:组装和保存MAC PDU。可以在接收新数据的业务授权之前组装和保存MAC PDU。然后,如果需要,可以修改MAC PDU。例如,可以在步骤330处,接收新数据的业务授权,并且可以修改组装的MAC PDU以与业务授权对齐。可选地,系统可以等待在步骤330处的业务授权,然后在步骤320处组装和保存MAC PDU。
在步骤340处,PHY层电路可以执行物理层编码块分割。然后,在步骤350处,系统可以将TB CRC保存到媒体访问控制层。在步骤360处,系统可以将每个TB的物理层CBG信息保存到媒体访问控制层。在步骤370处,系统可以进一步创建具有CBG描述的CBG列表。
图4示出了根据本公开的某些实施例的另一种用于数据包准备的示例性方法。图4的方法400可以包括:在步骤410处,接收重传数据的业务授权。业务授权可以包括特定编码块组的指示符或所期望传输的特定编码块。
在步骤420处,硬件可以使用有关于MAC PDU和CBG之间的映射的信息,来检索用于传输的数据。在步骤430处,PHY层可以组装TB用于传输,其包括在步骤420处所检索的数据。在某些实施例中,MAC层可以负责检索数据,而PHY层可以负责将检索到的数据放置在传输块中。在步骤440处,所请求的数据可以由物理层重传。
图5示出了根据本公开的某些实施例的再一种用于数据包准备的示例性方法。方法500可以包括:在步骤510处,准备待传输的数据。该方法可以从处于无线资源控制(RadioResource Control,RRC)连接和数据传输状态的用户设备开始。如果物理下行链路控制信道(PDDCH)和下行链路控制信息(DCI)被解码,并且接收到了上行链路授权,则在步骤520处,系统可以判断待传输的数据是否为新数据。如果是新数据,则在步骤530处,MAC层可以创建MAC数据包列表。MAC可以将所有数据包的数据包描述符复制到分配的连续发送MacPktList,所有数据包组成一个给定的MAC PDU,用于NW授权大小。这可以用于快速硬件读取和有效地将数据传输到PHY。MAC可以将此MACPktList保存到MACHarqQ表中,该MACHarqQ表为每个MAC实例最多维护16个条目。
物理层传输处理可以在步骤540处发生。然后,在步骤550处,MAC层可以存储PHYTB CRC,并且在步骤560处,MAC层可以利用CBG描述符创建CBG列表。PHY可以进行CBG分割,可以计算CB的总数,以及每个CB段的CB大小,并可以将以下信息存储到MAC中:写入MAC PDU尾部的PHY TB CRC数据字节;CBG的数量=min(CB的总数、配置的最大CBG)、以及,CB尺寸列表=[CB1_len、CB2_len、CB3_len、…]。然后,可以在步骤540处进行进一步的物理层传输处理。
如上文所述,步骤560处,MAC层可以利用CBG描述符创建CBG列表。MAC可以检查当前MAC PDU MacPktList,其中包括分布式存储器中的数据包数据缓冲区,并且可以针对每个CBG,利用CBG描述符创建一个CBGList,其包括与每个CBG相关的信息:CBG起始指针列表(即属于该CBG的每个CBG段的起始地址列表)、CBGPtrList(即[Startp1、LEN1;Startp2、LEN2;……])、CB Len List(即该CBG中每个CB段的CB长度(Len)的列表)、以及,CBLIST[len1、len2、len3、…],例如,如图6B所示。
例如,在步骤520处,一旦NW授权被分配给UE,MAC层可以首先通过解码来自PDCCH的DCI的新数据指示(New Data Indication,NDI)信息,来确定NW是否请求对先前所传输的特定HARQId MAC PDU或新的MAC PDU进行重传。
在请求新数据TB的情况下,在步骤510处,MAC可以为新数据准备MAC PDU。新数据MAC PDU可以由数个数据包数据缓冲区组成,这些数据包数据缓冲区可以被分布在不同的存储器位置,以满足从NW分配的授权尺寸。然后,可以将这些数据包传送到PHY缓冲区,其中PHY层可以附加CRC,然后可以将编码块进一步分割成更小的编码块,以便于更快地和可管理地进行编码和解码。然后,可以在步骤540处使用信道编码、速率匹配和进一步的PHY层处理来处理每个小CB。
在步骤510处,可以对L2数据进行PDCP处理,其可以包括鲁棒头压缩(ROHC)、完整性检查和加密。数据缓冲区可以位于分布式位置,但可以在存储器池区域中尽可能连续。
在步骤550处,可以将来自PHY层的编码块组的信息(包括多个CB)馈送到MAC层。多个CB的CBG分组可以使得HARQ确认能够在CBG组级别上而不是单个CB上执行,以提高效率。
在步骤560处,MAC层可以根据MAC PktList重构CBG映射,并将CBG映射结构与后续HARQ重传所需保留的数据缓冲区一同存储在MAC层中。PHY层不需要附加的数据移动、存储或HARQ计时器和维护逻辑。
如果在步骤520处确定通过步骤510准备的数据是重传的数据,则在步骤570处,系统可以检索对应于已被请求传输的数据的CBG描述。然后,在步骤580处,系统可以对相应字节进行编程以用于将数据传输到物理层。然后,在步骤540处,系统可以进行物理层传输处理。
在NW针对特定HARQId请求HARQ重传时,对于特定CBG数据,在步骤570处,可以使用CBGlist映射轻松地检索CBG数据字节,然后,可以将分布式数据包数据字节的指针位置快速地传送到PHY层。因此,例如,MAC可以通过索引到HARQId条目中的MACHarqQ,来检索特定请求的CBG(k)的CBG描述符信息。在这个HARQId条目中,可以通过索引到CBGList数组来检索这个CBG(k)的CBG描述符。
在步骤580处,PHY可以从MAC中从传送到PHY缓冲区中的CBG中提取CB尺寸和边界信息,以及原始CB数据字节,然后在步骤540处,可以无延迟地对每个CB有效地执行进一步的PHY层处理。例如,MAC可以通过指向CBG起始地址和长度的CBG描述符指针提取CBG数据字节,其可以跨越多个块。CBG数据字节可以被传送到PHY,PHY还可以从存储的CBG描述符CBlist信息中提取CB数据块。
图6A、图6B、图6C和图6D示出了根据本公开的某些实施例的示例性重传方案。如图6A所示,MAC PDU数据包列表队列(MACPktListQ)可以填充有MAC PDU描述符(Desc)。MAC数据包列表中的每个条目可以对应于不同的HARQ条目。在此种情况下,最多有16个条目,标记为HARQ[0]到HARQ[15]。当前的HARQ可以为HARQ[1]。
每个MAC PDU描述符可以包括数据包列表P(pcktlistP)、数据包数量(Numpkts)、CBG列表P(CBGlistP)、CBG尺寸(CBGsz)、以及CBG数量(numCBG)。
图6B示出了CBG列表队列(CBGListQ),其可以包括用于图6A所示的每个HARQ条目的条目。CBG列表队列可以填充有CBG描述符,CBG描述符可以包括:CBG标识符(CBGId)、CBG指针列表(CBGPtrList)和CB列表。CBG部分列表可以包括:对应的CBG的起始标识符(Startp1、Startp2等)以及长度标识符(len1、len2等)。CB列表可以包括每个编码块的长度。
图6C示出了MAC数据包列表队列的附加细节。如图6C所示,每个HARQ条目可以包括其自身的唯一长度,具有多个条目。这些条目可以对应于一个或多个编码块。
图6D示示出了根据本公开的某些实施例的L2数据缓冲存储器。如图6D顶部所示,若存在新的数据包,则数据包描述符可以被复制到包括有TB CRC等的连续块中。数据已经经过PDCP处理,可以为即将到来的传输做准备。每个TB CRC都可以被保存,每个TB的PHYCBG信息也可以被保存。
如图6D底部所示,若存在数据的重传,则特定CBG或CBG组可以被传递到PHY层。可以使用CBG描述符来标识CBG,该描述符可以在最初存储数据时提供。
通过该方案,重传(Retx)CBG数据可以以最小的数据移动量被快速地编码和传输,并且PHY层不需要存储HARQ数据、HARQ计时器和维护逻辑。
某些实施例可具有各种益处和/或优点。例如,某些实施例可以提供具有最小复杂性的实用方案。此外,某些实施例可提供从MAC层到PHY层的最小数据移动以用于动态重传。另外,某些实施例可以为数据传输和重传提供优化的外部存储器访问。此外,某些实施例可以依赖于最小数据存储器,仅在MAC层存储数据包,而不是在MAC层和PHY层都存储数据包。某些实施例可以消除PHY编码块数据存储功能和PHY HARQ维护功能。另外,某些实施例由于最小的数据移动和最小的数据访问,可以提供减少的HARQ动态重传延迟和更低的功耗。某些实施例可适用于需要动态重传的编码块组或数据块的类似分组的各种不同无线技术,如5G、LTE,或未来的3GPP或其他标准。
图7示出了根据某些实施例的一种用于数据包准备的示例性方法700。如图7所示,该用于数据包准备的方法700可以包括:在步骤710处,在媒体访问控制电路中,创建数据包列表,该数据包列表与用于传输的数据包数据单元相对应。方法700还可以包括:在步骤720处,向物理层电路提供数据包数据单元。该方法700还可包括:在步骤730处,在媒体访问控制电路处,从物理层电路接收指示多个编码块组与数据包数据单元之间的关系的信息。该方法700还可包括:在步骤740处,基于所接收的信息,存储数据包列表和多个编码块组之间的关联。
数据包列表可以包括组成数据包数据单元中的所有数据包的数据包描述符。方法700还可包括:在步骤715处,在向媒体访问控制电路提供数据包数据单元之前,由媒体访问控制电路存储数据包列表。
方法700还可以包括:在步骤717处,针对每个媒体访问控制实例的多个条目,维护所述数据包列表。
从物理层所接收到的信息可以包括:针对数据包数据单元配置的编码块组的数量。例如,该信息可以包括编码块尺寸的列表。
方法700还可以包括:在步骤735处,由媒体访问控制电路生成关联。生成关联可以包括:生成多个编码块组段的起始地址的列表。生成关联还可以或可替代地包括:生成多个编码块组中的每个编码块组的编码块段的长度的列表。
方法700还可以包括:在步骤750处,在媒体访问控制电路处,接收传输数据包数据单元的至少一个编码块的请求。方法700还可以包括:在步骤760处,由媒体访问控制电路,通过参考所存储的关联,识别数据包数据单元的至少一部分。方法700还可以包括:在步骤770处,由媒体访问控制电路,检索数据包数据单元的至少一部分。
方法700还可以包括:在步骤780处,在物理层电路中处,从媒体访问控制电路接收数据包数据单元。方法700还可以包括:在步骤785处,由物理层电路对数据包数据单元执行编码块分割。方法700还可以包括:在步骤790处,由物理层电路向媒体访问控制电路提供指示多个编码块组与数据包数据单元之间的关系的信息。
如上文所示,该信息可以包括针对数据包数据单元配置的编码块组的数量。该信息还可以或可替代地包括编码块尺寸的列表。
方法700还可以包括:在步骤795处,由物理层电路向媒体访问控制电路提供物理传输块循环冗余校验数据字节,物理传输块循环冗余校验数据字节与数据包数据单元相对应。该信息也可以由MAC存储,如上文在图6D中所示。
图8示出了一种示例性无线网络800,例如NR网络或5G网络。在该示例性无线网络800中可以执行公开的各方面,例如,实现上行链路数据准备,其将在下文更详细地描述。如图8所示,无线网络800可以包括节点网络,例如用户设备810、接入节点820和核心网元830。用户设备810可以是任何终端设备,例如智能电话、个人计算机、膝上型计算机、平板计算机、车载计算机、可穿戴电子设备、智能传感器,或,能够接收、处理和传输信息的任何其他设备,例如车联网(Vehicle to Everything,V2X)网络、集群网络、智能电网节点或物联网(Internet of Things,IoT)节点。也允许使用其他设备。作为说明而不是限制,用户设备810被简单地示为智能电话。
接入节点820可以是与用户设备810通信的设备,例如无线接入点、基站、增强型节点B(Evolved Node B,eNB)、集群主节点等。接入节点820可以具有到用户设备810的有线连接、到用户设备810的无线连接或其任意组合。接入节点820可以通过多个连接被连接到用户设备810,并且用户设备810可以被连接到除了接入节点820之外的其他接入节点。接入节点820也可以被连接到其他用户设备。作为说明而不是限制,接入节点820被示为无线电塔。
核心网元830可以服务于接入节点820和用户设备810,以提供核心网络服务。核心网元830的示例包括:归属用户服务器(Home Subscriber Server,HSS)、移动性管理实体(Mobility Management Entity,MME)、服务网关(GateWay,GW)、数据包数据网络(PacketData Network,PDN)GW。这些是演进分组核心(Evolved Packet Core,EPC)系统的核心网元的示例,该系统是LTE系统的核心网络。其它核心网元可用于LTE和其它通信系统中。作为说明而不是限制,核心网元830被示为机架安装式服务器的集合。
核心网元830可以与诸如因特网840或另一个IP网络的大型网络连接,以在任何距离上传送数据包数据。如此,可以将来自用户设备810的数据传送到被连接到其他接入点的其他用户设备,包括例如通过有线连接被连接到因特网840的个人计算机850,或经由路由器860连被接到因特网840的平板电脑870。因此,个人计算机850和平板电脑870提供了可能的用户设备装置的附加示例,而路由器860提供另一接入点设备的示例。
提供机架安装式服务器的一般示例作为核心网元830的说明。然而,在核心网中可以存在多个网元,包括数据库服务器(例如数据库880)、以及安全和认证服务器(例如认证服务器890)。例如,数据库880可以管理与用户订阅网络服务有关的数据。归属位置寄存器(Home Location Register,HLR)是移动网络用户信息的标准化数据库的示例。同样,认证服务器890可以处理用户、会话等的认证。在5G中,认证服务器功能(AUthenticationServer Function,AUSF)可以是执行用户设备认证的特定实体。在某些实施例中,单个服务器机架可以处理多个这样的功能,使得核心网元830、认证服务器890和数据库880之间的连接可以是单个机架内的本地连接。
本公开的某些实施例可以在用户设备(例如,用户设备810、平板电脑870或个人计算机850)的调制解调器中实现。例如,用户设备810的调制解调器或其他收发器可以准备数据包,以用于实现对来自接入节点820的通信的传输和重传。如上文所述,用户设备810可以准备数据包并将其适当地存储在MAC层中。
图8中的每个网元可以被认为是通信网络的节点。在下文的图9和节点900的描述中以示例的方式提供关于通信节点的可能实现的更多细节。例如,图8中的用户设备810可以实现为图9中所示的节点900。
图9示出了根据本公开的某些实施例的一种设备。如图9所示,节点900可以包括各种组件。节点900可以对应于图8中的用户设备810、接入节点820或核心网元830。在一些实施例中,节点900对应于图8中的用户设备810、接入节点820或核心网元830中的调制解调器。
如图9所示,节点900可以包括:处理器910、存储器920和收发器930。这些组件显示为通过总线相互连接,但也允许使用其他连接类型连接。收发器930可以包括用于发送和/或接收数据的任何合适的设备。尽管为了说明的简单性只示出了一个收发器930,但节点900可以包括一个或多个收发器。天线940被示为节点900的可能通信机制。可以利用多个天线和/或天线阵列。另外,节点900的示例可以使用有线技术而不是无线技术进行通信,或者可以使用有线技术和无线技术进行通信。例如,接入节点820可以无线地与用户设备810进行通信,并且可以通过有线连接(例如,通过光或同轴电缆)与核心网络元件830进行通信。也可以包括其他通信硬件,例如网络接口卡(Network Interface Card,NIC)。
当节点900是用户设备时,还可以包括附加组件,例如用户界面(User Interface,UI)、传感器等。类似地,当节点900被配置为核心网元830时,节点900可被实现为服务器系统中的刀片。其他实现也是可能的。
如图9所示,节点900可以包括处理器910。尽管只示出了一个处理器,但应理解可以包括多个处理器。处理器910可以是任何合适的计算设备,例如中央处理单元(CentralProcessing Unit,CPU)、微控制器单元(MicroController Unit,MCU)、专用集成电路(Application-Specific Integrated Circuit,ASIC)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)等。处理器910可以是具有一个或多个处理核心的硬件设备。在节点900对应于调制解调器的一些实施例中,处理器910可以是基带处理器。
如图9所示,节点900还可以包括存储器920。尽管只示出了一个存储器,但应理解可以包括多个存储器。存储器920可以广泛地包括存储器和储存器两者。例如,存储器920可以包括与处理器910包括在同一芯片上的随机存取存储器(Random Access Memory,RAM)。存储器920还可以包括储存器,例如硬盘驱动器(Hard Disk Drive,HDD)、固态驱动器(Solid-State Drive,SSD)等。其他类型的存储器和其他类型的储存器类型也是允许的。
类似地,节点900还可以被配置为图8中的个人计算机850、路由器860、平板电脑870、数据库880或认证服务器890。节点900可以被配置为单独使用硬件,或硬件与软件一同操作,来执行任何一种上文所述的方法。
本公开的另一个方面涉及一种用指令编码的非瞬时性计算机可读介质,该指令在由至少一个处理器(例如,图9中的处理器910)执行时,可执行本文所公开的任何过程。计算机可读介质可以包括:易失性或非易失性计算机可读介质、磁性计算机可读介质、半导体计的、磁带计算机可读介质、光学计算机可读介质、可移动计算机可读介质、不可移动计算机可读介质、或其他类型的计算机可读介质或计算机可读存储设备。例如,如上文所公开的,计算机可读介质可以是其上存储有计算机指令的存储设备或存储器模块。在一些实施例中,计算机可读介质可以是:盘、闪存驱动器、或其上存储有计算机指令的固态驱动器。
图10示出了根据本公开的一些实施例的一种装置1000的框图,装置1000包括:基带芯片1002、射频芯片1004和主机芯片1006。装置1000可以是图8中无线网络800的任何合适节点的示例,例如用户设备810或接入节点820。如图10所示,装置1000可以包括基带芯片1002、射频芯片1004、主机芯片1006和一个或多个天线1010。在一些实施例中,如上文图9的相关记载所述,基带芯片1002由处理器910和存储器920实现,而射频芯片1004由处理器910、存储器920和收发器930实现。除了每个芯片1002、1004或1006上的片上存储器(也称为“内部存储器”或“本地存储器”,例如,寄存器、缓冲器、或高速缓存)之外,装置1000还可以包括:外部存储器1008(例如,系统存储器或主存储器),其可以由每个芯片1002、1004或1006通过系统/主总线共享。尽管在图10中基带芯片1002被示为独立的SoC,但应理解,在一个示例中,基带芯片1002和射频芯片1004可以集成为一个SoC;在另一示例中,基带芯片1002和主机芯片1006可以集成为一个SoC;在又一示例中,如上文所述,基带芯片1002、射频芯片1004和主机芯片1006可以集成为一个SoC。
在上行链路中,主机芯片1006可以生成原始数据并将其发送到基带芯片1002,以用于编码、调制和映射。基带芯片1002还可以访问由主机芯片1006生成并存储在外部存储器1008中的原始数据(例如使用直接存储器访问(Direct Memory Access,DMA))。基带芯片1002可以首先对原始数据进行编码(例如,通过源编码和/或信道编码),并使用任何合适的调制技术调制编码数据(例如使用多相预共享密钥(Multi-phase Pre-Shared Key,MPSK)或或正交幅度调制(quadrature amplitude modulation,QAM))。基带芯片1002可以执行任何其他功能(例如符号或层映射),将原始数据转换成可用于调制载波频率以进行传输的信号。在上行链路中,基带芯片1002可以将调制信号发送到射频芯片1004。射频芯片1004通过发射机(Tx),可以将数字形式的调制信号转换为模拟信号,即射频信号,并执行任何适当的前端射频功能(例如滤波、上转换、或采样率转换)。天线1010(例如,天线阵列)可以发射由射频芯片1004的发射器提供的射频信号。
在下行链路中,天线1010可以接收射频信号并将射频信号传递给射频芯片1004的接收器(Rx)。射频芯片1004可以执行任何合适的前端射频功能(例如滤波、下转换、或采样率转换),并将射频信号转换为可由基带芯片1002处理的低频数字信号(基带信号)。在下行链路中,基带芯片1002可以解调和解码基带信号,以提取可由主机芯片1006处理的原始数据。基带芯片1002可以执行附加功能(例如错误检查、解映射、信道估计、解扰等)。基带芯片1002提供的原始数据可以直接被传输到主机芯片1006或存储在外部存储器1008中。
图10中的基带芯片1002可以对应于图11中的基带芯片1102。基带芯片1002可以实现图1所示的协议栈,包括MAC层、RLC层和PDCP层。类似地,图10中的主机芯片1006可以对应于图11中的主机芯片1104。同样地,图10中的外部存储器1008可以对应于图11中的外部存储器1106。
图11示出了根据本公开的一些实施例的使用层2(Layer 2)电路1108和微控制器单元(MicroController Unit,MCU)1110实现层2下行链路数据处理的示例基带芯片1102的详细框图。在一些实施例中,层2电路1108包括:服务数据适配协议(Service DataAdaptation Protocol,SDAP)电路1120、PDCP电路1122、RLC电路1124和MAC电路1126。如上文所述,PDCP电路1122可以对应于图1中的PDCP层,并且RLC电路1124和MAC电路1126可以类似地对应于图1中的RLC层和MAC层。在一些实施例中,SDAP电路1120、PDCP电路1122、RLC电路1124或MAC电路1126中的每一个电路可以是专用于执行层2用户面中相应层的功能的集成电路(Integrated Circui,IC)。例如,SDAP电路1120、PDCP电路1122、RLC电路1124或MAC电路1126中的每一个电路可以是专用集成电路(Application-Specific IntegratedCircuit,ASIC),其为针对特定用途而定制的,而不是针对通用用途的,因此与通用处理器相比,其以高速、小芯片尺寸和低功耗而闻名。作为另一可替选方案,通用处理器(例如微控制器单元(MCU)1110)可以实现如图1所示的PDCP层、RLC层和MAC层。
装置1100可以是图8中无线网络800的任何合适的节点,例如用户设备810或接入节点820(例如,包括LTE中的eNB、或NR中的gNB的基站)。如图11所示,装置1100可以包括:基带芯片1102、主机芯片1104、外部存储器1106、以及操作地与基带芯片1102、主机芯片1104和外部存储器1106耦合的主总线1138(也称为“系统总线”)。即,基带芯片1102、主机芯片1104和外部存储器1106可以通过主总线1138交换数据。基带芯片1102可以实现图3、图4、图5和图7所示的方法,以及图10所示的架构。
如图11所示,基带芯片1102还可以包括多个直接存储器访问(Direct MemoryAccess,DMA)通道,包括第一DMA通道(DMA CH1)1116和第二DMA通道(DMA CH2)1118。每个DMA信道1116或1118可以允许某些层2电路1108直接独立于主机芯片1104来访问外部存储器1106。在一些实施例中,DMA通道1116和1118可以包括DMA控制器和任何其他合适的输入/输出(Input/Output,I/O)电路。多个直接存储器访问(DMA)信道可以对应于图1中的PDMA、RDMA、MDMA和IDMA。如图11所示,基带芯片1102还可以包括本地存储器1114,例如基带芯片1102上的片上存储器,其与外部存储器1106不同,外部存储器1106是没有位于基带芯片1102上的片外存储器。在一些实施例中,本地存储器1114包括一个或多个L1缓存、L2缓存、L3缓存或L4缓存。如上文所述,本地存储器还可以包括重新排序窗口和TB保持缓冲区。层2电路1108也可以通过主总线1138访问本地存储器1114。
如图11所示,基带芯片1102可以进一步包括本地总线1140。在一些实施例中,MCU1110通过本地总线1140可操作地耦合到层2电路1108和主总线1138。
参考层2电路1108,层2电路1108可被配置为接收层1传输块(作为层2电路1108的输入),并以内联(inline)的方式根据层1传输块生成层3数据数据包(作为层2电路1108的输出)。在一些实施例中,层2电路1108被配置为通过层2电路1108的每一层传递数据,而不将数据存储在外部存储器1106中。数据可以从层2中的较下层流向较上层(例如,MAC电路1126、RLC电路1124和PDCP电路1122)。
如图11所示,MAC-PHY接口1130可操作地耦合到内联控制缓冲器1128,并且被配置为从层1(例如PHY层)接收层1传输块。可以基于来自MCU 1110的一组接口命令来控制MAC-PHY接口1130的操作。根据调度和调制,每个层1传输块可以包含来自前一无线子帧的数据,该数据具有多个或部分数据包。每一层1传输块可对应于一个MAC PDU,并包括一个有效载荷(例如,具有加密数据)和多个报头(例如,MAC报头、RLC报头和PDCP报头)。
在一些实施例中,每个层1传输块被划分为多个编码块,并且MAC-PHY接口1130通过编码块相关信号以每个编码块为单位接收层1传输块,编码块相关信号例如为指示编码块的数据值的CB_DATA、指示新编码块起始的CB_START、指示编码块长度的CB_LENGTH、以及,指示接收的传输块中的编码块的序号的CB_INDEX。MAC-PHY接口1130还可以接收状态信号,例如,指示接收到的数据包数据的有效周期的DATA_READY、以及指示传输块的索引的TB_ID。
如图11所示,内联控制缓冲器1128可操作地耦合到MAC-PHY接口1130,并被配置为存储由MAC-PHY接口1130接收的层1传输块。内联控制缓冲器1128可以是专用于层2下行链路数据处理的单独的物理存储器组件或本地存储器1114的一部分(例如,其逻辑分区)。在一些实施例中,内联控制缓冲器1128还被配置为缓冲适于层1数据速率的层1传输块(例如,当层1数据速率超过基带芯片1102的层2下行链路数据的峰值处理能力时)。基带芯片1102中的层2电路1108可以以内联的方式执行层2下行链路数据处理,而无需访问外部存储器1106。为了适应较高的层1数据速率,内联控制缓冲器1128可以通过缓冲层1传输块,来执行MAC-PHY流控制功能。可以理解,在一些示例中,第二DMA信道1118可操作地耦合到内联控制缓冲器1128和MAC-PHY接口1130,并且第二DMA信道1118可被配置为:当内联控制缓冲器1128的能力超载时(例如由于极高的层1数据速率),将一些层1传输块从内联控制缓冲器1128或直接通过MAC-PHY接口1130传输到外部存储器1106,以溢出层1传输快。
如图11所示,MAC电路1126可操作地耦合到内联控制缓冲器1128和RLC电路1124,并且被配置为处理内联控制缓冲器1128中所存储的层1传输块的MAC报头。可以基于来自MCU 1110的一组MAC命令来控制MAC电路1126对MAC报头的处理。
在一些实施例中,由3GPP标准定义MAC电路1126在处理MAC报头时的功能。例如,MAC电路1126可以通过处理从内联控制缓冲器1128提取和读取的层1传输块的MAC报头来执行HARQ、MAC下行链路映射和/或MAC格式选择和测量。应当理解,在对MAC层的所需功能进行任何更新或改变的情况下,MCU 1110可以反映其MAC命令的更新或改变,以控制MAC电路1126相应地动作。
如图11所示,RLC电路1124可操作地耦合到MAC电路1126和PDCP电路1122,并且被配置为处理从MAC电路1126接收的层1传输块的RLC报头。可以基于来自MCU 1110的一组RLC命令来控制RLC报头的处理。
类似于MAC电路1126,在一些实施例中,RLC电路1124可以被配置为仅处理RLC报头,而不处理内联控制缓冲器1128中所存储的层1传输块的有效载荷。例如,MAC电路1126可以提取并读取内联控制缓冲器1128中所存储的层1传输块的MAC报头和RLC报头,并且RLC电路1124可以从MAC电路1126接收RLC报头。应当理解,在一些示例中,RLC电路1124可以直接从内联控制缓冲器1128提取并读取层1传输块的RLC报头。然而,根据一些实施例,RLC电路1124可以不读取层1传输块的有效载荷,并且不处理诸如MAC报头和PDCP报头的其他报头。即,在一些实施例中,MAC电路1126和RLC电路1124均不处理内联控制缓冲器1128中所存储的层1传输块的有效载荷。
如图11所示,PDCP电路1122可操作地耦合到RLC电路1124和SDAP电路1120,并被配置为处理从RLC电路1124接收的层1传输块的PDCP报头。可以基于来自MCU 1110的一组PDCP命令来控制PDCP报头的处理。
在一些实施例中,PDCP电路1122被配置为在读取和处理存储在内联控制缓冲器1128中的层1传输块的有效载荷之前处理PDCP报头。例如,MAC电路1126可以提取并读取内联控制缓冲器1128中所存储的层1传输块的MAC报头、RLC报头和PDCP报头,RLC电路1124可以从MAC电路1126接收RLC报头和PDCP报头,并且PDCP电路1122可以从RLC电路1124接收PDCP报头。可以理解,在一些示例中,PDCP电路1122可以直接从内联控制缓冲器1128中提取并读取层1传输块的PDCP报头。
在处理PDCP报头之后,PDCP电路1122可以被配置为处理内联控制缓冲器1128中所存储的层1传输块的有效载荷。在一些实施例中,有效载荷的处理至少部分地基于层1传输块的经处理的PDCP报头,并且因此其在处理PDCP报头之后执行。在一些实施例中,有效载荷的处理也至少部分地基于层1传输块的经处理的RLC报头和/或经处理的MAC报头。应当理解,在一些示例中,可以独立地和/或同时执行PDCP报头的处理和RLC报头的处理。然而,根据一些实施例,PDCP电路1124是开始将有效载荷拉出内联控制缓冲器1128的驱动级,并且PDCP电路1124是处理层1传输块的有效载荷的唯一的层2电路1108。在一些实施例中,PDCP电路1124可以被配置为基于经处理的PDCP报头和层1传输块的有效载荷来生成层3数据数据包。在一些实施例中,也可以基于经处理的RLC报头和/或MAC报头来生成层3数据数据包。
根据本公开的一方面,一种用于数据包准备的方法可包括:在媒体访问控制电路中,创建数据包列表,该数据包列表与用于传输的数据包数据单元相对应。该方法还可包括:向物理层电路提供数据包数据单元。该方法还可包括:在媒体访问控制电路处,从物理层电路接收指示多个编码块组与数据包数据单元之间的关系的信息。该方法还可附加地包括:基于所接收的信息,存储数据包列表和多个编码块组之间的关联。
在一些实施例中,数据包列表可以包括组成数据包数据单元中的所有数据包的数据包描述符。
在一些实施例中,该方法还可以包括:在向媒体访问控制电路提供数据包数据单元之前,由媒体访问控制电路存储数据包列表。
在一些实施例中,该方法还可以包括:针对每个媒体访问控制实例的多个条目,维护数据包列表。
在一些实施例中,该信息可以包括针对数据包数据单元配置的编码块组的数量。
在一些实施例中,该信息可以包括编码块尺寸的列表。
在一些实施例中,该方法还可以包括:由媒体访问控制电路生成关联。生成该关联包括生成多个编码块组部分的起始地址列表。
在一些实施例中,该方法还可以包括:由媒体访问控制电路生成关联。生成该关联包括生成多个编码块组中的每个编码块组的编码块段的长度的列表。
在一些实施例中,该方法还可以包括:在媒体访问控制电路处,接收传输数据包数据单元的至少一个编码块的请求。该方法还可以包括:由媒体访问控制电路,通过参考所存储的关联,识别数据包数据单元的至少一部分;以及,该方法还可包括:由媒体访问控制电路,检索数据包数据单元的至少一部分。
根据本公开的一方面,一种用于数据包准备的方法可以包括:在物理层电路处,从媒体访问控制电路接收数据包数据单元。该方法还可包括:由物理层电路对数据包数据单元执行编码块分割。该方法还可包括:由物理层电路向媒体访问控制电路提供指示多个编码块组与数据包数据单元之间的关系的信息。
在一些实施例中,该信息可以包括针对数据包数据单元配置的编码块组的数量。
在一些实施例中,该信息可以包括编码块尺寸的列表。
在一些实施例中,该方法还可以包括:由物理层电路向媒体访问控制电路提供物理传输块循环冗余校验数据字节,该物理传输块循环冗余校验数据字节与数据包数据单元相对应。
根据本公开的再一方面,基带芯片可以包括媒体访问控制电路,该媒体访问控制电路被配置为创建数据包列表,该数据包列表与用于传输的数据包数据单元相对应;以及向物理层电路提供数据包数据单元;该媒体访问控制电路还被配置为:从物理层电路接收指示多个编码块组与数据包数据单元之间的关系的信息。该媒体访问控制电路还可以被配置为:基于所接收的信息,存储数据包列表和多个编码块组之间的关联。
在一些实施例中,数据包列表可以包括组成数据包数据单元中的所有数据包的数据包描述符。
在一些实施例中,该媒体访问控制电路还可以被配置为:在向媒体访问控制电路提供数据包数据单元之前,存储数据包列表。
在一些实施例中,该媒体访问控制电路还可以被配置为:针对每个媒体访问控制实例的多个条目,维护数据包列表。
在一些实施例中,该信息可以包括针对数据包数据单元配置的编码块组的数量。
在一些实施例中,该信息可以包括编码块尺寸的列表。
在一些实施例中,该媒体访问控制电路还可以被配置为生成关联。生成该关联可以包括生成多个编码块组部分的起始地址列表。
在一些实施例中,该媒体访问控制电路可以被配置为生成关联。生成该关联可以包括生成多个编码块组中的每个编码块组的编码块段的长度的列表。
该媒体访问控制电路还被配置为:接收传输数据包数据单元的至少一个编码块的请求;通过参考所存储的关联,识别数据包数据单元的至少一部分;以及,检索数据包数据单元的至少一部分。
根据本公开的又一方面,一种用于数据包准备的基带芯片可以包括物理层电路,该物理层电路可以被配置为:从媒体访问控制电路接收数据包数据单元。该物理层电路还可以被配置为:对数据包数据单元执行编码块分割;以及,向媒体访问控制电路提供指示多个编码块组与数据包数据单元之间的关系的信息。
在一些实施例中,该信息可以包括针对数据包数据单元配置的编码块组的数量。
在一些实施例中,该信息可以包括编码块尺寸的列表。
在一些实施例中,该物理层电路还可以被配置为:向媒体访问控制电路提供物理传输块循环冗余校验数据字节,该物理传输块循环冗余校验数据字节与数据包数据单元相对应。
根据本公开的另一方面,一种用于数据包准备的基带芯片可以包括至少一个包括计算机程序代码的存储器以及至少一个处理器。该至少一个存储器和计算机程序代码可以被配置为通过至少一个处理器使得基带芯片至少在媒体访问控制层处,创建数据包列表,该数据包列表与用于传输的数据包数据单元相对应。该至少一个存储器和计算机程序代码还可以被配置为通过至少一个处理器使得基带芯片至少向物理层提供数据包数据单元。该至少一个存储器和计算机程序代码还可以被配置为通过至少一个处理器使得基带芯片至少从物理层接收指示多个编码块组与数据包数据单元之间的关系的信息。该至少一个存储器和计算机程序代码还可以被配置为通过至少一个处理器使得基带芯片至少基于所接收的信息,存储数据包列表和多个编码块组之间的关联。
根据本公开的又一方面,一种用于数据包准备的基带芯片可以包括至少一个包括计算机程序代码的存储器和至少一个处理器。该至少一个存储器和计算机程序代码可以被配置为通过至少一个处理器使得基带芯片至少在物理层处,从媒体访问控制层接收数据包数据单元。该至少一个存储器和计算机程序代码可以被配置为通过至少一个处理器使得基带芯片至少在物理层处,对数据包数据单元执行编码块分割。该至少一个存储器和计算机程序代码还可以被配置为通过至少一个处理器使得基带芯片至少从物理层向媒体访问控制层提供指示多个编码块组与数据包数据单元之间的关系的信息。
上述对特定实施例的描述揭示了本公开的一般性质,使得其他人可以通过应用本领域技术人员内的知识,容易地针对各种应用修改和/或调整这些特定实施例,而无需过度的实验,也不会偏离本发明的一般概念。因此,基于本文所提供的教导和指导,此类调整和修改旨在处于所公开的实施例的等同物的含义和范围内。应当理解,本文中的表述或术语是为了描述而不是限制的目的,使得本说明书的表述或术语将由本领域技术人员根据教导和指导来解释。
本公开的实施例已经在上文中借助于说明指定功能的实现及其关系的功能构建块进行了描述。为了便于描述,本文中任意定义了这些功能构建块的边界。只要适当地执行指定的功能及其关系,就可以定义替代边界。
发明内容和摘要部分可以阐述发明人所设想的本公开的一个或多个示例实施例,但不是所有示例实施例,因此,无意以任何方式限制本公开和所附权利要求。
上文中公开了各种功能块、模块和步骤。所提供的特定布置是说明性的而不是限制性的。因此,功能块、模块和步骤可以与上文提供的示例不同的方式重新排序或组合。同样,某些实施例仅包括功能块、模块和步骤的子集,并且允许任何这样的子集。
本公开的广度和范围不应受上述任何示例实施例的限制,而应仅根据以下权利要求及其等同物来定义。

Claims (28)

1.一种用于数据包准备的方法,包括:
在媒体访问控制电路中创建数据包列表,所述数据包列表与用于传输的数据包数据单元相对应;
向物理层电路提供所述数据包数据单元;
在所述媒体访问控制电路处,从所述物理层电路接收指示多个编码块组与所述数据包数据单元之间的关系的信息;以及
基于所接收的信息,存储所述数据包列表和所述多个编码块组之间的关联。
2.根据权利要求1所述的方法,其中,所述数据包列表包括组成所述数据包数据单元中的所有数据包的数据包描述符。
3.根据权利要求1所述的方法,还包括:
在向所述媒体访问控制电路提供所述数据包数据单元之前,所述媒体访问控制电路存储所述数据包列表。
4.根据权利要求1所述的方法,还包括:
针对每个媒体访问控制实例的多个条目,维护所述数据包列表。
5.根据权利要求1所述的方法,其中,所述信息包括针对所述数据包数据单元配置的编码块组的数量。
6.根据权利要求1所述的方法,其中,所述信息包括编码块尺寸的列表。
7.根据权利要求1所述的方法,还包括:
所述媒体访问控制电路生成所述关联,其中,生成所述关联包括:生成多个编码块组段的起始地址的列表。
8.根据权利要求7所述的方法,还包括:
所述媒体访问控制电路生成所述关联,其中,生成所述关联包括:生成多个编码块组中的每个编码块组的编码块段的长度的列表。
9.根据权利要求1所述的方法,还包括:
在所述媒体访问控制电路处,接收传输所述数据包数据单元的至少一个编码块的请求;
所述媒体访问控制电路通过参考所存储的关联,识别所述数据包数据单元的至少一部分;以及
所述媒体访问控制电路检索所述数据包数据单元的所述至少一部分。
10.一种用于数据包准备的方法,包括:
在物理层电路处,从媒体访问控制电路接收数据包数据单元;
所述物理层电路对所述数据包数据单元执行编码块分割;以及
所述物理层电路向所述媒体访问控制电路提供指示多个编码块组与所述数据包数据单元之间的关系的信息。
11.根据权利要求10所述的方法,其中,所述信息包括针对所述数据包数据单元配置的编码块组的数量。
12.根据权利要求10所述的方法,其中,所述信息包括编码块尺寸的列表。
13.根据权利要求10所述的方法,还包括:
所述物理层电路向所述媒体访问控制电路提供物理传输块循环冗余校验数据字节,所述物理传输块循环冗余校验数据字节与所述数据包数据单元相对应。
14.一种基带芯片,包括:
媒体访问控制电路,被配置为:创建数据包列表,所述数据包列表与用于传输的数据包数据单元相对应;以及,向物理层电路提供所述数据包数据单元;
其中,所述媒体访问控制电路还被配置为:从所述物理层电路接收指示多个编码块组与所述数据包数据单元之间的关系的信息;以及
其中,所述媒体访问控制电路还被配置为:基于所接收的信息,存储所述数据包列表和所述多个编码块组之间的关联。
15.根据权利要求14所述的基带芯片,其中,所述数据包列表包括组成所述数据包数据单元的所有数据包的数据包描述符。
16.根据权利要求14所述的基带芯片,其中,所述媒体访问控制电路还被配置为:在向所述媒体访问控制电路提供所述数据包数据单元之前,存储所述数据包列表。
17.根据权利要求14所述的基带芯片,其中,所述媒体访问控制电路还被配置为:针对每个媒体访问控制实例的多个条目,维护所述数据包列表。
18.根据权利要求14所述的基带芯片,其中,所述信息包括针对所述数据包数据单元配置的编码块组的数量。
19.根据权利要求14所述的基带芯片,其中,所述信息包括编码块尺寸的列表。
20.根据权利要求14所述的基带芯片,其中,所述媒体访问控制电路还被配置为:生成所述关联,其中,生成所述关联包括:生成多个编码块组段的起始地址的列表。
21.根据权利要求20所述的基带芯片,其中,所述媒体访问控制电路还被配置为:生成所述关联,其中,生成所述关联包括:生成多个编码块组中的每个编码块组的编码块段的长度的列表。
22.根据权利要求14所述的基带芯片,其中,所述媒体访问控制电路还被配置为:接收传输所述数据包数据单元的至少一个编码块的请求;通过参考所存储的关联,识别所述数据包数据单元的至少一部分;以及,检索所述数据包数据单元的所述至少一部分。
23.一种用于数据包准备的基带芯片,包括:
物理层电路,被配置为:从媒体访问控制电路接收数据包数据单元;
其中,所述物理层电路被配置为:对所述数据包数据单元执行编码块分割;以及,向所述媒体访问控制电路提供指示多个编码块组与所述数据包数据单元之间的关系的信息。
24.根据权利要求23所述的基带芯片,其中,所述信息包括针对所述数据包数据单元配置的编码块组的数量。
25.根据权利要求23所述的基带芯片,其中,所述信息包括编码块尺寸的列表。
26.根据权利要求23所述的基带芯片,其中,所述物理层电路还被配置为:向所述媒体访问控制电路提供物理传输块循环冗余校验数据字节,所述物理传输块循环冗余校验数据字节与所述数据包数据单元相对应。
27.一种用于数据包准备的基带芯片,包括:
至少一个存储器,包括计算机程序代码;以及
至少一个处理器,
其中,所述至少一个存储器和所述计算机程序代码被配置为通过所述至少一个处理器使得所述基带芯片至少执行以下步骤:
在媒体访问控制层处,创建数据包列表,所述数据包列表与用于传输的数据包数据单元相对应;
向物理层提供所述数据包数据单元;
从所述物理层接收指示多个编码块组与所述数据包数据单元之间的关系的信息;以及
基于所接收的信息,存储所述数据包列表和所述多个编码块组之间的关联。
28.一种用于数据包准备的基带芯片,包括:
至少一个存储器,包括计算机程序代码;以及
至少一个处理器,
其中,所述至少一个存储器和所述计算机程序代码被配置为通过所述至少一个处理器使得所述基带芯片至少执行以下步骤:
在物理层处,从媒体访问控制层接收数据包数据单元;
在所述物理层处,对所述数据包数据单元执行编码块分割;以及
从所述物理层向所述媒体访问控制层提供指示多个编码块组与所述数据包数据单元之间的关系的信息。
CN202080094130.XA 2020-02-04 2020-12-17 具有紧凑存储器使用的上行链路重传 Active CN115104269B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US202062969864P 2020-02-04 2020-02-04
US62/969,864 2020-02-04
PCT/US2020/065762 WO2021035231A2 (en) 2020-02-04 2020-12-17 Uplink-re-transmission with compact memory usage

Publications (2)

Publication Number Publication Date
CN115104269A CN115104269A (zh) 2022-09-23
CN115104269B true CN115104269B (zh) 2023-05-05

Family

ID=74660056

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202080094130.XA Active CN115104269B (zh) 2020-02-04 2020-12-17 具有紧凑存储器使用的上行链路重传

Country Status (3)

Country Link
US (1) US20220368494A1 (zh)
CN (1) CN115104269B (zh)
WO (1) WO2021035231A2 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020170008A1 (en) * 2019-02-19 2020-08-27 Telefonaktiebolaget Lm Ericsson (Publ) Code block header for fast rlc pdu deliveries in 5g nr
WO2022256987A1 (en) * 2021-06-07 2022-12-15 Apple Inc. Partial transmission to support extended reality (xr) traffic
US20230328587A1 (en) * 2022-04-08 2023-10-12 EdgeQ, Inc Multi-technology multi-user implementation for lower mac protocol processing
CN117692965A (zh) * 2024-01-31 2024-03-12 深圳市国电科技通信有限公司 非地面网络上行数据传输方法、装置及存储介质、控制器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170170925A1 (en) * 2014-06-23 2017-06-15 Zte Corporation Data Sending Method and Apparatus
CN107294652A (zh) * 2016-04-13 2017-10-24 中兴通讯股份有限公司 一种数据混合重传处理方法和装置
US20180220480A1 (en) * 2015-06-10 2018-08-02 Samsung Electronics Co., Ltd. Method and device for device to device communication
US20180278380A1 (en) * 2017-03-24 2018-09-27 Electronics And Telecommunications Research Institute Method and apparatus for transmitting and receiving uplink control channel in communication system
CN110034849A (zh) * 2018-01-12 2019-07-19 华为技术有限公司 一种数据传输方法及设备
CN110603764A (zh) * 2017-05-03 2019-12-20 Oppo广东移动通信有限公司 数据重传控制方法及相关产品

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102324214B1 (ko) * 2017-01-06 2021-11-12 삼성전자 주식회사 차세대 이동 통신 시스템에서 이중 접속의 데이터 처리를 가속화하는 방법 및 장치
US11303392B2 (en) * 2017-03-16 2022-04-12 Qualcomm Incorporated Multi-HARQ methods and apparatus for codeblock group based transmissions

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170170925A1 (en) * 2014-06-23 2017-06-15 Zte Corporation Data Sending Method and Apparatus
US20180220480A1 (en) * 2015-06-10 2018-08-02 Samsung Electronics Co., Ltd. Method and device for device to device communication
CN107294652A (zh) * 2016-04-13 2017-10-24 中兴通讯股份有限公司 一种数据混合重传处理方法和装置
US20180278380A1 (en) * 2017-03-24 2018-09-27 Electronics And Telecommunications Research Institute Method and apparatus for transmitting and receiving uplink control channel in communication system
CN110603764A (zh) * 2017-05-03 2019-12-20 Oppo广东移动通信有限公司 数据重传控制方法及相关产品
CN110034849A (zh) * 2018-01-12 2019-07-19 华为技术有限公司 一种数据传输方法及设备

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Kaikai Chi,Xiaohong Jiang, Yi-hua Zhu, Jing Wang, Yanjun Li."Block-level packet recovery with network coding for wireless reliable multicast".《Computer Networks》.2013,全文. *
罗增 ."一种基于AADL语言的移动软件能耗评估方法".《中国优秀硕士论文电子期刊网》.2016,全文. *

Also Published As

Publication number Publication date
WO2021035231A2 (en) 2021-02-25
US20220368494A1 (en) 2022-11-17
CN115104269A (zh) 2022-09-23
WO2021035231A3 (en) 2021-04-29

Similar Documents

Publication Publication Date Title
CN115104269B (zh) 具有紧凑存储器使用的上行链路重传
US10863578B2 (en) Data transmission method, device and system
WO2018171474A1 (zh) 数据传输的方法、设备和系统
EP3737183B1 (en) Communication methods, apparatuses and computer-readable storage medium
US20230006935A1 (en) Mini-token bucket for uplink transmission
US20220368782A1 (en) Baseband chip and method for layer 2 downlink data processing
WO2020164474A1 (zh) 一种码本的处理方法及装置
US20230101531A1 (en) Uplink medium access control token scheduling for multiple-carrier packet data transmission
WO2021152369A1 (en) Dynamic uplink end-to-end data transfer scheme with optimized memory path
US20230019547A1 (en) Uplink data transmission scheduling
EP3846509A1 (en) Method and device for node for wireless communication
CN114095133A (zh) 一种用于无线通信的节点中的方法和装置
US20220360652A1 (en) Downlink protocol alignment and decoding
CN114205836B (zh) 一种用于无线通信的节点中的方法和装置
CN111556529B (zh) 一种被用于无线通信的用户设备、基站中的方法和装置
WO2021152363A2 (en) Layer 2 uplink data inline processing using integrated circuits
CN115516982A (zh) 上行链路数据授权调度
WO2021042089A2 (en) Packet processing in downlink
CN116095851A (zh) 一种用于无线通信的节点中的方法和装置
CN116472767A (zh) 一种用于无线通信的节点中的方法和装置
WO2024035680A1 (en) Uplink sdap header enhancements
CN117643124A (zh) 用于第2层传输调度器的基于信用的调度机制的装置和方法
CN118077280A (zh) 用于传输多个传输块的方法、设备和系统
CN116156628A (zh) 一种用于无线通信的节点中的方法和装置
CN118175559A (zh) 一种用于无线通信的节点中的方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20230731

Address after: Room 01, 8th floor, No.1 Lane 61, shengxia Road, China (Shanghai) pilot Free Trade Zone, Pudong New Area, Shanghai, 200120

Patentee after: Zheku Technology (Shanghai) Co.,Ltd.

Address before: Room 260, 2479E Bay Shore Road, Palo Alto, California, USA

Patentee before: Zheku Technology Co.,Ltd.

TR01 Transfer of patent right