CN115085850A - 一种时钟同步方法、装置、电子设备及存储介质 - Google Patents

一种时钟同步方法、装置、电子设备及存储介质 Download PDF

Info

Publication number
CN115085850A
CN115085850A CN202210736278.XA CN202210736278A CN115085850A CN 115085850 A CN115085850 A CN 115085850A CN 202210736278 A CN202210736278 A CN 202210736278A CN 115085850 A CN115085850 A CN 115085850A
Authority
CN
China
Prior art keywords
clock
time
local slave
deviation
master
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210736278.XA
Other languages
English (en)
Inventor
李想
胡进
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
China Telecom Corp Ltd
Original Assignee
China Telecom Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by China Telecom Corp Ltd filed Critical China Telecom Corp Ltd
Priority to CN202210736278.XA priority Critical patent/CN115085850A/zh
Publication of CN115085850A publication Critical patent/CN115085850A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明实施例提供了一种时钟同步方法、装置、电子设备及存储介质,所述方法包括:在第一时钟周期及第二时钟周期的主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的情况下,获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的主时钟与本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与本地从时钟之间的第三时间偏差,第二时钟周期为第一时钟周期的下一时钟周期;确定大于预设偏差值的第二时间偏差的数量,得到第一次数;确定大于预设偏差值的第三时间偏差的数量,得到第二次数;在第一次数大于第二次数的情况下,在预设数量个时钟周期之后的时钟周期采用备时钟的时间修正本地从时钟的时间,实现了精确的时钟同步。

Description

一种时钟同步方法、装置、电子设备及存储介质
技术领域
本发明涉及网络通信技术领域,特别是涉及一种时钟同步方法、装置、电子设备及存储介质。
背景技术
数字网中各网元的时钟频率和相位差别限制在允许的误差范围内,才能保证各网元之间数字比特流的稳定传输,在此过程中各网元之间精确的时钟同步是必要的。
发明内容
本发明实施例的目的在于提供一种时钟同步方法、装置、电子设备及存储介质,以实现精确的时钟同步。具体技术方案如下:
第一方面,本发明实施例提供了一种时钟同步方法,所述方法包括:
在第一时钟周期及第二时钟周期的主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的情况下,获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的所述主时钟与所述本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与所述本地从时钟之间的第三时间偏差;其中,所述第二时钟周期为所述第一时钟周期的下一时钟周期;
确定大于所述预设偏差值的所述第二时间偏差的数量,得到第一次数;
确定大于所述预设偏差值的所述第三时间偏差的数量,得到第二次数;
在所述第一次数大于所述第二次数的情况下,在所述预设数量个时钟周期之后的时钟周期采用所述备时钟的时间修正所述本地从时钟的时间。
可选地,所述方法还包括:
在所述第一时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差不大于所述预设偏差值的情况下,采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉备时钟的时间;
在所述第一时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差大于所述预设偏差值的情况下,过滤掉所述第一时间偏差以及所述备时钟的时间,不对所述本地从时钟的时间进行修正;
在所述第二时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差不大于所述预设偏差值的情况下,采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉所述备时钟的时间。
可选地,所述获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的所述主时钟与所述本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与所述本地从时钟之间的第三时间偏差,包括:
针对第二时钟周期之后预设数量个时钟周期的每一时钟周期,接收主时钟对应的第一时间和备时钟对应的第二时间;
计算所述主时钟对应的第一时间与本地从时钟对应的第三时间之间的偏差,得到所述主时钟与所述本地从时钟之间的第二时间偏差;
计算所述备时钟对应的第二时间与所述本地从时钟对应的第三时间之间的偏差,得到所述备时钟与所述本地从时钟之间的第三时间偏差。
可选地,所述方法还包括:
在所述第一次数不大于所述第二次数的情况下,在所述预设数量个时钟周期之后的时钟周期采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉备时钟的时间。
可选地,所述方法还包括:
不对所述预设数量个时钟周期的所述本地从时钟的时间进行修正。
第二方面,本发明实施例提供了一种时钟同步装置,所述装置包括:
偏差获取模块,用于在第一时钟周期及第二时钟周期的主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的情况下,获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的所述主时钟与所述本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与所述本地从时钟之间的第三时间偏差;其中,所述第二时钟周期为所述第一时钟周期的下一时钟周期;
第一确定模块,用于确定大于所述预设偏差值的所述第二时间偏差的数量,得到第一次数;
第二确定模块,用于确定大于所述预设偏差值的所述第三时间偏差的数量,得到第二次数;
时钟同步模块,用于在所述第一次数大于所述第二次数的情况下,在所述预设数量个时钟周期之后的时钟周期采用所述备时钟的时间修正所述本地从时钟的时间。
可选地,所述装置还包括:
第一同步模块,用于在所述第一时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差不大于所述预设偏差值的情况下,采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉备时钟的时间;
时钟过滤模块,用于在所述第一时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差大于所述预设偏差值的情况下,过滤掉所述第一时间偏差以及所述备时钟的时间,不对所述本地从时钟的时间进行修正;
第二同步模块,用于在所述第二时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差不大于所述预设偏差值的情况下,采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉所述备时钟的时间。
可选地,所述偏差获取模块获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的所述主时钟与所述本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与所述本地从时钟之间的第三时间偏差,包括:
针对第二时钟周期之后预设数量个时钟周期的每一时钟周期,接收主时钟对应的第一时间和备时钟对应的第二时间;
计算所述主时钟对应的第一时间与本地从时钟对应的第三时间之间的偏差,得到所述主时钟与所述本地从时钟之间的第二时间偏差;
计算所述备时钟对应的第二时间与所述本地从时钟对应的第三时间之间的偏差,得到所述备时钟与所述本地从时钟之间的第三时间偏差。
可选地,所述装置还包括:
第三同步模块,用于在所述第一次数不大于所述第二次数的情况下,在所述预设数量个时钟周期之后的时钟周期采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉备时钟的时间。
可选地,所述装置还包括:
暂停修正模块,用于不对所述预设数量个时钟周期的所述本地从时钟的时间进行修正。
第三方面,本发明实施例提供了一种电子设备,包括处理器、通信接口、存储器和通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;
存储器,用于存放计算机程序;
处理器,用于执行存储器上所存放的程序时,实现上述任一所述的方法步骤。
第四方面,本发明实施例提供了一种计算机可读存储介质,所述计算机可读存储介质内存储有计算机程序,所述计算机程序被处理器执行时实现上述任一所述的方法步骤。
本发明实施例还提供了一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述任一所述的方法步骤。
本发明实施例提供的一种时钟同步方法、装置、电子设备及存储介质,实现了精确的时钟同步。
当然,实施本发明的任一产品或方法并不一定需要同时达到以上所述的所有优点。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,还可以根据这些附图获得其他的实施例。
图1为相关技术中时钟同步方法示意图;
图2为本发明实施例提供的一种时钟同步方法的流程示意图;
图3为本发明实施例提供的一种时钟同步方法示意图;
图4为本发明实施例提供的一种时钟同步装置的结构示意图;
图5为本发明实施例提供的一种电子设备的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员基于本申请所获得的所有其他实施例,都属于本发明保护的范围。
数字网中各网元的时钟频率和相位差别限制在允许的误差范围内,才能保证各网元之间数字比特流的稳定传输。在数字网中各网元之间时钟频率不一致的情况下,会影响各网元之间数字比特流的稳定传输,产生码元的丢失或重复的问题,进而导致传输的数字比特流出现损伤。相关技术中采用NTP(Network Time Protocol,网络时间协议)协议进行各网元之间的时钟同步,NTP属于软件的方法,而实际中各网元之间数字比特流的传输除受链路时延的影响之外,还会受各种物理设备内部处理时延的影响,进而使得时钟同步的精度不高。
现有技术一种时钟同步方法,如图1所示,获取第一次本地从时钟和主时钟之间的时间偏差,得到主从时钟时间偏差,比较主从时钟时间偏差是否大于设定偏差值,在大于的情况下滤掉此次时间偏差,在不大于的情况下采用主时钟时间直接纠偏本地从时钟系统时间。进一步的,获取第二次本地从时钟和主时钟之间的时间偏差,比较本次时间偏差是否大于设定偏差值,在大于的情况下根据该时间偏差纠偏本地从时钟系统时间,在不大于的情况下采用主时钟时间直接纠偏本地从时钟系统时间。
然而,发明人发现上述图1所示的时钟同步方法中,主时钟受到长时间干扰后会导致本地从时钟和主时钟之间的时间偏差值持续超出设定偏差值,再利用该时间偏差纠偏本地从时钟系统时间,会使得本地从时钟的时间同步精度较低,进而容易造成主时钟所在设备以及本地设备所属的网络不稳定问题。
为解决上述问题,本发明实施例提供了一种时钟同步方法,在第一时钟周期及第二时钟周期的主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的情况下,获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的主时钟与本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与本地从时钟之间的第三时间偏差;其中,第二时钟周期为第一时钟周期的下一时钟周期;确定大于预设偏差值的第二时间偏差的数量,得到第一次数;确定大于预设偏差值的第三时间偏差的数量,得到第二次数;在第一次数大于第二次数的情况下,在预设数量个时钟周期之后的时钟周期采用备时钟的时间修正本地从时钟的时间。
本发明实施例中,采用主时钟和备时钟冗余的方法,在连续两个时钟周期主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的情况下,表明主时钟受干扰不稳定,开启抗长时间干扰保护方法,检测预设数量个时钟周期内,主时钟与本地从时钟之间的第二时间偏差大于预设偏差值的第一次数,以及备时钟与本地从时钟之间的第三时间偏差大于预设偏差值的第二次数,在第一次数大于第二次数的情况下,表明主时钟受到长时间的干扰,启用备时钟的时间对本地从时钟的时间进行同步,能够在提高时钟同步可靠性的同时,增加了针对主时钟的抗干扰能力,提高了时钟同步的精度,进一步的减弱了由于时钟同步精度低造成的网络不稳定性。
下面通过具体实施例对本发明提供的时钟同步方法进行详细说明。
本发明实施例提供的时钟同步方法可以应用于任一需要进行时钟同步的电子设备,如终端、服务器等设备。本发明实施例提供的时钟同步方法可以是基于IEEE(Instituteof Electrical and Electronics Engineers,电气和电子工程师协会)制定的1588V2协议实现的,IEEE1588V2协议在最靠近线路两端的地方打时间戳,以便于进行链路时延度量,进而能够获得较高的时间同步精度。
参见图2,图2为本发明实施例提供的一种时钟同步方法,包括:
S201,在第一时钟周期及第二时钟周期的主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的情况下,获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的主时钟与本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与本地从时钟之间的第三时间偏差。
本发明实施例中,部署主时钟和备时钟,其中,主时钟所处的设备、备时钟所处的设备以及本地设备均为不同的设备,主时钟和备时钟的初始时间相同,本发明实施例提供的时钟同步方法应用于需要进行时钟同步的本地设备中。本发明实施例以时钟周期进行时钟同步,示例性的,一个时钟周期可以表示主时钟所处的设备与本地设备之间一个数据包发出,至下一个数据包开始发送对应的时间段。
一个例子中,本地设备接收第一时钟周期主时钟的时间,进一步,计算第一时钟周期主时钟的时间与本地从时钟的时间之间的偏差,得到第一时钟周期的主时钟与本地从时钟之间的第一时间偏差,判断该第一时钟周期的主时钟与本地从时钟之间的第一时间偏差是否大于预设偏差值,如果大于,接收第二时钟周期主时钟的时间,计算第二时钟周期主时钟的时间与本地从时钟的时间之间的偏差,得到第二时钟周期的主时钟与本地从时钟之间的第一时间偏差,判断该第二时钟周期的主时钟与本地从时钟之间的第一时间偏差是否大于预设偏差值,如果大于,则确定第一时钟周期及第二时钟周期的主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值。其中,该预设偏差值可以根据实际需求进行设置,第二时钟周期为第一时钟周期的下一时钟周期。
在一些实施例中,上述确定第一时钟周期及第二时钟周期的主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的过程中,还可以包括:
在第一时钟周期的主时钟与本地从时钟之间的第一时间偏差不大于预设偏差值的情况下,采用主时钟的时间修正本地从时钟的时间,过滤掉备时钟的时间;
在第一时钟周期的主时钟与本地从时钟之间的第一时间偏差大于预设偏差值的情况下,过滤掉第一时间偏差以及备时钟的时间,不对本地从时钟的时间进行修正;
在第二时钟周期的主时钟与本地从时钟之间的第一时间偏差不大于预设偏差值的情况下,采用主时钟的时间修正本地从时钟的时间,过滤掉备时钟的时间。
在本地从时钟进行时钟同步时,本地设备接收第一时钟周期主时钟的时间和备时钟的时间,计算第一时钟周期主时钟的时间与本地从时钟的时间之间的偏差,得到第一时钟周期的主时钟与本地从时钟之间的第一时间偏差,判断该第一时钟周期的主时钟与本地从时钟之间的第一时间偏差是否大于预设偏差值,在第一时钟周期的主时钟与本地从时钟之间的第一时间偏差不大于预设偏差值的情况下,表示主时钟稳定,采用主时钟的时间修正本地从时钟的时间,过滤掉备时钟的时间。在第一时钟周期的主时钟与本地从时钟之间的第一时间偏差大于预设偏差值的情况下,即出现一次主时钟与本地从时钟之间的第一时间偏差超过允许的偏差值,表示主时钟受到偶然性的干扰,此时过滤掉第一时间偏差以及备时钟的时间,本时钟周期不对本地从时钟的时间进行修正。
进一步的,接收第二时钟周期主时钟的时间和备时钟的时间,计算第二时钟周期主时钟的时间与本地从时钟的时间之间的偏差,得到第二时钟周期的主时钟与本地从时钟之间的第一时间偏差,判断该第二时钟周期的主时钟与本地从时钟之间的第一时间偏差是否大于预设偏差值,在第二时钟周期的主时钟与本地从时钟之间的第一时间偏差不大于预设偏差值的情况下,表示主时钟稳定,采用主时钟的时间修正本地从时钟的时间,过滤掉备时钟的时间。在第二时钟周期的主时钟与本地从时钟之间的第一时间偏差大于预设偏差值的情况下,则确定第一时钟周期及第二时钟周期的主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值,即在连续两个时钟周期主时钟与本地从时钟之间的时间偏差均大于预设偏差值,表示主时钟受到干扰不稳定,此时先过滤掉第一时间偏差以及备时钟的时间,本时钟周期先不对本地从时钟的时间进行修正,启动抗长时间干扰保护方法,获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的主时钟与本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与本地从时钟之间的第三时间偏差,以基于所获取的第二时间偏差和第三时间偏差对本地从时钟进行时钟同步。
其中,第一时钟周期可以是本地从时钟进行时钟同步过程中的任一时钟周期,预设数量可以根据实际需要进行设置。
在一些实施例中,获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的主时钟与本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与本地从时钟之间的第三时间偏差,可以包括:
针对第二时钟周期之后预设数量个时钟周期的每一时钟周期,接收主时钟对应的第一时间和备时钟对应的第二时间;
计算主时钟对应的第一时间与本地从时钟对应的第三时间之间的偏差,得到主时钟与本地从时钟之间的第二时间偏差;
计算备时钟对应的第二时间与本地从时钟对应的第三时间之间的偏差,得到备时钟与本地从时钟之间的第三时间偏差。
在连续两个时钟周期主时钟与本地从时钟之间的时间偏差均大于预设偏差值时,针对第二时钟周期之后预设数量个时钟周期的每一时钟周期,接收主时钟的第一时间和备时钟的第二时间,分别计算主时钟的第一时间与本地从时钟的第三时间之间的偏差,以及备时钟的第二时间与本地从时钟的第三时间之间的偏差,得到主时钟与本地从时钟之间的第二时间偏差,和备时钟与本地从时钟之间的第三时间偏差。
参见图2,S202,确定大于预设偏差值的第二时间偏差的数量,得到第一次数。
S203,确定大于预设偏差值的第三时间偏差的数量,得到第二次数。
获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的主时钟与本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与本地从时钟之间的第三时间偏差之后,分别对大于预设偏差值的第二时间偏差和第三时间偏差的数量进行统计,以得到第一次数和第二次数。
S204,在第一次数大于第二次数的情况下,在预设数量个时钟周期之后的时钟周期采用备时钟的时间修正本地从时钟的时间。
在上述预设数量个时钟周期内,主时钟与本地从时钟之间的第二时间偏差大于预设偏差值的第一次数,大于备时钟与本地从时钟之间的第三时间偏差大于预设偏差值的第二次数的情况下,表明主时钟受到长时间的干扰,此时启用备时钟的时间对本地从时钟的时间进行同步,具体的,在预设数量个时钟周期之后的时钟周期采用备时钟的时间修正本地从时钟的时间。
本发明实施例中,采用主时钟和备时钟冗余的方法,在连续两个时钟周期主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的情况下,表明主时钟受干扰不稳定,开启抗长时间干扰保护方法,检测预设数量个时钟周期内,主时钟与本地从时钟之间的第二时间偏差大于预设偏差值的第一次数,以及备时钟与本地从时钟之间的第三时间偏差大于预设偏差值的第二次数,在第一次数大于第二次数的情况下,表明主时钟受到长时间的干扰,启用备时钟的时间对本地从时钟的时间进行同步,能够在提高时钟同步可靠性的同时,增加了针对主时钟的抗干扰能力,提高了时钟同步的精度,进一步的减弱了由于时钟同步精度低造成的网络不稳定性。
在一些实施例中,上述方法还可以包括:在第一次数不大于第二次数的情况下,在预设数量个时钟周期之后的时钟周期采用主时钟的时间修正本地从时钟的时间,过滤掉备时钟的时间。
在上述预设数量个时钟周期内,主时钟与本地从时钟之间的第二时间偏差大于预设偏差值的第一次数,不大于备时钟与本地从时钟之间的第三时间偏差大于预设偏差值的第二次数的情况下,表示主时钟相对备时钟较为准确,此时继续使用主时钟的时间对本地从时钟的时间进行同步,具体的,在预设数量个时钟周期之后的时钟周期采用主时钟的时间修正本地从时钟的时间,过滤掉备时钟的时间。
在一些实施例中,上述方法还可以包括:不对预设数量个时钟周期的本地从时钟的时间进行修正。
在上述预设数量个时钟周期内,检测主时钟与本地从时钟之间的第二时间偏差大于预设偏差值的第一次数,是否大于备时钟与本地从时钟之间的第三时间偏差大于预设偏差值的第二次数,以确定主时钟是否受到长时间的干扰,在此过程中,不对该预设数量个时钟周期的本地从时钟的时间进行修正,避免了使用受干扰的主时钟对本地从时钟的时间进行同步。
示例性的,如图3所示,本发明实施例中,部署主时钟和备时钟,本地设备接收第一时钟周期主时钟的时间和备时钟的时间,计算第一时钟周期主时钟的时间与本地从时钟的时间之间的偏差,得到主时钟时间偏差,在主时钟时间偏差大于预设偏差值的情况下,过滤掉此次时间偏差以及备时钟的时间,本时钟周期不对本地从时钟的时间进行修正。进一步的,接收第二时钟周期主时钟的时间和备时钟的时间,计算第二时钟周期主时钟的时间与本地从时钟的时间之间的偏差,在第二次偏差仍大于预设偏差值的情况下,启动抗长时间干扰保护方法,获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的主时钟与本地从时钟之间的偏差得到主时钟时间偏差,以及每个时钟周期的备时钟与本地从时钟之间的偏差得到备时钟时间偏差。在预设数量个时钟周期内,主时钟与本地从时钟之间的主时钟时间偏差大于预设偏差值的第一次数,大于备时钟与本地从时钟之间的备时钟时间偏差大于预设偏差值的第二次数的情况下,表明主时钟受到长时间的干扰,启用备时钟的时间对本地从时钟的时间进行同步,具体的,依据备时钟的时间修正本地从时钟的时间。在第一时钟周期得到的主时钟时间偏差不大于预设偏差值,第二时钟周期得到的主时钟时间偏差不大于预设偏差值,以及预设数量个时钟周期内,主时钟与本地从时钟之间的主时钟时间偏差大于预设偏差值的第一次数,不大于备时钟与本地从时钟之间的备时钟时间偏差大于预设偏差值的第二次数的情况下,依据主时钟的时间修正本地从时钟的时间。
对应于上述实施例提供的时钟同步方法,本发明实施例还提供了一种时钟同步装置,如图4所示,该装置包括:
偏差获取模块401,用于在第一时钟周期及第二时钟周期的主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的情况下,获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的主时钟与本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与本地从时钟之间的第三时间偏差;其中,第二时钟周期为第一时钟周期的下一时钟周期;
第一确定模块402,用于确定大于预设偏差值的第二时间偏差的数量,得到第一次数;
第二确定模块403,用于确定大于预设偏差值的第三时间偏差的数量,得到第二次数;
时钟同步模块404,用于在第一次数大于第二次数的情况下,在预设数量个时钟周期之后的时钟周期采用备时钟的时间修正本地从时钟的时间。
本发明实施例中,采用主时钟和备时钟冗余的方法,在连续两个时钟周期主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的情况下,表明主时钟受干扰不稳定,开启抗长时间干扰保护方法,检测预设数量个时钟周期内,主时钟与本地从时钟之间的第二时间偏差大于预设偏差值的第一次数,以及备时钟与本地从时钟之间的第三时间偏差大于预设偏差值的第二次数,在第一次数大于第二次数的情况下,表明主时钟受到长时间的干扰,启用备时钟的时间对本地从时钟的时间进行同步,能够在提高时钟同步可靠性的同时,增加了针对主时钟的抗干扰能力,提高了时钟同步的精度,进一步的减弱了由于时钟同步精度低造成的网络不稳定性。
在一些实施例中,上述装置还包括:
第一同步模块,用于在第一时钟周期的主时钟与本地从时钟之间的第一时间偏差不大于预设偏差值的情况下,采用主时钟的时间修正本地从时钟的时间,过滤掉备时钟的时间;
时钟过滤模块,用于在第一时钟周期的主时钟与本地从时钟之间的第一时间偏差大于预设偏差值的情况下,过滤掉第一时间偏差以及备时钟的时间,不对本地从时钟的时间进行修正;
第二同步模块,用于在第二时钟周期的主时钟与本地从时钟之间的第一时间偏差不大于预设偏差值的情况下,采用主时钟的时间修正本地从时钟的时间,过滤掉备时钟的时间。
在一些实施例中,上述偏差获取模块401获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的主时钟与本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与本地从时钟之间的第三时间偏差,包括:
针对第二时钟周期之后预设数量个时钟周期的每一时钟周期,接收主时钟对应的第一时间和备时钟对应的第二时间;
计算主时钟对应的第一时间与本地从时钟对应的第三时间之间的偏差,得到主时钟与本地从时钟之间的第二时间偏差;
计算备时钟对应的第二时间与本地从时钟对应的第三时间之间的偏差,得到备时钟与本地从时钟之间的第三时间偏差。
在一些实施例中,上述还包括:
第三同步模块,用于在第一次数不大于第二次数的情况下,在预设数量个时钟周期之后的时钟周期采用主时钟的时间修正本地从时钟的时间,过滤掉备时钟的时间。
在一些实施例中,上述装置还包括:
暂停修正模块,用于不对预设数量个时钟周期的本地从时钟的时间进行修正。
本发明实施例还提供了一种电子设备,如图5所示,包括处理器501、通信接口502、存储器503和通信总线504,其中,处理器501,通信接口502,存储器503通过通信总线504完成相互间的通信,
存储器503,用于存放计算机程序;
处理器501,用于执行存储器503上所存放的程序时,实现上述任一一种时钟同步方法的步骤,以达到相同的技术效果。
上述电子设备提到的通信总线可以是外设部件互连标准(Peripheral ComponentInterconnect,PCI)总线或扩展工业标准结构(Extended Industry StandardArchitecture,EISA)总线等。该通信总线可以分为地址总线、数据总线、控制总线等。为便于表示,图中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
通信接口用于上述电子设备与其他设备之间的通信。
存储器可以包括随机存取存储器(Random Access Memory,RAM),也可以包括非易失性存储器(Non-Volatile Memory,NVM),例如至少一个磁盘存储器。可选的,存储器还可以是至少一个位于远离前述处理器的存储装置。
上述的处理器可以是通用处理器,包括中央处理器(Central Processing Unit,CPU)、网络处理器(Network Processor,NP)等;还可以是数字信号处理器(Digital SignalProcessor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
在本发明提供的又一实施例中,还提供了一种计算机可读存储介质,该计算机可读存储介质内存储有计算机程序,所述计算机程序被处理器执行时实现上述任一一种时钟同步方法的步骤,以达到相同的技术效果。
在本发明提供的又一实施例中,还提供了一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机执行上述实施例中任一一种时钟同步方法的步骤,以达到相同的技术效果。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本发明实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,DVD)、或者半导体介质(例如固态硬盘Solid State Disk(SSD))等。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
本说明书中的各个实施例均采用相关的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于装置/电子设备实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
以上所述仅为本发明的较佳实施例,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所作的任何修改、等同替换、改进等,均包含在本发明的保护范围内。

Claims (12)

1.一种时钟同步方法,其特征在于,所述方法包括:
在第一时钟周期及第二时钟周期的主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的情况下,获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的所述主时钟与所述本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与所述本地从时钟之间的第三时间偏差;其中,所述第二时钟周期为所述第一时钟周期的下一时钟周期;
确定大于所述预设偏差值的所述第二时间偏差的数量,得到第一次数;
确定大于所述预设偏差值的所述第三时间偏差的数量,得到第二次数;
在所述第一次数大于所述第二次数的情况下,在所述预设数量个时钟周期之后的时钟周期采用所述备时钟的时间修正所述本地从时钟的时间。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
在所述第一时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差不大于所述预设偏差值的情况下,采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉备时钟的时间;
在所述第一时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差大于所述预设偏差值的情况下,过滤掉所述第一时间偏差以及所述备时钟的时间,不对所述本地从时钟的时间进行修正;
在所述第二时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差不大于所述预设偏差值的情况下,采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉所述备时钟的时间。
3.根据权利要求1所述的方法,其特征在于,所述获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的所述主时钟与所述本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与所述本地从时钟之间的第三时间偏差,包括:
针对第二时钟周期之后预设数量个时钟周期的每一时钟周期,接收主时钟对应的第一时间和备时钟对应的第二时间;
计算所述主时钟对应的第一时间与本地从时钟对应的第三时间之间的偏差,得到所述主时钟与所述本地从时钟之间的第二时间偏差;
计算所述备时钟对应的第二时间与所述本地从时钟对应的第三时间之间的偏差,得到所述备时钟与所述本地从时钟之间的第三时间偏差。
4.根据权利要求1所述的方法,其特征在于,所述方法还包括:
在所述第一次数不大于所述第二次数的情况下,在所述预设数量个时钟周期之后的时钟周期采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉备时钟的时间。
5.根据权利要求1所述的方法,其特征在于,所述方法还包括:
不对所述预设数量个时钟周期的所述本地从时钟的时间进行修正。
6.一种时钟同步装置,其特征在于,所述装置包括:
偏差获取模块,用于在第一时钟周期及第二时钟周期的主时钟与本地从时钟之间的第一时间偏差均大于预设偏差值的情况下,获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的所述主时钟与所述本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与所述本地从时钟之间的第三时间偏差;其中,所述第二时钟周期为所述第一时钟周期的下一时钟周期;
第一确定模块,用于确定大于所述预设偏差值的所述第二时间偏差的数量,得到第一次数;
第二确定模块,用于确定大于所述预设偏差值的所述第三时间偏差的数量,得到第二次数;
时钟同步模块,用于在所述第一次数大于所述第二次数的情况下,在所述预设数量个时钟周期之后的时钟周期采用所述备时钟的时间修正所述本地从时钟的时间。
7.根据权利要求6所述的装置,其特征在于,所述装置还包括:
第一同步模块,用于在所述第一时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差不大于所述预设偏差值的情况下,采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉备时钟的时间;
时钟过滤模块,用于在所述第一时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差大于所述预设偏差值的情况下,过滤掉所述第一时间偏差以及所述备时钟的时间,不对所述本地从时钟的时间进行修正;
第二同步模块,用于在所述第二时钟周期的所述主时钟与所述本地从时钟之间的第一时间偏差不大于所述预设偏差值的情况下,采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉所述备时钟的时间。
8.根据权利要求6所述的装置,其特征在于,所述偏差获取模块获取第二时钟周期之后预设数量个时钟周期内,每个时钟周期的所述主时钟与所述本地从时钟之间的第二时间偏差,以及每个时钟周期的备时钟与所述本地从时钟之间的第三时间偏差,包括:
针对第二时钟周期之后预设数量个时钟周期的每一时钟周期,接收主时钟对应的第一时间和备时钟对应的第二时间;
计算所述主时钟对应的第一时间与本地从时钟对应的第三时间之间的偏差,得到所述主时钟与所述本地从时钟之间的第二时间偏差;
计算所述备时钟对应的第二时间与所述本地从时钟对应的第三时间之间的偏差,得到所述备时钟与所述本地从时钟之间的第三时间偏差。
9.根据权利要求6所述的装置,其特征在于,所述装置还包括:
第三同步模块,用于在所述第一次数不大于所述第二次数的情况下,在所述预设数量个时钟周期之后的时钟周期采用所述主时钟的时间修正所述本地从时钟的时间,过滤掉备时钟的时间。
10.根据权利要求6所述的装置,其特征在于,所述装置还包括:
暂停修正模块,用于不对所述预设数量个时钟周期的所述本地从时钟的时间进行修正。
11.一种电子设备,其特征在于,包括处理器、通信接口、存储器和通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;
存储器,用于存放计算机程序;
处理器,用于执行存储器上所存放的程序时,实现权利要求1-5任一所述的方法步骤。
12.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质内存储有计算机程序,所述计算机程序被处理器执行时实现权利要求1-5任一所述的方法步骤。
CN202210736278.XA 2022-06-27 2022-06-27 一种时钟同步方法、装置、电子设备及存储介质 Pending CN115085850A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210736278.XA CN115085850A (zh) 2022-06-27 2022-06-27 一种时钟同步方法、装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210736278.XA CN115085850A (zh) 2022-06-27 2022-06-27 一种时钟同步方法、装置、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN115085850A true CN115085850A (zh) 2022-09-20

Family

ID=83254867

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210736278.XA Pending CN115085850A (zh) 2022-06-27 2022-06-27 一种时钟同步方法、装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN115085850A (zh)

Similar Documents

Publication Publication Date Title
CN111416617B (zh) 一种时钟同步方法、装置及电子设备
US11526193B2 (en) Maintaining the correct time when counter values are transferred between clock domains
EP1427121B1 (en) Radio access network, radio communication method, synchronous server and node
US11552871B2 (en) Receive-side timestamp accuracy
CN111385051B (zh) 时钟同步方法、装置和存储介质
US10594424B2 (en) Time synchronization slave apparatus capable of adjusting time synchronization period, and method of determining time synchronization period
CN111385050B (zh) 时钟同步方法、装置和存储介质
CN113014350B (zh) 一种基于pmc接口的仿真设备间时间同步方法
JP7401656B2 (ja) クロック・ソースを選択するための方法、装置、及びシステム、並びに記憶媒体
CN107800529B (zh) 一种网络节点的时钟频率同步方法
CN111082887B (zh) 一种信号传输延时补偿的系统、方法、装置、设备及介质
US10853288B2 (en) Bus system
JP7230690B2 (ja) 時刻同期プログラム,情報処理装置及び時刻同期方法
CN111464254B (zh) 一种时钟同步方法、装置及电子设备
US10069584B2 (en) Frequency calibration apparatus and method
CN105680977A (zh) 同步FlexRay时钟的方法及系统
CN115085850A (zh) 一种时钟同步方法、装置、电子设备及存储介质
US8897289B2 (en) Node system and supervisory node
Fetzer et al. Building fault-tolerant hardware clocks from COTS components
CN112115079B (zh) 总线周期同步的方法和系统
KR101018465B1 (ko) 안전등급 plc의 타임 틱 동기화 장치
US11994896B2 (en) Maintaining the correct time when counter values are transferred between clock domains
US11860689B2 (en) Time synchronization method, service board, and network device
CN115442244B (zh) 电力实时仿真中通信间隔的校准方法、装置及相关设备
CN115459897A (zh) 电力实时仿真中的步长同步校准方法、装置及相关设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination