CN115017079A - 管理设备、芯片、PCIe卡、业务处理设备的下电方法 - Google Patents

管理设备、芯片、PCIe卡、业务处理设备的下电方法 Download PDF

Info

Publication number
CN115017079A
CN115017079A CN202210615460.XA CN202210615460A CN115017079A CN 115017079 A CN115017079 A CN 115017079A CN 202210615460 A CN202210615460 A CN 202210615460A CN 115017079 A CN115017079 A CN 115017079A
Authority
CN
China
Prior art keywords
service processing
clock
management device
power
output port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210615460.XA
Other languages
English (en)
Inventor
黄炎坡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Sensetime Technology Co Ltd
Original Assignee
Shenzhen Sensetime Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Sensetime Technology Co Ltd filed Critical Shenzhen Sensetime Technology Co Ltd
Priority to CN202210615460.XA priority Critical patent/CN115017079A/zh
Publication of CN115017079A publication Critical patent/CN115017079A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Sources (AREA)

Abstract

本公开提供一种管理设备、芯片、PCIe卡、业务处理设备的下电方法及设备,业务处理设备上电后,供电模块为其供电,基于时钟缓冲器输出的时钟信号与主机设备的信号同步;所述管理设备包括:第一输入端口,连接主机设备,用于从主机设备获取复位信号;第一输出端口,连接业务处理设备,用于响应于第一输入端口接收到的复位信号,控制业务处理设备复位;第二输出端口,连接时钟缓冲器,用于响应于业务处理设备复位成功,使时钟缓冲器向业务处理设备输出的时钟信号无效;第三输出端口,连接供电模块,用于响应于时钟缓冲器向业务处理设备输出的时钟信号无效,控制供电模块停止向业务处理设备供电。

Description

管理设备、芯片、PCIe卡、业务处理设备的下电方法
技术领域
本公开实施例涉及芯片技术领域,尤其涉及一种管理设备、芯片、PCIe卡、业务处理设备的下电方法。
背景技术
PCIe设备的功耗比较大,因此,在一些业务量较少,甚至空闲的状态下,如果能对PCIe设备进行下电处理,则能够有效降低功耗。相关技术中,只能够通过特定型号的主机设备实现PCIe设备的下电,这种PCIe设备的下电方式适用范围较小。
发明内容
为克服相关技术中存在的问题,本公开提供了一种管理设备、芯片、PCIe卡、业务处理设备的下电方法及设备。
第一方面,本公开提供一种管理设备,所述管理设备用于控制业务处理设备下电,所述业务处理设备在上电之后,在供电模块的供电下,响应于时钟缓冲器输出的时钟信号与主机设备的信号同步;所述管理设备包括:
第一输入端口,连接所述主机设备,用于从所述主机设备获取复位信号;
第一输出端口,连接业务处理设备,用于响应于所述第一输入端口接收到所述复位信号,控制所述业务处理设备复位;
第二输出端口,连接时钟缓冲器,用于响应于所述业务处理设备复位成功,对所述时钟缓冲器输出至所述业务处理设备的时钟信号进行无效处理;
第三输出端口,连接供电模块,用于响应于所述时钟缓冲器输出至所述业务处理设备的时钟信号无效,控制所述供电模块停止向所述业务处理设备供电。
可选地,在本公开一些实施例中,所述业务处理设备包括PCIe设备或交换机中的至少一种。
可选地,在本公开一些实施例中,所述供电模块有多个,每个供电模块连接一个所述业务处理设备;所述第三输出端口基于所述第一输入端口接收的用于指定目标业务处理设备的指令,控制所述目标业务处理设备所连接的供电模块停止供电,所述指令由所述主机设备发送。
可选地,在本公开一些实施例中,所述业务处理设备的数量大于或等于1,所述管理设备的第一输出端口、第二输出端口和第三输出端口的数量均与所述业务处理设备的数量相适配;
每个第一输出端口对应一个所述业务处理设备,用于控制所对应的业务处理设备复位;每个第二输出端口对应一个所述业务处理设备,用于控制输入至所对应的业务处理设备的时钟信号无效;每个第三输出端口对应一个所述业务处理设备,用于控制所对应的业务处理设备连接的供电模块停止供电。
可选地,在本公开一些实施例中,在所述复位信号处于无效状态的情况下,所述管理设备基于所述主机设备发送的指令将所述复位信号的电平状态调整为有效状态;在所述复位信号处于有效状态的情况下,所述第一输出端口控制所述业务处理设备复位。
可选地,在本公开一些实施例中,所述第一输入端口还用于接收主机设备发送的时钟输出使能信号,所述第二输出端口用于响应于所述业务处理设备复位成功,将所述时钟输出使能信号发送至所述时钟缓冲器,以对所述时钟缓冲器输出至所述业务处理设备的时钟信号进行无效处理。
可选地,在本公开一些实施例中,所述第一输入端口还用于接收主机设备发送的电源输出使能信号,所述第三输出端口用于响应于所述时钟缓冲器输出至所述业务处理设备的时钟信号无效,将所述电源输出使能信号发送至所述供电模块,以控制所述供电模块停止向所述业务处理设备供电。
可选地,在本公开一些实施例中,所述第一输出端口用于响应于所述第一输入端口接收到所述复位信号,向所述业务处理设备发送所述复位信号,以控制所述业务处理设备复位。
第二方面,本公开提供一种芯片,包括上述第一方面所述的管理设备。
第三方面,本公开提供一种PCIe卡,所述PCIe卡包括:
业务处理设备,用于处理主机设备发送的业务数据;
时钟缓冲器,用于向所述业务处理设备输出时钟信号;
供电模块,用于向所述业务处理设备供电;
以及上述第一方面所述的管理设备,用于控制所述业务处理设备下电。
第四方面,本公开提供一种电子设备,所述电子设备设有PCIe插槽,所述插槽用于插入上述第三方面所述的PCIe卡。
第五方面,本公开提供一种业务处理设备的下电方法,应用于上述第一方面所述的管理设备,所述方法包括:
接收主机设备发送的复位信号;
响应于接收到所述复位信号,控制所述业务处理设备复位;
响应于所述业务处理设备复位成功,对时钟缓冲器输出至所述业务处理设备的时钟信号进行无效处理;
响应于所述时钟缓冲器输出至所述业务处理设备的时钟信号无效,控制所述供电模块停止向所述业务处理设备供电。
第六方面,本公开提供一种业务处理设备的下电方法,应用于主机设备,所述主机设备与上述第一方面所述的管理设备通信连接,所述方法包括:
向所述管理设备发送复位信号,以使所述管理设备控制所述业务处理设备复位;
向所述管理设备发送时钟输出使能信号,以使所述管理设备在所述业务处理设备复位成功的情况下,对时钟缓冲器输出至所述业务处理设备的时钟信号进行无效处理;
向所述管理设备发送电源输出使能信号,以使所述管理设备在所述时钟缓冲器输出至所述业务处理设备的时钟信号无效的情况下,控制所述供电模块停止向所述业务处理设备供电。
第七方面,本公开提供了一种业务处理设备的下电装置,应用于上述第一方面所述的管理设备,所述装置包括:
接收模块,用于接收主机设备发送的复位信号;
第一控制模块,用于响应于接收到所述复位信号,控制所述业务处理设备复位;
第二控制模块,用于响应于所述业务处理设备复位成功,对时钟缓冲器输出至所述业务处理设备的时钟信号进行无效处理;
第三控制模块,用于响应于所述时钟缓冲器输出至所述业务处理设备的时钟信号无效,控制所述供电模块停止向所述业务处理设备供电。
第八方面,本公开提供了一种业务处理设备的下电装置,应用于主机设备,所述主机设备与上述第一方面所述的管理设备通信连接,所述装置包括:
第一发送模块,用于向所述管理设备发送复位信号,以使所述管理设备控制所述业务处理设备复位;
第二发送模块,用于向所述管理设备发送时钟输出使能信号,以使所述管理设备在所述业务处理设备复位成功的情况下,对时钟缓冲器输出至所述业务处理设备的时钟信号进行无效处理;
第三发送模块,用于向所述管理设备发送电源输出使能信号,以使所述管理设备在所述时钟缓冲器输出至所述业务处理设备的时钟信号无效的情况下,控制所述供电模块停止向所述业务处理设备供电。
第九方面,本公开提供了一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其中,所述处理器执行所述程序时实现上述第五方面或第六方面任一所述的方法。
第十方面,本公开提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现上述第五方面或第六方面任一所述的方法。本公开的实施例提供的技术方案可以包括以下有益效果:
管理设备的第一输出端口与业务处理设备连接、第二输出端口与时钟缓冲器连接、第三输出端口与供电模块连接,使得管理设备具备对业务处理设备下电的结构基础。通过软件逻辑使管理设备能够基于上述连接关系实现对业务处理设备的复位控制、时钟信号的无效控制以及断电控制,从而使得管理设备具备控制业务处理设备下电的能力,实现对业务处理设备的下电操作,进而减小业务处理设备的功耗,节省能源。由此可知,本公开通过调整管理设备的结构并结合软件逻辑控制业务处理设备下电,对主机设备的型号没有特殊要求,适用范围广。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本公开的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。
图1A是一种包括一个PCIe设备的PCIe卡的电路结构示意图。
图1B是一种包括多个PCIe设备的PCIe卡的电路结构示意图。
图1C是本公开根据一示例性实施例示出的一种用于控制单个PCIe设备下电的管理设备的连接关系示意图。
图1D是本公开根据一示例性实施例示出的一种用于控制多个PCIe设备下电的管理设备的连接关系示意图。
图1E是本公开根据一示例性实施例示出的一种供电模块与业务处理设备的连接关系示意图。
图2A是本公开根据一示例性实施例示出的一种多个PCIe设备场景下管理设备第一输出端口的连接关系示意图。
图2B是本公开根据一示例性实施例示出的一种多个PCIe设备场景下管理设备第二输出端口的连接关系示意图。
图2C是本公开根据一示例性实施例示出的一种多个PCIe设备场景下管理设备第三输出端口的连接关系示意图。
图3A是本公开根据一示例性实施例示出的一种业务处理设备的下电方法的流程图。
图3B是本公开根据另一示例性实施例示出的一种业务处理设备的下电方法的流程图。
图4是本公开示出的一种业务处理设备的下电装置所在计算机设备的一种硬件结构图。
图5A本公开根据一示例性实施例示出的一种业务处理设备的下电装置的框图。
图5B本公开根据一示例性实施例示出的另一种业务处理设备的下电装置的框图。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本公开相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本公开的一些方面相一致的装置和方法的例子。
在本公开使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本公开。在本公开和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。还应当理解,本文中使用的术语“和/或”是指并包含一个或多个相关联的列出项目的任何或所有可能组合。
应当理解,尽管在本公开可能采用术语第一、第二、第三等来描述各种信息,但这些信息不应限于这些术语。这些术语仅用来将同一类型的信息彼此区分开。例如,在不脱离本公开范围的情况下,第一信息也可以被称为第二信息,类似地,第二信息也可以被称为第一信息。取决于语境,如在此所使用的词语“如果”可以被解释成为“在……时”或“当……时”或“响应于确定”。
PCIe(Peripheral Component Interconnect Express)是一种高速串行计算机扩展总线标准,符合PCIe总线标准的设备即为PCIe设备,例如PCIe显卡、PCIe网卡、PCIe声卡、FPGA(Field Programmable Gate Array,现场可编程门阵列)芯片等。PCIe设备一般集成于PCIe卡中,PCIe卡为集成有PCIe设备且具备PCIe接口的印刷电路板,插入主机设备中的PCIe插槽使用,如图1A和图1B所示,是包括PCIe设备的PCIe卡的结构示意图。
图1A为包括一个PCIe设备的PCIe卡的结构示意图,PCIe设备110通过金手指(图中未示出)与主机设备120连接,以获取主机设备120发送的待处理的业务数据、复位信号以及时钟信号。待处理的业务数据、复位信号以及时钟信号的传输分别对应一条信号通道。其中,待处理的业务数据与PCIe设备的业务场景相关,例如应用于GPU(Graphic ProcessingUnit,图形处理器)加速计算场景时,待处理的业务数据可以是待显示的图像数据,应用于FPGA加速计算场景时,待处理的业务数据可以是训练神经网络的相关数据。复位信号的作用在于控制PCIe设备恢复初始状态,复位信号一般处于低电平时有效。时钟信号的作用在于保证PCIe设备与主机设备信号同步,使PCIe设备与主机设备以相同的频率和周期处理数据。管理设备130通过金手指与主机设备120连接,经由SMBUS信号通道接收主机设备发送的控制指令。供电模块140与PCIe设备110连接以为PCIe设备供电,供电的电源150由主机设备120提供,供电模块150将主机设备120提供的电源(例如,3.3V、3.3V AUX、12V)转换为PCIe设备110所需的电压后输出。
图1B为包括多个PCIe设备的PCIe卡的结构示意图,在图1A所示结构的基础上还包含交换机160和时钟缓冲器170。交换机160与时钟缓冲器170均通过金手指(图中未示出)与主机设备120连接,并分别与各个PCIe设备110相连。交换机160将主机设备发送的待处理的业务数据分发给各个PCIe设备,时钟缓冲器170则将主机设备发送的时钟信号分发给各个PCIe设备110以及交换机160。
PCIe设备在工作时,复位信号处于无效状态,基于时钟信号提供的频率处理主机设备发送的业务数据。其中,复位信号通过金手指直接输入PCIe设备,待处理的业务数据通过金手指直接输入或由交换机转发至PCIe设备(多个PCIe设备情况下),时钟信号通过金手指直接输入或由时钟缓冲器转发(多个PCIe设备情况下)至PCIe设备。在相关技术中,PCIe设备的功耗比较大,因此,在一些业务量较少,甚至空闲的状态下,如果能对PCIe设备进行下电处理,则能够有效降低功耗。按照PCIE CEM规范,PCIe设备的下电过程需要依次执行以下步骤:停止处理业务数据、复位至初始状态、时钟信号无效以及断电操作。相关技术中,只能够通过特定型号的具有热插拔功能的主机设备实现PCIe设备的下电,主流的主机设备并不具备对PCIe设备下电的能力,导致业务量较少或空闲状态下PCIe设备功耗大造成的能源浪费问题仍旧存在,缺乏通用于不同型号主机设备的PCIe设备的下电方法。此外,交换机处于工作状态时也会产生一定的功耗,若在空闲状态下对PCIe设备下电的同时对交换机也进行下电处理能够进一步降低能耗。
针对上述相关技术中的问题,本公开提出一种用于控制业务处理设备下电的管理设备,在调整管理设备与主机设备、业务处理设备、时钟缓冲器、供电模块的连接关系的基础上,通过在管理设备中增加用于控制业务处理设备下电的软件逻辑,使管理设备具备控制业务处理设备下电的能力。其中,业务处理设备可以是PCIe设备也可以是交换机,下面以业务处理设备为PCIe设备为例进行说明。
管理设备所控制的PCIe设备的数量可以是一个也可以是多个。如图1C所示为本公开根据一示例性实施例示出的一种用于控制单个PCIe设备下电的管理设备的连接关系示意图,管理设备130的第一输入端口131连接主机设备,用于接收主机设备发送的复位信号;第一输出端口132连接PCIe设备110,将接收到的复位信号传输给PCIe设备110,基于第一输入端口131接收到的复位信号,控制PCIe设备110复位;第二输出端口133连接时钟缓冲器170,在PCIe设备110复位成功的情况下,控制时钟缓冲器170向PCIe设备110输出的时钟信号无效;第三输出端口134连接供电模块,在时钟缓冲器170向PCIe设备110输出的时钟信号无效的情况下,控制供电模块140停止向PCIe设备110供电。
与相关技术中管理设备的连接关系相比,增设了管理设备与时钟缓冲器、管理设备与供电模块、管理设备与PCIe设备的连接,使得管理设备具备对PCIe设备下电的结构基础。此外,通过软件逻辑使管理设备能够基于上述连接关系分别对时钟缓冲器输出至PCIe设备的时钟信号、供电模块对PCIe设备的供电状态、以及对PCIe设备的复位进行控制,从而实现对PCIe设备的下电处理。由此可知,本公开通过调整管理设备的结构并结合软件逻辑控制PCIe设备下电,对主机设备的型号没有特殊要求,适用于不同型号的主机设备实现PCIe设备的下电。
如上所述,PCIe设备在正常工作时,管理设备输出至PCIe设备的复位信号处于无效状态,PCIe设备基于时钟缓冲器发送的时钟信号的频率处理主机设备发送的业务数据。在业务量较少,甚至空闲的状态下,或者在其他触发条件的触发下,可能需要降低PCIe设备的功耗,此时,可以通过管理设备对PCIe设备进行下电处理。首先,主机设备停止向PCIe设备发送业务数据,随后主机设备通过向管理设备发送控制信号或控制指令以控制PCIe设备下电,具体的下电处理流程如下:
(1)管理设备的第一输入端口接收到主机设备发送的复位信号,通过第一输出端口向PCIe设备发送该复位信号以控制PCIe设备复位。复位信号处于有效状态时才能够使PCIe设备成功复位,一般通过复位信号的电平高低确定复位信号是否有效。在低电平有效的情况下,主机设备向管理设备发送低电平的复位信号,以控制管理设备的第一输出端口向PCIe设备输出低电平复位信号来使PCIe设备复位。
此外,控制PCIe设备复位的方式还可以为,在当前第一输出端口输出至PCIe设备的复位信号处于无效状态时(如高电平状态),主机设备向管理设备发送一个控制指令,管理设备基于该控制指令将第一输出端口输出至PCIe设备的复位信号的电平状态调整为有效状态(如低电平状态)。需要说明的是,主机设备发送的控制指令基于SMBUS通道传输至管理设备,复位成功的PCIe设备其硬件逻辑、端口状态均恢复为初始状态。
(2)管理设备的第一输入端口接收主机设备发送的时钟输出使能信号,在PCIe设备复位成功的情况下,第二输出端口将该时钟输出使能信号发送至时钟缓冲器,以使时钟缓冲器向PCIe设备输出的时钟信号无效。时钟输出使能信号为控制时钟信号处于有效或无效状态的控制信号,基于SMBUS通道传输至管理设备。时钟信号处于无效状态时,PCIe设备维持初始状态,不再进行状态更新。
(3)管理设备的第一输入端口接收主机设备发送的电源输出使能信号,在时钟缓冲器向PCIe设备输出的时钟信号无效的情况下,第三输出端口将该电源输出使能信号发送给供电模块,以使供电模块停止向PCIe设备供电。电源输出使能信号为控制时钟信号处于有效或无效状态的控制信号,基于SMBUS通道传输至管理设备。PCIe设备失去电力供应后不再消耗能源,从而能够节省能源。
在管理设备控制多个PCIe设备下电的场景下,业务处理设备还包括交换机。如图1D所示为本公开根据一示例性实施例示出的一种用于控制多个PCIe设备下电的管理设备的连接关系示意图,管理设备基于图1C所示的连接关系控制各个PCIe设备,在该基础上管理设备还具备以下连接关系以控制交换机下电:管理设备130的第一输出端口132连接交换机160,基于第一输入端口131接收到的复位信号,控制交换机160复位;第二输出端口133还用于在PCIe设备110复位成功的情况下,对时钟缓冲器170输出至交换机160的时钟信号进行无效处理;第三输出端口134还用于在时钟缓冲器170输出至交换机160的时钟信号无效的情况下,控制供电模块140停止向交换机160供电。此外,交换机160分别与各个PCIe设备110连接以向各个PCIe设备110发送业务数据。需要说明的是,图1D所示的连接关系只展现了一种可能的连接关系,并没有对管理设备的第一输出端口、第二输出端口以及第三输出端口的数量进行限定,管理设备中的第一输出端口、第二输出端口和第三输出端口的数量可以为一个也可以为多个。
交换机处于工作状态时也会产生一定的功耗,在PCIe设备空闲的状态下,或者在其他触发条件的触发下,对PCIe设备下电的同时对交换机也进行下电处理能够进一步降低能耗。通过管理设备控制交换机下电的过程与控制PCIe设备下电的具体过程类似,本公开在此不再赘述。
在管理设备控制多个业务处理设备下电的场景下,供电模块为多个PCIe设备以及交换机供电,供电模块的数量可以是一个也可以是多个。当供电模块的数量为多个时,每个供电模块可以只为一个业务处理设备(PCIe设备或者交换机)供电,各个业务处理设备所连接的供电模块均不相同,同一个业务处理设备可以连接多个供电模块。如图1E所示为一种供电模块与业务处理设备的连接关系示意图,业务处理设备180连接有六个供电模块140以获得电力支持,供电的电源150可以是主机设备提供的3.3V、3.3V AUX、12V中任一个,业务处理设备180可以是PCIe设备或交换机。在各个业务处理设备所连接的供电模块彼此独立的情况下,可以实现对各个业务处理设备的下电进行单独控制。举个例子,管理设备控制PCIe设备#1、PCIe设备#2及交换机下电,在业务量较少的情况下,管理设备可以仅控制PCIe设备#1所连接的供电模块停止向PCIe设备#1供电以节省能源,而与PCIe设备#2及交换机所连接的供电模块维持供电状态。
管理设备控制单个业务处理设备的流程为:主机设备向管理设备发送用于指定目标业务处理设备的指令,管理设备基于前述PCIe设备的下电流程对目标业务处理设备进行下电处理。主机设备可以在向管理设备发送复位信号之前发送指定目标业务处理设备的指令,也可以在向管理设备发送复位信号、时钟输出使能信号、电源输出使能信号的同时发送指定目标业务处理设备的指令。主机设备可以通过在指令中携带目标业务处理设备的标识以指定目标业务处理设备,目标业务处理设备的标识可以是mac地址、ip地址或用于区分不同业务处理设备的其他标识。目标业务处理设备的数量可以是一个也可以是多个,假设有三个PCIe设备应用于GPU加速计算场景,在待处理图像数据较少的情况下,只需要一个PCIe设备即可完成对图像数据的渲染和显示,在这种情况下可以对其他两个PCIe设备中的至少一个进行下电处理以降低能耗。
在管理设备控制多个业务处理设备下电的场景下,管理设备中的第一输出端口、第二输出端口和第三输出端口的数量可以与业务处理设备的数量相适配。与业务处理设备的数量相适配的含义指第一输出端口、第二输出端口和第三输出端口的数量均不少于业务处理设备的数量,每个业务处理设备分别对应一个第一输出端口、一个第二输出端口和一个第三输出端口,管理设备通过与业务处理设备对应的输出端口控制该业务处理设备下电。接下来结合图2A、图2B及图2C分别对第一端口、第二端口和第三端口与业务处理设备的数量相适配时的管理设备连接关系进行说明,其中业务处理设备包括PCIe设备和交换机。
如图2A所示为本公开根据一示例性实施例示出的多个PCIe设备场景下管理设备第一输出端口的连接关系示意图,管理设备130具有三个第一输出端口132,分别为第一输出端口a、第一输出端口b以及第一输出端口c,下文中“第一输出端口132”的表述意指第一输出端口a、第一输出端口b或第一输出端口c中任一个,“PCIe设备110”的表述意指PCIe设备B或PCIe设备C中任一个。每个第一输出端口132连接一个PCIe设备110或交换机160,用于控制与其对应的PCIe设备110或交换机160复位。其中,第一输出端口a连接交换机160,第一输出端口b连接PCIe设备B,第一输出端口c连接PCIe设备C。
如图2B所示为本公开根据一示例性实施例示出的多个PCIe设备场景下管理设备第二输出端口的连接关系示意图,管理设备130具有三个第二输出端口133,分别为第二输出端口d、第二输出端口e以及第二输出端口f。时钟缓冲器170具有三个时钟输入端口171,分别为时钟输入端口d2、时钟输入端口e2及时钟输入端口f2;还具有三个时钟输出端口172,分别为时钟输出端口d3、时钟输出端口e3及时钟输出端口f3。下文中“第二输出端口133”的表述意指第二输出端口d、第二输出端口e以及第二输出端口f中任一个;“时钟输入端口171”的表述意指时钟输入端口d2、时钟输入端口e2及时钟输入端口f2中任一个;“时钟输出端口172”的表述意指时钟输出端口d3、时钟输出端口e3及时钟输出端口f3中任一个;“PCIe设备110”的表述意指PCIe设备E或PCIe设备F中任一个。
每个第二输出端口133连接一个时钟缓冲器的时钟输入端口171,每个时钟输入端口171对应一个连接有PCIe设备110或交换机160的时钟输出端口172,用于控制时钟缓冲器170输出至PCIe设备110或交换机160的时钟信号无效的时钟输出使能信号,由第二输出端口133输出至时钟输入端口171,时钟缓冲器170通过时钟输出端口172对发送给PCIe设备110或交换机160的时钟信号进行无效处理。其中,第二输出端口d连接时钟缓冲器的时钟输入端口d2,对应时钟缓冲器170的时钟输出端口d3,时钟输出端口d3连接交换机160;第二输出端口e连接时钟缓冲器170的时钟输入端口e2,对应时钟缓冲器170的时钟输出端口e3,时钟输出端口e3连接PCIe设备E;管理设备130的第二输出端口f连接时钟缓冲器170的时钟输入端口f2,对应时钟缓冲器170的时钟输出端口f3,时钟输出端口f3连接PCIe设备F。
如图2C所示为本公开根据一示例性实施例示出的多个PCIe设备场景下管理设备第三输出端口的连接关系示意图,管理设备130具有三个第三输出端口134,分别为第三输出端口g、第三输出端口h及第三输出端口i,下文中“第三输出端口134”的表述意指第三输出端口g、第三输出端口h及第三输出端口i中任一个,“PCIe设备110”的表述意指PCIe设备H或PCIe设备I中任一个。每个第三输出端口134连接用于给一个PCIe设备110或交换机160供电的供电模块,用于控制与其连接的供电模块停止向对应的PCIe设备110或交换机160供电。其中,第三输出端口g连接与交换机160对应的供电模块141;第三输出端口h连接与PCIe设备H对应的供电模块142,用于向供电模块142发送电源输出使能信号以控制供电模块142停止供电;第三输出端口i连接与PCIe设备I对应的供电模块143,用于向供电模块143发送电源输出使能信号以控制供电模块143停止供电。
管理设备通常集成在芯片中使用,并作为PCIe卡的组成部分,在PCIe卡插入主机设备提供的PCIe插槽时开始工作。本公开还提供了一种包括前述任一实施例所述管理设备的芯片、一种包括前述任一实施例所述管理设备的PCIe卡以及一种设有用于插入该PCIe卡插槽的电子设备。
对应于前述管理设备控制下电的具体流程,本公开还提供了一种应用于前述任一实施例中管理设备的业务处理设备下电方法,包括如图3A所示的步骤:
步骤301,接收主机设备发送的复位信号;
步骤302,接收到复位信号后,控制业务处理设备复位;
步骤303,在业务处理设备复位成功的情况下,使时钟缓冲器向业务处理设备输出的时钟信号无效;
步骤304,在时钟缓冲器向业务处理设备输出的时钟信号无效的情况下,控制供电模块停止向业务处理设备供电。
相应地,本公开还提供了一种应用于与前述任一实施例中管理设备连接的主机设备的业务处理设备下电方法,包括如图3B所示的步骤:
步骤305,向管理设备发送复位信号,以使管理设备控制业务处理设备复位;
步骤306,向管理设备发送时钟输出使能信号,以使管理设备在业务处理设备复位成功的情况下,使时钟缓冲器向业务处理设备输出时钟信号无效;
步骤307,向管理设备发送电源输出使能信号,以使管理设备在时钟缓冲器向业务处理设备输出的时钟信号无效的情况下,控制供电模块停止向业务处理设备供电。
对单个业务处理设备下电的流程依照以下步骤执行:
步骤310,主机设备向管理设备发送有效的复位信号以及目标业务处理设备的标识;
步骤311,管理设备通过与目标业务处理设备连接的第一输出端口向目标业务处理设备输出复位信号以使目标业务处理设备复位;
步骤312,主机设备向管理设备发送时钟输出使能信号;
步骤313,管理设备在目标业务处理设备复位成功的情况下,通过与目标业务处理设备对应的第二输出端口将时钟输出使能信号发送给时钟缓冲器,以使时钟缓冲器输出至目标业务处理设备的时钟信号无效;
步骤314,主机设备向管理设备发送电源输出使能信号,
步骤315,管理设备在时钟缓冲器输出至目标业务处理设备的时钟信号无效的情况下,通过与目标业务处理设备对应的第三输出端口将电源输出使能信号发送给目标业务处理设备的供电模块,以控制供电模块停止向目标业务处理设备供电。
对于方法实施例而言,由于其基本对应于前述管理设备的实施例,所以相关之处参见管理设备的实施例的部分说明即可,在此不再赘述。
与前述方法的实施例相对应,本公开还提供了一种业务处理设备的下电装置及其所应用的终端的实施例。
本公开的业务处理设备下电装置的实施例可以应用在电子设备上。装置实施例可以通过软件实现,也可以通过硬件或者软硬件结合的方式实现。以软件实现为例,作为一个逻辑意义上的装置,是通过处理器将非易失性存储器中对应的计算机程序指令读取到内存中运行形成的。从硬件层面而言,如图4所示,为本公开实施例业务处理设备下电装置所在电子设备的一种硬件结构图,除了图4所示的处理器410、内存430、网络接口420、以及非易失性存储器440之外,实施例中装置431所在的电子设备,通常根据该电子设备的实际功能,还可以包括其他硬件,对此不再赘述。
如图5A所示,图5A是本公开根据一示例性实施例示出的一种业务处理设备的下电装置的框图,应用于前述任一实施例所述的管理设备,所述装置包括:
接收模块510,用于接收主机设备发送的复位信号;
第一控制模块520,用于响应于接收到所述复位信号,控制业务处理设备复位;
第二控制模块530,用于响应于业务处理设备复位成功,对时钟缓冲器输出至业务处理设备的时钟信号进行无效处理;
第三控制模块540,用于响应于时钟缓冲器输出至业务处理设备的时钟信号无效,控制供电模块停止向业务处理设备供电。
如图5B所示,图5B是本公开根据另一示例性实施例示出的一种业务处理设备的下电装置的框图,应用于主机设备,主机设备与前述任一实施例所述的管理设备通信连接,所述装置包括:
第一发送模块550,用于向管理设备发送复位信号,以使管理设备控制业务处理设备复位;
第二发送模块560,用于向管理设备发送时钟输出使能信号,以使管理设备在业务处理设备复位成功的情况下,对时钟缓冲器输出至业务处理设备的时钟信号进行无效处理;
第三发送模块570,用于向管理设备发送电源输出使能信号,以使管理设备在时钟缓冲器输出至业务处理设备的时钟信号无效的情况下,控制供电模块停止向业务处理设备供电。
上述装置中各个模块的功能和作用的实现过程具体详见上述方法中对应步骤的实现过程,在此不再赘述。
对于装置实施例而言,由于其基本对应于方法实施例,所以相关之处参见方法实施例的部分说明即可。以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的模块可以是或者也可以不是物理上分开的,作为模块显示的部件可以是或者也可以不是物理模块,即可以位于一个地方,或者也可以分布到多个网络模块上。可以根据实际的需要选择其中的部分或者全部模块来实现本公开方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
相应的,本说明书还提供一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其中,所述处理器执行所述程序时实现前述任一方法实施例所述的方法。此外,本说明书还提供一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现前述任一方法实施例所述的方法。
上述对本公开特定实施例进行了描述。其它实施例在所附权利要求书的范围内。在一些情况下,在权利要求书中记载的动作或步骤可以按照不同于实施例中的顺序来执行并且仍然可以实现期望的结果。另外,在附图中描绘的过程不一定要求示出的特定顺序或者连续顺序才能实现期望的结果。在某些实施方式中,多任务处理和并行处理也是可以的或者可能是有利的。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其它实施方案。本公开旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限制。
以上所述仅为本公开的较佳实施例而已,并不用以限制本公开,凡在本公开的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本公开保护的范围之内。

Claims (15)

1.一种管理设备,其特征在于,所述管理设备用于控制业务处理设备下电,所述业务处理设备在上电之后,在供电模块的供电下,响应于时钟缓冲器输出的时钟信号与主机设备的信号同步;所述管理设备包括:
第一输入端口,连接所述主机设备,用于从所述主机设备获取复位信号;
第一输出端口,连接业务处理设备,用于响应于所述第一输入端口接收到所述复位信号,控制所述业务处理设备复位;
第二输出端口,连接时钟缓冲器,用于响应于所述业务处理设备复位成功,对所述时钟缓冲器输出至所述业务处理设备的时钟信号进行无效处理;
第三输出端口,连接供电模块,用于响应于所述时钟缓冲器输出至所述业务处理设备的时钟信号无效,控制所述供电模块停止向所述业务处理设备供电。
2.根据权利要求1所述的管理设备,其特征在于,所述业务处理设备包括PCIe设备或交换机中的至少一种。
3.根据权利要求2所述的管理设备,其特征在于,所述供电模块有多个,每个供电模块连接一个所述业务处理设备;所述第三输出端口基于所述第一输入端口接收的用于指定目标业务处理设备的指令,控制所述目标业务处理设备所连接的供电模块停止供电,所述指令由所述主机设备发送。
4.根据权利要求1-3任一所述的管理设备,其特征在于,所述业务处理设备的数量大于或等于1,所述管理设备的第一输出端口、第二输出端口和第三输出端口的数量均与所述业务处理设备的数量相适配;
每个第一输出端口对应一个所述业务处理设备,用于控制所对应的业务处理设备复位;每个第二输出端口对应一个所述业务处理设备,用于控制输入至所对应的业务处理设备的时钟信号无效;每个第三输出端口对应一个所述业务处理设备,用于控制所对应的业务处理设备连接的供电模块停止供电。
5.根据权利要求1-4任一所述的管理设备,其特征在于,在所述复位信号处于无效状态的情况下,所述管理设备基于所述主机设备发送的指令将所述复位信号的电平状态调整为有效状态;
在所述复位信号处于有效状态的情况下,所述第一输出端口控制所述业务处理设备复位。
6.根据权利要求1-5任一所述的管理设备,其特征在于,所述第一输入端口还用于接收主机设备发送的时钟输出使能信号,所述第二输出端口用于响应于所述业务处理设备复位成功,将所述时钟输出使能信号发送至所述时钟缓冲器,以对所述时钟缓冲器输出至所述业务处理设备的时钟信号进行无效处理。
7.根据权利要求1-6任一所述的管理设备,其特征在于,所述第一输入端口还用于接收主机设备发送的电源输出使能信号,所述第三输出端口用于响应于所述时钟缓冲器输出至所述业务处理设备的时钟信号无效,将所述电源输出使能信号发送至所述供电模块,以控制所述供电模块停止向所述业务处理设备供电。
8.根据权利要求1-7任一所述的管理设备,其特征在于,所述第一输出端口用于响应于所述第一输入端口接收到所述复位信号,向所述业务处理设备发送所述复位信号,以控制所述业务处理设备复位。
9.一种芯片,其特征在于,包括权利要求1-8任一所述的管理设备。
10.一种PCIe卡,其特征在于,包括:
业务处理设备,用于处理主机设备发送的业务数据;
时钟缓冲器,用于向所述业务处理设备输出时钟信号;
供电模块,用于向所述业务处理设备供电;以及
权利要求1-8任一所述的管理设备,用于控制所述业务处理设备下电。
11.一种电子设备,其特征在于,所述电子设备设有PCIe插槽,所述插槽用于插入权利要求10所述的PCIe卡。
12.一种业务处理设备的下电方法,其特征在于,应用于权利要求1-8任一所述的管理设备,所述方法包括:
接收主机设备发送的复位信号;
响应于接收到所述复位信号,控制所述业务处理设备复位;
响应于所述业务处理设备复位成功,对时钟缓冲器输出至所述业务处理设备的时钟信号进行无效处理;
响应于所述时钟缓冲器输出至所述业务处理设备的时钟信号无效,控制所述供电模块停止向所述业务处理设备供电。
13.一种业务处理设备的下电装置,其特征在于,应用于权利要求1-8任一所述的管理设备,所述装置包括:
接收模块,用于接收主机设备发送的复位信号;
第一控制模块,用于响应于接收到所述复位信号,控制所述业务处理设备复位;
第二控制模块,用于响应于所述业务处理设备复位成功,对时钟缓冲器输出至所述业务处理设备的时钟信号进行无效处理;
第三控制模块,用于响应于所述时钟缓冲器输出至所述业务处理设备的时钟信号无效,控制所述供电模块停止向所述业务处理设备供电。
14.一种业务处理设备的下电装置,其特征在于,应用于主机设备,所述主机设备与权利要求1-8任一所述的管理设备通信连接,所述装置包括:
第一发送模块,用于向所述管理设备发送复位信号,以使所述管理设备控制所述业务处理设备复位;
第二发送模块,用于向所述管理设备发送时钟输出使能信号,以使所述管理设备在所述业务处理设备复位成功的情况下,对时钟缓冲器输出至所述业务处理设备的时钟信号进行无效处理;
第三发送模块,用于向所述管理设备发送电源输出使能信号,以使所述管理设备在所述时钟缓冲器输出至所述业务处理设备的时钟信号无效的情况下,控制所述供电模块停止向所述业务处理设备供电。
15.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现权利要求12所述的方法。
CN202210615460.XA 2022-05-31 2022-05-31 管理设备、芯片、PCIe卡、业务处理设备的下电方法 Pending CN115017079A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210615460.XA CN115017079A (zh) 2022-05-31 2022-05-31 管理设备、芯片、PCIe卡、业务处理设备的下电方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210615460.XA CN115017079A (zh) 2022-05-31 2022-05-31 管理设备、芯片、PCIe卡、业务处理设备的下电方法

Publications (1)

Publication Number Publication Date
CN115017079A true CN115017079A (zh) 2022-09-06

Family

ID=83070972

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210615460.XA Pending CN115017079A (zh) 2022-05-31 2022-05-31 管理设备、芯片、PCIe卡、业务处理设备的下电方法

Country Status (1)

Country Link
CN (1) CN115017079A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115543907A (zh) * 2022-11-24 2022-12-30 苏州浪潮智能科技有限公司 一种基于存储设备中PCIe芯片的控制方法和装置

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140281151A1 (en) * 2013-03-15 2014-09-18 Super Talent Technology, Corp. Green NAND Device (GND) Driver with DRAM Data Persistence For Enhanced Flash Endurance and Performance
CN104485981A (zh) * 2014-12-09 2015-04-01 中国航空工业集团公司第六三一研究所 一种1394中继器
JP2015126314A (ja) * 2013-12-26 2015-07-06 Necプラットフォームズ株式会社 クロック供給システム、クロックバッファ群および制御方法
CN106254381A (zh) * 2016-09-12 2016-12-21 全球能源互联网研究院 协议解析方法、装置及包含协议解析装置的二层交换系统
CN107911188A (zh) * 2017-12-13 2018-04-13 天津光电通信技术有限公司 基于fpga的光通信传输网amc引接板及其实现方法
CN109284207A (zh) * 2018-08-30 2019-01-29 紫光华山信息技术有限公司 硬盘故障处理方法、装置、服务器和计算机可读介质
US20200301496A1 (en) * 2016-03-29 2020-09-24 Nec Corporation Remote terminal apparatus, control method thereof, computer system, and non-transitory recording medium
CN111966534A (zh) * 2020-07-28 2020-11-20 武汉光迅科技股份有限公司 一种通信设备和通信系统
CN113177019A (zh) * 2021-04-25 2021-07-27 山东英信计算机技术有限公司 一种switch板和服务器
CN113342727A (zh) * 2021-06-28 2021-09-03 深圳市商汤科技有限公司 一种信号传输装置、方法、计算机设备及存储介质
CN113608603A (zh) * 2021-06-30 2021-11-05 苏州浪潮智能科技有限公司 一种修复PCIe故障设备的方法、系统、设备和存储介质
CN113987981A (zh) * 2021-09-28 2022-01-28 苏州浪潮智能科技有限公司 下电时序控制方法、装置和存储介质

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140281151A1 (en) * 2013-03-15 2014-09-18 Super Talent Technology, Corp. Green NAND Device (GND) Driver with DRAM Data Persistence For Enhanced Flash Endurance and Performance
JP2015126314A (ja) * 2013-12-26 2015-07-06 Necプラットフォームズ株式会社 クロック供給システム、クロックバッファ群および制御方法
CN104485981A (zh) * 2014-12-09 2015-04-01 中国航空工业集团公司第六三一研究所 一种1394中继器
US20200301496A1 (en) * 2016-03-29 2020-09-24 Nec Corporation Remote terminal apparatus, control method thereof, computer system, and non-transitory recording medium
CN106254381A (zh) * 2016-09-12 2016-12-21 全球能源互联网研究院 协议解析方法、装置及包含协议解析装置的二层交换系统
CN107911188A (zh) * 2017-12-13 2018-04-13 天津光电通信技术有限公司 基于fpga的光通信传输网amc引接板及其实现方法
CN109284207A (zh) * 2018-08-30 2019-01-29 紫光华山信息技术有限公司 硬盘故障处理方法、装置、服务器和计算机可读介质
CN111966534A (zh) * 2020-07-28 2020-11-20 武汉光迅科技股份有限公司 一种通信设备和通信系统
CN113177019A (zh) * 2021-04-25 2021-07-27 山东英信计算机技术有限公司 一种switch板和服务器
CN113342727A (zh) * 2021-06-28 2021-09-03 深圳市商汤科技有限公司 一种信号传输装置、方法、计算机设备及存储介质
CN113608603A (zh) * 2021-06-30 2021-11-05 苏州浪潮智能科技有限公司 一种修复PCIe故障设备的方法、系统、设备和存储介质
CN113987981A (zh) * 2021-09-28 2022-01-28 苏州浪潮智能科技有限公司 下电时序控制方法、装置和存储介质

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
邱里鑫;孟芳;: "基于VPX的自主可控交换板设计", 计算机与网络, no. 15, 12 August 2016 (2016-08-12), pages 60 - 63 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115543907A (zh) * 2022-11-24 2022-12-30 苏州浪潮智能科技有限公司 一种基于存储设备中PCIe芯片的控制方法和装置

Similar Documents

Publication Publication Date Title
CN109857243B (zh) 系统级芯片、通用串行总线主设备、系统及唤醒方法
US7574615B2 (en) Method of managing power consumption of a network interface
US8160645B2 (en) Apparatus and method for supporting SIM card in mobile communication terminal having multiple modems
US11385985B2 (en) Server power consumption management method and device
CN104345869B (zh) 安全数字输入输出装置、系统及其控制方法
EP3594781B1 (en) Hw-controlled power domains with automatic power-on request
CN103345407A (zh) 控制电路、连通控制器、连通控制方法及主板
US20140006826A1 (en) Low power low frequency squelch break protocol
KR20150095267A (ko) 데이터 저장 장치, 그 동작 방법, 및 이를 포함하는 데이터 처리 시스템
CN115017079A (zh) 管理设备、芯片、PCIe卡、业务处理设备的下电方法
CN109901664B (zh) 提供时钟信号的方法、装置、系统、设备及可读存储介质
CN106063304B (zh) 用于基于消息的细粒度片上系统功率门控的系统和方法
CN101751265B (zh) 服务器的基本输入/输出系统的更新系统及其方法
CN116166434A (zh) 处理器分配方法及系统、装置、存储介质、电子设备
CN104978233A (zh) 动态使用内存的方法与装置
CN112559082B (zh) 终端设备及nfc时钟控制方法、nfc模块、介质
CN117331423A (zh) Pcie设备的供电方法和装置、存储介质及电子装置
CN114968853B (zh) 电源芯片管理方法、系统和电子设备
US11630502B2 (en) Hierarchical state save and restore for device with varying power states
CN117235004B (zh) 服务器的控制方法、装置、终端设备及可读存储介质
CN103049420A (zh) 内存复用方法及便携终端
US12072754B2 (en) Method and apparatus for managing a controller in a power down state
CN108931942B (zh) 一种供电系统和方法
US20200319697A1 (en) Information processing system
CN116700459A (zh) 供电控制方法、装置、设备及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination