CN114975403A - 一种显示面板及其制备方法、拼接显示装置 - Google Patents

一种显示面板及其制备方法、拼接显示装置 Download PDF

Info

Publication number
CN114975403A
CN114975403A CN202210570522.XA CN202210570522A CN114975403A CN 114975403 A CN114975403 A CN 114975403A CN 202210570522 A CN202210570522 A CN 202210570522A CN 114975403 A CN114975403 A CN 114975403A
Authority
CN
China
Prior art keywords
base plate
layer
display panel
driving circuit
substrate base
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210570522.XA
Other languages
English (en)
Inventor
罗传宝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
TCL Huaxing Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Huaxing Photoelectric Technology Co Ltd filed Critical TCL Huaxing Photoelectric Technology Co Ltd
Priority to CN202210570522.XA priority Critical patent/CN114975403A/zh
Priority to US17/789,567 priority patent/US20230420624A1/en
Priority to PCT/CN2022/100798 priority patent/WO2023226127A1/zh
Publication of CN114975403A publication Critical patent/CN114975403A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • G09F9/3026Video wall, i.e. stackable semiconductor matrix display modules
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/52Encapsulations
    • H01L33/54Encapsulations having a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/005Processes relating to semiconductor body packages relating to encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0066Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Multimedia (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本申请提供一种显示面板及其制备方法、拼接显示装置,显示面板包括:衬底基板;驱动电路层,设置于衬底基板的一侧,驱动电路层包括多个薄膜晶体管;多个发光单元,设置于驱动电路层背离衬底基板的一侧;多条扫描线和多条数据线,设置于衬底基板背离驱动电路层的一侧;其中,显示面板具有阵列排布的多个显示区域,每个显示区域内对应设置有一个发光单元,和一个分别与发光单元、扫描线、数据线电性连接的薄膜晶体管。本申请将用于向薄膜晶体管传输扫描信号和数据信号的扫描线和数据线设置在衬底基板背离驱动电路层的一侧,从而避免了在显示面板的侧面设置线路结构而导致的拼接缝隙大、生产良率低的问题,大大提升了拼接显示装置的显示效果。

Description

一种显示面板及其制备方法、拼接显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板及其制备方法、拼接显示装置。
背景技术
次毫米发光二极管(Mini LED)和微米发光二极管(MicroLED)统称为M-LED,M-LED显示技术在近年进入加速发展阶段,相较OLED屏幕,M-LED显示可以在成本、对比度、高亮度和轻薄外形上表现出更佳性能。在M-LED显示技术中,受制于后段转移设备尺寸限制,目前M-LED转移基板类型均为中小尺寸,为实现其大尺寸商用显示应用,需求对应开发无缝拼接技术。
而目前的M-LED拼接方式主要通过侧面印线或侧面物理气相沉积(PVD)成膜的方式实现,其制程难度较大,成本较高;并且,由于侧面印线和侧边PVD成膜均是在侧面形成线路结构,因而难以实现无缝拼接,且拼接过程中侧面的线路结构的还容易因相互挤压而产生刮伤,造成良率下降。
发明内容
本申请提供一种显示面板及其制备方法、拼接显示装置,能够有效解决现有的M-LED拼接显示难以实现无缝拼接且拼接良率低的问题。
一方面,本申请提供一种显示面板,所述显示面板包括:
衬底基板;
驱动电路层,设置于所述衬底基板的一侧,所述驱动电路层包括多个薄膜晶体管;
多个发光单元,设置于所述驱动电路层背离所述衬底基板的一侧;
多条扫描线和多条数据线,设置于所述衬底基板背离所述驱动电路层的一侧;
其中,所述显示面板具有阵列排布的多个显示区域,每个所述显示区域内对应设置有一个所述发光单元,和一个分别与所述发光单元、所述扫描线、所述数据线电性连接的薄膜晶体管。
可选的,所述显示面板还具有设置于所述多个显示区域之间的间隙区域,其中,所述显示面板还包括设置于所述衬底基板和所述驱动电路层之间的缓冲层,所述缓冲层在所述间隙区域设置有凹槽。
可选的,所述显示面板还包括设置于所述发光单元背离所述驱动电路层的一侧的封装层,所述封装层包括封装盖板,所述封装盖板的硬度大于所述衬底基板的硬度。
可选的,所述衬底基板背离所述驱动电路层的一侧的表面粗糙度大于所述衬底基板朝向所述驱动电路层的一侧的表面粗糙度,其中,所述显示面板还包括平坦层,所述平坦层设置于所述衬底基板背离所述驱动电路层的一侧的表面上,所述数据线、所述扫描线均位于所述平坦层背离所述衬底基板的一侧。
可选的,所述显示面板还包括多个贯穿所述衬底基板和所述平坦层的过孔,所述数据线和所述扫描线分别通过所述过孔与所述薄膜晶体管电性连接,其中,在所述衬底基板背离所述驱动电路层的方向上,所述过孔的开口面积逐渐增大。
可选的,所述显示面板还包括设置于所述平坦层背离所述衬底基板的一侧的第一金属层、设置于所述第一金属层背离所述平坦层的一侧的层间绝缘层、设置于所述层间绝缘层背离所述第一金属层的一侧的第二金属层,其中,所述第一金属层包括所述扫描线,所述第二金属层包括所述数据线。
另一方面,本申请还提供一种显示面板的制备方法,所述显示面板的制备方法包括以下步骤:
提供一承载板,在所述承载板的一侧形成一衬底基板;
在所述衬底基板背离所述承载板的一侧形成一驱动电路层;
在所述驱动电路层背离所述衬底基板的一侧形成多个发光单元;
在所述驱动电路层、所述发光单元背离所述衬底基板的一侧形成一封装层,从而在所述承载板上形成一显示基板;
将所述显示基板从所述承载板上剥离;
在所述衬底基板背离所述驱动电路层的一侧形成多条数据线和多条扫描线,从而形成一显示面板;
其中,所述显示面板具有阵列排布的多个显示区域,每个所述显示区域内对应设置有一个所述发光单元,和一个分别与所述发光单元、所述扫描线、所述数据线电性连接的薄膜晶体管。
可选的,在所述承载板的一侧形成一衬底基板之后,还包括以下步骤:
在所述衬底基板背离所述承载板的一侧形成一包括凹槽的缓冲层;
其中,所述显示面板还具有设置于所述多个显示区域之间的间隙区域,所述缓冲层设置于所述衬底基板和所述驱动电路层之间,且所述凹槽位于所述间隙区域。
可选的,将所述显示基板从所述承载板上剥离之后,还包括以下步骤:
在所述衬底基板背离所述驱动电路层的一侧的表面上形成一平坦层,并形成贯穿所述平坦层和所述衬底基板的多个过孔。
再一方面,本申请还提供一种拼接显示装置,所述拼接显示装置包括:壳体和上述任一项所述的多个显示面板,其中,所述壳体形成一容置空间,所述多个显示面板在所述容置空间阵列设置,且相邻的两个所述显示面板之间相互接触。
本申请提供一种显示面板及其制备方法、显示装置,本申请将显示面板以发光单元为单位划分成多个显示区域,且每个显示区域内设置有一个分别与发光单元、扫描线、数据线电性连接的薄膜晶体管。本申请通过将用于向各个显示区域内的薄膜晶体管传递扫描信号的扫描线、传递数据信号的数据线,从原本的驱动电路层中转移到衬底基板背离所述驱动电路层的一侧,从而避免了在显示面板的侧边形成线路结构而导致的显示面板边框宽度较大、线路结构容易刮伤、良率较低等问题。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的显示面板的平面示意图;
图2为本申请实施例提供的一个显示区域内的显示面板的剖面示意图;
图3为本申请实施例提供的多个显示区域内缓冲层上的薄膜晶体管的位置分布示意图;
图4为本申请实施例提供的显示面板的制备方法的流程示意图;
图5为本申请实施例提供的在承载板的一侧形成衬底基板和缓冲层的剖面示意图;
图6为本申请实施例提供的在衬底基板背离承载板的一侧形成驱动电路层的剖面示意图;
图7为本申请实施例提供的在驱动电路层背离衬底基板的一侧形成发光单元的剖面示意图;
图8为本申请实施例提供的在驱动电路层、发光单元背离衬底基板的一侧形成封装层的剖面示意图;
图9为本申请实施例提供的在衬底基板背离所述驱动电路层的表面上形成平坦层的剖面示意图;
图10为本申请实施例提供的在平坦层背离所述衬底基板的一侧形成数据线和扫描线的剖面示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请,并不用于限制本申请。在本申请中,在未作相反说明的情况下,使用的方位词如“上”和“下”通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而“内”和“外”则是针对装置的轮廓而言的。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。以下分别进行详细说明,需说明的是,以下实施例的描述顺序不作为对实施例优选顺序的限定。
本申请的发明人进行研究发现,目前的M-LED拼接方式主要通过侧面印线或侧面PVD成膜的方式实现,其制程难度较大,成本较高;并且,由于侧面印线和侧边PVD成膜均是在侧面形成线路结构,因而导致显示面板边框宽度较大,难以实现无缝拼接,且拼接过程中侧面的线路结构的还容易因相互挤压而产生刮伤,造成良率下降。
本申请提供的显示面板及其制备方法、拼接显示装置,旨在解决现有技术的如上技术问题。
下面以具体地实施例对本申请的技术方案以及本申请的技术方案如何解决上述技术问题进行详细说明。
图1为本申请实施例提供的显示面板的平面示意图;图2为本申请实施例提供的一个显示区域内的显示面板的剖面示意图。参照图1-2,本申请实施例提供一种显示面板,所述显示面板包括:衬底基板10;驱动电路层30,设置于所述衬底基板10的一侧,所述驱动电路层30包括多个薄膜晶体管31;多个发光单元50,设置于所述驱动电路层30背离所述衬底基板10的一侧;多条扫描线81和多条数据线111,设置于所述衬底基板10背离所述驱动电路层30的一侧;其中,所述显示面板具有阵列排布的多个显示区域P,每个所述显示区域P内对应设置有一个所述发光单元50,和一个分别与所述发光单元50、所述数据线111、所述扫描线81电性连接的薄膜晶体管31。
本申请将所述显示面板以所述发光单元50为单位划分成多个显示区域P,且每个所述显示区域P内设置有一个分别与所述发光单元50、所述数据线111、所述扫描线81电性连接的薄膜晶体管31,本申请通过将用于向各个所述显示区域P内的所述薄膜晶体管31传递扫描信号的扫描线81、传递数据信号的数据线111,从原本的驱动电路层30中转移到衬底基板10背离所述驱动电路层30的一侧,从而避免了在显示面板的侧边形成线路结构而导致的显示面板边框宽度较大、线路结构容易刮伤、良率较低等问题。
在本申请的一些实施例中,所述显示面板为M-LED显示面板;所述衬底基板10为柔性材质,如聚酰亚胺。
在本申请的一些实施例中,所述驱动电路层30包括多个薄膜晶体管31,所述薄膜晶体管31为非晶硅薄膜晶体管、低温多晶硅薄膜晶体管、金属氧化物薄膜晶体管中的至少一种,所述薄膜晶体管31包括栅极314、源极312、漏极313以及包括沟道的有源层311,所述源极312、所述漏极313与所述有源层311同层设置,所述栅极314位于所述沟道的上方,所述栅极绝缘层32位于所述有源层311和所述栅极314之间。进一步的,所述驱动电路层30包括同层设置的源漏极和有源层311,以及在所述有源层311上依次层叠设置的栅极绝缘层32、栅极层、保护层33和绑定电极层,其中,所述源漏极包括所述源极312和漏极313,所述源漏极可以通过所述有源层311导体化形成;所述栅极层包括栅极314和转接线315,所述扫描线81通过所述转接线315与所述栅极314电性连接;所述绑定电极层包括第一绑定电极34和第二绑定电极35。
在本申请的一些实施例中,所述发光单元50为Mini LED芯片或MicroLED芯片,并包括第一电极51和第二电极52,所述第一电极51为正级和负极中的一个,所述第二电极52为正极和负极中的另一个。所述第一电极51通过焊料40与所述第一绑定电极34电性连接,所述第二电极52通过焊料40与所述第二绑定电极35电性连接。
图3为本申请实施例提供的多个显示区域内缓冲层上的薄膜晶体管的位置分布示意图。结合图1-图3所示,在本申请的一些实施例中,所述显示面板具有阵列排布的多个显示区域P,所述显示区域P例如与所述显示面板的像素区域一一对应,也即,每个所述显示区域P内仅设置有一个所述发光单元50。进一步的,每个所述显示区域P内设置有至少一个所述薄膜晶体管31,其中一个所述薄膜晶体管31的栅极314、源极312和漏极313分别与一条所述扫描线81、一条所述数据线111和一个所述发光单元50的第一电极51电性连接。其中,所述薄膜晶体管31的栅极314、源极312和漏极313分别通过过孔连接的方式与所述扫描线81、所述数据线111和所述发光单元50的第一电极51电性连接,而由于所述衬底基板10为柔性材质,从而可以降低在所述衬底基板10上开设过孔的难度,方便所述薄膜晶体管31的栅极314、源极312与所述扫描线81、所述数据线111电性连接。
在本申请的一些实施例中,所述显示面板还具有设置于所述多个显示区域P之间的间隙区域G,其中,所述显示面板还包括设置于所述衬底基板10和所述驱动电路层30之间的缓冲层20,所述缓冲层20在所述显示区域P之间的间隙区域G设置有凹槽21。本申请提供的所述显示面板中,由于所述衬底基板10为柔性材质,生产过程中,会将所述衬底基板10设置在一硬质的承载板上,以便于后续在所述衬底基板10背离所述承载板的一侧形成所述驱动电路层30和绑定所述发光单元50。但由于所述衬底基板10背离所述驱动电路层30的一侧还需要形成扫描线81和数据线111,因此,所述显示面板的生产流程还会包括将所述衬底基板10和所述承载板分离的流程,分离过程中产生的应力会对所述驱动电路层30和发光单元50产生不良影响,而本申请通过在所述缓冲层20对应显示区域P之间的间隙区域G上设置凹槽21,从而能够有效释放所述衬底基板10和所述承载板分离过程中产生的应力,避免各个所述显示区域P中的所述薄膜晶体管31、发光单元50受应力的影响而产生质量问题。进一步的,所述凹槽21的深度为3000~6000埃;所述凹槽21包括两个相对设置的侧壁,所述侧壁之间的间距为10~20μm。
在本申请的一些实施例中,任意相邻的两个所述显示区域P(包括水平方向相邻、竖直方向相邻和对角线方向相邻)组成一个显示区域组,各个显示区域组之间的间隙区域G内均设置有凹槽21,从而能够使所述凹槽21在所述间隙区域G中的面积最大化,更好的释放所述衬底基板10和所述承载板分离过程中产生的应力。但本申请对所述凹槽21在缓冲层20中的具体位置不作限制,在本申请的其他实施例中,所述凹槽21可以仅设置在部分显示区域组之间的间隙区域G内。
在本申请的一些实施例中,所述显示面板还包括设置于所述发光单元50背离所述驱动电路层30的一侧的封装层60,所述封装层60包括封装盖板,所述封装盖板位于所述封装层60的最外侧,所述封装盖板的硬度大于所述衬底基板10的硬度。具体的,所述封装盖板为玻璃盖板,所述玻璃盖板的硬度大于所述衬底基板10的硬度。在生产过程中,当在所述衬底基板10背离所述驱动电路层30的一侧上形成数据线111、扫描线81时,需要将所述衬底基板10倒置,而由于所述封装层60的硬度大于所述衬底基板10的硬度,因此,所述封装层60能够提供很好的支撑作用,方便了倒置步骤后的成膜作业。
在本申请的一些实施例中,所述衬底基板10背离所述驱动电路层30的一侧的表面粗糙度大于所述衬底基板10朝向所述驱动电路层30的一侧的表面粗糙度,其中,所述显示面板还包括平坦层70,所述平坦层70设置于所述衬底基板10背离所述驱动电路层30的一侧的表面上,所述数据线111、所述扫描线81均位于所述平坦层70背离所述衬底基板10的一侧。如前所述,所述显示面板的生产流程包括将所述衬底基板10和所述承载板分离的流程,如激光剥离工艺,而激光剥离工艺会使得衬底基板10背离所述驱动电路层30的一侧的表面粗糙度增大,因此,本申请通过在所述衬底基板10背离所述驱动电路层30的一侧的表面上设置平坦层70,从而为后续所述数据线111和所述扫描线81的设置创造平坦化的条件,有利于提高所述衬底基板10背离所述驱动电路层30的一侧的膜层成膜质量。进一步的,所述平坦层70的厚度为1~3um。
在本申请的一些实施例中,所述显示面板还包括多个贯穿所述衬底基板10和所述平坦层70的过孔,所述数据线111和所述扫描线81分别通过所述过孔与所述薄膜晶体管31电性连接,其中,在所述衬底基板10背离所述驱动电路层30的方向上,所述过孔的开口面积逐渐增大。具体的,如前所述,形成所述平坦层70前,需要将所述衬底基板10进行倒置,相应的,成膜方向和蚀刻形成的过孔形状也会相应改变,因此,在所述衬底基板10背离所述驱动电路层30的方向上,贯穿所述衬底基板10和所述平坦层70的所述过孔的开口面积逐渐增大。贯穿所述衬底基板10和所述平坦层70的过孔包括第一过孔01和第二过孔02,所述数据线111通过所述第一过孔01与所述薄膜晶体管31的源极312电性连接,所述扫描线81通过所述第二过孔02、以及转接线315与所述薄膜晶体管31的栅极314电性连接。进一步的,所述第一过孔01、所述第二过孔02的孔径大小为6~10μm,所述蚀刻的工艺为干法蚀刻。
在本申请的一些实施例中,所述显示面板还包括VDD走线和VSS走线112,所述VDD走线和VSS走线112也设置在所述衬底基板10背离所述驱动电路层30的一侧,贯穿所述衬底基板10和所述平坦层70的过孔还包括第三过孔03,所述VSS走线112通过所述第三过孔03与所述发光单元50的第二电极52电性连接。
在本申请的一些实施例中,所述显示面板还包括位于所述驱动电路层30中的过孔,如第四过孔04,所述发光单元50的所述第一电极51通过第一绑定电极34、所述第四过孔04与所述薄膜晶体管31的漏极313电性连接。其中,在所述衬底基板10背离所述驱动电路层30的方向上,所述第四过孔04的开口面积逐渐减小。
在本申请的一些实施例中,所述扫描线81和所述数据线111分别位于不同的膜层中。具体的,所述显示面板还包括位于所述平坦层70背离所述衬底基板10的一侧的第一金属层80、层间绝缘层90和第二金属层110,所述扫描线81和所述数据线111中的其中之一由所述第一金属层80图案化形成,所述扫描线81和所述数据线111中的另一由所述第二金属层110图案化形成。进一步的,所述显示面板包括设置于所述平坦层70背离所述衬底基板10的一侧的第一金属层80、设置于所述第一金属层80背离所述平坦层70的一侧的层间绝缘层90、设置于所述层间绝缘层90背离所述第一金属层80的一侧的第二金属层110,其中,所述第一金属层80包括所述扫描线81,所述第二金属层110包括所述数据线111。通过将所述扫描线81和所述数据线111分层设置,能够使实现不同信号在不同的金属层中传输,并降低走线设计难度。
另一方面,本申请还提供一种显示面板的制备方法。图4为本申请实施例提供的显示面板的制备方法的流程示意图,参照图1-图4,所述显示面板的制备方法包括以下步骤:
S01:提供一承载板,在所述承载板的一侧形成一衬底基板10;
S02:在所述衬底基板10背离所述承载板的一侧形成一驱动电路层30;
S03:在所述驱动电路层30背离所述衬底基板10的一侧形成多个发光单元50;
S04:在所述驱动电路层30、所述发光单元50背离所述衬底基板10的一侧形成一封装层60,从而在所述承载板上形成一显示基板;
S05:将所述显示基板从所述承载板上剥离;
S06:在所述衬底基板10背离所述驱动电路层30的一侧形成多条数据线111和多条扫描线81,从而形成一显示面板;
其中,所述显示面板具有阵列排布的多个显示区域P,每个所述显示区域P内对应设置有一个所述发光单元50,和一个分别与所述发光单元50、所述数据线111、所述扫描线81电性连接的薄膜晶体管31。
图5为本申请实施例提供的在承载板的一侧形成衬底基板和缓冲层的剖面示意图,参照图3和图5,在本申请的一些实施例中,所述步骤S01包括:步骤S01:提供一承载板100,在所述承载板100上形成一衬底基板10;步骤S01-2:在所述衬底基板10背离所述承载板100的一侧形成一包括凹槽21的缓冲层20;其中,所述显示面板还具有设置于所述多个显示区域P之间的间隙区域G,所述缓冲层20设置于所述衬底基板10和所述驱动电路层30之间,且所述凹槽21位于所述间隙区域G。
图6为本申请实施例提供的在衬底基板背离承载板的一侧形成驱动电路层的剖面示意图,参照图6,在本申请的一些实施例中,所述步骤S02包括:在所述衬底基板10上制备形成一驱动电路层30。其中,所述驱动电路层30包括多个薄膜晶体管31,所述薄膜晶体管31包括有源层311、源极312、漏极313和栅极314,所述驱动电路层30还包括多个第一绑定电极34和多个第二绑定电极35,所述第一绑定电极34通过形成于所述驱动电路层30中的第四过孔04与所述薄膜晶体管31的漏极313电性连接。
图7为本申请实施例提供的在驱动电路层背离衬底基板的一侧形成发光单元的剖面示意图,参照图7,在本申请的一些实施例中,所述步骤S03包括:将一待转移基板上的阵列设置的多个发光单元50转移到所述驱动电路层30上,并通过焊料40将各所述发光单元50的第一电极51与所述第一绑定电极34绑定电连接,通过焊料40将各所述发光单元50的第二电极52与所述第二绑定电极35绑定电连接。
图8为本申请实施例提供的在驱动电路层、发光单元背离衬底基板的一侧形成封装层的剖面示意图,参照图8,在本申请的一些实施例中,所述步骤S04包括:在所述驱动电路层30和所述发光单元50上形成一封装层60,从而在所述承载板100上形成一显示基板。其中,所述封装层60包括封装盖板。
图9为本申请实施例提供的在衬底基板背离所述驱动电路层的表面上形成平坦层的剖面示意图,参照图9,在本申请的一些实施例中,所述步骤S05包括:步骤S05-1:利用激光剥离的方式将所述显示基板从所述承载板100上剥离。由于激光能量较强,因此所述衬底基板10背离所述驱动电路层30的一侧表面形成凹凸不平的多个微结构,使得所述衬底基板10背离所述驱动电路层30的一侧表面粗糙度大于所述衬底基板10朝向所述驱动电路层30的一侧表面粗糙度。因此,所述步骤S05还包括步骤S05-02:将所述显示基板进行翻转倒置,并在所述衬底基板10背离所述驱动电路层30的一侧的表面上形成一平坦层70,并形成贯穿所述平坦层70和所述衬底基板10的多个过孔,其中,所述数据线111和所述扫描线81通过贯穿所述平坦层70和所述衬底基板10的所述过孔与所述薄膜晶体管31电性连接,在所述衬底基板10背离所述驱动电路层30的方向上,所述过孔的开口面积逐渐增大。进一步的,将所述显示基板翻转倒置后,在所述衬底基板10背离所述驱动电路层30的一侧的表面上涂布有机光阻,并进行热固化,从而形成所述平坦层70。
图10为本申请实施例提供的在平坦层背离所述衬底基板的一侧形成数据线和扫描线的剖面示意图,参照图10,在本申请的一些实施例中,所述步骤S06包括:步骤S06-1:在所述平坦层70背离所述衬底基板10的一侧形成一第一金属层80,并对所述第一金属层80进行图案化,形成扫描线81,其中,所述扫描线81通过贯穿所述平坦层70和所述衬底基板10的第二过孔02与转接线315电性连接,再通过所述转接线315与薄膜晶体管31的栅极314电性连接;步骤S06-2:在所述第一金属层80背离所述平坦层70的一侧形成层间绝缘层90,并对所述层间绝缘层90进行蚀刻开孔;步骤S06-3:在所述层间绝缘层90背离所述第一金属层80的一侧形成第二金属层110,并对所述第二金属层110进行图案化,形成数据线111、VDD走线和VSS走线112,其中,所述数据线111通过贯穿所述平坦层70和所述衬底基板10的第一过孔01与薄膜晶体管31的源极312电性连接;所述VSS走线112通过贯穿所述平坦层70和所述衬底基板10的第三过孔03与所述第二绑定电极35电性连接,再通过所述第二绑定电极35于所述发光单元50的第二电极52电性连接。
再一方面,本申请还提供一种拼接显示装置,所述拼接显示装置包括壳体和上述任一项所述的多个显示面板,其中,所述壳体形成一容置空间,所述多个显示面板在所述容置空间阵列设置,且相邻的两个所述显示面板之间相互接触。
综上所述,本申请提供一种显示面板及其制备方法、拼接显示装置,显示面板包括:衬底基板;驱动电路层,设置于衬底基板的一侧,驱动电路层包括多个薄膜晶体管;多个发光单元,设置于驱动电路层背离衬底基板的一侧;多条扫描线和多条数据线,设置于衬底基板背离驱动电路层的一侧;其中,显示面板具有阵列排布的多个显示区域,每个显示区域内对应设置有一个发光单元,和一个分别与发光单元、扫描线、数据线电性连接的薄膜晶体管。本申请将用于向薄膜晶体管传输扫描信号、数据信号的扫描线、数据线设置在衬底基板背离驱动电路层的一侧,从而避免了在显示面板的侧面设置线路结构而导致的拼接缝隙大、生产良率低的问题,大大提升了拼接显示装置的显示效果。
以上对本申请实施例所提供的一种显示面板及其制备方法、拼接显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种显示面板,其特征在于,所述显示面板包括:
衬底基板;
驱动电路层,设置于所述衬底基板的一侧,所述驱动电路层包括多个薄膜晶体管;
多个发光单元,设置于所述驱动电路层背离所述衬底基板的一侧;
多条扫描线和多条数据线,设置于所述衬底基板背离所述驱动电路层的一侧;
其中,所述显示面板具有阵列排布的多个显示区域,每个所述显示区域内对应设置有一个所述发光单元,和一个分别与所述发光单元、所述扫描线、所述数据线电性连接的薄膜晶体管。
2.根据权利要求1所述的显示面板,其特征在于,所述显示面板还具有设置于所述多个显示区域之间的间隙区域,其中,所述显示面板还包括设置于所述衬底基板和所述驱动电路层之间的缓冲层,所述缓冲层在所述间隙区域设置有凹槽。
3.根据权利要求2所述的显示面板,其特征在于,所述显示面板还包括设置于所述发光单元背离所述驱动电路层的一侧的封装层,所述封装层包括封装盖板,所述封装盖板的硬度大于所述衬底基板的硬度。
4.根据权利要求2所述的显示面板,其特征在于,所述衬底基板背离所述驱动电路层的一侧的表面粗糙度大于所述衬底基板朝向所述驱动电路层的一侧的表面粗糙度,其中,所述显示面板还包括平坦层,所述平坦层设置于所述衬底基板背离所述驱动电路层的一侧的表面上,所述数据线、所述扫描线均位于所述平坦层背离所述衬底基板的一侧。
5.根据权利要求4所述的显示面板,其特征在于,所述显示面板还包括多个贯穿所述衬底基板和所述平坦层的过孔,所述数据线和所述扫描线分别通过所述过孔与所述薄膜晶体管电性连接,其中,在所述衬底基板背离所述驱动电路层的方向上,所述过孔的开口面积逐渐增大。
6.根据权利要求4所述的显示面板,其特征在于,所述显示面板还包括设置于所述平坦层背离所述衬底基板的一侧的第一金属层、设置于所述第一金属层背离所述平坦层的一侧的层间绝缘层、设置于所述层间绝缘层背离所述第一金属层的一侧的第二金属层,其中,所述第一金属层包括所述扫描线,所述第二金属层包括所述数据线。
7.一种显示面板的制备方法,其特征在于,包括以下步骤:
提供一承载板,在所述承载板的一侧形成一衬底基板;
在所述衬底基板背离所述承载板的一侧形成一驱动电路层;
在所述驱动电路层背离所述衬底基板的一侧形成多个发光单元;
在所述驱动电路层、所述发光单元背离所述衬底基板的一侧形成一封装层,从而在所述承载板上形成一显示基板;
将所述显示基板从所述承载板上剥离;
在所述衬底基板背离所述驱动电路层的一侧形成多条数据线和多条扫描线,从而形成一显示面板;
其中,所述显示面板具有阵列排布的多个显示区域,每个所述显示区域内对应设置有一个所述发光单元,和一个分别与所述发光单元、所述扫描线、所述数据线电性连接的薄膜晶体管。
8.根据权利要求7所述的显示面板的制备方法,其特征在于,在所述承载板的一侧形成一衬底基板之后,还包括以下步骤:
在所述衬底基板背离所述承载板的一侧形成一包括凹槽的缓冲层;
其中,所述显示面板还具有设置于所述多个显示区域之间的间隙区域,所述缓冲层设置于所述衬底基板和所述驱动电路层之间,且所述凹槽位于所述间隙区域。
9.根据权利要求7所述的显示面板的制备方法,其特征在于,将所述显示基板从所述承载板上剥离之后,还包括以下步骤:
在所述衬底基板背离所述驱动电路层的一侧的表面上形成一平坦层,并形成贯穿所述平坦层和所述衬底基板的多个过孔。
10.一种拼接显示装置,其特征在于,所述拼接显示装置包括壳体和如权利要求1-6任一项所述的多个显示面板,其中,所述壳体形成一容置空间,所述多个显示面板在所述容置空间阵列设置,且相邻的两个所述显示面板之间相互接触。
CN202210570522.XA 2022-05-24 2022-05-24 一种显示面板及其制备方法、拼接显示装置 Pending CN114975403A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210570522.XA CN114975403A (zh) 2022-05-24 2022-05-24 一种显示面板及其制备方法、拼接显示装置
US17/789,567 US20230420624A1 (en) 2022-05-24 2022-06-23 Display panel, manufacturing method thereof, and splicing display device
PCT/CN2022/100798 WO2023226127A1 (zh) 2022-05-24 2022-06-23 一种显示面板及其制备方法、拼接显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210570522.XA CN114975403A (zh) 2022-05-24 2022-05-24 一种显示面板及其制备方法、拼接显示装置

Publications (1)

Publication Number Publication Date
CN114975403A true CN114975403A (zh) 2022-08-30

Family

ID=82955808

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210570522.XA Pending CN114975403A (zh) 2022-05-24 2022-05-24 一种显示面板及其制备方法、拼接显示装置

Country Status (3)

Country Link
US (1) US20230420624A1 (zh)
CN (1) CN114975403A (zh)
WO (1) WO2023226127A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024103566A1 (zh) * 2022-11-14 2024-05-23 武汉华星光电半导体显示技术有限公司 显示模块及显示面板

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102576461B1 (ko) * 2016-05-24 2023-09-08 엘지디스플레이 주식회사 유기발광표시패널과 이를 포함하는 표시장치 및 표시장치의 제조방법
CN109585462A (zh) * 2019-01-23 2019-04-05 京东方科技集团股份有限公司 一种阵列基板及其制作方法、柔性显示面板、拼接屏
CN109904186B (zh) * 2019-02-28 2021-10-29 京东方科技集团股份有限公司 一种显示基板及其制作方法、显示装置
CN109904080B (zh) * 2019-03-20 2020-10-02 北京京东方显示技术有限公司 一种驱动背板及其制作方法、显示装置
CN110034150B (zh) * 2019-03-25 2020-11-27 厦门天马微电子有限公司 显示面板及其制作方法、显示装置
CN111244129B (zh) * 2019-06-18 2021-10-22 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示面板、显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024103566A1 (zh) * 2022-11-14 2024-05-23 武汉华星光电半导体显示技术有限公司 显示模块及显示面板

Also Published As

Publication number Publication date
WO2023226127A1 (zh) 2023-11-30
US20230420624A1 (en) 2023-12-28

Similar Documents

Publication Publication Date Title
US11658167B2 (en) Display panel and display device
CN109950226B (zh) 一种电路基板及其制作方法、显示基板、拼接显示装置
US9293517B2 (en) Array substrate and manufacturing method thereof, and display panel
US8715802B2 (en) Transferring structure for flexible electronic device and method for fabricating flexible electronic device
US11793042B2 (en) Display panel and fabrication method thereof
CN111276474B (zh) 显示面板以及显示装置
TWI584491B (zh) 發光裝置與其製作方法
US20220406868A1 (en) Display substrate, fabrication method thereof and display apparatus
CN108281475B (zh) 显示面板及其制造方法、显示装置
CN109599421B (zh) Oled显示装置及其制作方法
US9263508B2 (en) Display panel and system for displaying images utilizing the same
US20190252415A1 (en) Array substrates and manufacturing methods thereof, and display panels
WO2021184235A1 (zh) 一种阵列基板及其制备方法和显示面板
WO2021203415A1 (zh) 驱动基板及其制作方法、显示装置
US20190319080A1 (en) Display apparatus and manufacturing method thereof
CN110890409A (zh) 显示装置及其oled面板、oled面板的制作方法
CN114975403A (zh) 一种显示面板及其制备方法、拼接显示装置
CN109524421B (zh) 转接基板及其制造方法、阵列基板及显示装置
US20230060979A1 (en) Array substrate and preparation method therefor, and display apparatus
CN101872780B (zh) 显示面板及应用该显示面板的图像显示系统
US20240122000A1 (en) Display panel and display terminal
CN115101505A (zh) 一种基板、制备方法及电子装置
US11335760B2 (en) Display panel having portion of encapsulation layer located in hollow region that is direct contact with first inorganic layer, manufacturing method thereof, and display device having the same
CN110828484A (zh) 一种显示面板、其制作方法及显示装置
CN113571619B (zh) 显示面板、显示装置及显示面板的制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination