CN114927084A - 显示驱动器及显示系统 - Google Patents

显示驱动器及显示系统 Download PDF

Info

Publication number
CN114927084A
CN114927084A CN202210595772.9A CN202210595772A CN114927084A CN 114927084 A CN114927084 A CN 114927084A CN 202210595772 A CN202210595772 A CN 202210595772A CN 114927084 A CN114927084 A CN 114927084A
Authority
CN
China
Prior art keywords
memory
display
data
circuit
compensation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210595772.9A
Other languages
English (en)
Inventor
贾琼
王玉青
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Govisionox Optoelectronics Co Ltd
Original Assignee
Kunshan Govisionox Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Govisionox Optoelectronics Co Ltd filed Critical Kunshan Govisionox Optoelectronics Co Ltd
Priority to CN202210595772.9A priority Critical patent/CN114927084A/zh
Publication of CN114927084A publication Critical patent/CN114927084A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种显示驱动器及显示系统。该显示驱动器包括:包括移动产业处理器接口(MIPI)电路、第一存储器、补偿电路、第二存储器以及处理电路:移动产业处理器接口(MIPI)电路,用于接收显示数据;且MIPI电路可被配置为第一接口模式;其中,当MIPI电路被配置为第一接口模式时,MIPI电路将接收的显示数据直接传输至处理电路,补偿电路将补偿数据写入至第二存储器和/或第一存储器,处理电路从第二存储器和/或第一存储器获取补偿数据以对显示数据进行补偿,以藉由补偿后的显示数据驱动显示面板。该显示驱动器上的第一存储器和第二存储器的利用率较高,且有效增加了存放补偿数据的存储空间。

Description

显示驱动器及显示系统
技术领域
本发明涉及显示技术领域,尤其涉及一种显示驱动器及显示系统。
背景技术
随着智能手机、笔记本等智能电子显示设备的不断发展,智能电子显示设备的显示面板的尺寸越来越大,导致智能电子显示设备的待机时间越来越短。为了提高智能电子显示设备的待机时间,目前MIPI(Mobile Industry Processor Interface)联盟开发了MIPI传输协议,其中,MIPI COMMAND显示面板的显示驱动器,比如显示驱动芯片(DisplayDriver Integrated Circuit,DDIC)包括一个全帧长的帧缓冲器(Random Access Memory,RAM),RAM用于存储所有的显示数据,控制器从RAM中读取显示数据,并将该显示数据显示在显示面板上。这样,MIPI总线控制器无需定期刷新显示器,更好地降低了使用功耗。
其中,由于显示面板在生产过程中因制造工艺的问题使得工艺沉膜无法均匀,导致显示面板的显示会出现亮度不一致、不均匀的问题Mura(斑纹)。目前一般通过亮度补偿的方式消除亮度不均匀的问题,但是亮度补偿数据需要存放在RAM里面,这样导致目前的DDIC需要额外增设一个RAM;即,DDIC包括两个RAM,其中一个RAM用于存储MIPI COMMAND模式下的显示数据,另一个用于存储亮度补偿数据。
然而,鉴于各种应用场景,显示驱动器上的两个RAM的利用率较低,且RAM在显示驱动器上的制造成本较高,导致显示驱动器存在资源浪费的问题。
发明内容
本申请提供的显示驱动器及显示系统,旨在解决显示驱动器上的两个RAM的利用率较低,且RAM在显示驱动器上的制造成本较高,导致显示驱动器存在资源浪费的问题。
为解决上述技术问题,本申请采用的一个技术方案是:提供一种显示驱动器。该显示驱动器包括:移动产业处理器接口(MIPI)电路、第一存储器、补偿电路、第二存储器以及处理电路:所述移动产业处理器接口(MIPI)电路,用于接收显示数据;且所述MIPI电路可被配置为第一接口模式;其中,当所述MIPI电路被配置为所述第一接口模式时,所述MIPI电路将接收的所述显示数据直接传输至所述处理电路,所述补偿电路将补偿数据写入至所述第二存储器和/或所述第一存储器,所述处理电路从所述第二存储器和/或所述第一存储器获取所述补偿数据以对所述显示数据进行补偿,以藉由补偿后的显示数据驱动显示面板。
其中,所述MIPI电路还可被配置为第二接口模式,当所述MIPI电路被配置为所述第二接口模式时,所述MIPI电路将接收的所述显示数据写入至所述第一存储器和/或所述第二存储器,所述处理电路从所述第一存储器和/或所述第二存储器获取所述显示数据,并藉由所述显示数据驱动所述显示面板。
其中,还包括第三存储器,与所述补偿电路连接;当所述MIPI电路被配置为所述第一接口模式时,所述MIPI电路将接收的所述显示数据直接传输至所述处理电路,所述补偿电路将第一类型补偿数据写入至所述第二存储器和/或所述第一存储器,将第二类型补偿数据写入至所述第三存储器和/或所述第一存储器,所述处理电路从所述第二存储器和/或所述第一存储器接收所述第一类型补偿数据以对所述显示数据进行第一类型补偿;所述处理电路从所述第三存储器和/或所述第一存储器接收所述第二类型补偿数据以对所述显示数据进行第二类型补偿,以藉由补偿后的显示数据驱动所述显示面板。
其中,所述第一类型补偿数据包括亮度补偿数据,所述第二类型补偿数据包括屏下摄像补偿数据或老化补偿数据。
其中,所述补偿电路还包括补偿数据接口,所述补偿电路通过所述补偿数据接口将所述补偿数据写入至所述第二存储器和/或所述第一存储器;
优选地,所述补偿数据接口为串行接口。
其中,所述MIPI电路还包括MIPI接口和地址控制单元,所述地址控制单元通过所述MIPI接口接收地址命令;所述地址命令包括所述显示数据对应的地址空间信息或所述补偿数据对应的地址空间信息;所述地址控制单元基于所述地址命令控制所述第一存储器和/或所述第二存储器的相应的地址空间打开,以使所述显示数据或所述补偿数据写入至所述第一存储器和/或所述第二存储器的对应地址空间。
其中,当所述MIPI电路被配置为所述第二接口模式时,所述MIPI电路将接收的所述显示数据写入至所述第一存储器和所述第二存储器,所述处理电路选择性地从所述第一存储器读取所述显示数据以驱动所述显示面板显示第一画面,或选择性地从所述第二存储器读取所述显示数据以驱动所述显示面板显示第二画面,所述第一画面和所述第二画面的显示效果不同。
其中,当所述MIPI电路被配置为所述第二接口模式时,所述处理电路可从所述第一存储器读取所述显示数据的状态与从所述第二存储器读取所述显示数据的状态之间进行自由切换,以使得所述显示面板可在所述第一画面和所述第二画面之间进行切换。
其中,所述第一接口模式为视频模式;所述第二接口模式为命令模式。
为解决上述技术问题,本申请采用的另一个技术方案是:提供一种显示系统。该显示系统包括:显示面板和显示驱动器。显示驱动器为上述所涉及的显示驱动器,被配置为驱动所述显示面板。
本申请实施例的有益效果,区别于现有技术:本申请实施例提供的显示驱动器,通过设置补偿电路,使补偿电路将补偿数据写入至第二存储器和/或第一存储器,处理电路接收显示数据,并从第二存储器和/或第一存储器接收补偿数据以对显示数据进行补偿,进而藉由补偿后的显示数据驱动显示面板,能够避免显示面板在显示过程中出现亮度不均匀的问题。同时,通过将补偿数据写入至第一存储器和/或第二存储器,使得补偿数据不仅可以选择性地存储在第一存储器,也可以选择性地存储在第二存储器,或者选择性地存储在第一存储器和第二存储器中,大大增加了补偿数据可存放的位置,且能够在不增加存储器,即不增加成本的基础上,有效增加存放补偿数据的存储空间,并提高了第一存储器和第二存储器的利用率。
附图说明
图1为本申请一实施例提供的显示驱动器的架构示意图;
图2为图1对应的显示驱动器配置为第一接口模式时补偿数据的数据流向图;
图3为图1对应的显示驱动器配置为第二接口模式时显示数据的数据流向图;
图4为本申请另一实施例提供的显示驱动器的架构示意图;
图5为本申请一具体实施例提供的显示驱动器的架构示意图;
图6为本申请又一实施例提供的显示驱动器的架构示意图;
图7为本申请一实施例提供的显示系统的结构示意图。
附图标记说明
显示驱动器10;MIPI电路1;MIPI接口11;数据控制器13;压缩器14;解压缩器15;补偿电路2;补偿数据接口21;处理电路3;图像增强单元31;SPR32;亮度补偿单元33;第一存储器4;第二存储器5;地址控制单元6;解码器61;地址控制器62;第三存储器7;显示面板20。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第三”的特征可以明示或者隐含地包括至少一个该特征。本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
下面结合附图和实施例对本申请进行详细的说明。
请参阅图1,图1为本申请一实施例提供的显示驱动器的架构示意图;在本实施例中,提供一种显示驱动器10。该显示驱动器10可用于驱动显示面板显示画面。该显示驱动器10包括移动产业处理器接口(Mobile Industry Processor Interface,MIPI)电路1、补偿电路2、处理电路3、第一存储器4以及第二存储器5。
其中,MIPI电路1包括MIPI接口11。MIPI电路1可被配置为第一接口模式和第二接口模式。第一接口模式可为视频模式;第二接口模式为命令模式。补偿电路2包括补偿数据接口21;第二存储器5与补偿数据接口21连接。补偿数据接口21可为串行接口(SerialPeripheral Interface,SPI)。MIPI电路1和补偿电路2分别连接处理电路3。
结合图1和图2,图2为图1对应的显示驱动器配置为第一接口模式时补偿数据的数据流向图;当MIPI电路1被配置为第一接口模式时,MIPI电路1将通过MIPI接口11接收的显示数据直接传输至处理电路3,补偿电路2通过补偿数据接口21将补偿数据写入至第一存储器4和/或写入至第二存储器5,处理电路3从MIPI接口11接收显示数据,并通过数据线a4从第一存储器4和/或通过数据线a5从第二存储器5接收补偿数据以对显示数据进行补偿,以藉由补偿后的显示数据驱动显示面板;从而避免显示面板在显示过程中出现亮度不均匀的问题。其中,通过将补偿数据写入至第一存储器4和/或第二存储器5,使得补偿数据不仅可以选择性地存储在第一存储器4,也可以选择性地存储在第二存储器5,或者选择性地存储在第一存储器4和第二存储器5中,大大增加了补偿数据可存放的位置,且能够在不增加存储器,即不增加成本的基础上,有效增大了存放补偿数据的存储空间,并提高了第一存储器4和第二存储器5的利用率。
为了进一步提高第一存储器4和第二存储器5的利用率,减少显示驱动器10的资源浪费。结合图1和图3,图3为图1对应的显示驱动器配置为第二接口模式时显示数据的数据流向图;当MIPI电路1被配置为第二接口模式时,MIPI电路1将通过MIPI接口11接收的显示数据写入至第一存储器4和/或写入至第二存储器5,以通过第一存储器4和/或第二存储器5对从MIPI接口11接收的显示数据进行存储,使得显示数据不仅可以选择性地存储在第一存储器4,也可以选择性地存储在第二存储器5,或者选择性地存储在第一存储器4和第二存储器5中,大大增加了显示数据的可存放的位置,且能够在不增加存储器,即不增加成本的基础上,有效增大了存放显示数据的存储空间,并进一步提高了第一存储器4和第二存储器5的利用率。
在具体实施例中,当MIPI电路1被配置为第二接口模式时,处理电路3具体可通过数据线b3从第一存储器4和/或通过数据线b4从第二存储器5获取显示数据,并藉由显示数据驱动显示面板,以进行画面显示。
具体的,当MIPI电路1被配置为第二接口模式时,MIPI电路1通过MIPI接口11将显示数据写入至第一存储器4和第二存储器5,处理电路3选择性地通过数据线b3从第一存储器4获取显示数据以驱动显示面板显示第一画面,或选择性地通过数据线b4从第二存储器5获取显示数据以驱动显示面板显示第二画面。其中,第一存储器4中的显示数据与第二存储器5中的显示数据不同,第一画面和第二画面的显示效果不同;这样能够实现动态显示两幅画面。
进一步地,当MIPI电路1被配置为第二接口模式时,处理电路3可从第一存储器4获取显示数据的状态与从第二存储器5获取显示数据的状态之间进行自由切换,以使得显示面板可在第一画面和第二画面之间进行切换;从而在息屏唤醒(Always on display,AOD)模式下可以动态切换第一存储器4和第二存储器5里面的显示画面,以提升AOD模式的显示效果,满足用户的使用观感,并提高第一存储器4和第二存储器5的利用率。
在另一实施例中,参见图4,图4为本申请另一实施例提供的显示驱动器的架构示意图;MIPI电路1还包括与MIPI接口11连接的地址控制单元6;地址控制单元6通过地址控制线c1与第一存储器4连接,通过地址控制线c2与第二存储器5连接。MIPI电路1通过MIPI接口11接收地址命令;地址命令包括显示数据对应的地址空间信息或补偿数据的地址空间信息。当MIPI电路1被配置为第一接口模式时,地址控制单元6基于地址命令的补偿数据的地址空间信息控制第一存储器4和/或第二存储器5的相应的地址空间打开,以使补偿数据写入至第一存储器4和/或第二存储器5的对应地址空间。当MIPI电路1被配置为第二接口模式时,地址控制单元6基于地址命令中的显示数据对应的地址空间信息控制第一存储器4和/或第二存储器5的相应的地址空间打开,以使显示数据写入至第一存储器4和/或第二存储器5的对应地址空间。
在一具体实施例中,参见图5,图5为本申请一具体实施例提供的显示驱动器的架构示意图;显示驱动器10进一步还包括数据控制器13、压缩器14以及解压缩器15。其中,数据控制器13的输入端连接至MIPI接口11,数据控制器13的输出端连接至压缩器14的输入端。压缩器14的输出端连接至第一存储器4和第二存储器5,以通过压缩器14对从MIPI接收的显示数据进行压缩,然后存储至第一存储器4和/或第二存储器5,这样能够减小显示数据在第一存储器4和/或第二存储器5的占用空间,从而能够在该显示驱动器10上设置第一存储器4和第二存储器5时,使这两个存储器的内存容量相对较小,以节省成本。解压缩器15的输入端连接至第一存储器4和第二存储器5,解压缩器15的输出端连接至处理电路3,以对第一存储器4和第二存储器5中的压缩显示数据进行解压缩,然后输出至处理电路3进行处理。
处理电路3具体包括图像增强单元31、SPR32以及亮度补偿单元33;其中,图像增强单元31、SPR32以及亮度补偿单元33的具体结构与功能可参见现有相关结构的相关描述,在此不再赘述。
地址控制单元6具体包括解码器61和地址控制器62;其中,解码器61的输入端连接至MIPI接口11,以通过MIPI接口11接收地址命令然后对地址命令进行解码并通过器输出端输出相应的指令。地址控制器62的输入端与解码器61的输出端连接,地址控制器62的输出端分别连接至第一存储器4和第二存储器5的输入端。地址控制器62基于解码器61输出的对应地址命令的指令控制第一存储器4和/或第二存储器5的相应的地址空间打开,以使显示数据或补偿数据写入至第一存储器4和/或第二存储器5的对应地址空间。
在又一实施例中,参见图6,图6为本申请又一实施例提供的显示驱动器的架构示意图;与上述实施例提供的显示驱动器10不同的是,该实施例提供的显示驱动器10还包括第三存储器7;第三存储器7与MIPI电路1的MIPI接口11连接。
在该实施例中,当MIPI电路1被配置为第一接口模式时,MIPI电路1将通过MIPI接口11接收的显示数据直接传输至处理电路3,补偿电路2将第一类型补偿数据写入至第二存储器5和/或写入至第一存储器4,将第二类型补偿数据通过数据线a6写入至第三存储器7和/或写入至第一存储器4,处理电路3从MIPI接口11接收显示数据,通过数据线a5从第二存储器5和/或通过数据线a4从第一存储器4接收第一类型补偿数据以对显示数据进行第一类型补偿;通过数据线a7从第三存储器7和/或通过数据线a4从第一存储器4接收第二类型补偿数据以对显示数据进行第二类型补偿,以藉由补偿后的显示数据驱动显示面板。
其中,第一类型补偿数据包括亮度补偿数据,以对显示面板的亮度进行补偿,使显示面板的显示亮度更加均一。第二类型补偿数据包括屏下摄像补偿数据或老化补偿数据。其中,通过使第二类型补偿数据包括屏下摄像补偿数据,能够通过该屏下摄像补偿数据对显示数据进行补偿,以缩小显示面板的屏下摄像区域域与其它区域的显示亮度差异,从而提高显示面板的整体显示效果。通过使第二类型数据包括老化补偿数据,能够通过该老化补偿数据对显示数据进行补偿,以缩小因显示面板的线路老化等其它老化原因导致的显示面板的亮度差异,进而能够提高显示面板的整体显示效果。
在具体实施例中,第一存储器4、第二存储器5和/或第三存储器7可为随机存取存储器(Random Access Memory,RAM)。第一存储器4、第二存储器5和第三存储器7的存储空间可相同或不同。在一具体实施例中,由于第三存储器7仅用于存储第二类型补偿数据,所需的存储空间相对较小,因此,第三存储器7的存储空间可小于第一存储器4和第二存储器5的存储空间,以降低成本。具体的,第三存储器7的存储空间可为1.6Mbits。进一步地,第一存储器4和第二存储器5的存储空间可小于30Mbits,以在不影响显示驱动器10的基础上,进一步降低两个存储器的制造成本,进而降低显示驱动器10的整体制造成本。具体的,第一存储器4的存储空间可为26.9Mbits(1200×24×2800×1/3);其中,1/3指1/3压缩。第二存储器5的存储空间可为16Mbits。
在具体实施例中,如图3所示,该显示驱动器10进一步还包括晶振、时序控制器、电压/电平转换器(Level Shift,LS)、数字模拟转换器(Digital to analog converter,DAC)等结构,这些结构的具体连接方式及功能与现有显示驱动器10的具体连接方式及功能相同或相似,且可实现相同或相似的技术效果,具体可参见现有技术,在此不再赘述。
本申请实施例提供的显示驱动器10,通过设置补偿电路2,使补偿电路2将补偿数据写入至第二存储器5和/或第一存储器4,处理电路3接收显示数据,并从第二存储器5和/或第一存储器4接收补偿数据以对显示数据进行补偿,以藉由补偿后的显示数据驱动显示面板,能够避免显示面板在显示过程中出现亮度不均匀的问题。同时,通过将补偿数据写入至第一存储器4和/或第二存储器5,使得补偿数据不仅可以选择性地存储在第一存储器4,也可以选择性地存储在第二存储器5,或者选择性地存储在第一存储器4和第二存储器5中,大大增加了补偿数据可存放的位置,且能够在不增加存储器,即不增加成本的基础上,有效增大了存放补偿数据的存储空间,并提高了第一存储器4和第二存储器5的利用率。
参见图7,图7为本申请一实施例提供的显示系统的结构示意图。在本实施例中,还提供一种显示系统,该显示系统包括显示驱动器10和显示面板20。
显示驱动器10用于驱动显示面板20显示画面。显示驱动器10为上述任一实施例所提供的显示驱动器10,其具体结构与功能可参见上述实施例提供的显示驱动器10的具体结构与功能,且可实现相同或相似的技术效果,在此不再赘述。
显示面板20可以是硬质屏或柔性屏,用于在工作时显示画面。显示面板20可包括依次层叠设置的阳极层、有机膜层、阴极层等。有机膜层至少可以包括但不限于依次层叠的空穴注入层、空穴传输层、有机发光层、电子传输层、电子注入层。在一定电压驱动下,电子和空穴分别从阴极层和阳极层注入到电子传输层和空穴传输层,电子和空穴分别迁移到有机发光层,并在有机发光层中相遇,形成激子并使发光分子激发,产生光亮。该显示面板20的具体结构与功能可参见现有显示面板的具体结构与功能,在此不再赘述。
当然,在具体实施例中,显示系统还包括主控制器等其它结构,具体可参见现有显示系统的相关结构,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
以上仅为本申请的实施方式,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

Claims (10)

1.一种显示驱动器,其特征在于,包括移动产业处理器接口(MIPI)电路、第一存储器、补偿电路、第二存储器以及处理电路:
所述移动产业处理器接口(MIPI)电路,用于接收显示数据;且所述MIPI电路可被配置为第一接口模式;
其中,当所述MIPI电路被配置为所述第一接口模式时,所述MIPI电路将接收的所述显示数据直接传输至所述处理电路,所述补偿电路将补偿数据写入至所述第二存储器和/或所述第一存储器,所述处理电路从所述第二存储器和/或所述第一存储器获取所述补偿数据以对所述显示数据进行补偿,以藉由补偿后的显示数据驱动显示面板。
2.根据权利要求1所述的显示驱动器,其特征在于,
所述MIPI电路还可被配置为第二接口模式,当所述MIPI电路被配置为所述第二接口模式时,所述MIPI电路将接收的所述显示数据写入至所述第一存储器和/或所述第二存储器,所述处理电路从所述第一存储器和/或所述第二存储器获取所述显示数据,并藉由所述显示数据驱动所述显示面板。
3.根据权利要求2所述的显示驱动器,其特征在于,
还包括第三存储器,与所述补偿电路连接;
当所述MIPI电路被配置为所述第一接口模式时,所述MIPI电路将接收的所述显示数据直接传输至所述处理电路,所述补偿电路将第一类型补偿数据写入至所述第二存储器和/或所述第一存储器,将第二类型补偿数据写入至所述第三存储器和/或所述第一存储器,所述处理电路从所述第二存储器和/或所述第一存储器接收所述第一类型补偿数据以对所述显示数据进行第一类型补偿;所述处理电路从所述第三存储器和/或所述第一存储器接收所述第二类型补偿数据以对所述显示数据进行第二类型补偿,以藉由补偿后的显示数据驱动所述显示面板。
4.根据权利要求3所述的显示驱动器,其特征在于,所述第一类型补偿数据包括亮度补偿数据,所述第二类型补偿数据包括屏下摄像补偿数据或老化补偿数据。
5.根据权利要求1-4任一项所述的显示驱动器,其特征在于,
所述补偿电路包括补偿数据接口,所述补偿电路通过所述补偿数据接口将所述补偿数据写入至所述第二存储器和/或所述第一存储器;
优选地,所述补偿数据接口为串行接口。
6.根据权利要求1-4任一项所述的显示驱动器,其特征在于,所述MIPI电路还包括MIPI接口和地址控制单元,所述地址控制单元通过所述MIPI接口接收地址命令;所述地址命令包括所述显示数据对应的地址空间信息或所述补偿数据对应的地址空间信息;
所述地址控制单元基于所述地址命令控制所述第一存储器和/或所述第二存储器的相应的地址空间打开,以使所述显示数据或所述补偿数据写入至所述第一存储器和/或所述第二存储器的对应地址空间。
7.根据权利要求2-4任一项所述的显示驱动器,其特征在于,
当所述MIPI电路被配置为所述第二接口模式时,所述MIPI电路将接收的所述显示数据写入至所述第一存储器和所述第二存储器,所述处理电路选择性地从所述第一存储器读取所述显示数据以驱动所述显示面板显示第一画面,或选择性地从所述第二存储器读取所述显示数据以驱动所述显示面板显示第二画面,所述第一画面和所述第二画面的显示效果不同。
8.根据权利要求7所述的显示驱动器,其特征在于,
当所述MIPI电路被配置为所述第二接口模式时,所述处理电路可从所述第一存储器读取所述显示数据的状态与从所述第二存储器读取所述显示数据的状态之间进行自由切换,以使得所述显示面板可在所述第一画面和所述第二画面之间进行切换。
9.根据权利要求2所述的显示驱动器,其特征在于,
所述第一接口模式为视频模式;所述第二接口模式为命令模式。
10.一种显示系统,其特征在于,包括:
显示面板;
显示驱动器,为如权利要求1-9任一项所述的显示驱动器,被配置为驱动所述显示面板。
CN202210595772.9A 2022-05-27 2022-05-27 显示驱动器及显示系统 Pending CN114927084A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210595772.9A CN114927084A (zh) 2022-05-27 2022-05-27 显示驱动器及显示系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210595772.9A CN114927084A (zh) 2022-05-27 2022-05-27 显示驱动器及显示系统

Publications (1)

Publication Number Publication Date
CN114927084A true CN114927084A (zh) 2022-08-19

Family

ID=82812198

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210595772.9A Pending CN114927084A (zh) 2022-05-27 2022-05-27 显示驱动器及显示系统

Country Status (1)

Country Link
CN (1) CN114927084A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116564227A (zh) * 2023-07-10 2023-08-08 禹创半导体(深圳)有限公司 Oled驱动显示芯片及其存储器控制方法、结构

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116564227A (zh) * 2023-07-10 2023-08-08 禹创半导体(深圳)有限公司 Oled驱动显示芯片及其存储器控制方法、结构
CN116564227B (zh) * 2023-07-10 2023-09-29 禹创半导体(深圳)有限公司 Oled驱动显示芯片及其存储器控制方法、结构

Similar Documents

Publication Publication Date Title
US8736545B2 (en) Image display device and driving method for the same
US20030117382A1 (en) Configurable panel controller and flexible display interface
JP5100312B2 (ja) 液晶表示装置及びlcdドライバ
JP2002116743A (ja) 液晶表示装置の駆動方法
US20040056854A1 (en) Active matrix display device, video signal processing device, method of driving the active matrix display device, method of processing signal, computer program executed for driving the active matrix display device, and storage medium storing the computer program
TW200304114A (en) Display driver control device and electronic equipment with display device
US7868898B2 (en) Methods and apparatus for efficiently accessing reduced color-resolution image data
EP3933816A1 (en) Drive method, drive circuit, and display device
US20210056912A1 (en) Data compensating circuit and display device including the same
CN111899692A (zh) Oled显示装置、补偿数据上电传输方法及图像显示方法
JP3491471B2 (ja) 駆動装置及び電子機器
CN114927084A (zh) 显示驱动器及显示系统
US5710604A (en) Video memory device for color-sequential-type displays
JP2004302400A (ja) 液晶ディスプレイの画素回路
CN111767017B (zh) 一种显示面板及显示面板的显示方法
US11830402B1 (en) Display circuit of special-shaped screen and display device
EP1638074A2 (en) Image display circuitry and mobile electronic device
US8878863B2 (en) Portable terminal
CN114333729B (zh) 液晶显示模组及其显示控制电路和方法、液晶显示装置
CN107274853B (zh) 阵列基板、显示面板与显示装置
JP2011077970A (ja) 画像処理装置、画像表示システム、電子機器及び画像処理方法
US20030160748A1 (en) Display control circuit, semiconductor device, and portable device
US20070109234A1 (en) Liquid crystal display and method for driving same
JP2006011074A (ja) 表示コントローラ、電子機器及び画像データ供給方法
JP2003296095A (ja) 表示方法及び装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination