CN114864236A - 电感装置 - Google Patents
电感装置 Download PDFInfo
- Publication number
- CN114864236A CN114864236A CN202110148797.XA CN202110148797A CN114864236A CN 114864236 A CN114864236 A CN 114864236A CN 202110148797 A CN202110148797 A CN 202110148797A CN 114864236 A CN114864236 A CN 114864236A
- Authority
- CN
- China
- Prior art keywords
- sub
- trace
- capacitor
- inductive device
- coupled
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F27/00—Details of transformers or inductances, in general
- H01F27/28—Coils; Windings; Conductive connections
- H01F27/2823—Wires
- H01F27/2828—Construction of conductive connections, of leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F27/00—Details of transformers or inductances, in general
- H01F27/34—Special means for preventing or reducing unwanted electric or magnetic effects, e.g. no-load losses, reactive currents, harmonics, oscillations, leakage fields
- H01F27/38—Auxiliary core members; Auxiliary coils or windings
- H01F27/385—Auxiliary core members; Auxiliary coils or windings for reducing harmonics
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Filters And Equalizers (AREA)
Abstract
一种电感装置,其包括第一走线、第二走线、第一电容及至少一连接部。第一走线包括至少两个子走线,且至少两个子走线的一端耦接于第一节点。第二走线包括至少两个子走线,且至少两个子走线的一端耦接于第二节点。电容耦接于第一节点及第二节点之间。至少一连接部耦接于第一走线的至少两个子走线的另一端与第二走线的至少两个子走线的另一端,以使第一走线与第二走线形成封闭回路。
Description
技术领域
本公开涉及一种电子装置,且特别涉及一种电感装置。
背景技术
一般应用于电感装置的封闭回路会降低电感装置的电感值,并且影响电感装置的品质因素(Q值)。若封闭回路越接近电感装置内的其余元件,则电感装置的品质因素将被显著地影响。
发明内容
本公开内容的一技术实施方式涉及一种电感装置,其包括第一走线、第二走线、第一电容及至少一连接部。第一走线包括至少两个子走线,且至少两个子走线的一端耦接于第一节点。第二走线包括至少两个子走线,且至少两个子走线的一端耦接于第二节点。电容耦接于第一节点及第二节点之间。至少一连接部耦接于第一走线的至少两个子走线的另一端与第二走线的至少两个子走线的另一端,以使第一走线与第二走线形成封闭回路。
因此,根据本公开的技术内容,本公开实施例所示的电感装置中的电容可形成一个低频阻隔的功能,以使于电感装置感应的低频信号无法通过而高频信号能直接通过。低频信号举例而言,如2.4GHz主要操作频率,通过电感装置的曲折的电感架构(foldedinductor)对主要操作频率的感应信号进行相消,所以曲折的电感架构并不会影响电感操作频率的特性,并且感应在曲折二线上的信号会因反向而相消,而若中央电感架构有高频信号,例如2倍谐波5GHz,则因高频信号电容为导通之故,使得高频信号由曲折的电感架构通过电容而形成一个绕围一圈的感应电感,进而在本公开主张的电感架构感应出相对应2.4GHz十倍以上的5GHz谐波信号。使用者再把此5GHz信号于电路中应用,例如放大信号之后再把操作频率的5GHz谐波进行相消,另其应用放大电路可为熟知电路设计者最佳化调整而定。如此,即可降低对5GHz的电路所产生的不良影响。
再者,由于本公开将滤波器设置于电感装置内,因此,不需于电感装置外部设置滤波器,从而避免外部滤波器影响到电路本身的性能或是增加额外的费用。另外,本公开实施例的电感装置中的电容除可形成一个低频滤除的功能(例如滤除二阶谐波)外,还可通过多个电容间的配置以将更高频的信号(例如四阶谐波)通过短路的方式导引滤除,以避免原先电路四阶谐波的不良影响。
附图说明
为让本公开的上述和其他目的、特征、优点与实施例能更明显易懂,附图的说明如下:
图1是依照本公开一实施例示出一种电感装置的示意图。
图2是依照本公开一实施例示出一种电感装置的示意图。
图3是依照本公开一实施例示出一种如图2所示的电感装置的操作示意图。
图4是依照本公开一实施例示出一种如图2所示的电感装置的操作示意图。
图5是依照本公开一实施例示出一种电感装置的示意图。
图6是依照本公开一实施例示出一种电感装置的示意图。
图7是依照本公开一实施例示出一种电感装置的实验数据示意图。
根据惯常的作业方式,图中各种特征与元件并未依比例绘制,其绘制方式是为了以最佳的方式呈现与本公开相关的具体特征与元件。此外,在不同附图间,以相同或相似的元件符号来指称相似的元件/部件。
符号说明
1000、1000A:电感装置
1100、1100A:第一走线
1110、1110A、1120、1120A:子走线
1200、1200A:第二走线
1210、1210A、1220、1220A:子走线
1300、1300A:连接部
1310、1320、1320A:连接件
C1、C2:电容
L1:曲线
N1:第一节点
N2:第二节点
具体实施方式
图1是依照本公开一实施例示出一种电感装置1000的示意图。为使图1的电感装置1000易于理解,将图1的电感装置1000的结构设计图简化为图2的电感装置1000的示意图。
请同时参阅图1及图2,电感装置1000包括第一走线1100、第二走线1200、电容C1及至少一连接部1300。再者,第一走线1100包括至少两个子走线1110、1120。第二走线1200包括至少两个子走线1210、1220。
如图所示,至少两个子走线1110、1120的一端(如上端)耦接于第一节点N1。至少两个子走线1210、1220的一端(如上端)耦接于第二节点N2。电容C1耦接于第一节点N1及第二节点N2之间。此外,至少一连接部1300耦接于第一走线1100的至少两个子走线1110、1120的另一端(如下端)与第二走线1200的至少两个子走线1210、1220的另一端(如下端),以使第一走线1100与第二走线1200形成封闭回路。
在一实施例中,至少一连接部1300包含第一连接件1310及第二连接件1320。第一连接件1310耦接于第一走线1100的至少两个子走线1110、1120其中一者(如子走线1110)的另一端(如下端)与第二走线1200的至少两个子走线1210、1220其中一者(如子走线1210)的另一端(如下端)。第二连接件1320耦接于第一走线1100的至少两个子走线1110、1120其中另一者(如子走线1120)的另一端(如下端)与第二走线1200的至少两个子走线1210、1220其中另一者(如子走线1220)的另一端(如下端)。
于一实施例中,第一走线1100的至少两个子走线1110、1120的每一者包含U型子走线。举例而言,子走线1110、1120皆为U型的子走线。此外,第二走线1200的至少两个子走线1210、1220的每一者亦包含U型子走线。举例而言,子走线1210、1220皆为U型的子走线。然本公开不以上述实施例为限,在不脱离本公开的构思下,子走线采用其它适当的形状,或其余配置方式,均落入本公开的权利要求内。
在一实施例中,第一走线1100包括第一子走线1110及第二子走线1120。再者,第一子走线1110及第二子走线1120皆包括第一端及第二端。如图所示,第一子走线1110的第一端(如上端)与第二子走线1120的第一端(如上端)耦接于第一节点N1。此外,第二走线1200包括第三子走线1210及第四子走线1220。再者,第三子走线1210及第四子走线1220皆包括第一端及第二端。如图所示,第三子走线1210的第一端(如上端)与第四子走线1220的第一端(如上端)耦接于第二节点N2。
在一实施例中,第一连接件1310耦接于第一子走线1110的第二端(如下端)与第三子走线1210的第二端(如下端)。在一实施例中,第二连接件1320耦接于第二子走线1120的第二端(如下端)与第四子走线1220的第二端(如下端)。
在一实施例中,电容C1与第一连接件1310分别位于电感装置1000的两侧。举例而言,电容C1位于电感装置1000的上侧,而第一连接件1300则位于电感装置1000的下侧。
在一实施例中,电容C1与第二连接件1320分别位于电感装置1000的两侧。举例而言,电容C1位于电感装置1000的上侧,而第二连接件1320则位于电感装置1000的下侧。在一实施例中,第一连接件1310与第二连接件1320位于电感装置1000的同一侧。举例而言,第一连接件1310与第二连接件1320均位于电感装置1000的下侧。需说明的是,本公开不以图1及图2所示的结构为限,其仅用以例示性地示出本公开的实现方式之一。
图3是依照本公开一实施例示出一种如图2所示的电感装置1000的操作示意图。请先参阅图2,若电感装置1000操作于低频时,配置电容C1处形成如图3所示的断路,因此,本公开实施例所示的电感装置1000中的电容C1可形成一个低频阻隔的功能,以使于电感装置1000感应的低频信号无法通过。
图4是依照本公开一实施例示出一种如图2所示的电感装置1000的操作示意图。请先参阅图2,若电感装置1000操作于高频时,配置电容C1处形成如图4所示的短路,而使高频信号能直接通过。在一实施例中,电感可配置于图1至图4示出的电感装置1000内部。
图5是依照本公开一实施例示出一种电感装置1000A的示意图。为使图5的电感装置1000A易于理解,将图5的电感装置1000A的结构设计图简化为图6的电感装置1000A的示意图。相较于图2所示的电感装置1000,图6的电感装置1000A的连接部1300A可由电容实作。
如图所示,电感装置1000A的连接部1300A包含电容C2。电容C2耦接于第一子走线1110A的第二端(如下端)与第三子走线1210A的第二端(如下端)。此外,电感装置1000A的连接部1300A还包含连接件1320A,且连接件1320A耦接于第二子走线1120A的第二端(如下端)与第四子走线1220A的第二端(如下端)。
在一实施例中,电容C1与电容C2分别位于电感装置1000A的两侧。举例而言,电容C1位于电感装置1000A的上侧,而电容C2则位于电感装置1000A的下侧。
在一实施例中,电容C1与连接件1320A分别位于电感装置1000A的两侧。举例而言,电容C1位于电感装置1000A的上侧,而连接件1320A则位于电感装置1000A的下侧。在一实施例中,连接件1320A与电容C2位于同一侧。举例而言,连接件1320A与电容C2均位于电感装置1000A的下侧。在一实施例中,电感可配置于图5至图6示出的电感装置1000A内部。需说明的是,本公开不以图5及图6所示的结构为限,其仅用以例示性地示出本公开的实现方式之一。
在一实施例中,电容C1的电容值不同于电容C2的电容值。举例而言,电容C1的电容值大于电容C2的电容值。在一实施例中,依据电感装置1000A感应的信号的频率高低,电感装置1000A中的电容C1与电容C2可同时断路或同时短路,亦或只有电容C1与电容C2其中一者断路,另一者短路。然本公开不以上述实施例为限,在不脱离本公开的构思下,采用电容C2的电容值大于电容C1的电容值的方式,或其余配置方式,均落入本公开的权利要求内。
需说明的是,于图5与图6的实施例中,元件标号类似于图1及图2中的元件标号者,具备类似的结构特征,为使说明书简洁,于此不作赘述。此外,本公开不以图5与图6所示的结构为限,其仅用以例示性地示出本公开的实现方式之一。
图7是示出依照本公开一实施例的一种电感装置的实验数据示意图。如图所示,采用本公开的架构配置以将电感设置于电感装置1000、1000A内,其品质因素的实验曲线为L1。此外,未采用本公开的架构配置的单一电感的品质因素的实验曲线为L2。由图中可知,于频率约2GHz处,采用本公开的架构配置的电感的品质因素约为9,与未采用本公开的架构配置的单一电感的品质因素相近,由此可知,即便采用本公开的架构配置以将电感设置于电感装置1000、1000A内,对电感的品质因素几乎不会有影响。再者,于频率约4GHz处,本公开的电感装置1000、1000A会形成短路以有效地降低耦合效应。此外,采用本公开的架构的电感装置的谐振频率(harmonic frequency)改善约3dB。
由上述本公开实施方式可知,应用本公开具有下列优点。本公开实施例所示的电感装置可感应中央电感的高频信号,例如二阶谐波,于额外的电路放大后,以相消原先电路二阶谐波的不良影响。举例而言,通过电感装置的电容主要使用于让高频通过和阻挡低频的技术效果,如此,即可让同一个电感装置相对于高低频有二种不同的信号感应方式。
再者,由于本公开将滤波器设置于集成电路(integrated circuit,IC)内,因此,不需于电感装置外部设置滤波器,从而避免外部滤波器影响到电路本身的性能以及其额外的费用。另外,本公开实施例的电感装置中的电容除可形成一个低频滤除的功能(例如滤除二阶谐波)外,还可通过多个电容间的配置以将更高频的信号(例如四阶谐波)通过短路的方式导引滤除,以避免原先电路四阶谐波的不良影响。
Claims (10)
1.一种电感装置,包括:
一第一走线,包括:
至少两个子走线,其中所述至少两个子走线的一端耦接于一第一节点;
一第二走线,包括:
至少两个子走线,其中所述至少两个子走线的一端耦接于一第二节点;
一第一电容,耦接于该第一节点及该第二节点之间;及
至少一连接部,耦接于该第一走线的所述至少两个子走线的另一端与该第二走线的所述至少两个子走线的另一端,以使该第一走线与该第二走线形成一封闭回路。
2.如权利要求1所述的电感装置,其中所述至少一连接部包含:
一第一连接件,耦接于该第一走线的所述至少两个子走线其中一者的另一端与该第二走线的所述至少两个子走线其中一者的另一端;以及
一第二连接件,耦接于该第一走线的所述至少两个子走线其中另一者的另一端与该第二走线的所述至少两个子走线其中另一者的另一端。
3.如权利要求2所述的电感装置,其中该第一走线的所述至少两个子走线包括:
一第一子走线,包括:
一第一端;及
一第二端;以及
一第二子走线,包括:
一第一端,耦接于该第一子走线的该第一端;及
一第二端,
其中该第二走线的所述至少两个子走线包括:
一第三子走线,包括:
一第一端;及
一第二端;以及
一第四子走线,包括:
一第一端,耦接于该第三子走线的该第一端;及
一第二端。
4.如权利要求3所述的电感装置,其中该第一连接件耦接于该第一子走线的该第二端与该第三子走线的该第二端,其中该第二连接件耦接于该第二子走线的该第二端与该第四子走线的该第二端。
5.如权利要求4所述的电感装置,其中该第一电容与该第一连接件分别位于该电感装置的两侧,其中该第一电容与该第二连接件分别位于该电感装置的两侧,其中该第一连接件与该第二连接件位于该电感装置的同一侧。
6.如权利要求1所述的电感装置,其中所述至少一连接部包含一第二电容。
7.如权利要求6所述的电感装置,其中该第一走线的所述至少两个子走线包括:
一第一子走线,包括:
一第一端;及
一第二端;以及
一第二子走线,包括:
一第一端,耦接于该第一子走线的该第一端;以及
一第二端,
其中该第二走线的所述至少两个子走线包括:
一第三子走线,包括:
一第一端;及
一第二端;以及
一第四子走线,包括:
一第一端,耦接于该第三子走线的该第一端;以及
一第二端。
8.如权利要求7所述的电感装置,其中该第二电容耦接于该第一子走线的该第二端与该第三子走线的该第二端,其中所述至少一连接部还包含:
一连接件,耦接于该第二子走线的该第二端与该第四子走线的该第二端。
9.如权利要求8所述的电感装置,其中该第一电容与该第二电容分别位于该电感装置的两侧,其中该第一电容与该连接件分别位于该电感装置的两侧,其中该第二电容与该连接件位于该电感装置的同一侧。
10.如权利要求9所述的电感装置,其中该第一电容的一第一电容值不同于该第二电容的一第二电容值。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110148797.XA CN114864236A (zh) | 2021-02-03 | 2021-02-03 | 电感装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110148797.XA CN114864236A (zh) | 2021-02-03 | 2021-02-03 | 电感装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114864236A true CN114864236A (zh) | 2022-08-05 |
Family
ID=82622852
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110148797.XA Pending CN114864236A (zh) | 2021-02-03 | 2021-02-03 | 电感装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114864236A (zh) |
-
2021
- 2021-02-03 CN CN202110148797.XA patent/CN114864236A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9344054B2 (en) | Common mode filter | |
CN112489922B (zh) | 电感装置 | |
JP4525589B2 (ja) | フィルタ素子 | |
US8018297B2 (en) | Balanced-unbalanced conversion circuit | |
US20210074465A1 (en) | Inductor device | |
US11869700B2 (en) | Inductor device | |
US9825522B2 (en) | Method and apparatus for coupling cancellation | |
CN114864236A (zh) | 电感装置 | |
TWI748855B (zh) | 電感裝置 | |
JP2006179596A (ja) | 半導体装置 | |
CN112489921B (zh) | 电感装置 | |
TWI779865B (zh) | 電感裝置 | |
CN115966369A (zh) | 电感装置 | |
JP5506719B2 (ja) | フィルタ回路 | |
CN114121406A (zh) | 电感装置 | |
TWI715516B (zh) | 電感裝置 | |
KR100787638B1 (ko) | 노치 커플링 여파기 | |
TWI831083B (zh) | 電感裝置 | |
CN116168918A (zh) | 电感装置 | |
JP7322973B2 (ja) | 電子回路 | |
TWI757189B (zh) | 電感裝置 | |
US20220139608A1 (en) | Inductor device | |
US20220076872A1 (en) | Inductor device | |
JP6406482B1 (ja) | トラップフィルタおよびフィルタ回路 | |
CN115410791A (zh) | 电感装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |