CN114827658A - 一种显示单元及其数据传输方法 - Google Patents

一种显示单元及其数据传输方法 Download PDF

Info

Publication number
CN114827658A
CN114827658A CN202110063633.7A CN202110063633A CN114827658A CN 114827658 A CN114827658 A CN 114827658A CN 202110063633 A CN202110063633 A CN 202110063633A CN 114827658 A CN114827658 A CN 114827658A
Authority
CN
China
Prior art keywords
display
data
module
sub
stream
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110063633.7A
Other languages
English (en)
Inventor
王朝
朱卫强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Zhouming Technology Co Ltd
Original Assignee
Shenzhen Zhouming Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Zhouming Technology Co Ltd filed Critical Shenzhen Zhouming Technology Co Ltd
Priority to CN202110063633.7A priority Critical patent/CN114827658A/zh
Publication of CN114827658A publication Critical patent/CN114827658A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/234Processing of video elementary streams, e.g. splicing of video streams or manipulating encoded video stream scene graphs
    • H04N21/23424Processing of video elementary streams, e.g. splicing of video streams or manipulating encoded video stream scene graphs involving splicing one content stream with another content stream, e.g. for inserting or substituting an advertisement
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/44016Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving splicing one content stream with another content stream, e.g. for substituting a video clip

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Business, Economics & Management (AREA)
  • Marketing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开一种显示单元及其数据传输方法,属于显示技术领域。该显示单元包括M个显示模组与M个激发器,M个激发器依次进行级联连接,使得激发信号依次流经每一激发器;显示模组包括一接收组件,每一显示模组的接收组件对应连接一激发器,且每一显示模组的接收组件以并联方式连接在同一虚拟数据传输总线上,M为大于1的正整数。本技术方案,其可有效解决现有显示屏拼接方案无法满足子数据流高速传输过程中显示相应视频画面的相关要求的技术问题。

Description

一种显示单元及其数据传输方法
技术领域
本发明涉及显示技术领域,特别涉及一种显示单元及其数据传输方法。
背景技术
当前要使LED显示屏具备更高的显示分辨率,通常采用拼屏方案来实现,即将多个低分辨率的屏拼接成一个大屏,如将4个1080P的屏拼接成一个2K屏,其尺寸变大,而分辨率也会变大。常用的拼屏方案具体如下:显示系统通过多个显示屏拼接而成,显示视频时,通过一个视频分配器按照各个显示屏的位置关系,将视频源分割成多个部分,并同步分别传输给各个显示屏。由于数据的密度与像素分辨率息息相关,1080P、2K、4K或者8K,其数据量是以指数形式递进的。随着显示屏的像素密度逐步升高,屏内数据传输也在逐渐增大,可以预见的,为了满足更高形式的显示质量,以千兆网线进行数据传输将导致屏内网线数量众多,甚至限制了显示屏的进一步发展,业内为此又提出了一种新的拼屏方案。该拼屏方案具体如下:显示系统通过多个显示屏拼接而成,每个显示屏中又包含了数据提取模块、驱动模块和显示模块。显示系统该包括多个级联在一起的视频分配器,显示视频时,按照多个显示屏的分组来分割显示数据,并将分割后的显示数据分别提供给每一显示屏。数据提取模块会将经由显示屏显示过的显示数据子部分做标记,被标记后的显示数据子部分不被下游的显示屏使用,故在传输过程中就节省了被标记部分所占用的数据空间,即在主传输路径中,所传输的数据内容因为逐级被无效标记,用于显示的数据内容逐级减小,到了最后一个视频分配器时,其接受到的数据中被标记为有效的数据仅刚好为最后一部分的数据内容。这种拼屏方案的优势在于,通过对所传输数据内容的逐级化简,来减小视频数据对传输信道的占用,在相同带宽的前提下,能够以最少的成本传输同样信息量的数据。然而这也带来了一定的局限性:(1)数据传输路径上遵循先后次序,在第一显示屏读取并标记后,才递进到第二显示屏,而对于整屏的若干块显示屏来说,就涉及一个同步显示的问题,多个显示屏要在这一传输基础上实现同步显示,就需要等最后一块显示屏读取完其模块数据后,才能更新整屏的画面,使得画面同步显示。这一时间虽然不长,但是在屏体刷新率越高的时候,对屏体的限制就越明显。(2)模块级联意味着上一模块的故障同样会导致下一模块无法正常工作,常见的故障包括显示屏未识别导致的显示错位,数据传输中断导致的黑屏等,通过拼接组成的LED显示屏所采用的数据传输方式通常为级联形式,这就意味着数据传输的路径单一,任意一点故障都会直接影响整屏效果。(3)数据分割形式属于主动分割,通过数据标记和标记读取,将数据分割为若干份。主动式的数据分割会占据屏体系统的一部分算力,同一刷新下主动式分割需要在当前显示屏读取完后,才能为下一显示屏所用,其效率较低。这些局限性在显示屏所应用的数据较少时,并不会影响显示屏的效果,但在加载更高分辨率,更多动态或静态特效,修正算法时,在其传输数据量增高时,这些局限性都会成为发展瓶颈。
除此之外,显示屏亦由多个显示模组拼接而成,而显示模组是无法直接读取高速数据的,因而,在高分辨率的显示系统中,当主数据流及子数据流均以高速信号进行传输时,现有显示屏拼接方案是无法满足子数据流高速传输过程中显示相应视频画面的相关要求的。发明内容
本发明的主要目的在于提出一种显示单元及其数据传输方法,其旨在解决现有显示屏拼接方案无法满足子数据流高速传输过程中显示相应视频画面的相关要求的技术问题。
为实现上述目的,本发明实施例提出一种显示单元,所述显示单元包括M个显示模组与M个激发器,所述M个激发器依次进行级联连接,使得激发信号依次流经每一所述激发器;所述显示模组包括一接收组件,每一所述显示模组的所述接收组件对应连接一所述激发器,且每一所述显示模组的所述接收组件以并联方式连接在同一虚拟数据传输总线上,M为大于1的正整数。
可选地,所述接收组件包括锁存模块、驱动芯片、增速模块以及降速模块,所述锁存模块分别连接所述驱动芯片、所述增速模块、所述降速模块以及相应的所述激发器,且每一所述显示模组的所述接收组件通过所述降速模块连接上一所述显示模组的所述接收组件的所述增速模块,每一所述显示模组的所述接收组件通过所述增速模块连接下一所述显示模组的所述接收组件的所述降速模块,以在所述M个显示模组形成所述虚拟传输总线。
可选地,所述M个激发器根据级联顺序依次排序,所述第一个激发器连接视频分配器,以接入所述激发信号,与所述第一个激发器连接的所述接收组件的所述降速模块连接所述视频分配器,以接入子数据流。
可选地,所述降速模块将所述子数据流由LVDS(Low-Voltage DifferentialSignaling,低电压差分信号)高速数据降低为TTL(逻辑门电路)低速数据,以传输至所述显示模组内,所述增速模块将模组内的TTL低速数据增速为LVDS高速数据,以传输给下一所述显示模组。
此外,为实现上述目的,本发明实施例还提出一种显示单元的数据传输方法,基于上述的显示单元,所述数据传输方法包括以下步骤:分别读取相应的视频分配器同步发送过来的子数据流及激发信号;通过所述激发信号依次流经每一所述激发器,逐一激活相应的所
述显示模组,以显示所述子数据流所记载的视频画面。
可选地,所述读取相应的视频分配器同步发送过来的子数据流的步骤具体包括:根据显示单元的自身参数向相应的所述视频分配器发送子数据流请求,以根据所述子数据流请求,通过时钟信号计数来控制数据读取的开始时间与数据读取的结束时间,同步在相应的所述视频分配器的主数据流中划分出相应的子数据流并读取。
可选地,所述显示屏的自身参数包括所述显示屏的显示尺寸与所述显示屏所在位置。
可选地,所述子数据流请求包括子数据流的起点、子数据流的长度以及子数据流的终点中的任意组合。
可选地,所述通过所述激发信号依次流经每一所述激发器,逐一激活相应的所述显示模组,以显示所述子数据流所记载的视频画面的步骤包括:当一所述激发器接收到所述激发信号,激活与所述激发器连接的所述显示模组,以通过所述显示模组在所述子数据流中锁存相应部分的显示数据来显示所述视频画面的相应部分。
可选地,所述显示模组在所述子数据流中锁存相应部分的显示数据来显示所述视频画面的相应部分的步骤具体包括:所述显示模组通过将激发器的激发条件、锁存模块的工作计时、驱动芯片的返回值以及视频分配器的工作条件中的任意一种或任意几种作为计时的条件,控制数据传输的时长,以在所述子数据流中锁存相应部分的显示数据来显示所述视频画面的相应部分。
本发明提供的显示单元及其数据传输方法,其显示单元包括M个显示模组与M个激发器,M个激发器依次进行级联连接,使得激发信号依次流经每一激发器;显示模组包括一接收组件,每一显示模组的所述接收组件对应连接一激发器,且每一显示模组的接收组件以并联方式连接在同一虚拟数据传输总线上,M为大于1的正整数。这样一来,当其显示视频时,分别读取相应的视频分配器同步发送过来的子数据流及激发信号后,通过该激发信号依次流经每一激发器,逐一激活相应的显示模组,以显示该子数据流所记载的视频画面。即子数据流在显示单元内各显示模组间高速传输过程中,引入激发判定机制,使得显示单元中子数据流始终以高速数据传输,激发信号每到一个激发器,与之连接的显示模组才会激活,以进行相应部分的视频画面显示。可见,本技术方案,其可有效解决现有显示屏拼接方案无法满足子数据流高速传输过程中显示相应视频画面的相关要求的技术问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例一显示系统的结构框图。
图2为图1所示显示系统的显示单元的具体结构框图。
图3为图2所示显示单元的接收组件的具体结构框图。
图4为本发明实施例二显示系统的数据传输方法的流程框图。
图5为本发明实施例三显示单元的数据传输方法的流程框图。
具体实施方式
下面结合附图对本发明的具体实施方式作进一步说明。在此需要说明的是,对于这些实施方式的说明用于帮助理解本发明,但并不构成对本发明的限定。此外,下面所描述的本发明各个实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互组合。
实施例一
如图1所示,本发明实施例一提供一种显示系统100,该显示系统100包括N个显示单元110与N个视频分配器120,主数据流流经每一视频分配器120;每一视频分配器120分别通过一子数据流通道12连接一显示单元110,以分别向相应的显示单元110发送相应的子数据流,N为大于1的正整数。
在本实施例中,如图1所示,N个视频分配器120依次通过主数据流通道11进行级联连接,且N个视频分配器120根据级联顺序依次排序,第一个视频分配器120通过预设方式连接信号源,以接入主数据流。信号源输入的主数据流指的是显示系统所需信号,包括视频信号、音频信号、控制信号和其他协助显示系统正常功能实现的信号。该预设方式可以为有线连接方式,即第一个视频分配器120上设置有信号源输入接口,以通过信号源输入接口有线连接信号源(未图示)来接入主数据流。该信号源输入接口包括HDMI接口、光纤接口、DisplayPort接口以及DVI接口中的任意一种或任意几种。该预设方式亦可为无线连接方式,第一个视频分配器120上设置有系统控制板卡,系统控制板卡上集成有无线数据传输模块,以通过无线数据传输模块无线连接信号源来接入主数据流,除此之外,系统控制板卡上还集成有数据处理模块,能够实现数据的解码、编码、压缩和解压相关工作。
上述提到的视频分配器120具体包括第一接收模块、第二接收模块、第一发送模块以及第一发送模块,其中,第一接收模块主要用于接收信号源或上一视频分配器120发送过来的主数据流。第二接收模块主要用于接收相应的显示单元110根据自身参数发送过来的子数据流请求。第一发送模块主要用于将第一接收模块接收到的主数据流全部发送给下一视频
分配器120。第二发送模块主要用于根据第一接收模块接收到的子数据流请求,将主数据流中相应的子数据流发送给相应的显示单元110。
工作时,如图1所示,当前显示画面形成的主数据流依次流经每一视频分配器120(这一过程中,每一视频分配器传递给下一视频分配器的主数据流,都是完整的整屏数据信息,同时不针对数据做任何的处理,可实现主数据流在各个视频分配器120间的高速传输),与之同时,N个视频分配器120同步接收相应的显示单元110根据自身参数发送过来的子数据流请求后,根据该子数据流请求,将主数据流中相应的子数据流同步发送给相应的显示单元110。
如图2所示,上述的显示单元110包括M个显示模组111与M个激发器112,M个激发器112依次进行级联连接,使得激发信号依次流经每一激发器112;显示模组111包括一接收组件1111,每一显示模组的接收组件对应连接一激发器,且每一显示模组的接收组件以并联方式连接在同一虚拟数据传输总线113上,M为大于1的正整数。
由于主数据流在视频分配器120之间的传输是以高速信号进行传输的,而视频分配器120传输给相应的显示单元110的子数据流,也是以高速信号进行传输的,但显示单元110再将子数据流传输到每一显示模组111上时,显示模组111是无法直接读取高速数据的,需要将高速数据转为低速数据来进行读取,因而,在本发明中,每一显示模组110都配备有将高速数据转变为低速数据的接收组件1111,而驱动它们工作,需要一套判定机制,即通过激发信号来控制子数据流传输的过程,显示单元110中的各个显示模组111的接收组件1111通过激发信号来判定是否接收数据,在收到激发信号时,会导通信道,接收来自视频分配器120发送过来的子数据流。
如图3所示,接收组件1111具体包括锁存模块、驱动芯片、增速模块以及降速模块,锁存模块分别连接驱动芯片、增速模块、降速模块以及相应的激发器112,且每一显示模组111的接收组件1111通过降速模块连接上一显示模组111的接收组件1111的增速模块,每一显示模组111的接收组件通过增速模块连接下一显示模组111的接收组件的降速模块,以在M个显示模组111形成虚拟数据传输总线113。具体地,M个激发器根据级联顺序依次排序,第一个激发器连接视频分配器,以接入激发信号,与第一个激发器连接的接收组件1111的降速模块连接视频分配器,以接入子数据流。当视频分配器输出激发信号后,激发信号会在M个激发器之间按照先后次序逐级传递,一次激发信号会使得激发器内的激发信号向下一激发器传递一次。显示数据在显示单元110的各个显示模组111之间以LVDS形式进行高速传输,在显示模组111内部以TTL形式传输至锁存模块中,故降速模块将子数据流由LVDS高速数据降低为TTL低速数据,以传输至显示模组111内,增速模块将模组内的TTL低速数据增速为LVDS高速数据,以传输给下一显示模组111。
如图3所示,当激发器112没有激发信号时,与之连接的锁存模块不工作,子数据流首先通过降速模块,从LVDS高速数据降低为TTL低速数据,再直接从TTL低速数据增速为LVDS高速数据传输至下一模组。严格意义上来讲,高速通过的子数据流与该显示模组111没有直接关系,可以理解为子数据流从独立的高速信道传输,只是该信道在显示模组111中,相当于一条虚拟数据传输总线113。这一虚拟数据传输总线113与激发电路总线分别构成两类数据传输信道,激发电路总线上的激发信号会作为虚拟数据传输总线113导通显示模组111的锁存模块的必要条件。当视频分配器120第一次发送激发信号时,第一个激发器112会存储激发信号,此时激发信号会导通第一个显示模组111的锁存模块,该锁存模块会在一个时间周期内锁存来自降速模块传输的数据,并将其传输到相应的驱动芯片上,从而使得显示模组111显示所传输数据。当视频分配器120第二次发送激发信号时,第一个激发器112内存储的激发信号会传递到第二个激发器112,此时激发信号会导通第二个显示模组111的锁存模块,而第一个显示模组111的锁存模块不工作,所以子数据流的显示数据通过第一个显示模组111进入第二个显示模组111,再经由第二个显示模组111的降速模块传输至相应的锁存模块锁存,并传输至相应的驱动芯片当中。在这一过程中,第一个显示模组111就相当于一条提供高速数据传输的信道,而不会参与和干涉所传输的子数据流。第二个显示模组111之后的显示模组111也不会参与此次数据传输,整个子数据流在这一时间周期仅有第二个显示模组111的锁存导通并记录信道中的数据流,送入其对应的驱动芯片当中。由于显示模组111之间不是串联关系,所以其中一个显示模组111故障,并不会影响到下一显示模组111的正确显示,但是因为单个显示模组111的故障,对应于这一显示模组111的显示信息可能会变为下一显示模组111接收,在整体上来看就会有一个错位,这可以通过数据标记或者通讯协议来避免。
如图2及图3所示,视频分配器120每发送一次激发信号,会使上一激发信号向下移动一格,在子数据流当中,显示模组111间的子数据流是以高速数据传输的,但是在显示模组111内是以低速传输的。一次数据传输过程中,激发信号会在激发器112当中逐级传递,意味着每次产生激发信号,上一激发信号就会从第m激发器跳动到第m+1激发器,而与其对应的锁存模块仅会在激发器收到激发信号时才会工作,锁存器工作一次,就会记录一个时间周期长度的显示数据内容,并将其传输到相应的显示模组111的驱动芯片当中。在这一过程当中,对于整个显示单元110来说,子数据流是分多级传输到显示模组111当中的,显示模组111能够接收到显示数据,取决于其对应的激发器112是否接收到激发信号,在未接收到激发信号时,显示模组111可以被视为一条导通的高速信道,子数据流的显示数据会直接被传输到激发信号所处的位置,并进行一定时间周期的传输,从而被显示模组111接收并存储。进一步来说,比如子数据流包含当前显示单元110的全部显示数据,当前显示单元110的显示模组111共有10个,那么对于每一显示模组111来说,锁存模块每次锁存的时间周期长度,即为当前显示单元110传输全部显示数据所需的时间长度。
如图2及图3所示,激发信号一次激发仅对一个显示模组111有效,对于刷新整个显示单元110的子数据流来说,就要激发信号逐一激发相应的显示单元110上的M个显示模组111。子数据流的显示数据在虚拟数据传输总线113上高速传输,只要收到激发器导通时,接收组件1111才会接收虚拟数据传输总线113上传输的高速数据。激发电路的特征是单次激发下仅单次导通,前述为方便说明,说子数据流被分成若干份分别送入每个显示模组111当中,事实上,这里的子数据流并不存在数据分割的工作,同样不存在数据标记的工作,其区分各个显示模组111之间的显示数据,并针对每一显示模组111分别传输其对应的显示数据的操作,是通过控制数据传输时长来实现的。要传输的数据内容只有这么多,为方便说明,举例如对于第一个显示模组111来说要传输包含1-128的显示数据内容,每传输一个数据字节占用1微秒的时间长度,完成128个字节的输送需要128微秒,那么只要保持这一数据传输通道传输128微秒就可以了。当然这只是简单的说法,事实上数据传输还包含数据校验、通讯协议等内容,但基本思路如举例所述。控制数据传输时长,在本发明中可以从各个模块实现,包括激发器、锁存模块、驱动芯片、视频分配器等都能实现传输时长的控制,在本发明中这一方案显而易见。例如激发器的激发条件、锁存模块的工作计时、驱动芯片的返回值、视频分配器的工作条件等都能作为计时的条件,从而实现数据时长的控制。
需要说明的是,显示单元110中显示模组111的数量多少并不影响这一形式下的数据分配内容,显示模组111过多或过少,仅会影响显示数据内容是否能够完全显示和能否占据整块屏幕;其难点在于显示单元110中显示模组111的尺寸大小不确定,导致子数据流在显示模组111当中分割的份数不确定,从而使得单次进行数据分配的时长无法固定。这一问题可以通过针对不同尺寸、不同分辨率的显示模组进行数据分配校正,校正其数据传输时间周期来解决。(这里还能更进一步从时序来解决)。针对本发明的数据分配形式,要实现更高分辨率的显示效果,仅需要修改数据传输的时长,或者增大锁存模块的存储位数等,就可以实现更多的显示效果和更高的分辨率。
实施例二
如图4所示,本发明实施例二提供一种显示系统的数据传输方法,基于上述实施例一中的显示系统100,该数据传输方法包括以下步骤:
步骤S110:接收相应的显示单元根据自身参数发送过来的子数据流请求。
具体地,如图1所示,其第一个视频分配器120通过预设方式连接信号源,以接入主数据流。当实施例一中的显示系统进行视频显示时,当前显示画面形成的主数据流依次流经每一视频分配器120,即每一视频分配器120接收信号源或上一视频分配器120发送过来的主数据流,并将主数据流全部发送给下一视频分配器120,在这一过程中,每一视频分配器120传递给下一视频分配器120的主数据流,都是完整的整屏数据信息,同时不针对数据做任何的处理,可实现主数据流在各个视频分配器120间的高速传输。即执行本方法步骤“接收相应的显示单元根据自身参数发送过来的子数据流请求”之前,还包括步骤:接收信号源或上一视频分配器120发送过来的主数据流,并将主数据流全部发送给下一视频分配器120。与之同时,N个视频分配器120同步接收相应的显示单元110根据自身参数发送过来的子数据流请求。其中,显示单元110的自身参数包括显示单元110的显示尺寸与显示单元110所在位置,由于显示系统100在传输主数据流时,其数据记录的实际上是从屏幕左上角的第一颗灯珠的显示信息到屏幕右下角最后一颗灯珠的显示信息。这样,对于每一显示单元110来说,只要知道自己是第几块显示屏(即显示单元110所在位置),带载的数据范围从第几行、第几列到第几行、第几列(即显示单元110的显示尺寸),就能正确显示所负责的区域内容,而不涉及数据的分割、标记等操作。显示单元110的显示尺寸可以以显示单元110的显示尺寸内的灯珠数量,包括行宽、列高等来表示。
另外,将主数据流中相应的子数据流同步发送给相应的显示单元110的同时,亦将一激发信号发送给相应的显示单元110。
步骤S120:根据该子数据流请求,将主数据流中相应的子数据流同步发送给相应的显示单元。
具体地,如图1所示,该子数据流请求依据的是相应显示单元110的自身参数,因而,该子数据流请求可以包括子数据流的起点、子数据流的长度以及子数据流的终点中的任意组合。当通过上述方法步骤得到相应的子数据流请求后,便可根据该子数据流请求,通过时钟信号计数来控制数据读取的开始时间与数据读取的结束时间,以在主数据流中划分出相应的子数据流来发送给相应的显示单元110。对各个显示单元110来说,子数据流的读取同步进行,在更新同一画面时,各个显示单元110都在同时、并发的读取来自相应视频分配器的主数据流中相应子数据流,即确保各个显示单元110同步显示,进而确保屏体刷新率满足相应的要求。
实施例三
如图5所示,本发明实施例三提供一种显示单元的数据传输方法,基于上述实施例一中的显示系统100的显示单元110,该数据传输方法包括以下步骤:
步骤S210:分别读取相应的视频分配器同步发送过来的子数据流及激发信号。
具体地,如图1所示,其第一个视频分配器120通过预设方式连接信号源,以接入主数据流。当实施例一中的显示系统进行视频显示时,当前显示画面形成的主数据流依次流经每一视频分配器120,即每一视频分配器120接收信号源或上一视频分配器120发送过来的主数据流,并将主数据流同步发送给下一视频分配器120,在这一过程中,每一视频分配器120传递给下一视频分配器120的主数据流,都是完整的整屏数据信息,同时不针对数据做任何的处理,可实现主数据流在各个视频分配器120间的高速传输。与之同时,如图1至图3所示,每一显示单元110向相应的视频分配器120发出子数据流请求,以分别读取相应的视频分配器120同步发送过来的子数据流及激发信号。其中,读取相应的视频分配器120同步发送过来的子数据流的过程具体如下:根据该显示单元110的自身参数向相应的视频分配器120发送子数据流请求,以根据子数据流请求,通过时钟信号计数来控制数据读取的开始时间与数据读取的结束时间,同步在相应的视频分配器120的主数据流中划分出相应的子数据流并读取。
其中,该显示单元110的自身参数包括显示单元110的显示尺寸与显示单元110所在位置,由于显示系统100在传输主数据流时,其数据记录的实际上是从屏幕左上角的第一颗灯珠的显示信息到屏幕右下角最后一颗灯珠的显示信息。这样,对于每一显示单元110来说,只要知道自己是第几个显示单元(即显示单元110所在位置),带载的数据范围从第几行、第几列到第几行、第几列(即显示单元110的显示尺寸),就能正确显示所负责的区域内容,而不涉及数据的分割、标记等操作。该显示单元110的显示尺寸可以以显示单元110的显示尺寸内的灯珠数量,包括行宽、列高等来表示。该子数据流请求依据的是相应显示单元110的自身参数,因而,该子数据流请求可以包括子数据流的起点、子数据流的长度以及子数据流的终点中的任意组合。
步骤S220:通过该激发信号依次流经每一激发器,逐一激活相应的显示模组,以显示子数据流所记载的视频画面。
具体地,当通过上述方法步骤分别读取相应的视频分配器同步发送过来的子数据流及激发信号后,便可通过该激发信号依次流经每一激发器,逐一激活相应的显示模组,以显示子数据流所记载的视频画面,其具体过程如下:当一激发器接收到激发信号,激活与激发器连接的显示模组,以通过显示模组在子数据流中锁存相应部分的显示数据来显示视频画面的相应部分。显示模组111在子数据流中锁存相应部分的显示数据主要通过锁存模块来实现。锁存模块主要为锁存器,在LED和数码管显示中,要维持一个数据的显示,往往要持续的快速刷新。尤其是在四段八位数码管等这些要选通的显示设备上。在人类能够接受的刷新频率之内,大概每三十毫秒就要刷新一次。这就大大占用了处理器的处理时间,消耗了处理器的处理能力,还浪费了处理器的功耗。锁存器的使用可以大大的缓解处理器在这方面的压力。当处理器把数据传输到锁存器并将其锁存后,锁存器的输出引脚便会一直保持数据状态直到下次锁存新的数据为止。这样在数码管的显示内容不变之前,处理器的处理时间和I/O引脚便可以释放。可以看出,处理器处理的时间仅限于显示内容发生变化的时候,这在整个显示时间上只是非常少的一部分。而处理器在处理完后可以有更多的时间来执行其他的任务。这就是锁存器在LED和数码管显示方面的作用,节省了宝贵的MCU时间。锁存器多用于集成电路中,在数字电路中作为时序电路的存储元件,在某些运算器电路中有时采用锁存器作为数据暂存器。
另外,如图2及图3所示,显示模组111在该子数据流中锁存相应部分的显示数据来显示该视频画面的相应部分的具体过程如下:该显示模组111通过将激发器112的激发条件、锁存模块的工作计时、驱动芯片的返回值以及视频分配器的工作条件中的任意一种或任意几种作为计时的条件,控制数据传输的时长,以在子数据流中锁存相应部分的显示数据来显示视频画面的相应部分。
本发明实施例中的显示单元及其数据传输方法,其显示单元包括M个显示模组与M个激发器,M个激发器依次进行级联连接,使得激发信号依次流经每一激发器;显示模组包括一接收组件,每一显示模组的所述接收组件对应连接一激发器,且每一显示模组的接收组件以并联方式连接在同一虚拟数据传输总线上,M为大于1的正整数。这样一来,当其显示视频时,分别读取相应的视频分配器同步发送过来的子数据流及激发信号后,通过该激发信号依次流经每一激发器,逐一激活相应的显示模组,以显示该子数据流所记载的视频画面。即子数据流在显示单元内各显示模组间高速传输过程中,引入激发判定机制,使得显示单元中子数据流始终以高速数据传输,激发信号每到一个激发器,与之连接的显示模组才会激活,以进行相应部分的视频画面显示。可见,本技术方案,其可有效解决现有显示屏拼接方案无法满足子数据流高速传输过程中显示相应视频画面的相关要求的技术问题。
以上结合附图对本发明的实施方式作了详细说明,但本发明不限于所描述的实施方式。对于本领域的技术人员而言,在不脱离本发明原理和精神的情况下,对这些实施方式进行多种变化、修改、替换和变型,仍落入本发明的保护范围内。

Claims (10)

1.一种显示单元,其特征在于,所述显示单元包括M个显示模组与M个激发器,所述M个激发器依次进行级联连接,使得激发信号依次流经每一所述激发器;所述显示模组包括一接收组件,每一所述显示模组的所述接收组件对应连接一所述激发器,且每一所述显示模组的所述接收组件以并联方式连接在同一虚拟数据传输总线上,M为大于1的正整数。
2.根据权利要求1所述的显示单元,其特征在于,所述接收组件包括锁存模块、驱动芯片、增速模块以及降速模块,所述锁存模块分别连接所述驱动芯片、所述增速模块、所述降速模块以及相应的所述激发器,且每一所述显示模组的所述接收组件通过所述降速模块连接上一所述显示模组的所述接收组件的所述增速模块,每一所述显示模组的所述接收组件通过所述增速模块连接下一所述显示模组的所述接收组件的所述降速模块,以在所述M个显示模组形成所述虚拟传输总线。
3.根据权利要求2所述的显示单元,其特征在于,所述M个激发器根据级联顺序依次排序,所述第一个激发器连接视频分配器,以接入所述激发信号,与所述第一个激发器连接的所述接收组件的所述降速模块连接所述视频分配器,以接入子数据流。
4.根据权利要求3所述的显示单元,其特征在于,所述降速模块将所述子数据流由LVDS高速数据降低为TTL低速数据,以传输至所述显示模组内,所述增速模块将模组内的TTL低速数据增速为LVDS高速数据,以传输给下一所述显示模组。
5.一种显示单元的数据传输方法,基于如权利要要求1-4任一项所述的显示系统屏,其特征在于,所述数据传输方法包括以下步骤:
分别读取相应的视频分配器同步发送过来的子数据流及激发信号;
通过所述激发信号依次流经每一所述激发器,逐一激活相应的所述显示模组,以显示所述子数据流所记载的视频画面。
6.根据权利要求5所述的数据传输方法,其特征在于,所述读取相应的视频分配器同步发送过来的子数据流的步骤具体包括:
根据显示单元的自身参数向相应的所述视频分配器发送子数据流请求,以根据所述子数据流请求,通过时钟信号计数来控制数据读取的开始时间与数据读取的结束时间,同步在相应的所述视频分配器的主数据流中划分出相应的子数据流并读取。
7.根据权利要求6所述的数据传输方法,其特征在于,所述显示屏的自身参数包括所述显示屏的显示尺寸与所述显示屏所在位置。
8.根据权利要求6所述的数据传输方法,其特征在于,所述子数据流请求包括子数据流的起点、子数据流的长度以及子数据流的终点中的任意组合。
9.根据权利要求5所述的数据传输方法,其特征在于,所述通过所述激发信号依次流经每一所述激发器,逐一激活相应的所述显示模组,以显示所述子数据流所记载的视频画面的步骤包括:
当一所述激发器接收到所述激发信号,激活与所述激发器连接的所述显示模组,以通过所述显示模组在所述子数据流中锁存相应部分的显示数据来显示所述视频画面的相应部分。
10.根据权利要求9所述的数据传输方法,其特征在于,所述显示模组在所述子数据流中锁存相应部分的显示数据来显示所述视频画面的相应部分的步骤具体包括:
所述显示模组通过将激发器的激发条件、锁存模块的工作计时、驱动芯片的返回值以及视频分配器的工作条件中的任意一种或任意几种作为计时的条件,控制数据传输的时长,以在所述子数据流中锁存相应部分的显示数据来显示所述视频画面的相应部分。
CN202110063633.7A 2021-01-18 2021-01-18 一种显示单元及其数据传输方法 Pending CN114827658A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110063633.7A CN114827658A (zh) 2021-01-18 2021-01-18 一种显示单元及其数据传输方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110063633.7A CN114827658A (zh) 2021-01-18 2021-01-18 一种显示单元及其数据传输方法

Publications (1)

Publication Number Publication Date
CN114827658A true CN114827658A (zh) 2022-07-29

Family

ID=82524350

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110063633.7A Pending CN114827658A (zh) 2021-01-18 2021-01-18 一种显示单元及其数据传输方法

Country Status (1)

Country Link
CN (1) CN114827658A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115185594A (zh) * 2022-09-06 2022-10-14 湖北芯擎科技有限公司 基于虚拟显示的数据交互方法、装置、电子设备及介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050052373A1 (en) * 2003-09-08 2005-03-10 Bruno Devos Pixel module for use in a large-area display
CN203966517U (zh) * 2014-07-24 2014-11-26 西安诺瓦电子科技有限公司 Led显示模组、控制系统以及led显示系统
CN105741810A (zh) * 2016-05-06 2016-07-06 深圳市维世科技有限公司 一种led显示屏控制系统及控制方法
CN106652894A (zh) * 2016-12-26 2017-05-10 西安诺瓦电子科技有限公司 Led显示屏控制系统
CN107610639A (zh) * 2017-08-30 2018-01-19 北京集创北方科技股份有限公司 视频数据的传输方法、传输装置和驱动装置
CN208706212U (zh) * 2018-09-10 2019-04-05 卡莱特(深圳)云科技有限公司 一种led显示屏校正系统
CN112068790A (zh) * 2020-09-03 2020-12-11 北京华瑞视界科技有限公司 拼接显示系统

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050052373A1 (en) * 2003-09-08 2005-03-10 Bruno Devos Pixel module for use in a large-area display
CN203966517U (zh) * 2014-07-24 2014-11-26 西安诺瓦电子科技有限公司 Led显示模组、控制系统以及led显示系统
CN105741810A (zh) * 2016-05-06 2016-07-06 深圳市维世科技有限公司 一种led显示屏控制系统及控制方法
CN106652894A (zh) * 2016-12-26 2017-05-10 西安诺瓦电子科技有限公司 Led显示屏控制系统
CN107610639A (zh) * 2017-08-30 2018-01-19 北京集创北方科技股份有限公司 视频数据的传输方法、传输装置和驱动装置
CN208706212U (zh) * 2018-09-10 2019-04-05 卡莱特(深圳)云科技有限公司 一种led显示屏校正系统
CN112068790A (zh) * 2020-09-03 2020-12-11 北京华瑞视界科技有限公司 拼接显示系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115185594A (zh) * 2022-09-06 2022-10-14 湖北芯擎科技有限公司 基于虚拟显示的数据交互方法、装置、电子设备及介质
CN115185594B (zh) * 2022-09-06 2023-01-06 湖北芯擎科技有限公司 基于虚拟显示的数据交互方法、装置、电子设备及介质

Similar Documents

Publication Publication Date Title
US8775879B2 (en) Method and apparatus for transmitting data between timing controller and source driver, having bit error rate test function
KR20050028816A (ko) 패킷 전달을 이용한 lcd 패널 드라이버 전자장치의구동 방법 및 장치
US20170034450A1 (en) Data processing method and device for led television, and led television
CN112653861B (zh) 一种基于gt接口的多通道视频数据传输方法及装置
CN115132133A (zh) 像素倍增显示屏的数据传输系统、控制系统、方法和装置
US10440315B2 (en) Apparatus and method for switching video signal
CN107948188B (zh) 一种arinc818-dvi协议转换方法
US11936927B2 (en) Transmission control system of multi-media signal, transmitter control circuit and receiver control circuit
CN109040836B (zh) 一种arinc818协议视频流的解析方法与装置
US7853734B2 (en) Video bus for a video decoding system
CN113132662A (zh) 一种基于fpga实现hdmi2.1接口数据传输方法、装置及转换盒
CN114827658A (zh) 一种显示单元及其数据传输方法
WO2023273429A1 (zh) 信号传输方法、信号发送端、信号接收端及激光投影设备
CN106791649A (zh) 一种可实现双屏显示的显示系统及显示方法
CN114816284A (zh) 一种显示系统及其数据传输方法
CN116016823B (zh) 一种视频注入装置及系统
CN114267293A (zh) 显示装置及其显示方法
CN112055159A (zh) 画质处理装置和显示设备
CN105052137A (zh) 视频数据中的辅助数据编码
CN101969552B (zh) 一种视频数据并行处理系统及其方法
TWI534753B (zh) 用於分段處理輸入資料之資料處理裝置、使用該裝置之系統及用於資料傳輸之方法
TWI825938B (zh) 螢幕控制系統
CN113660431A (zh) 一种车机显示设备的多屏显示方法、车机显示设备和车辆
CN111176599A (zh) 一种拼接屏控制系统
US11490141B2 (en) Control signal transmission circuit and control signal receiving circuit for audio/video interface

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination