CN114816880A - 可重构fpga软件的验证测试方法 - Google Patents
可重构fpga软件的验证测试方法 Download PDFInfo
- Publication number
- CN114816880A CN114816880A CN202210478858.3A CN202210478858A CN114816880A CN 114816880 A CN114816880 A CN 114816880A CN 202210478858 A CN202210478858 A CN 202210478858A CN 114816880 A CN114816880 A CN 114816880A
- Authority
- CN
- China
- Prior art keywords
- test
- fpga
- verification
- excitation
- tested
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Preventing errors by testing or debugging software
- G06F11/362—Software debugging
- G06F11/3628—Software debugging of optimised code
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2273—Test methods
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Preventing errors by testing or debugging software
- G06F11/3668—Software testing
- G06F11/3672—Test management
- G06F11/3684—Test management for test design, e.g. generating new test cases
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Logic Circuits (AREA)
Abstract
本发明公开的验证方法用于星上FPGA可重构软件验证,该验证测试方法包括:主控板接收来自上位机的重构配置文件及验证测试配置文件;主控板的第一FPGA将收到的配置文件存储于主控板存储系统中,并根据实际测试板需求,进行验证测试执行重载程序、待测FPGA重载程序配置发布;测试板的测试执行FPGA调用测试执行FPGA重载程序,生成测试执行FPGA动态测试激励,并将所述动态测试激励作用于待测FPGA之中进行原型验证测试;待测FPGA对测试激励作出测试激励反馈,并将测试结果通过接口控制系统进行上传反馈;上位机接收FPGA验证测试结果进行比对分析来获得故障类型及故障位置,同时对所发现的或潜在的故障,通过文件配置操作进行验证文件动态调整。
Description
技术领域
本发明涉及计算机软件验证测试领域,尤其涉及可重构FPGA软件的验证测试方法。
背景技术
现场可编程逻辑器件(FPGA)技术在过去的几十年中取得了惊人的发展,根本在于:FPGA不但可以解决电子系统小型化、低功耗、高可靠性等问题,而且它的开发周期短、开发软件投入少、芯片价格不断降低,促使FPGA越来越多地取代了ASIC的市场,特别是对小批量、多品种的产品需求,使FPGA成为首选。
由于当前并无系统化的支持FPGA可重构验证测试实现的有效支撑,针对不同的FPGA软件重构实现形式多采用不同的重构验证测试方法来实现,且针对不同的芯片选型,如Xilinx公司的Virtex II、 Virtex IV及Virtex V等系列,都会开展针对单一芯片型号来实现的验证测试。
针对星上可重构FPGA实际验证测试需求,几乎所有验证测试也只能通过仿真实现,且无法实现针对不同芯片型号开展统一的验证测试,同时由于可重构FPGA软件的特殊性,需要对待重构FPGA所需进行的不同重构软件进行统一验证测试,现阶段通过仿真手段只能实现单纯的单独软件验证测试,无法真正实现可重构FPGA软件全流程跟随验证测试。且对于星上可重构FPGA软件的特点所开展的动态可配测试激励调整也显得十分困难。目前无针对性的进行星上可重构FPGA软件验证的高效通用验证系统。
发明内容
本发明提出一种针对可重构FPGA软件的验证测试方法。
在本发明的一个实施例中,提供一种可重构FPGA软件的验证测试方法,包括:
主控板通过接口控制系统接收来自上位机的重构配置文件及验证测试配置文件;
主控板的第一FPGA通过其内部逻辑将收到的配置文件分类存储于主控板存储系统中,并根据实际测试板需求,通过接口控制系统,进行验证测试执行重载程序、待测FPGA重载程序配置发布;
测试板的测试执行FPGA调用测试执行FPGA重载程序,生成测试执行FPGA动态测试激励,并将所述动态测试激励作用于待测FPGA 之中进行原型验证测试;
所述待测FPGA对所述测试激励作出测试激励反馈,并将测试结果通过接口控制系统进行上传反馈;
所述测试执行FPGA接收所述测试激励反馈,将所述测试激励反馈与已明确的行为进行比对,并通过迭代测试激励进行智能激励更新,所述测试执行FPGA对对比结果进行分析后,对有风险测试点的测试激励,自动做出缩小测试范围、定向针对性测试操作后再次作用于所述待测FPGA;
所述上位机接收FPGA验证测试结果,通过所反馈信息与已明确的正确行为进行比对分析来获得故障类型及故障位置,同时对所发现的或潜在的故障,通过文件配置操作进行验证文件动态调整,并将修改后契合度更高的验证文件再次通过接口传输并通过所述主控板下载至验证板进行验证测试;以及
所述测试执行FPGA和所述待测FPGA交换功能后进行FPGA验证测试。
在本发明的一个实施例中,所述上位机进行上位机用户可视化操作。
在本发明的一个实施例中,所述第一FPGA为反熔丝FPGA。
在本发明的一个实施例中,所述主控板具有第一存储系统,所述第一存储系统包括固化存储及重构存储。
在本发明的一个实施例中,所述测试执行FPGA和待测FPGA是 SRAM型FPGA。
在本发明的一个实施例中,所述测试执行FPGA包括:
测试执行FPGA动态测试激励产生单元,用于基于测试执行FPGA 重载程序生成测试执行FPGA动态测试激励;
验证测试结果智能比对单元,用于将测试激励反馈与已明确的行为进行比对;
迭代测试激励智能更新单元,用于基于比对结果进行分析,对有风险测试点自动做出缩小测试范围、定向针对性测试操作。
在本发明的一个实施例中,所述待测FPGA包含:
待测FPGA测试激励反馈单元,用于对测试激励作出测试激励反馈;以及
测试结果反馈单元,用于将测试结果通过接口控制系统进行上传反馈。
通过本发明提供的可重构FPGA软件的验证测试系统和验证测试方法,能够提高对FPGA软件重构测试验证的针对性、对多种重构实现形式的适用性以及验证的真实性与高效性。软硬件协同工作,实现对待测可重构FPGA软件的硬件验证测试,保证其功能正确性的同时,大大缩短软件仿真时间同时又大幅度提高验证真实性。本发明提供能够通用化的针对星上在轨可重构FPGA软件的验证测试系统,该系统可以通过上位机或星务计算机动态实现对待测目标FPGA的验证策略调整,不断趋近最优验证结论。填补目前所缺失的针对星上可重构FPGA软件的通用验证测试系统。
附图说明
为了进一步阐明本发明的各实施例的以上和其它优点和特征,将参考附图来呈现本发明的各实施例的更具体的描述。可以理解,这些附图只描绘本发明的典型实施例,因此将不被认为是对其范围的限制。在附图中,为了清楚明了,相同或相应的部件将用相同或类似的标记表示。
图1示出了一种FPGA重构系统硬件组成框图。
图2示出根据重构方案1的FPGA重构系统硬件组成框图。
图3示出根据重构方案2的FPGA重构系统硬件组成框图。
图4示出验证流程图。
图5示出根据本发明的一个实施例的基于星上可重构FPGA的验证系统500的示意框图。
图6示出根据本发明的一个实施例的基于星上可重构FPGA的验证系统600的详细框图。
图7示出根据本发明的一个实施例的主控板620的结构示意图。
具体实施方式
在以下的描述中,参考各实施例对本发明进行描述。然而,本领域的技术人员将认识到可在没有一个或多个特定细节的情况下或者与其它替换和/或附加方法、材料或组件一起实施各实施例。在其它情形中,未示出或未详细描述公知的结构、材料或操作以免使本发明的各实施例的诸方面晦涩。类似地,为了解释的目的,阐述了特定数量、材料和配置,以便提供对本发明的实施例的全面理解。然而,本发明可在没有特定细节的情况下实施。此外,应理解附图中示出的各实施例是说明性表示且不一定按比例绘制。
在本说明书中,对“一个实施例”或“该实施例”的引用意味着结合该实施例描述的特定特征、结构或特性被包括在本发明的至少一个实施例中。在本说明书各处中出现的短语“在一个实施例中”并不一定全部指代同一实施例。
在以下的描述中,参考各实施例对本发明进行描述。然而,本领域的技术人员将认识到可在没有一个或多个特定细节的情况下或者与其它替换和/或附加方法、材料或组件一起实施各实施例。在其它情形中,未示出或未详细描述公知的结构、材料或操作以免使本发明的各实施例的诸方面晦涩。类似地,为了解释的目的,阐述了特定数量、材料和配置,以便提供对本发明的实施例的全面理解。然而,本发明可在没有特定细节的情况下实施。此外,应理解附图中示出的各实施例是说明性表示且不一定按比例绘制。
在本说明书中,对“一个实施例”或“该实施例”的引用意味着结合该实施例描述的特定特征、结构或特性被包括在本发明的至少一个实施例中。在本说明书各处中出现的短语“在一个实施例中”并不一定全部指代同一实施例。
一般的FPGA重构实现思路为由地面将重构程序上注到相应的 FPGA程序存储区中,要求硬件设计上需配置可擦可编程存储器。图 1示出了一种FPGA重构系统硬件组成框图。
FPGA重构实现通常通过CPU软件完成重构代码的完整性及正确性校验,校验通过后由CPU软件向FPGA发送重构数据。而根据数据的接收者的不同,FPGA软件重构方案又通常分为两种:重构方案 1SRAM(静态随机存取存储器)型FPGA接收数据:由SRAM型FPGA 接收重构代码,再发送至反熔丝FPGA,并由其写入存储器;重构方案2反熔丝FPGA接收数据:由反熔丝FPGA直接接收重构代码,并写入存储器。
图2示出根据重构方案1的FPGA重构系统硬件组成框图。如图 2所示,SRAM型FPGA与CPU设备、反熔丝FPGA连接,外围配置存储器201、存储器202用于复位及程序存储。其中存储器201为程序固化区,存储器202为程序重构区,起飞前烧写相同的程序代码。在轨重构发生时,先对重构区代码进行重构,测试验证正确后,由地面判断是否对固化区程序进行复制等操作。
FPGA重构方案2的实现形式较方案1相比,数据收发处理相对简单,但需要增加反熔丝FPGA与CPU设备的通信接口连接,图3示出根据重构方案2的FPGA重构系统硬件组成框图。反熔丝FPGA直接与CPU设备连接。
针对上述两种FPGA重构方案实现形式,利用当前所具备的验证测试系统能通过遥测返回量的值对完全代码写入与否、反熔丝FPGA 校验数据写入完整性是否正确、写入程序校验是否正确等简单直观信息进行验证测试,同时通过推算获得FPGA重构时间轴等信息,其主要目的还是对可重构FPGA设计代码是否符合设计规范说明中的功能要求进行验证检查,其验证的主要流程如图4所示。在步骤401,制定验证计划并确定要验证的功能点。然后,在步骤402,采用硬件描述语言对待测试部分代码编写定向测试用例。在步骤403,写入待测目标可重构代码。在步骤404,进行波形观察。在步骤405,在验证过程中通过观察输出波形来判断所设计的功能是否正确,如果是则在步骤406,验证完成,否则返回步骤402。
上述的FPGA可重构验证测试针对不同的FPGA软件重构实现形式采用不同的重构验证测试方法来实现。
为了适应不同的FPGA软件重构设计实现方式,以及配合当下不同FPGA型号选型下的FPGA重构实现,现有技术所利用的验证方法如:定向测试用例生成方法、带约束的随机验证方法、基于事务的验证方法、覆盖率驱动的验证方法、基于断言的验证方法等虽都有助于功能测试验证实现,但都无法实现可重用、准确性高以及验证可观察及可控性的难点。而通过FPGA实物验证又可以弥补软件模拟仿真的劣势,大大缩短仿真时间,提高仿真真实性及可靠性。本发明结合上述基于FPGA软件重构的层次化验证测试方案提出一个基于星上可重构FPGA的验证系统。
本发明公开的验证系统用于星上FPGA可重构软件验证,可以对不同实现形式、不同规模以及不同复杂程度的待测目标代码进行验证测试。图5示出根据本发明的一个实施例的基于星上可重构FPGA 的验证系统500的示意框图。由于FPGA具有静态可编程和在线动态重构的特性,本验证系统共采用3片FPGA分别作为主控板及测试板核心器件。如图5所示,该验证测试系统500可包含:星务系统/上位机510、主控板520及测试板530。
在本发明的具体实施例中,测试板530可包括测试执行FPGA 531、动态程序存储空间532和待测FPGA 533。例如,测试板530可采用Xilinx的Virtex4及Virtex5系列FPGA作为测试板核心FPGA,测试板上两片FPGA 531和533均为SRAM型,且硬件保证通用IO尽量两两相连,本硬件测试验证系统的两片SRAM型主芯片531和533 可以互为测试执行FPGA或待测FPGA,用以满足航天需求下的实际芯片选择及功能芯片切换验证。
在本发明的具体实施例中,主控板520可包括FPGA 521、接口控制522、动态程序存储空间523和固化程序存储空间524。例如, FPGA 521可选取ACTEL的A54SXA反熔丝FPGA作为主控板母芯片,作为主控板的核心芯片同时为可重构实现中枢操作。在测试上集成相应的存储PROM、FLASH、EEPROM等存储介质、系统全局时钟的选择和可配置模块、系统复位逻辑、FPGA芯片下载接口、丰富的扩展及连接接口等来满足可重构测试代码的验证实现。同时对验证测试系统除了添加必要的如门控处理、PLL锁相环处理等,还需对存储单元RAM、FIFO的替换使用,以及子模块的快速配置、特殊单元的处理做出调整。并根据特定的FPGA重构软件增加FPGA相关时序控制及管脚IO的约束。
在主控板上则通过以太网、串口连接至星务系统或上位机510 用于主控配置实现。星务系统或上位机510可以实现对FPGA重构软件验证测试的可视化显示、对被测芯片的配置文件生成,甚至实现故障类型和故障定位分析。
如上所述,所提出的基于星上在轨可重构FPGA软件的验证测试系统500包括3个层次,每个层次之间又通过模块化的设立在保有自有功能属性的同时,即灵活协调又不失统一性。
下面结合附图对验证系统的各个模块进行详细描述。
图6示出根据本发明的一个实施例的基于星上可重构FPGA的验证系统600的详细框图。
星务系统/上位机610作为整个验证测试系统的大脑,该模块主要负责实现:故障类型和故障定位分析、上位机用户可视化操作界面、文件配置及接口传输等工作。
由于FPGA本身资源有限,且实现形式为现场可编程逻辑门阵列形式其对故障类型和故障定位能力较差,而验证测试的根本不光在于验证测试功能是否正确,还在于对所发现的或潜在的故障进行类型分析及故障定位分析,因此本方案将FPGA验证测试结果反馈给星务系统/上位机,通过所反馈信息与已明确的正确行为进行比对分析来获得故障类型及故障位置,同时对所发现的或潜在的故障,通过文件配置操作进行验证文件动态调整,并将修改后契合度更高的验证文件再次通过接口传输以以太网、CAN或串口方式通过主控板下载至验证板进行验证测试。同时对于批量比对操作自动化操作更合理,但对于明确故障点或微调配置操作,上位机用户可视化操作将带来极大的优化操作,大大提升验证测试效率,加速测试进程。
主控板620为整个验证系统的中枢,其也是实现星上可重构FPGA 软件的重构实施者。图7示出根据本发明的一个实施例的主控板620 的结构示意图。主控板620通过接口控制系统622接收来自星务系统/上位机的重构配置文件及验证测试配置文件,主控板的主芯片为反熔丝FPGA 621,其在星上不存在单粒子翻转风险,通过其内部逻辑将收到的配置文件分类存储于主控板存储系统中,并根据实际测试板需求,通过接口控制系统622,对其进行对应的验证测试执行重载程序、待测FPGA重载程序配置发布。同时主芯片还需要对存储系统进行总体控制及存放策划操作,对存储系统623中所包含的可编程只读存储器PROM、FLASH等存储介质进行划区,并将其分为固化存储及重构存储。
测试板630为整个验证测试系统核心,该模块包含:测试执行 FPGA 631、待测FPGA633、重载程序存储系统634、接口控制系统 632四大部分。其中,重载程序存储系统包含测试执行FPGA重载程序及待测FPGA重载程序。
测试执行FPGA 631可由SRAM型FPGA实现,其可包含:测试执行FPGA动态测试激励产生单元、验证测试结果智能比对单元、迭代测试激励智能更新单元等功能单元。
待测FPGA 633同样由SRAM型FPGA实现,其可包含:待测FPGA 测试激励反馈单元、测试结果反馈单元等功能单元。待测FPGA测试激励反馈单元用于对测试激励作出测试激励反馈。测试结果反馈单元用于将测试结果通过接口控制系统进行上传反馈。
通过调用测试执行FPGA重载程序后,测试执行FPGA 631可以生成测试执行FPGA动态测试激励,并将该动态测试激励通过硬件将激励作用于待测FPGA之中进行原型验证测试,同时待测FPGA 633将会对测试激励作出测试激励反馈,并将测试结果通过接口控制系统进行上传反馈。测试执行FPGA 631收到测试激励反馈后通过验证测试结果智能比对后通过迭代测试激励进行智能激励更新,测试执行FPGA 631可以通过对验证测试反馈结果进行初步分析后,对有风险测试点的测试激励,自动做出缩小测试范围、定向针对性测试等操作后再次作用于待测FPGA。且两片FPGA可以互为待测及执行方便适应星上可重构FPGA芯片需求及动态资源调整。其整个验证测试过程构成闭环。
通过对待测FPGA 633反馈回来的信息与测试FPGA 631内部已明确的行为进行比对,能够初步定位故障类型及故障位置。发现问题后,测试FPGA 631可以通过文件配置操作进行验证文件动态调整,使得对错误或可能存在的潜在风险内容进行针对性的着重处理。
通过本发明提供的可重构FPGA软件的验证测试系统和验证方法,能够提高对FPGA软件重构测试验证的针对性、对多种重构实现形式的适用性以及验证的真实性与高效性。软硬件协同工作,实现对待测可重构FPGA软件的硬件验证测试,保证其功能正确性的同时,大大缩短软件仿真时间同时又大幅度提高验证真实性。本发明提供能够通用化的针对星上在轨可重构FPGA软件的验证测试系统,该系统可以通过上位机或星务计算机动态实现对待测目标FPGA的验证策略调整,不断趋近最优验证结论。填补目前所缺失的针对星上可重构FPGA软件的通用验证测试系统。
尽管上文描述了本发明 的各实施例,但是,应该理解,它们只是作为示例来呈现的,而不作为限制。对于相关领域的技术人员显而易见的是,可以对其做出各种组合、变型和改变而不背离本发明的精神和范围。因此,此处所公开的本发明 的宽度和范围不应被上述所公开的示例性实施例所限制,而应当仅根据所附权利要求书及其等同替换来定义。
Claims (7)
1.一种可重构FPGA软件的验证测试方法,包括:
主控板通过接口控制系统接收来自上位机的重构配置文件及验证测试配置文件;
主控板的第一FPGA通过其内部逻辑将收到的配置文件分类存储于主控板存储系统中,并根据实际测试板需求,通过接口控制系统,进行验证测试执行重载程序、待测FPGA重载程序配置发布;
测试板的测试执行FPGA调用测试执行FPGA重载程序,生成测试执行FPGA动态测试激励,并将所述动态测试激励作用于待测FPGA之中进行原型验证测试;
所述待测FPGA对所述测试激励作出测试激励反馈,并将测试结果通过接口控制系统进行上传反馈;
所述测试执行FPGA接收所述测试激励反馈,将所述测试激励反馈与已明确的行为进行比对,并通过迭代测试激励进行智能激励更新,所述测试执行FPGA对对比结果进行分析后,对有风险测试点的测试激励,自动做出缩小测试范围、定向针对性测试操作后再次作用于所述待测FPGA;
所述上位机接收FPGA验证测试结果,通过所反馈信息与已明确的正确行为进行比对分析来获得故障类型及故障位置,同时对所发现的或潜在的故障,通过文件配置操作进行验证文件动态调整,并将修改后契合度更高的验证文件再次通过接口传输并通过所述主控板下载至验证板进行验证测试;以及
所述测试执行FPGA和所述待测FPGA交换功能后进行FPGA验证测试。
2.如权利要求1所述的可重构FPGA软件的验证测试方法,其特征在于,所述上位机进行上位机用户可视化操作。
3.如权利要求1所述的可重构FPGA软件的验证测试方法,其特征在于,所述第一FPGA为反熔丝FPGA。
4.如权利要求1所述的可重构FPGA软件的验证测试方法,其特征在于,所述主控板具有第一存储系统,所述第一存储系统包括固化存储及重构存储。
5.如权利要求1所述的可重构FPGA软件的验证测试方法,其特征在于,所述测试执行FPGA和待测FPGA是SRAM型FPGA。
6.如权利要求1所述的可重构FPGA软件的验证测试方法,其特征在于,所述测试执行FPGA包括:
测试执行FPGA动态测试激励产生单元,用于基于测试执行FPGA重载程序生成测试执行FPGA动态测试激励;
验证测试结果智能比对单元,用于将测试激励反馈与已明确的行为进行比对;
迭代测试激励智能更新单元,用于基于比对结果进行分析,对有风险测试点自动做出缩小测试范围、定向针对性测试操作。
7.如权利要求1所述的可重构FPGA软件的验证测试方法,其特征在于,所述待测FPGA包含:
待测FPGA测试激励反馈单元,用于对测试激励作出测试激励反馈;以及
测试结果反馈单元,用于将测试结果通过接口控制系统进行上传反馈。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210478858.3A CN114816880A (zh) | 2018-05-24 | 2018-05-24 | 可重构fpga软件的验证测试方法 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201810505446.8A CN108763077B (zh) | 2018-05-24 | 2018-05-24 | 基于星上在轨可重构fpga软件的验证测试系统 |
CN202210478858.3A CN114816880A (zh) | 2018-05-24 | 2018-05-24 | 可重构fpga软件的验证测试方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810505446.8A Division CN108763077B (zh) | 2018-05-24 | 2018-05-24 | 基于星上在轨可重构fpga软件的验证测试系统 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114816880A true CN114816880A (zh) | 2022-07-29 |
Family
ID=64005465
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210478858.3A Pending CN114816880A (zh) | 2018-05-24 | 2018-05-24 | 可重构fpga软件的验证测试方法 |
CN201810505446.8A Active CN108763077B (zh) | 2018-05-24 | 2018-05-24 | 基于星上在轨可重构fpga软件的验证测试系统 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201810505446.8A Active CN108763077B (zh) | 2018-05-24 | 2018-05-24 | 基于星上在轨可重构fpga软件的验证测试系统 |
Country Status (1)
Country | Link |
---|---|
CN (2) | CN114816880A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116594830A (zh) * | 2023-03-17 | 2023-08-15 | 芯华章科技(北京)有限公司 | 硬件仿真工具、调试方法和存储介质 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111123082B (zh) * | 2019-10-30 | 2021-11-16 | 北京空间机电研究所 | 一种小体积立体式反熔丝fpga在线调试验证方法 |
CN112083320A (zh) * | 2020-09-09 | 2020-12-15 | 中国航空工业集团公司雷华电子技术研究所 | Fpga测试方法、测试板、装置、设备和存储介质 |
CN112965910B (zh) * | 2021-03-19 | 2024-06-21 | 携程旅游信息技术(上海)有限公司 | 自动化回归测试方法、装置、电子设备、存储介质 |
CN112989758B (zh) * | 2021-05-17 | 2021-09-28 | 芯华章科技股份有限公司 | 对多个原型验证板同步复位的方法、验证系统及存储介质 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102004027033B4 (de) * | 2004-03-15 | 2009-07-02 | Dspace Digital Signal Processing And Control Engineering Gmbh | Beeinflussungsgerät für Steuergeräte und Verfahren zur Beeinflussung eines Steuergeräts |
CN1889057A (zh) * | 2005-06-28 | 2007-01-03 | 陈小宇 | 用fpga重构实现单片机仿真的方法及其装置 |
CN103473159B (zh) * | 2013-10-13 | 2016-03-02 | 西安电子科技大学 | 基于动态重构的fpga配置信息翻转测试平台及测试方法 |
US9658907B2 (en) * | 2014-06-24 | 2017-05-23 | Ca, Inc. | Development tools for refactoring computer code |
CN104239090B (zh) * | 2014-07-15 | 2017-12-22 | 上海微小卫星工程中心 | 一种基于fpga的卫星星务计算机在轨重构系统及方法 |
CN106569481B (zh) * | 2016-11-03 | 2019-03-26 | 航天科工防御技术研究试验中心 | 一种fpga重构装置和方法 |
CN106649101B (zh) * | 2016-11-18 | 2019-12-03 | 芯海科技(深圳)股份有限公司 | 一种ice自动化测试系统及测试方法 |
CN106771991B (zh) * | 2017-01-23 | 2019-09-03 | 电子科技大学 | 一种应用于反熔丝fpga编程前的自动化测试方法 |
CN107329889B (zh) * | 2017-06-05 | 2021-01-19 | 芯海科技(深圳)股份有限公司 | 一种c编译器自动化测试的方法 |
-
2018
- 2018-05-24 CN CN202210478858.3A patent/CN114816880A/zh active Pending
- 2018-05-24 CN CN201810505446.8A patent/CN108763077B/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116594830A (zh) * | 2023-03-17 | 2023-08-15 | 芯华章科技(北京)有限公司 | 硬件仿真工具、调试方法和存储介质 |
CN116594830B (zh) * | 2023-03-17 | 2024-03-01 | 芯华章科技(北京)有限公司 | 硬件仿真工具、调试方法和存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN108763077A (zh) | 2018-11-06 |
CN108763077B (zh) | 2022-04-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108763077B (zh) | 基于星上在轨可重构fpga软件的验证测试系统 | |
CN106940428B (zh) | 芯片验证方法、装置及系统 | |
CN111428431B (zh) | 一种支持eda软件的自动化测试并记录的方法及系统 | |
US8997034B2 (en) | Emulation-based functional qualification | |
CN106843837A (zh) | openstack组件容器化的构建方法 | |
CN108319526B (zh) | 基于片上嵌入式微系统及其内部fpga资源内建自测试方法 | |
CN109543212B (zh) | 可编程逻辑器件的功能测试方法、装置及计算机存储介质 | |
US8769448B1 (en) | Circuit design simulation | |
US9405877B1 (en) | System and method of fast phase aligned local generation of clocks on multiple FPGA system | |
US5745501A (en) | Apparatus and method for generating integrated circuit test patterns | |
US9294094B1 (en) | Method and apparatus for fast low skew phase generation for multiplexing signals on a multi-FPGA prototyping system | |
CN105005015A (zh) | 一种基于硬件电路故障注入的电路故障仿真系统 | |
CN110489376A (zh) | 卫星整星硬件在轨重构框架系统及重构方法 | |
US8265918B1 (en) | Simulation and emulation of a circuit design | |
US8645897B1 (en) | Integrated circuit design verification system | |
CN116069648A (zh) | 一种软件测试方法、系统、设备以及存储介质 | |
CN110569038B (zh) | 随机验证参数设计方法、装置、计算机设备及存储介质 | |
US20090112554A1 (en) | Test Bench, Method, and Computer Program Product for Performing a Test Case on an Integrated Circuit | |
CN109165131B (zh) | 一种基于Perl的原型验证平台自动化实现方法 | |
Lefftz et al. | A design flow for critical embedded systems | |
Zaidi et al. | Rapid, automated, test, verification and validation for the CubeSats | |
CN115952044A (zh) | 一种自动化测试方法及其装置 | |
CN114036769B (zh) | 面向航电系统物理架构的功能部署方案生成方法及装置 | |
CN115935865A (zh) | 一种可重构芯片的验证方法及平台 | |
CN114492268A (zh) | 一种asic原型验证的方法、系统、设备和存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |