CN114553654A - 时钟信号同步电路和网络通信设备 - Google Patents

时钟信号同步电路和网络通信设备 Download PDF

Info

Publication number
CN114553654A
CN114553654A CN202011356856.4A CN202011356856A CN114553654A CN 114553654 A CN114553654 A CN 114553654A CN 202011356856 A CN202011356856 A CN 202011356856A CN 114553654 A CN114553654 A CN 114553654A
Authority
CN
China
Prior art keywords
circuit
signal
clock
interface
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011356856.4A
Other languages
English (en)
Inventor
欧杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing ZTE New Software Co Ltd
Original Assignee
Nanjing ZTE New Software Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing ZTE New Software Co Ltd filed Critical Nanjing ZTE New Software Co Ltd
Priority to CN202011356856.4A priority Critical patent/CN114553654A/zh
Priority to PCT/CN2021/118845 priority patent/WO2022110993A1/zh
Publication of CN114553654A publication Critical patent/CN114553654A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2657Carrier synchronisation
    • H04L27/266Fine or fractional frequency offset determination and synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

本发明实施例提供了一种时钟信号同步电路和网络通信设备,第一网络通信设备设置有第一时钟发生电路、第一信号分发电路、第一本振电路和第一接口,第二网络通信设备设置有第二接口、第二时钟恢复电路和第二本振电路;第一时钟发生电路能够生成第一基准时钟信号并发送至第一信号分发电路,第一信号分发电路能够根据第一基准时钟信号输出第一参考信号至第一本振电路,以及依次通过第一接口和第二接口输出第二参考信号至第二时钟恢复电路,第二时钟恢复电路能够根据第二参考信号输出第三基准时钟信号至第二本振电路。本发明实施例能够在不增加带宽、频率资源的基础上,实现第一网络通信设备和第二网络通信设备之间的时钟信号的实时同步。

Description

时钟信号同步电路和网络通信设备
技术领域
本发明实施例涉及但不限于信号处理技术领域,尤其涉及一种时钟信号同步电路和网络通信设备。
背景技术
对于无线通信设备,每台设备内部均设置有独立的时钟模块。由于每台设备内部均存在各自独立的时钟信号,因此会导致各台设备的发射载波和接收载波之间存在频率偏差,同时不同通道间的载波也会存在频率偏差,不同通道间的载波频率偏差会在接收端叠加,从而导致接收端的频率偏差校准算法复杂度大大增加。当频率偏差较大时,会导致系统性能降低,甚至会导致系统无法工作。另外,各台设备上的载波也会通过天线口泄漏出去,影响到对端设备。
对此,现有的时钟信号同步手段是在一台设备的载波信息中增加时间报文信息,并使该载波信号通过空口或数字接口传递到对端设备中。对端设备从接收到的载波信号中恢复出时间报文信息,与自身的时间信息对比,获得两台设备之间的时间差异,通过调整设备内部的时间信号,实现两台设备的时钟信号的同步。由于该方法需要使用到载波信号,增加了时间信息帧,降低了有用信号带宽。其次,系统需要消耗一定的资源来判断两台设备中的时间信息并加以对齐调整,从而使得两台设备难以实现时钟信号的实时精确同步。
发明内容
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
本发明实施例提供了一种时钟信号同步电路和网络通信设备,能够在不增加带宽、频率资源的基础上,实现多台设备之间的时钟信号的实时同步。
第一方面,本发明实施例提供了一种时钟信号同步电路,应用于第一网络通信设备,所述时钟信号同步电路包括:
第一时钟发生电路,用于生成第一基准时钟信号;
第一信号分发电路,与所述第一时钟发生电路连接,所述第一信号分发电路包括有第一输出端和第二输出端,所述第一信号分发电路用于接收所述第一基准时钟信号并通过所述第一输出端输出第一参考信号和通过所述第二输出端输出第二参考信号;
第一本振电路,与所述第一输出端连接,所述第一本振电路用于接收所述第一参考信号;
第一接口,用于连接至第二网络通信设备,所述第一接口与所述第二输出端连接,以使得所述第一信号分发电路通过所述第一接口将所述第二参考信号发送至第二网络通信设备。
第二方面,本发明实施例还提供了一种时钟信号同步电路,应用于第二网络通信设备,所述时钟信号同步电路包括:
第二接口,连接至第一网络通信设备,所述第二接口用于获取来自第一网络通信设备的第二参考信号;
第二时钟恢复电路,与所述第二接口连接,所述第二时钟恢复电路用于获取所述第二参考信号并输出第三基准时钟信号;
第二本振电路,与所述第二时钟恢复电路连接,所述第二本振电路用于接收所述第三基准时钟信号。
第三方面,本发明实施例还提供了一种网络通信设备,包括有如上述第一方面和/或如上述第二方面所述的时钟信号同步电路。
本发明实施例包括:在第一网络通信设备上设置第一时钟发生电路、第一信号分发电路、第一本振电路和第一接口,以及在第二网络通信设备上设置第二接口、第二时钟恢复电路和第二本振电路;其中,第一时钟发生电路能够生成第一基准时钟信号并发送至第一信号分发电路,第一信号分发电路能够根据第一基准时钟信号输出第一参考信号至第一本振电路,以及依次通过第一接口和第二接口输出第二参考信号至第二时钟恢复电路,第二时钟恢复电路能够根据第二参考信号输出第三基准时钟信号至第二本振电路。因此,本发明实施例能够在不增加带宽、频率资源的基础上,通过上述方式来实现第一网络通信设备和第二网络通信设备之间的时钟信号的实时同步,降低了载波恢复的频率误差判断,使得多台网络通信设备之间的载波信号实现精确的对齐。
附图说明
附图用来提供对本发明技术方案的进一步理解,并且构成说明书的一部分,与本发明的实施例一起用于解释本发明的技术方案,并不构成对本发明技术方案的限制。
图1是现有技术中无线通信设备的结构示意图;
图2是本发明一个实施例提供的第一网络通信设备中的时钟信号同步电路的示意图;
图3是本发明一个实施例提供的第二网络通信设备中的时钟信号同步电路的示意图;
图4是本发明一个实施例提供的将第一网络通信设备中的时钟信号同步至第二网络通信设备的示意图;
图5是本发明一个实施例提供的将第二网络通信设备中的时钟信号同步至第一网络通信设备的示意图;
图6是本发明一个实施例提供的关于第一开关电路、第二开关电路、第三开关电路和第四开关电路的结构示意图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
需要说明的是,虽然在装置示意图中进行了功能模块划分,在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于装置中的模块划分,或流程图中的顺序执行所示出或描述的步骤。说明书、权利要求书或上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
在相关技术中,如图1所示,图1是现有技术中关于无线通信设备的结构示意图。对于无线通信设备,主要由如下部分组成:天线140、室外设备130、业务线缆120和室内设备110。其中,天线140用于发射本端高频信号和接收对端设备发送的高频载波信号。室外设备130将室内设备110通过业务线缆120发送的信号经过预处理后,变成中频模拟信号,经中频放大、射频转换并放大后,通过天线140发射出去,经空间传输到对端的接收设备。同时,室外设备130对天线140接收到的高频信号进行下变频处理,实现射频信号放大及与中频之间的信号转换,并将中频信号进行预处理后,通过业务线缆120传输到室内设备110。另外,室外设备130还设置有接口150,多个室外设备130的接口150之间通过同步线缆160进行连接。其中,上述的接口150可以但不限于为同步接口,上述的同步线缆160不限于同轴线缆,可以是射频线缆,也可以是网线,双绞线,单线等等。
无线设备中,通常通过多台设备组成XPIC(Cross-polar InterferenceCanceller,交叉极化干扰抵消)、MIMO(Multiple-Input Multiple-Output,多发多收)、SD(Spatial Diversity,空间分集)、FD(Frequency Diversity,频率分集)等复杂配置场景,来提升系统的容量。在上述情况下,每台设备内部均存在各自独立的时钟模块。各设备内独立的时钟信号,导致各个设备载波之间存在频率偏差,同时不同通道间的载波也会存在频率偏差。不同通道间的载波频率偏差会在接收端叠加,导致接收端的频率偏差校准算法复杂度大大增加。频率偏差较大时,会导致系统性能降低,无法工作。同时,各设备上的载波也会通过天线口泄漏出去,影响到对端设备。因此,消除各设备间载波频率偏差,最直接的方法是时钟复用,即各设备同步到一个参考时钟上。传统上,可以通过在一台设备的载波信息中,增加时间报文信息,该载波信号通过空口或数字接口等传递到对端设备中。对端设备从接收到的载波信号中恢复出时间报文信息,与自身的时间信息对比,获得两台设备之间的时间差异,进而调整本端设备内部的时间信号,实现两台设备的时钟信号的同步。但是该方法需要在载波信号中,增加时间信息帧,降低了有用信号带宽。同时设备中需要增加数字电路、时间恢复电路,电路复杂。系统需要消耗一定的资源来判断两台设备中的时间信息并加以对齐调整,两台整机不能实现时钟信号的实时精确同步。
基于上述情况,本发明实施例提供了一种时钟信号同步电路和网络通信设备,其中,网络通信设备包括有第一网络通信设备和第二网络通信设备。
其中,第一网络通信设备包括:第一时钟发生电路,用于生成第一基准时钟信号;第一信号分发电路,与第一时钟发生电路连接,第一信号分发电路包括有第一输出端和第二输出端,第一信号分发电路用于接收第一基准时钟信号并通过第一输出端输出第一参考信号和通过第二输出端输出第二参考信号;第一本振电路,与第一输出端连接,第一本振电路用于接收第一参考信号;第一接口,用于连接至第二网络通信设备,第一接口与第二输出端连接,以使得第一信号分发电路通过第一接口将第二参考信号发送至第二网络通信设备。
另外,第二网络通信设备包括:第二接口,连接至第一网络通信设备,第二接口用于获取来自第一网络通信设备的第二参考信号;第二时钟恢复电路,与第二接口连接,第二时钟恢复电路用于获取第二参考信号并输出第三基准时钟信号;第二本振电路,与第二时钟恢复电路连接,第二本振电路用于接收第三基准时钟信号。
根据本发明实施例的技术方案,第一时钟发生电路能够生成第一基准时钟信号并发送至第一信号分发电路,第一信号分发电路能够根据第一基准时钟信号输出第一参考信号至第一本振电路,以及依次通过第一接口和第二接口输出第二参考信号至第二时钟恢复电路,第二时钟恢复电路能够根据第二参考信号输出第三基准时钟信号至第二本振电路。因此,本发明实施例能够在不增加带宽、频率资源的基础上,通过上述方式来实现第一网络通信设备和第二网络通信设备之间的时钟信号的实时同步,降低了载波恢复的频率误差判断,使得多台网络通信设备之间的载波信号实现精确的对齐。
下面结合附图,对本发明实施例作进一步阐述。
如图2至图4所示,图2是本发明一个实施例提供的第一网络通信设备200中的时钟信号同步电路的示意图,图3是本发明一个实施例提供的第二网络通信设备300中的时钟信号同步电路的示意图,图4是本发明一个实施例提供的将第一网络通信设备200中的时钟信号同步至第二网络通信设备300的示意图。
具体地,第一网络通信设备200中的时钟信号同步电路包括但不限于有第一时钟发生电路210、第一信号分发电路232、第一本振电路233和第一接口236。其中,第一时钟发生电路210用于生成第一基准时钟信号;第一信号分发电路232与第一时钟发生电路210连接,第一信号分发电路232包括有第一输出端和第二输出端,第一信号分发电路232用于接收第一基准时钟信号并通过第一输出端输出第一参考信号和通过第二输出端输出第二参考信号;第一本振电路233与第一输出端连接,第一本振电路233用于接收第一参考信号;第一接口236用于连接至第二网络通信设备300,第一接口236与第二输出端连接,以使得第一信号分发电路232通过第一接口236将第二参考信号发送至第二网络通信设备300。
另外,具体地,第二网络通信设备300中的时钟信号同步电路包括但不限于有第二接口336、第二时钟恢复电路356和第二本振电路333。其中,第二接口336连接至第一网络通信设备200,第二接口336用于获取来自第一网络通信设备200的第二参考信号;第二时钟恢复电路356与第二接口336连接,第二时钟恢复电路356用于获取第二参考信号并输出第三基准时钟信号;第二本振电路333与第二时钟恢复电路356连接,第二本振电路333用于接收第三基准时钟信号。
在一实施例中,第一时钟发生电路210能够生成第一基准时钟信号并发送至第一信号分发电路232,第一信号分发电路232能够根据第一基准时钟信号输出第一参考信号至第一本振电路233,以及依次通过第一接口236和第二接口336输出第二参考信号至第二时钟恢复电路356,第二时钟恢复电路356能够根据第二参考信号输出第三基准时钟信号至第二本振电路333。因此,本发明实施例能够在不增加带宽、频率资源的基础上,通过上述方式来实现第一网络通信设备200和第二网络通信设备300之间的时钟信号的实时同步,降低了载波恢复的频率误差判断,使得多台网络通信设备之间的载波信号实现精确的对齐。
可以理解的是,关于上述的第一时钟发生电路210,用于产生第一基准时钟信号,即本地时钟信号,给到本地设备。该第一基准时钟信号为不限于XO(Crystal Oscillator,晶体振荡器),TCXO(Temperature Compensated Crystal Oscillator,压控温度补偿晶体振荡器),OCXO(Oven Controlled Crystal Oscillator,恒温晶体振荡器)器件等晶体产生的参考信号和锁相环产生的参考信号。
其次,需要说明的是,关于上述的第一信号分发电路232,用于将第一时钟发生电路210产生的第一基准时钟信号分发为多路参考信号。其中一路参考信号通过第一接口236传递到远端的第二网络通信设备300。其它分路的参考信号,给到第一网络通信设备200内的各个本振器件,作为第一网络通信设备200中第一本振电路233的参考信号。
另外,需要说明的是,关于上述的第二时钟恢复电路356,能够减小了非正弦类时钟的畸变。同时,通过第二时钟恢复电路356再生成第二网络通信设备300所需要的本地基准时钟信号,给到第二网络通信设备300中的第二本振电路333。
另外,值得注意的是,第一网络通信设备200的第一接口236用于通过同步线缆连接至第二网络通信设备300。同样地,第二网络通信设备300的第二接口336用于通过同步线缆连接至第一网络通信设备200。其中,同步线缆具有带宽大、衰减小,能够支持各个基频信号的传输,并且可以降低干扰等功能。
另外,图2和图4中第一网络通信设备200的时钟信号同步电路还包括第一信号放大电路231,具体地,第一时钟发生电路210通过第一信号放大电路231连接至第一信号分发电路232,第一信号放大电路231用于对第一基准时钟信号进行放大。由于第一基准时钟信号的电压幅值较低,因此本发明实施例能够通过第一信号放大电路231对第一基准时钟信号的电压幅值进行放大处理,从而提高第一基准时钟信号的电压幅值使得放大后的第一基准时钟信号能够被第一信号分发电路232识别处理。
在一实施例中,第一信号放大电路231能够获取第一时钟发生电路210所生成的第一基准时钟信号,并对第一基准时钟信号进行信号放大处理,然后将放大后的第一基准时钟信号发送至第一信号分发电路232。
另外,图2和图4中第一网络通信设备200的时钟信号同步电路还包括第一窄带滤波电路234,具体地,第二输出端通过第一窄带滤波电路234连接至第一接口236,第一窄带滤波电路234用于对第二参考信号进行滤波。
在一实施例中,第一窄带滤波电路234能够获取第一信号分发电路232的第二输出端的第二参考信号,并滤除第二参考信号中所携带的高次谐波信号及干扰信号,只允许同步基准时钟信号中的基频信号传输,从而减小了系统带宽的要求。
另外,图2和图4中第一网络通信设备200的时钟信号同步电路还包括第一保护电路235,第二输出端通过第一保护电路235连接至第一接口236,第一保护电路235用于处理浪涌信号。
在一实施例中,第一保护电路235能够防止外部雷击浪涌信号通过第一接口236传导至第一网络通信设备200的内部,从而避免第一网络通信设备200内部的功能电路损坏。
另外,图3和图4中第二网络通信设备300的时钟信号同步电路还包括第三窄带滤波电路351和第三信号放大电路352。具体地,第三窄带滤波电路351用于对来自第二接口336的第二参考信号进行滤波,第三窄带滤波电路351的一端连接至第二接口336;第三信号放大电路352用于对经过滤波后的第二参考信号进行放大,第三信号放大电路352的一端连接至第三窄带滤波电路351的另一端,第三信号放大电路352的另一端连接至第二时钟恢复电路356。由于第二接口336所接收到的第二参考信号的电压幅值较低,因此本发明实施例能够通过第三信号放大电路352对第二参考信号的电压幅值进行放大处理,从而提高第二参考信号的电压幅值使得放大后的第二参考信号能够被第二时钟恢复电路356识别处理。
在一实施例中,由于只处理同步时钟信号中的基频信号,对放大器频率要求低,实现容易,进一步降低了传输同步信号的噪声。
可以理解的是,关于上述的第三信号放大电路352,可以为低噪音放大电路。
另外,图3和图4中第二网络通信设备300的时钟信号同步电路还包括第二功率调节电路355、第二检波电路353和第二控制电路354。具体地,第二功率调节电路355连接于第二接口336和第二时钟恢复电路356之间;第二检波电路353连接至第二接口336,第二检波电路353用于检测来自第二接口336的第二参考信号的第二功率值;第二控制电路354连接于第二检波电路353和第二功率调节电路355之间,第二控制电路354用于根据第二功率值控制第二功率调节电路355调节第二参考信号的功率值。
在一实施例中,由于两台网络通信设备之间的同步线缆存在不同长度的情况,从而会导致接收到的基准同步信号的功率会发生波动。因此,本发明实施例的第二检波电路353能够实时检测接收到的同步信号大小,上报给第二控制电路354,第二控制电路354能够根据上报的信号功率控制第二功率调节电路355,使得第二功率调节电路355输出的基频同步信号功率恒定。当第二检波电路353检测到接收到的同步信号功率小于预定义的功率门限时,第二控制电路354能够上报告功率低告警,并且触发相应的保护机制。当第二检波电路353检测到接收信号大于预定义的功率门限时,第二控制电路354能够上报功率高告警,并且触发相应的保护机制。
可以理解的是,关于上述的第二功率调节电路355,可以为自动增益控制电路。
另外,图3和图4中第二网络通信设备300的时钟信号同步电路还包括第二保护电路335。具体地,第二接口336通过第二保护电路335连接至第二时钟恢复电路356,第二保护电路335用于处理浪涌信号。
在一实施例中,第二保护电路335能够防止外部雷击浪涌信号通过第二接口336传导至第二网络通信设备300的内部,从而避免第二网络通信设备300内部的功能电路损坏。
除了上述图4所示的将第一网络通信设备200中的时钟信号同步至第二网络通信设备300,还可以是图5所示的将第二网络通信设备300中的时钟信号同步至第一网络通信设备200。
具体地,第二网络通信设备300中的时钟信号同步电路还包括第二时钟发生电路310、第二信号分发电路332、第三开关电路340和第四开关电路320,其中,第二时钟发生电路310用于生成第四基准时钟信号;第二信号分发电路332包括有第三输出端和第四输出端,第三输出端连接至第二本振电路333,第二信号分发电路332用于接收第四基准时钟信号并通过第三输出端输出第三参考信号和通过第四输出端输出第四参考信号,并将第三参考信号发送至第二本振电路333,第二信号分发电路332还用于接收第三基准时钟信号并通过第三输出端转发至第二本振电路333;第三开关电路340与第二接口336连接,第三开关电路340用于连通第二接口336和第二时钟恢复电路356以使第二时钟恢复电路356获取到来自第二接口336的第二参考信号,或者,第三开关电路340还用于连通第四输出端和第二接口336以使第二接口336获取到来自第二信号分发电路332的第四参考信号;第四开关电路320与第二信号分发电路332连接,第四开关电路320用于连通第二时钟恢复电路356和第二信号分发电路332以使第二信号分发电路332获取到来自第二时钟恢复电路356的第三基准时钟信号,或者,第四开关电路320还用于连通第二时钟发生电路310和第二信号分发电路332以使第二信号分发电路332获取到来自第二时钟发生电路310的第四基准时钟信号。
另外,具体地,第一接口236还用于接收来自第二网络通信设备300的第四参考信号,第一网络通信设备200中的时钟信号同步电路还包括第一时钟恢复电路256、第一开关电路220和第二开关电路240。其中,第一时钟恢复电路256与第一接口236连接,第一时钟恢复电路256用于获取第四参考信号并输出第二基准时钟信号;第一开关电路220与第一信号分发电路232连接,第一开关电路220用于连通第一时钟发生电路210和第一信号分发电路232以使第一信号分发电路232获取到来自第一时钟发生电路210的第一基准时钟信号,或者,第一开关电路220用于连通第一时钟恢复电路256和第一信号分发电路232以使第一信号分发电路232获取到来自第一时钟恢复电路256的第二基准时钟信号;第二开关电路240与第一接口236连接,第二开关电路240用于连通第二输出端和第一接口236以使第一接口236获取到来自第一信号分发电路232的第二参考信号,或者,第二开关电路240用于连通第一接口236和第一时钟恢复电路256以使第一时钟恢复电路256获取到来自第一接口236的第四参考信号。
在一实施例中,第二时钟发生电路310能够生成第四基准时钟信号并通过第四开关电路320发送至第二信号分发电路332,第二信号分发电路332能够根据第四基准时钟信号输出第三参考信号至第二本振电路333,以及依次通过第三开关电路340、第二接口336、第一接口236和第二开关电路240输出第三参考信号至第一时钟恢复电路256,第一时钟恢复电路256能够根据第三参考信号输出第二基准时钟信号并通过第一开关电路220和第一信号分发电路232发送至第一本振电路233。因此,本发明实施例能够在不增加带宽、频率资源的基础上,通过上述方式来实现第一网络通信设备200和第二网络通信设备300之间的时钟信号的实时同步,降低了载波恢复的频率误差判断,使得多台网络通信设备之间的载波信号实现精确的对齐。
另外,图2和图5中第一网络通信设备200的时钟信号同步电路还包括第二窄带滤波电路251和第二信号放大电路252,具体地,第二窄带滤波电路251用于对第四参考信号进行滤波,第二窄带滤波电路251的一端连接至第二开关电路240;第二信号放大电路252用于对经过滤波后的第四参考信号进行放大,第二信号放大电路252的一端连接至第二窄带滤波电路251的另一端,第二信号放大电路252的另一端连接至第一时钟恢复电路256。由于第一接口236所接收到的第四参考信号的电压幅值较低,因此本发明实施例能够通过第二信号放大电路252对第四参考信号的电压幅值进行放大处理,从而提高第四参考信号的电压幅值使得放大后的第四参考信号能够被第一时钟恢复电路256识别处理。
在一实施例中,由于只处理同步时钟信号中的基频信号,对放大器频率要求低,实现容易,进一步降低了传输同步信号的噪声。
可以理解的是,关于上述的第二信号放大电路252,可以为低噪音放大电路。
另外,图2和图5中第一网络通信设备200的时钟信号同步电路还包括第一功率调节电路255、第一检波电路253和第一控制电路254,具体地,第一功率调节电路255连接于第二开关电路240和第一时钟恢复电路256之间;第一检波电路253连接至第二开关电路240,第一检波电路253用于检测第四参考信号的第一功率值;第一控制电路254连接于第一检波电路253和第一功率调节电路255之间,第一控制电路254用于根据第一功率值控制第一功率调节电路255调节第四参考信号的功率值。
在一实施例中,由于两台网络通信设备之间的同步线缆存在不同长度的情况,从而会导致接收到的基准同步信号的功率会发生波动。因此,本发明实施例的第一检波电路253能够实时检测接收到的同步信号大小,上报给第一控制电路254,第一控制电路254能够根据上报的信号功率控制第一功率调节电路255,使得第一功率调节电路255输出的基频同步信号功率恒定。当第一检波电路253检测到接收到的同步信号功率小于预定义的功率门限时,第一控制电路254能够上报告功率低警,并且触发相应的保护机制。当第一检波电路253检测到接收信号大于预定义的功率门限时,第一控制电路254能够上报功率高告警,并且触发相应的保护机制。
可以理解的是,关于上述的第一功率调节电路255,可以为自动增益控制电路。
另外,图3和图5中第二网络通信设备300的时钟信号同步电路还包括第四信号放大电路331,具体地,第四开关电路320通过第四信号放大电路331连接至第二信号分发电路332,第四信号放大电路331用于对第三基准时钟信号或者第四基准时钟信号进行放大。由于第四基准时钟信号的电压幅值较低,因此本发明实施例能够通过第四信号放大电路331对第四基准时钟信号的电压幅值进行放大处理,从而提高第四基准时钟信号的电压幅值使得放大后的第四基准时钟信号能够被第二信号分发电路332识别处理。
在一实施例中,第四信号放大电路331能够获取第二时钟发生电路310所生成的第四基准时钟信号,并对第四基准时钟信号进行信号放大处理,然后将放大后的第四基准时钟信号发送至第二信号分发电路332。
另外,图3和图5中第二网络通信设备300的时钟信号同步电路还包括第四窄带滤波电路334,具体地,第四输出端通过第四窄带滤波电路334连接至第三开关电路340,第四窄带滤波电路334用于对第四参考信号进行滤波。
在一实施例中,第四窄带滤波电路334能够获取第二信号分发电路332的第四输出端的第四参考信号,并滤除第四参考信号中所携带的高次谐波信号及干扰信号,只允许同步基准时钟信号中的基频信号传输,从而减小了系统带宽的要求。
另外,本发明实施例中的网络通信设备中的时钟信号同步电路可以采用对称设计,从而使得两台整机在同步信号时,可以通过软件切换,互为主、备设备。同步信号可以从主设备同步传输到备设备,也可以从备设备同步传输到主设备中。具体地,可以参照图4和图5所示的两种同步方式。
当需要将第一网络通信设备200中的时钟信号同步至第二网络通信设备300时,可以参照图4所示。其中,首先需要控制第一开关电路220连通第一时钟发生电路210和第一信号放大电路231,并断开第一开关电路220与第一时钟恢复电路256的连接;同样地,需要控制第二开关电路240连通第一窄带滤波电路234和第一保护电路235,并断开第二开关电路240与第二窄带滤波电路251的连接;同样地,需要控制第三开关电路340连通第二保护电路335和第三窄带滤波电路351,并断开第三开关电路340与第四窄带滤波电路334的连接;同样地,需要控制第四开关电路320连通第二时钟恢复电路356和第四信号放大电路331,并断开第四开关电路320与第二时钟发生电路310的连接;然后,第一时钟发生电路210能够生成第一基准时钟信号,并通过第一开关电路220发送至第一信号放大电路231;第一信号放大电路231能够对第一基准时钟信号进行信号放大处理,并将放大后的第一基准时钟信号发送至第一信号分发电路232;第一信号分发电路232能够对放大后的第一基准时钟信号进行处理,通过第一输出端输出第一参考信号至第一本振电路233,以及通过第二输出端输出第二参考信号至第一窄带滤波电路234;第一窄带滤波电路234能够对第二参考信号进行滤波,并将滤波后的第二参考信号依次通过第二开关电路240、第一保护电路235、第一接口236、第二接口336、第二保护电路335和第三开关电路340发送至第三窄带滤波电路351;第三窄带滤波电路351能够对第二参考信号进行滤波,并将滤波后的第二参考信号发送至第三信号放大电路352;第三信号放大电路352能够对经过滤波后的第二参考信号进行放大处理,并将放大后的第二参考信号同时发送至第二功率调节电路355和第二检波电路353;第二检波电路353能够检测到第二参考信号的第二功率值,并将第二功率值发送至第二控制电路354;第二控制电路354能够根据第二功率值发送调节指令至第二功率调节电路355;第二功率调节电路355能够根据调节指令调节第二参考信号的功率值,并将调节后的第二参考信号发送至第二时钟恢复电路356;第二时钟恢复电路356能够根据第二参考信号输出第三基准时钟信号并通过第四开关电路320发送至第四信号放大电路331;第四信号放大电路331能够对第三基准时钟信号进行信号放大处理,并将放大后的第三基准时钟信号发送至第二信号分发电路332;第二信号分发电路332能够将放大后的第三基准时钟信号转发至第二本振电路333,从而实现了将第一网络通信设备200中的时钟信号同步至第二网络通信设备300。
当需要将第二网络通信设备300中的时钟信号同步至第一网络通信设备200时,可以参照图5所示。其中,首先需要控制第一开关电路220连通第一时钟恢复电路256和第一信号放大电路231,并断开第一开关电路220与第一时钟发生电路210的连接;同样地,需要控制第二开关电路240连通第二窄带滤波电路251和第一保护电路235,并断开第二开关电路240与第一窄带滤波电路234的连接;同样地,需要控制第三开关电路340连通第二保护电路335和第四窄带滤波电路334,并断开第三开关电路340与第三窄带滤波电路351的连接;同样地,需要控制第四开关电路320连通第二时钟发生电路310和第四信号放大电路331,并断开第四开关电路320与第二时钟恢复电路356的连接;然后,第二时钟发生电路310能够生成第四基准时钟信号,并通过第四开关电路320发送至第四信号放大电路331;第四信号放大电路331能够对第四基准时钟信号进行信号放大处理,并将放大后的第四基准时钟信号发送至第二信号分发电路332;第二信号分发电路332能够对放大后的第四基准时钟信号进行处理,通过第三输出端输出第三参考信号至第二本振电路333,以及通过第四输出端输出第四参考信号至第四窄带滤波电路334;第四窄带滤波电路334能够对第四参考信号进行滤波,并将滤波后的第四参考信号依次通过第三开关电路340、第二保护电路335、第二接口336、第一接口236、第一保护电路235和第二开关电路240发送至第二窄带滤波电路251;第二窄带滤波电路251能够对第四参考信号进行滤波,并将滤波后的第四参考信号发送至第二信号放大电路252;第二信号放大电路252能够对经过滤波后的第四参考信号进行放大处理,并将放大后的第四参考信号同时发送至第一功率调节电路255和第一检波电路253;第一检波电路253能够检测到第四参考信号的第一功率值,并将第一功率值发送至第一控制电路254;第一控制电路254能够根据第一功率值发送调节指令至第一功率调节电路255;第一功率调节电路255能够根据调节指令调节第四参考信号的功率值,并将调节后的第四参考信号发送至第一时钟恢复电路256;第一时钟恢复电路256能够根据第四参考信号输出第二基准时钟信号并通过第一开关电路220发送至第一信号放大电路231;第一信号放大电路231能够对第二基准时钟信号进行信号放大处理,并将放大后的第二基准时钟信号发送至第一信号分发电路232;第一信号分发电路232能够将放大后的第二基准时钟信号转发至第一本振电路233,从而实现了将第二网络通信设备300中的时钟信号同步至第一网络通信设备200。
本发明实施例能够在多台设备之间模拟时钟信号直接同步的方法,从而实现设备之间时钟信号的严格对齐,降低了载波恢复的频率误差判断,使得多台设备之间的微波载波信号实现严格精确的对齐;解决了技术瓶颈,能够用较小的成本实现较高的系统性能提升;极大改善了系统在XPIC、MIMO、SD、FD等复杂配置场景下特性指标。另外,本发明实施例实现简单,电路可靠有效,具有很大实用价值。
值得注意的是,如图6所示,关于上述的第一开关电路220、第二开关电路240、第三开关电路340和第四开关电路320,可以采用单刀双掷开关,包括一个固定触点410和两个动触点420。
示例性地,第一开关电路220的固定触点410可以连接至第一信号放大电路231,两个动触点420可以分别连接至第一时钟发生电路210和第一时钟恢复电路256;第二开关电路240的固定触点410可以连接至第一保护电路235,两个动触点420可以分别连接至第一窄带滤波电路234和第二窄带滤波电路251;第三开关电路340的固定触点410可以连接至第二保护电路335,两个动触点420可以分别连接至第三窄带滤波电路351和第四窄带滤波电路334;第四开关电路320的固定触点410可以连接至第四信号放大电路331,两个动触点420可以分别连接至第二时钟发生电路310和第二时钟恢复电路356。
基于上述的时钟信号同步电路,下面分别提出本发明的网络通信设备的各个实施例。
在一实施例中,本发明实施例的网络通信设备可以包括但不限于有上述的时钟信号同步电路。
由于本发明实施例的网络通信设备包括了上述任一实施例的时钟信号同步电路,因此,本发明实施例的网络通信设备的具体实施方式和技术效果,可以参照上述任一实施例的时钟信号同步电路的具体实施方式和技术效果。
以上是对本发明的较佳实施进行了具体说明,但本发明并不局限于上述实施方式,熟悉本领域的技术人员在不违背本发明精神的共享条件下还可作出种种等同的变形或替换,这些等同的变形或替换均包括在本发明权利要求所限定的范围内。

Claims (19)

1.一种时钟信号同步电路,应用于第一网络通信设备,所述时钟信号同步电路包括:
第一时钟发生电路,用于生成第一基准时钟信号;
第一信号分发电路,与所述第一时钟发生电路连接,所述第一信号分发电路包括有第一输出端和第二输出端,所述第一信号分发电路用于接收所述第一基准时钟信号并通过所述第一输出端输出第一参考信号和通过所述第二输出端输出第二参考信号;
第一本振电路,与所述第一输出端连接,所述第一本振电路用于接收所述第一参考信号;
第一接口,用于连接至第二网络通信设备,所述第一接口与所述第二输出端连接,以使得所述第一信号分发电路通过所述第一接口将所述第二参考信号发送至第二网络通信设备。
2.根据权利要求1所述的时钟信号同步电路,其特征在于,还包括第一信号放大电路,所述第一时钟发生电路通过所述第一信号放大电路连接至所述第一信号分发电路,所述第一信号放大电路用于对所述第一基准时钟信号进行放大。
3.根据权利要求1所述的时钟信号同步电路,其特征在于,还包括第一窄带滤波电路,所述第二输出端通过所述第一窄带滤波电路连接至所述第一接口,所述第一窄带滤波电路用于对所述第二参考信号进行滤波。
4.根据权利要求1所述的时钟信号同步电路,其特征在于,还包括第一保护电路,所述第二输出端通过所述第一保护电路连接至所述第一接口,所述第一保护电路用于处理浪涌信号。
5.根据权利要求1至4任意一项所述的时钟信号同步电路,其特征在于,还包括:
第一开关电路,与所述第一信号分发电路连接;
第二开关电路,与所述第一接口连接;
当所述第一时钟发生电路生成所述第一基准时钟信号,所述第一开关电路连通所述第一时钟发生电路和所述第一信号分发电路以使所述第一信号分发电路获取到来自所述第一时钟发生电路的所述第一基准时钟信号,所述第二开关电路连通所述第二输出端和所述第一接口以使所述第一接口获取到来自所述第一信号分发电路的所述第二参考信号。
6.根据权利要求5所述的时钟信号同步电路,其特征在于,所述第一接口还用于接收来自第二网络通信设备的第四参考信号,所述时钟信号同步电路还包括:
第一时钟恢复电路,用于获取所述第四参考信号并输出第二基准时钟信号;
当所述第一接口接收到所述第四参考信号,所述第二开关电路连通所述第一接口和所述第一时钟恢复电路以使所述第一时钟恢复电路获取到来自所述第一接口的所述第四参考信号,所述第一开关电路连通所述第一时钟恢复电路和所述第一信号分发电路以使所述第一信号分发电路获取到来自所述第一时钟恢复电路的所述第二基准时钟信号。
7.根据权利要求6所述的时钟信号同步电路,其特征在于,还包括:
第二窄带滤波电路,用于对所述第四参考信号进行滤波,所述第二窄带滤波电路的一端连接至所述第二开关电路;
第二信号放大电路,用于对经过滤波后的所述第四参考信号进行放大,所述第二信号放大电路的一端连接至所述第二窄带滤波电路的另一端,所述第二信号放大电路的另一端连接至所述第一时钟恢复电路。
8.根据权利要求6所述的时钟信号同步电路,其特征在于,还包括:
第一功率调节电路,连接于所述第二开关电路和所述第一时钟恢复电路之间;
第一检波电路,连接至所述第二开关电路,所述第一检波电路用于检测所述第四参考信号的第一功率值;
第一控制电路,连接于所述第一检波电路和所述第一功率调节电路之间,所述第一控制电路用于根据所述第一功率值控制所述第一功率调节电路调节所述第四参考信号的功率值。
9.根据权利要求1至4任一所述的时钟信号同步电路,其特征在于,所述第一接口用于通过同步线缆连接至第二网络通信设备。
10.一种时钟信号同步电路,应用于第二网络通信设备,所述时钟信号同步电路包括:
第二接口,连接至第一网络通信设备,所述第二接口用于获取来自第一网络通信设备的第二参考信号;
第二时钟恢复电路,与所述第二接口连接,所述第二时钟恢复电路用于获取所述第二参考信号并输出第三基准时钟信号;
第二本振电路,与所述第二时钟恢复电路连接,所述第二本振电路用于接收所述第三基准时钟信号。
11.根据权利要求10所述的时钟信号同步电路,其特征在于,还包括:
第三窄带滤波电路,用于对来自所述第二接口的所述第二参考信号进行滤波,所述第三窄带滤波电路的一端连接至所述第二接口;
第三信号放大电路,用于对经过滤波后的所述第二参考信号进行放大,所述第三信号放大电路的一端连接至所述第三窄带滤波电路的另一端,所述第三信号放大电路的另一端连接至所述第二时钟恢复电路。
12.根据权利要求10所述的时钟信号同步电路,其特征在于,还包括:
第二功率调节电路,连接于所述第二接口和所述第二时钟恢复电路之间;
第二检波电路,连接至所述第二接口,所述第二检波电路用于检测来自所述第二接口的所述第二参考信号的第二功率值;
第二控制电路,连接于所述第二检波电路和所述第二功率调节电路之间,所述第二控制电路用于根据所述第二功率值控制所述第二功率调节电路调节所述第二参考信号的功率值。
13.根据权利要求10所述的时钟信号同步电路,其特征在于,还包括第二保护电路,所述第二接口通过所述第二保护电路连接至所述第二时钟恢复电路,所述第二保护电路用于处理浪涌信号。
14.根据权利要求10至13任一所述的时钟信号同步电路,其特征在于,还包括:
第三开关电路,与所述第二接口连接;
第四开关电路,与所述第二本振电路连接;
当所述第二接口接收到所述第二参考信号,所述第三开关电路连通所述第二接口和所述第二时钟恢复电路以使所述第二时钟恢复电路获取到来自所述第二接口的所述第二参考信号,所述第四开关电路连通所述第二时钟恢复电路和所述第二本振电路以使所述第二本振电路获取到来自所述第二时钟恢复电路的所述第三基准时钟信号。
15.根据权利要求14所述的时钟信号同步电路,其特征在于,还包括:
第二时钟发生电路,用于生成第四基准时钟信号;
第二信号分发电路,包括有第三输出端和第四输出端,所述第三输出端连接至所述第二本振电路;
当所述第二时钟发生电路生成所述第四基准时钟信号,所述第四开关电路连通所述第二时钟发生电路和所述第二信号分发电路以使所述第二信号分发电路获取到来自所述第二时钟发生电路的所述第四基准时钟信号,所述第二信号分发电路根据所述第四基准时钟信号通过所述第三输出端输出第三参考信号至所述第二本振电路以及通过所述第四输出端输出第四参考信号,所述第三开关电路连通所述第四输出端和所述第二接口以使所述第二接口获取到来自所述第二信号分发电路的所述第四参考信号。
16.根据权利要求15所述的时钟信号同步电路,其特征在于,还包括第四信号放大电路,所述第四开关电路通过所述第四信号放大电路连接至所述第二信号分发电路,所述第四信号放大电路用于对所述第三基准时钟信号或者所述第四基准时钟信号进行放大。
17.根据权利要求15所述的时钟信号同步电路,其特征在于,还包括第四窄带滤波电路,所述第四输出端通过所述第四窄带滤波电路连接至所述第三开关电路,所述第四窄带滤波电路用于对所述第四参考信号进行滤波。
18.根据权利要求10至13任一所述的时钟信号同步电路,其特征在于,所述第二接口用于通过同步线缆连接至第一网络通信设备。
19.一种网络通信设备,其特征在于:包括有如权利要求1至9任一所述的时钟信号同步电路和/或包括有如权利要求10至18任一所述的时钟信号同步电路。
CN202011356856.4A 2020-11-27 2020-11-27 时钟信号同步电路和网络通信设备 Pending CN114553654A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202011356856.4A CN114553654A (zh) 2020-11-27 2020-11-27 时钟信号同步电路和网络通信设备
PCT/CN2021/118845 WO2022110993A1 (zh) 2020-11-27 2021-09-16 时钟信号同步电路和网络通信设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011356856.4A CN114553654A (zh) 2020-11-27 2020-11-27 时钟信号同步电路和网络通信设备

Publications (1)

Publication Number Publication Date
CN114553654A true CN114553654A (zh) 2022-05-27

Family

ID=81668144

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011356856.4A Pending CN114553654A (zh) 2020-11-27 2020-11-27 时钟信号同步电路和网络通信设备

Country Status (2)

Country Link
CN (1) CN114553654A (zh)
WO (1) WO2022110993A1 (zh)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9369225B2 (en) * 2012-10-01 2016-06-14 Intel Deutschland Gmbh Distribution of an electronic reference clock signal that includes delay and validity information
US10014901B1 (en) * 2017-04-10 2018-07-03 Speedlink Technology Inc. Fully integrated complete multi-band RF frontend system integrated circuit (IC) chip
CN108333958B (zh) * 2017-12-29 2021-02-19 北京航天测控技术有限公司 一种复用形通用航空模拟器

Also Published As

Publication number Publication date
WO2022110993A1 (zh) 2022-06-02

Similar Documents

Publication Publication Date Title
KR101967924B1 (ko) Mimo 신호들을 위한 분산 안테나 시스템
US9654241B2 (en) Systems and methods for signal frequency division in wireless communication systems
US20110135308A1 (en) Distributed antenna system for mimo signals
EP2662930A1 (en) Method and terminal device for automatically tuning impedance matching of multi-frequency band antenna
CN109547105B (zh) 一种实现mimo传输的通信设备
US20230354053A1 (en) Remote device and 5g distributed system
WO2003019821A2 (en) Repeater with diversity transmission
JPWO2010084553A1 (ja) 無線中継装置及び無線中継システム
CN108011641B (zh) 一种lte基站的空中转发装置
CN107889120B (zh) 一种提高tdd-lte上行抗干扰性的室内覆盖系统
JPH07131401A (ja) 無線中継装置
EP2733976A1 (en) System, device, and method for transmitting multi-input-multi-output signals
CN114553654A (zh) 时钟信号同步电路和网络通信设备
EP3935751A1 (en) Transport cable redundancy in a distributed antenna system using digital transport
CN116347673A (zh) 通信基站、终端、系统、谐振信号滤除方法及装置
JP2800567B2 (ja) マルチパス通信用無線装置
CN215897878U (zh) 基于catv同轴网络的tdd信号同步主从设备及系统
US10165623B2 (en) Splitter device connecting multiple remote radio heads
EP2803146B1 (en) Systems and methods for improved high capacity in wireless communication systems
KR0136509B1 (ko) 디지에스-200 (dgs-200) 중앙제어국용 이중화 고주파(rf) 시스템
CN217693566U (zh) 一种5g终端数据采集设备
JPH11196036A (ja) 無線端末機、無線基地局装置及びそれを用いた無線システム
JP3222690B2 (ja) 交差偏波間干渉補償装置および無線受信装置
US20230362849A1 (en) Network access device and system
JPH0425223A (ja) 送信電力制御方式

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20220527