CN114548028A - 进行低功耗设计的方法、电子设备及存储介质 - Google Patents
进行低功耗设计的方法、电子设备及存储介质 Download PDFInfo
- Publication number
- CN114548028A CN114548028A CN202111680751.9A CN202111680751A CN114548028A CN 114548028 A CN114548028 A CN 114548028A CN 202111680751 A CN202111680751 A CN 202111680751A CN 114548028 A CN114548028 A CN 114548028A
- Authority
- CN
- China
- Prior art keywords
- low power
- circuit diagram
- target
- missing
- design
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000013461 design Methods 0.000 title claims abstract description 77
- 238000000034 method Methods 0.000 title claims abstract description 33
- 238000010586 diagram Methods 0.000 claims abstract description 59
- 230000004044 response Effects 0.000 claims abstract description 4
- 238000002955 isolation Methods 0.000 description 7
- 230000002093 peripheral effect Effects 0.000 description 7
- 230000004048 modification Effects 0.000 description 5
- 238000012986 modification Methods 0.000 description 5
- 230000008569 process Effects 0.000 description 4
- 238000004088 simulation Methods 0.000 description 4
- 238000012795 verification Methods 0.000 description 4
- 230000001413 cellular effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000004590 computer program Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 241000699670 Mus sp. Species 0.000 description 1
- 238000013528 artificial neural network Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000004134 energy conservation Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 230000008719 thickening Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/33—Design verification, e.g. functional simulation or model checking
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本申请提供一种进行低功耗设计的方法、电子设备及存储介质。该方法包括:获得与低功耗设计对应的目标电路图;确定所述低功耗设计中是否存在报错信息;响应于所述低功耗设计中存在报错信息,确定所述报错信息在所述目标电路图中的目标位置以及与所述报错信息对应的缺失电路;以及将所述缺失电路插入至所述目标电路图中的所述目标位置。
Description
技术领域
本申请涉及计算机软件技术领域,尤其涉及一种进行低功耗设计的方法、电子设备及存储介质。
背景技术
目前电子产品越来越普及,为了减小电子产品的功耗,实现节能环保的目的,一些电子产品需要进行低功耗处理。在电子产品进行生产之前,一般会进行布图设计,并为布图设计配置对应的低功耗规则生成低功耗设计。
现有技术中在设计低功耗设计时,可能会出现遗漏低功耗规则的问题,但是目前的技术通过仿真运行低功耗设计,找到对应的报错信息,仿真运行过程就会结束,单纯依据报错信息查找遗漏的低功耗规则给用户带来极大的不便。
发明内容
有鉴于此,本申请的目的在于提出一种进行低功耗设计的方法、电子设备及存储介质用以解决或部分解决上述技术问题。
本申请的第一方面,提供了一种进行低功耗设计的方法,包括:
获得与低功耗设计对应的目标电路图;
确定所述低功耗设计中是否存在报错信息;
响应于所述低功耗设计中存在报错信息,确定所述报错信息在所述目标电路图中的目标位置以及与所述报错信息对应的缺失电路;以及
将所述缺失电路插入至所述目标电路图中的所述目标位置。
本申请的第二方面,提供了一种电子设备,包括:存储器,用于存储一组指令;以及至少一个处理器,配置为执行该组指令以进行第一方面所述的方法。
本申请的第三方面,提供了一种非暂态计算机可读存储介质,所述非暂态计算机可读存储介质存储电子装置的一组指令,该组指令用于使所述电子装置执行第一方面所述的方法。
本申请实施例提供的进行低功耗设计的方法、电子设备及存储介质,能够获得与低功耗设计对应的目标电路图,响应于低功耗设计中存在报错信息时,根据报错信息确定遗漏掉的缺失电路以及该缺失电路在目标电路图中的目标位置,将遗漏掉的缺失电路插入到目标电路图中。能够帮用户在目标电路图中快速定位缺失电路,让用户及时纠正目标电路图出现的问题,提高用户对低功耗设计的验证效率,缩短用户的验证周期。
附图说明
为了更清楚地说明本申请或相关技术中的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例所提供的示例性电子设备的结构示意图。
图2示出了根据本申请实施例的低功耗解析工具的示意图。
图3A示出了根据本申请实施例的低功耗设计电路图的示意图。
图3B示出了根据本申请实施例的修正的低功耗设计电路图的示意图。
图4示出了本申请实施例所提供的一种进行低功耗设计的方法的流程示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本申请进一步详细说明。
需要说明的是,除非另外定义,本申请实施例使用的技术术语或者科学术语应当为本申请所属领域内具有一般技能的人士所理解的通常意义。本申请实施例中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
低功耗设计(low power design)是根据用户为电路图配置的低功耗规则生成的程序设计,可以在仿真工具的电子设备上进行运行测试。
在设计低功耗设计时,用户会根据需要定义各类低功耗规则(low powerstrategies),但是对于整个复杂的低功耗设计而言,用户可能会遗漏掉对一些低功耗规则(low power strategies)的定义。
有鉴于上述问题,本申请提出一种进行低功耗设计的方法、电子设备及存储介质。能够将低功耗电路原理图(LP Schematic View)作为目标电路图,通过运行低功耗设计确定目标电路图中相应的报错信息,再依据报错信息确定缺失电路,并将遗漏掉的缺失电路插入至目标电路图中,这样能够帮用户在目标电路图中快速定位缺失电路,让用户及时纠正目标电路图出现的问题,提高用户对低功耗设计的验证效率,缩短用户的验证周期。
图1为本申请实施例所提供的示例性电子设备100的结构示意图。
如图1所示,电子设备100可以包括:处理器102、存储器104、网络接口106、外围接口108和总线110。其中,处理器102、存储器104、网络接口106和外围接口108通过总线110实现彼此之间在电子设备内部的通信连接。
处理器102可以是中央处理器(Central Processing Unit,CPU)、图像处理器、神经网络处理器(NPU)、微控制器(MCU)、可编程逻辑器件、数字信号处理器(DSP)、应用专用集成电路(Application Specific Integrated Circuit,ASIC)、或者一个或多个集成电路。处理器102可以用于执行与本申请描述的技术相关的功能。在一些实施例中,处理器102还可以包括集成为单一逻辑组件的多个处理器。如图1所示,处理器102可以包括多个处理器102a、102b和102c。
存储器104可以配置为存储数据(例如,指令集、计算机代码、中间数据等)。在低功耗设计领域,用于调试低功耗设计的仿真工具可以是存储器104中存储的计算机程序。如图1所示,存储器存储的数据可以包括程序指令(例如,用于实现本申请的技术方案的程序指令)以及要处理的数据(例如,存储器可以存储在编译过程产生的临时代码)。处理器102也可以访问存储器存储的程序指令和数据,并且执行程序指令以对要处理的数据进行操作。存储器104可以包括易失性存储装置或非易失性存储装置。在一些实施例中,存储器104可以包括随机访问存储器(RAM)、只读存储器(ROM)、光盘、磁盘、硬盘、固态硬盘(SSD)、闪存、存储棒等。
网络接口106可以配置为经由网络向电子设备100提供与其他外部设备的通信。该网络可以是能够传输和接收数据的任何有线或无线的网络。例如,该网络可以是有线网络、本地无线网络(例如,蓝牙、WiFi、近场通信(NFC)等)、蜂窝网络、因特网、或上述的组合。可以理解的是,网络的类型不限于上述具体示例。在一些实施例中,网络接口106可以包括任意数量的网络接口控制器(NIC)、射频模块、接收发器、调制解调器、路由器、网关、适配器、蜂窝网络芯片等的任意组合。
外围接口108可以配置为将电子设备100与一个或多个外围装置连接,以实现信息输入及输出。例如,外围装置可以包括键盘、鼠标、触摸板、触摸屏、麦克风、各类传感器等输入设备以及显示器、扬声器、振动器、指示灯等输出设备。
总线110可以被配置为在电子设备100的各个组件(例如处理器102、存储器104、网络接口106和外围接口108)之间传输信息,诸如内部总线(例如,处理器-存储器总线)、外部总线(USB端口、PCI-E总线)等。
需要说明的是,尽管上述电子设备100的构成架构仅示出了处理器102、存储器104、网络接口106、外围接口108和总线110,但是在具体实施过程中,该电子设备100的构成架构还可以包括实现正常运行所必需的其他组件。此外,本领域的技术人员可以理解的是,上述电子设备100的构成架构中也可以仅包含实现本申请实施例方案所必需的组件,而不必包含图中所示的全部组件。
图2示出了根据本申请实施例的低功耗解析工具200的示意图。解析工具200可以是运行在电子设备100上的计算机程序。
解析工具200可以读取低功耗设计202和与该低功耗设计202对应的电路设计204,并最终生成低功耗设计电路图206。
低功耗设计202可以是UPF(Unified Power Format)格式的文件。电路设计204可以是RTL(register transaction level)语言或者硬件描述语言(例如,Verilog或者VHDL等)描述的逻辑系统设计。
图3A示出了根据本申请实施例的低功耗设计电路图的示意图。
示例性的低功耗设计202可以包括按UPF格式描述的如下的代码。
通过分析上述代码,解析工具200可以生成电路模块和电源网络。例如,解析工具200可以发现在这个低功耗设计中存在的电路模块包括CPU 302和ALUB 304,电源网络则包括了两个电源域(power domain),即,PD_CPU和PD_ALUB。其中,在PD_CPU中还包括CPU的电源VDD_CPU和接地VSS_CPU,在PD_ALUB中还包括ALUB的电源VDD_ALUB和接地VSS_ALUB。
同时,解析工具200还可以根据与该低功耗设计202对应的电路设计204确定所述电路模块之间的连接关系。例如,解析工具200可以确定CPU 302和ALUB 304之间存在连接关系(CPU 302的ixro和ALUB 304的alui的连接)。
因此,解析工具200可以根据电路模块、电源网络和连接关系生成该低功耗设计202的低功耗设计电路图300。
在一些实施例中,解析工具200还可以根据低功耗设计202确定该设计202的多种工作模式。例如,根据以上代码,解析工具200可以确定低功耗设计202具有4种工作模式,即,VDD_CPU=ON VDD_ALUB=ON,VDD_CPU=OFF VDD_ALUB=ON,VDD_CPU=ON VDD_ALUB=OFF,VDD_CPU=OFF VDD_ALUB=OFF。
根据每种工作模式的不同,解析工具200可以分析低功耗设计202的工作状态,并且确定是否存在低功耗设计错误。
图3B示出了根据本申请实施例的修正的低功耗设计电路图的示意图。
通过分析低功耗设计202在不同工作模式下的工作,解析工具200可以确定当VDD_CPU=OFF VDD_ALUB=ON时,需要在PD_CPU和PD_ALUB之间插入隔离单元(ISO)。此时,由于ALUB 304存在的高电平,这会导致CPU 302在自身不工作的情况下(此时处于低电平)产生功耗。
因此,解析工具200可以确定目前的低功耗设计202存在错误,并且突出显示具体的报错信息(例如,高亮显示UPF文件中的“add_pst_state state2-pst pst1-state{OFFFULL_ON)”)。
在一些实施例中,解析工具200可以进一步确定在两个PD_CPU和PD_ALUB之间的低功耗域边界上需要插入隔离单元312。并且根据当前的工作模式,解析工具200可以确定被插入的隔离单元312是一个单向的隔离,也就是说,隔离电流从ALUB 304向CPU 302流动,但是允许电流从CPU 302向ALUB 304流动。
在一些实施例中,解析工具200可以生成一个隔离单元312的图形,并且在低功耗设计电路图300将其插入到指定的位置,从而形成修正的低功耗设计电路图310。该隔离单元312可以在低功耗设计电路图310突出显示。例如,以不同的颜色高亮、加粗的线条等方式进行突出显示。
这样,用户在使用根据本申请实施例的解析工具200时可以自动分析低功耗设计中存在的错误,并且自动的生成建议的修改方式,并用图形界面突出显示,从而降低了用户在进行低功耗设计时的工作量。
图4示出了本申请实施例所提供的一种进行低功耗设计的方法400的流程示意图。方法400可以由图1的电子设备100执行,更具体地,由在电子设备100上运行的解析工具200执行。方法400可以包括如下步骤。
在步骤401,解析工具200可以获得与低功耗设计对应的目标电路图(例如,图3A的电路图300)。所述低功耗设计可以是UPF格式的文件。在一些实施例中,为了获得目标电路图,解析工具200可以根据所述低功耗设计生成电路模块(例如,图3A的CPU 302和ALUB304)和电源网络(例如,图3A的PD_CPU和PD_ALUB);根据与所述低功耗设计对应的电路设计确定所述电路模块之间的连接关系(如图3A所示的ixro和alui之间的连接);根据所述电路模块、所述电源网络和所述连接关系生成所述目标电路图。
在步骤402,解析工具200可以确定所述低功耗设计中是否存在报错信息。如上所述,解析工具200可以确定低功耗设计202中在VDD_CPU=OFF VDD_ALUB=ON的工作模式下缺乏必要的隔离单元312,因此存在报错信息。在一些实施例中,报错信息与给定的工作模型对应。
在步骤403,解析工具200可以响应于所述低功耗设计中存在报错信息,确定所述报错信息在所述目标电路图中的目标位置以及与所述报错信息对应的缺失电路。所述目标位置包括:所述目标电路图中出现所述报错信息的低功耗域边界(例如,PD_CPU和PD_ALUB的边界)。
在一些实施例中,为了确定缺失电路,解析工具200可以根据所述报错信息以及所述报错信息在所述目标电路图中的目标位置,确定所述目标电路图中的缺失电学元件(例如,图3B的隔离单元312)以及所述缺失电学元件的连接方式(例如,从CPU 302到ALUB 304的单向导通),将所述缺失电学元件按照所述连接方式构成的所述缺失电路。
在步骤404,解析工具200可以将所述缺失电路插入至所述目标电路图中的所述目标位置(例如,图3B的电路图310)。在一些实施例中,解析工具200突出显示在所述目标电路图中插入的所述缺失电路。
需要说明的是,本申请实施例的方法可以由单个设备执行,例如一台计算机或服务器等。本实施例的方法也可以应用于分布式场景下,由多台设备相互配合来完成。在这种分布式场景的情况下,这多台设备中的一台设备可以只执行本申请实施例的方法中的某一个或多个步骤,这多台设备相互之间会进行交互以完成所述的方法。
需要说明的是,上述对本申请的一些实施例进行了描述。其它实施例在所附权利要求书的范围内。在一些情况下,在权利要求书中记载的动作或步骤可以按照不同于上述实施例中的顺序来执行并且仍然可以实现期望的结果。另外,在附图中描绘的过程不一定要求示出的特定顺序或者连续顺序才能实现期望的结果。在某些实施方式中,多任务处理和并行处理也是可以的或者可能是有利的。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本申请的范围(包括权利要求)被限于这些例子;在本申请的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,步骤可以以任意顺序实现,并存在如上所述的本申请实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。
另外,为简化说明和讨论,并且为了不会使本申请实施例难以理解,在所提供的附图中可以示出或可以不示出与集成电路(IC)芯片和其它部件的公知的电源/接地连接。此外,可以以框图的形式示出装置,以便避免使本申请实施例难以理解,并且这也考虑了以下事实,即关于这些框图装置的实施方式的细节是高度取决于将要实施本申请实施例的平台的(即,这些细节应当完全处于本领域技术人员的理解范围内)。在阐述了具体细节(例如,电路)以描述本申请的示例性实施例的情况下,对本领域技术人员来说显而易见的是,可以在没有这些具体细节的情况下或者这些具体细节有变化的情况下实施本申请实施例。因此,这些描述应被认为是说明性的而不是限制性的。
尽管已经结合了本申请的具体实施例对本申请进行了描述,但是根据前面的描述,这些实施例的很多替换、修改和变型对本领域普通技术人员来说将是显而易见的。例如,其它存储器架构(例如,动态RAM(DRAM))可以使用所讨论的实施例。
本申请实施例旨在涵盖落入所附权利要求的宽泛范围之内的所有这样的替换、修改和变型。因此,凡在本申请实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本申请的保护范围之内。
Claims (8)
1.一种进行低功耗设计的方法,包括:
获得与低功耗设计对应的目标电路图;
确定所述低功耗设计中是否存在报错信息;
响应于所述低功耗设计中存在报错信息,确定所述报错信息在所述目标电路图中的目标位置以及与所述报错信息对应的缺失电路;以及
将所述缺失电路插入至所述目标电路图中的所述目标位置。
2.根据权利要求1所述的方法,其中,所述目标位置包括:所述目标电路图中出现所述报错信息的低功耗域边界。
3.根据权利要求2所述的方法,其中,确定所述报错信息在所述目标电路图中的目标位置以及与所述报错信息对应的缺失电路进一步包括:
根据所述报错信息以及所述报错信息在所述目标电路图中的目标位置;
确定所述目标电路图中的缺失电学元件以及所述缺失电学元件的连接方式;以及
将所述缺失电学元件按照所述连接方式构成的所述缺失电路。
4.根据权利要求3所述的方法,其中,将所述缺失电学元件按照所述连接方式构成所述缺失电路进一步包括:
根据所述低功耗域边界两侧的高电平和低电平来确定所述缺失电学元件在所述目标电路图中的输入端和输出端,其中,所述输入端与所述高电平连接,所述输出端与所述低电平连接。
5.根据权利要求1所述的方法,还包括:
突出显示在所述目标电路图中插入的所述缺失电路。
6.根据权利要求1所述的方法,其中,获得与低功耗设计对应的目标电路图进一步包括:
根据所述低功耗设计生成电路模块和电源网络;
根据与所述低功耗设计对应的电路设计确定所述电路模块之间的连接关系;
根据所述电路模块、所述电源网络和所述连接关系生成所述目标电路图。
7.一种电子设备,包括:
存储器,用于存储一组指令;以及
至少一个处理器,配置为执行该组指令以进行如权利要求1至6任意一项所述的方法。
8.一种非暂态计算机可读存储介质,所述非暂态计算机可读存储介质存储计算机的一组指令,该组指令用于在被执行时使所述计算机执行权利要求1至6任意一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111680751.9A CN114548028B (zh) | 2021-12-30 | 2021-12-30 | 进行低功耗设计的方法、电子设备及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111680751.9A CN114548028B (zh) | 2021-12-30 | 2021-12-30 | 进行低功耗设计的方法、电子设备及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114548028A true CN114548028A (zh) | 2022-05-27 |
CN114548028B CN114548028B (zh) | 2024-02-20 |
Family
ID=81668962
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111680751.9A Active CN114548028B (zh) | 2021-12-30 | 2021-12-30 | 进行低功耗设计的方法、电子设备及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114548028B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116822427A (zh) * | 2023-05-17 | 2023-09-29 | 深圳鸿芯微纳技术有限公司 | 基于时序分析方法、装置、电子设备及存储介质 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008040767A (ja) * | 2006-08-04 | 2008-02-21 | Sharp Corp | プリント基板設計支援装置 |
US20180276329A1 (en) * | 2017-03-27 | 2018-09-27 | Fujitsu Limited | Component position detection method and information processing apparatus |
CN110187260A (zh) * | 2019-06-11 | 2019-08-30 | 珠海市一微半导体有限公司 | 一种基于esd电路完整性的自动检测方法 |
CN112632844A (zh) * | 2019-09-24 | 2021-04-09 | 国际商业机器公司 | 从工程制图中提取和分析信息 |
CN113255260A (zh) * | 2021-07-07 | 2021-08-13 | 北京芯愿景软件技术股份有限公司 | 简化电路图生成的方法、装置、设备及存储介质 |
-
2021
- 2021-12-30 CN CN202111680751.9A patent/CN114548028B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008040767A (ja) * | 2006-08-04 | 2008-02-21 | Sharp Corp | プリント基板設計支援装置 |
US20180276329A1 (en) * | 2017-03-27 | 2018-09-27 | Fujitsu Limited | Component position detection method and information processing apparatus |
CN110187260A (zh) * | 2019-06-11 | 2019-08-30 | 珠海市一微半导体有限公司 | 一种基于esd电路完整性的自动检测方法 |
CN112632844A (zh) * | 2019-09-24 | 2021-04-09 | 国际商业机器公司 | 从工程制图中提取和分析信息 |
CN113255260A (zh) * | 2021-07-07 | 2021-08-13 | 北京芯愿景软件技术股份有限公司 | 简化电路图生成的方法、装置、设备及存储介质 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116822427A (zh) * | 2023-05-17 | 2023-09-29 | 深圳鸿芯微纳技术有限公司 | 基于时序分析方法、装置、电子设备及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN114548028B (zh) | 2024-02-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11281827B1 (en) | Optimization of parameters for synthesis of a topology using a discriminant function module | |
US7325221B1 (en) | Logic system with configurable interface | |
KR102358940B1 (ko) | 하이 레벨 합성에서의 시스템 아키텍처 추출법 | |
CN116822452B (zh) | 芯片布局优化方法及相关设备 | |
CN113408222B (zh) | 文件生成方法、装置、电子设备及存储介质 | |
CN115879406A (zh) | 集成电路后仿真方法、装置、电子设备及存储介质 | |
US8943451B2 (en) | Hierarchical finite state machine generation for power state behavior in an electronic design | |
CN114548028B (zh) | 进行低功耗设计的方法、电子设备及存储介质 | |
CN115827568A (zh) | 获取逻辑系统设计的数据的方法、电子设备和存储介质 | |
CN112733478A (zh) | 用于对设计进行形式验证的装置 | |
US11409934B2 (en) | Generation of hardware design using a constraint solver module for topology synthesis | |
CN114371876A (zh) | 一种寄存器的配置电路以及一种集成电路芯片 | |
US9483593B2 (en) | Method for decomposing a hardware model and for accelerating formal verification of the hardware model | |
CN109885850B (zh) | 一种局部寄存器的生成方法及生成系统 | |
CN115809620B (zh) | 仿真逻辑系统设计的方法、电子设备和存储介质 | |
CN114004190B (zh) | 基于物理版图的多层级信息获取及可扩展操作的方法 | |
CN115964331A (zh) | 一种数据访问方法、装置及设备 | |
CN113760751B (zh) | 生成测试用例的方法、电子设备及存储介质 | |
US9442788B2 (en) | Bus protocol checker, system on chip including the same, bus protocol checking method | |
CN115906730A (zh) | 验证逻辑系统设计的方法、设备及存储介质 | |
CN104484305A (zh) | 一种服务器调试分析接口装置 | |
CN113805672A (zh) | 一种双flash主板、应用其的电子设备及其设计方法 | |
CN106650033B (zh) | 一种输入输出端口的工艺映射方法 | |
CN214959850U (zh) | 基于fpga片上系统的mipi电路板 | |
US12067335B2 (en) | Automatic configuration of pipeline modules in an electronics system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |