CN114519974A - 显示设备 - Google Patents
显示设备 Download PDFInfo
- Publication number
- CN114519974A CN114519974A CN202111357687.0A CN202111357687A CN114519974A CN 114519974 A CN114519974 A CN 114519974A CN 202111357687 A CN202111357687 A CN 202111357687A CN 114519974 A CN114519974 A CN 114519974A
- Authority
- CN
- China
- Prior art keywords
- nth
- reset
- scan
- driving
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000004044 response Effects 0.000 claims description 35
- 238000005070 sampling Methods 0.000 claims description 33
- 230000005540 biological transmission Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 27
- 239000003990 capacitor Substances 0.000 description 10
- 239000000969 carrier Substances 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- 230000005525 hole transport Effects 0.000 description 5
- 230000032258 transport Effects 0.000 description 5
- 241000750042 Vini Species 0.000 description 4
- 150000002894 organic compounds Chemical class 0.000 description 4
- 230000008859 change Effects 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 230000000903 blocking effect Effects 0.000 description 2
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 102100020903 Ezrin Human genes 0.000 description 1
- 101000854648 Homo sapiens Ezrin Proteins 0.000 description 1
- 101000885321 Homo sapiens Serine/threonine-protein kinase DCLK1 Proteins 0.000 description 1
- 101000641959 Homo sapiens Villin-1 Proteins 0.000 description 1
- 102100039758 Serine/threonine-protein kinase DCLK1 Human genes 0.000 description 1
- 102100033419 Villin-1 Human genes 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000027756 respiratory electron transport chain Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0871—Several active elements per pixel in active matrix panels with level shifting
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一种显示设备包括:多个扫描驱动级中的第N个扫描驱动级根据扫描起始信号和多个栅极时钟信号向多个像素中的第N个像素和第N+1个像素输出第N个扫描信号,多个复位驱动级中的第N个复位驱动级根据复位起始信号和多个栅极时钟信号向第N个像素输出第N个复位信号,第N个扫描驱动级和第N个复位驱动级关于被施加多个栅极时钟信号的多条栅极时钟信号线对称,并且包括在第N个像素中的发光二极管的阳极电极根据第N个复位信号被初始化。
Description
相关申请的交叉引用
本申请要求于2020年11月17日在韩国知识产权局提交的韩国专利申请No.10-2020-0153862的优先权,其公开内容通过引用并入本文。
技术领域
本公开涉及一种显示设备,并且更具体地,涉及一种其中驱动频率可变的显示设备。
背景技术
在显示设备中,发光显示设备包括发光二极管。作为自发光器件的发光二极管包括阳极电极、阴极电极和形成在它们之间的有机化合物层。有机化合物层由空穴传输层(HTL)、发射层(EML)和电子传输层(ETL)形成。当向阳极电极和阴极电极施加驱动电压时,穿过空穴传输层HTL的空穴和穿过电子传输层ETL的电子移动到发射层EML以形成激子。通过这样做,发射层EML生成可见光。有源矩阵型发光显示设备包括发光二极管,该发光二极管是自发光器件并且由于响应速度快、发射效率大、亮度大且视角大的优点而以各种方式被使用。
发光显示设备以矩阵形式布置像素,每个像素包括发光二极管,并且发光显示设备根据视频数据的灰度级调整像素的亮度。每个像素包括被配置为根据栅电极和源电极之间的电压控制流过发光二极管的驱动电流的驱动晶体管和对驱动晶体管的栅电极和源电极之间的电压进行编程的至少一个开关晶体管。根据驱动晶体管的数据电压和阈值电压,由驱动晶体管的栅电极和源电极之间的电压确定驱动电流。像素的亮度与流过发光二极管的驱动电流的大小成正比。每个像素的发光二极管基于在每个帧时段被编程的图像数据来发光,并且在每个帧时段对新的图像数据进行编程之前使用初始化电压来初始化发光二极管的阳极电极。供应给像素的初始化电压是通过初始线供应的。
此外,为了向发光二极管的阳极电极单独供应初始化电压,需要附加的栅极驱动器。由于添加了单独的栅极驱动器,因此存在其中设置栅极驱动器的边框区域增加的问题。
发明内容
本公开的发明人发明了一种显示设备,其中栅极驱动器和像素之间的连接关系被新设计以最小化由如上所述的向阳极电极供应初始化电压的栅极驱动器所占据的边框面积。
因此,本公开的一方面在于提供一种显示设备,其最小化了其中设置栅极驱动器的边框区域。
本公开的另一方面在于提供一种独立初始化发光二极管的阳极电极的显示设备。
根据本公开的一方面,一种显示设备包括:显示面板,显示面板包括显示区域和非显示区域;设置在显示区域处的多个像素,其包括发光二极管;以及设置在非显示区域处的栅极驱动器,其包括被配置为输出扫描信号的多个扫描驱动级、被配置为输出发射信号的多个发射驱动级、以及被配置为输出复位信号的多个复位驱动级,其中多个扫描驱动级中的第N个扫描驱动级根据扫描起始信号和多个栅极时钟信号向多个像素中的第N个像素和第N+1个像素输出第N个扫描信号,多个复位驱动级中的第N个复位驱动级根据复位起始信号和多个栅极时钟信号向第N个像素输出第N个复位信号(这里,N为大于或等于1的自然数),第N个扫描驱动级和第N个复位驱动级关于被施加多个栅极时钟信号的多条栅极时钟信号线对称,并且包括在第N个像素中的发光二极管的阳极电极根据第N个复位信号被初始化。
根据本公开的实施例,通过改变驱动频率引起的亮度差异被抑制或防止,从而可以最小化根据显示设备的频率改变带来的图像质量变化。
进一步地,根据本公开的实施例,栅极驱动器的设置在非显示区域的驱动级共享多条信号线,从而可以最小化显示设备的边框区域。
附加特征和方面将部分地在随后的描述中阐述,并且部分地根据该描述将变得显而易见,或者可以通过实践本文提供的发明概念而获知。本发明构思的其他特征和方面可以通过在书面描述、从其推导出的内容、及其权利要求以及附图中特别指出的结构来实现和获得。
应当理解,本公开的前述一般描述和以下详细描述都是示例性和解释性的,并且旨在提供对所要求保护的发明构思的进一步解释。
附图说明
被包括以提供对本公开的进一步理解并且被并入并构成本申请的一部分的附图示出了本公开的实施例并且与描述一起用于解释本公开的原理。
图1是根据本公开的实施例的显示设备的框图。
图2是根据本公开的实施例的显示设备的像素的电路图。
图3是示出根据本公开的实施例的显示设备的栅极电压以及第一节点和第二节点的电压的波形。
图4A是根据本公开的实施例的显示设备的像素在初始时段期间的电路图。
图4B是根据本公开的实施例的显示设备的像素在采样时段期间的电路图。
图4C是根据本公开的实施例的显示设备的像素在保持时段期间的电路图。
图4D是根据本公开的实施例的显示设备的像素在发射时段期间的电路图。
图5是用于解释根据本公开的实施例的第N个像素和第N+1个像素的操作的视图。
图6示出了根据本公开的实施例的显示设备的栅极驱动器和多个像素的连接关系。
图7是根据本公开的实施例的显示设备的第N个扫描驱动级的电路图。
图8是根据本公开的实施例的显示设备的第N个扫描驱动级的输入信号和输出信号的时序图。
图9是根据本公开的实施例的显示设备的第N个复位驱动级的电路图。
图10是根据本公开的实施例的显示设备的第N个复位驱动级的输入信号和输出信号的时序图。
图11是示出了根据本公开的实施例的显示设备的栅极驱动器和多个像素的连接关系的电路图。
图12是示出根据本公开的实施例的显示设备的第一时段和第二时段中的栅极驱动器的输入信号和输出信号的时序图。
图13是示出根据本公开的实施例的显示设备的阳极电极的电压的波形。
在整个附图和详细描述中,除非另外描述,否则相同的附图标记应当被理解为指代相同的元件、特征和结构。为了清楚、图示和方便,这些元素的相对尺寸和描述可以放大。
具体实施方式
通过参考以下详细描述的示例性实施例并结合附图,本公开的优点和特征以及实现这些优点和特征的方法将变得清楚。然而,本公开不限于本文公开的示例性实施例,而是将以各种形式实施这些实施例。示例性实施例仅通过示例的方式提供,以使本领域普通技术人员可以充分理解本公开的公开内容和本公开的范围。因此,本公开将仅由所附权利要求的范围限定。
在附图中示出的用于描述本公开的示例性实施例的形状、尺寸、比例、角度、数量等仅仅是示例,本公开不限于此。在整个说明书中,类似的附图标记通常表示类似的元件。此外,在以下描述中,可以省略已知相关技术的详细解释以避免不必要地混淆本公开的主题。本文使用的诸如“包括”、“具有”和“包含”之类的术语通常旨在允许添加其他部件,除非这些术语与术语“仅”一起使用。除非另有明确说明,否则任何对单数的引用都可以包括复数。
即使没有明确说明,部件也被解释为包括普通的误差范围。
当使用诸如“上”、“上方”、“下方”和“紧接着”等术语来描述两个部分之间的位置关系时,一个或多个部分可以位于两个部分之间,除非将这些术语与“立即”或“直接”一起使用。
当元件或层设置在其他元件或层“上”时,另一层或另一元件可以直接插入在另一元件上或它们之间。
尽管术语“第一”、“第二”等用于描述各种部件,但是这些部件不受这些术语的限制。这些术语仅用于将一个部件与其他部件区分开。因此,下面要提到的第一部件可以是本公开的技术构思中的第二部件。
在整个说明书中,类似的附图标记通常表示类似的元件。
附图中所示的每个部件的尺寸和厚度是为了便于描述而示出的,并且本公开不限于所示部件的尺寸和厚度。
本公开的各种实施例的特征可以部分地或完全地彼此结合或组合并且可以在技术上以各种方式互锁和操作,并且实施例可以彼此独立地或关联地执行。
在下文中,将参考附图详细描述本公开。
图1是根据本公开的实施例的显示设备的框图。
参考图1,根据本公开的实施例的显示设备100包括显示面板100、时序控制电路200、数据驱动器300以及栅极驱动器401和402。
显示面板100包括显示图像的显示区域A/A和设置在显示区域A/A外部并且具有设置在其中的各种信号线和栅极驱动器401和402的非显示区域N/A。
在显示区域A/A中,为了显示图像,设置了多个像素P。此外,在显示区域A/A中,n条栅极线GL1至GLn设置在第一方向上并且m条数据线DL1至DLm设置在与第一方向不同的方向上,例如设置在第二方向上。多个像素P电连接至n条栅极线GL1至GLn和m条数据线DL1至DLm。因此,栅极电压和数据电压分别通过栅极线GL1至GLn和数据线DL1至DLm施加到像素P。此外,每个像素P通过栅极电压和数据电压实施灰度。因此,通过每个像素P显示的灰度将图像显示在显示区域A/A中。
在非显示区域N/A中,设置了各种信号线GL1至GLn和DL1至DLm,这些信号线传送信号以控制设置在显示区域A/A处的像素P以及栅极驱动器401和402的操作。
时序控制电路200将从主机系统接收的输入图像信号RGB传送到数据驱动器300。
时序控制电路200使用与图像数据RGB一起接收的诸如时钟信号DCLK、水平同步信号Hsync、垂直同步信号Vsync和数据使能信号DE的时序信号生成控制信号GCS和DCS,以用于控制栅极驱动器401和402和数据驱动器300的操作时序。在该情况下,水平同步信号Hsync可以是指示显示屏幕的一条水平线所花费的时间的信号,而垂直同步信号Vsync是指示显示一帧的屏幕所花费的时间的信号。此外,数据使能信号DE是指示数据电压被供应给显示面板100的像素P的时段的信号。
例如,时序控制电路200被施加时序信号以向栅极驱动器401和402输出栅极控制信号GCS并且向数据驱动器300输出数据控制信号DCS。
数据驱动器300被施加数据控制信号DCS以向数据线DL1至DLm输出数据电压。
例如,数据驱动器300根据数据控制信号DCS生成采样信号并根据被转换成数据电压的采样信号来锁存图像数据RGB,并且然后响应于源极输出使能(SOE)信号将数据电压供应给数据线DL1至DLm。
数据驱动器300可以通过玻璃上芯片(COG)方法连接到显示面板100的接合焊盘,或者可以直接设置在显示面板100上。在一些情况下,数据驱动器300可以设置为与显示面板100集成。此外,数据驱动器300可以通过膜上芯片(COF)方法设置。
栅极驱动器401和402根据栅极控制信号GCS将与栅极电压对应的扫描信号、发射信号和复位信号顺序地供应给栅极线GL1至GLn。
栅极驱动器401和402独立于显示面板100形成,从而以各种方式电连接到显示面板。然而,当显示面板100的基板被制造为以面板中栅极(GIP)的方式嵌入在非显示区域上N/A时,根据本公开的实施例的显示设备的栅极驱动器401和402被形成为具有薄膜图案,但不限于此。
此外,栅极驱动器401和402可以包括第一栅极驱动器401和第二栅极驱动器402。第一栅极驱动器401和第二栅极驱动器402可以设置在显示面板100的两侧上。
例如,第一栅极驱动器401向多个像素P供应扫描信号和复位信号。因此,第一栅极驱动器401可以包括多个扫描驱动级和多个复位驱动级。此外,多个扫描驱动级向多个像素P供应扫描信号,并且多个复位驱动级向多个像素P供应复位信号。
此外,第二栅极驱动器402向多个像素P供应扫描信号和发射信号。因此,第二栅极驱动器402可以包括多个扫描驱动级和多个发射驱动级。此外,多个扫描驱动级向多个像素P供应扫描信号,并且多个发射驱动级向多个像素P供应发射信号。
在下文中,将详细描述多个像素P的构造和驱动方法。
对多个像素P中的每一个进行配置的开关元件可以由n型或p型MOSFET晶体管实施。在以下实施例中,将描述n型晶体管作为示例,但本公开不限于此。
此外,晶体管是包括栅电极、源电极和漏电极的三电极元件。源电极是向晶体管供应载流子的电极。在晶体管中,载流子从源电极流出。漏电极是使载流子离开晶体管到外部的电极。例如,MOSFET中的载流子从源电极流向漏电极。在n型MOSFET(NMOS)的情况下,由于载流子是电子,为了让电子从源电极流向漏电极,源电极的电压低于漏电极的电压。在n型MOSFET中,由于电子从源电极流向漏电极,电流从漏电极流向源电极。在p型MOSFET(PMOS)的情况下,由于载流子是空穴,为了让空穴从源电极流向漏电极,源电极的电压高于漏电极的电压。在p型MOSFET中,由于空穴从源电极流向漏电极,电流从源电极流向漏电极。然而,应注意,MOSFET的源电极和漏电极不是固定的。例如,MOSFET的源电极和漏电极可以根据施加的电压而改变。在以下实施例中,说明书的内容不应受源电极和漏电极的限制。
图2是根据本公开的实施例的显示设备的像素的电路图。
每个像素P包括发光二极管(OLED)、驱动晶体管DT、第一至第六晶体管T1至T6、以及电容器Cst。
发光二极管OLED通过从驱动晶体管DT供应的驱动电流而发光。在发光二极管OLED的阳极电极和阴极电极之间形成多层有机化合物层。有机化合物层可以包括至少一个空穴转移层和电子转移层、以及发射层(EML)。这里,空穴转移层是将空穴注入或转移到发射层的层,并且例如可以包括空穴注入层(HIL)、空穴传输层(HTL)、电子阻挡层(EBL)等。此外,电子转移层是将电子注入或转移到发射层的层,并且例如可以包括电子传输层(ETL)、电子注入层(EIL)、空穴阻挡层(HBL)等。发光二极管OLED的阳极电极连接到第四节点N4,并且发光二极管的阴极电极连接到低电位驱动电压VSS的输入端子。
驱动晶体管DT根据其源极-栅极电压Vsg控制施加到发光二极管(OLED)的驱动电流。驱动晶体管DT的源电极连接到第一节点N1,栅电极连接到第二节点N2,并且漏电极连接到第三节点N3。
第一晶体管T1包括连接到第三节点N3的源电极、连接到第二节点N2的漏电极和连接到第N条扫描线SL(N)的栅电极。第一晶体管T1响应于第N个扫描信号SCAN(N)而在驱动晶体管DT的栅电极和漏电极之间形成二极管连接。
第二晶体管T2包括连接到数据线DL的源电极、连接到第一节点N1的漏电极和连接到第N条扫描线SL(N)的栅电极。结果,响应于第N个扫描信号SCAN(N),第二晶体管T2将从数据线DL供应的数据电压Vdata施加到作为驱动晶体管DT的源电极的第一节点N1。
第三晶体管T3包括连接到高电位驱动电压线VDL的源电极、连接到第一节点N1的漏电极和连接到发射线EL的栅电极。结果,响应于发射信号EM,第三晶体管T3将高电位驱动电压VDD施加到作为驱动晶体管DT的源电极的第一节点N1。
第四晶体管T4包括连接到第三节点N3的源电极、连接到第四节点N4的漏电极和连接到发射线EL的栅电极。响应于发射信号EM,第四晶体管T4在作为第四晶体管T4的源电极的第三节点N3和作为第四晶体管T4的漏电极的第四节点T4之间形成电流路径。因此,第四晶体管T4响应于发射信号EM在驱动晶体管DT和发光二极管OLED之间形成电流路径。
第五晶体管T5包括连接到第二节点N2的漏电极、连接到第一初始化电压线VIL1的源电极和连接到第N-1条扫描线SL(N-1)的栅电极。第五晶体管T5响应于第N-1个扫描信号SCAN(N-1)向作为驱动晶体管DT的栅电极的第二节点N2施加第一初始化电压Vini1。
第六晶体管T6包括连接到第四节点N4的漏电极、连接到第二初始化电压线VIL2的源电极和连接到第N条复位线RL(N)的栅电极。第六晶体管T6响应于第N个复位信号RESET(N)向第四节点N4施加第二初始化电压Vini2。
存储电容器Cst包括连接到第二节点N2的第一电极和连接到高电位驱动电压线VDL的第二电极。
图3是示出根据本公开的实施例的显示设备的栅极电压以及第一节点和第二节点的电压的波形。
图4A是根据本公开的实施例的显示设备的像素在初始时段期间的电路图。
图4B是根据本公开的实施例的显示设备的像素在采样时段期间的电路图。
图4C是根据本公开的实施例的显示设备的像素在保持时段期间的电路图。
图4D是根据本公开的实施例的显示设备的像素在发射时段期间的电路图。
参考图2至图4D,下面将描述根据本公开的实施例的显示设备的驱动。
在根据本公开的实施例的显示设备中,一个帧时段可以分为初始时段Ti、采样时段Ts、保持时段Th和发射时段Te。初始时段Ti是作为驱动晶体管DT的栅极电极的第二节点N2的电压被初始化的时段。采样时段Ts是对驱动晶体管DT的阈值电压进行采样的时段。保持时段Th是维持驱动晶体管DT的源极-栅极电压的时段。发射时段Te是发光二极管OLED根据由被编程的驱动晶体管DT的源极-栅极电压带来的驱动电流而发光的时段。
此外,在根据本公开的实施例的显示设备中,在初始时段Ti、采样时段Ts和保持时段Th中的一个时段期间,可以独立于驱动晶体管DT的栅电极的初始化而对发光二极管OLED的阳极电极进行初始化。
例如,对于第N个像素,在采样时段Ts期间,可以独立于驱动晶体管DT的栅电极的初始化而对发光二极管OLED的阳极电极进行初始化。
在下文中,将关于第N个像素详细描述初始时段Ti、采样时段Ts、保持时段Th和发射时段Te中的操作。例如,参考图3和图4A,在初始时段Ti期间,第N-1个扫描信号SCAN(N-1)为导通电平。因此,第五晶体管T5导通以将第一初始化电压Vini1施加到第二节点N2。因此,利用第一初始化电压Vini1对驱动晶体管DT的栅电极进行初始化。可以在充分低于发光二极管OLED的操作电压并且可以等于或低于低电位驱动电压VSS的电压范围中选择第一初始化电压Vini1。此外,在初始时段Ti期间,在第一节点N1处维持前一帧的数据电压Vdata。
此外,参考图3和图4B,在采样时段Ts期间,第N个复位信号RESET(N)是导通电平。因此,第六晶体管T6导通以将第二初始化电压Vini2施加到第四节点N4。因此,利用第二初始化电压Vini2对发光二极管OLED的阳极电极进行初始化。例如,可以通过第四节点N4的摆动利用第二初始化电压Vini2对阳极电极进行初始化。
此外,在采样时段Ts期间,第N个扫描信号SCAN(N)为导通电平并且第二晶体管T2导通以将从数据线DL供应的数据电压Vdata施加到第一节点N1。此外,第一晶体管T1也导通,使得驱动晶体管DT形成二极管连接。因此,驱动晶体管DT的栅电极和漏电极短路,使得驱动晶体管DT作为二极管进行操作。
在采样时段Ts期间,电流Ids在驱动晶体管DT的源电极和漏电极之间流动。驱动晶体管Dt的栅电极和漏电极形成二极管连接,使得第二节点N2的电压通过从源电极流向漏电极的电流而逐渐升高。在采样时段Ts期间,第二节点N2的电压被充入与数据电压Vdata和驱动晶体管DT的阈值电压Vth之间的差对应的电压Vdata-Vth。
此外,参考图3和图4C,在保持时段Ts期间,先前充电的第二节点N2的电压维持在与数据电压Vdata和驱动晶体管DT的阈值电压Vth之间的差对应的电压Vdata-Vth。
此外,参考图3和图4D,在发射时段Te期间,发射信号EM为导通电平,使得第三晶体管T3导通以将高电位驱动电压VDD施加到第一节点N1。此外,第四晶体管T4也导通以形成第三节点N3和第四节点N4的电流路径。结果,流过驱动晶体管DT的源电极和漏电极的驱动电流Ioled被施加到发光二极管OLED。
在发射时段Te期间流过发光二极管OLED的驱动电流Ioled的关系式由以下等式1表示。
[等式1]
Ioled=k/2(Vgs+|Vth|)2=k/2(Vg-Vs+|Vth|)2=
k/2(Vdata-|Vth|-VDD+|Vth|)2=k/2(Vdata-VDD)2
在等式1中,k/2是由驱动晶体管DT的电子迁移率、寄生电容和沟道电容确定的比例因子。
如等式1所示,可以理解,在驱动电流Ioled的关系式中,消除了驱动晶体管DT的阈值电压Vth的分量。因此,即使在本公开的显示设备中,阈值电压Vth改变,驱动电流Ioled也不会改变。如上所述,本公开的显示设备可以在采样时段Ts期间对数据电压进行编程,而不管阈值电压Vth的变化。
同时,从发射信号M为高电平(其为关断电平)的时序到第N个像素的初始时段Ti开始的时序(例如,第N-1个扫描信号SCAN(N-1)是低电平(其为导通电平)的时序)的时段可以是设置在第N个像素P(N)的前一行中的第N-1个像素P(N-1)被初始化和采样的时段。
图5是用于解释根据本公开的实施例的第N个像素和第N+1个像素的操作的视图。
此外,参考图5,关于第N个像素P(N)和设置在第N个像素P(N)的下一行中的第N+1个像素P(N+1),初始时段Ti、采样时段Ts、保持时段Th和发射时段Te被如下区分。
在第N个像素P(N)的初始时段Ti期间,第N-1个扫描信号SCAN(N-1)为导通电平。利用第一初始化电压Vini1对第N个像素P(N)的驱动晶体管DT的栅电极进行初始化。
接下来,在第N个像素P(N)的采样时段Ts和第N+1个像素P(N+1)的初始时段Ti期间,第N个扫描信号SCAN(N)为低电平,其是导通电平。
因此,在第N个像素P(N)的采样时段Ts和第N+1个像素P(N+1)的初始时段Ti期间,用第二初始化电压Vini2对第N个像素P(N)的发光二极管OLED的阳极电极进行初始化。此外,第N个像素P(N)的第二节点N2的电压被充以与数据电压Vdata和驱动晶体管DT的阈值电压Vth之间的差对应的电压Vdata-Vth。
此外,在第N个像素P(N)的采样时段Ts和第N+1个像素P(N+1)的初始时段Ti期间,用第一初始化电压Vini1对第N+1个像素P(N+1)的驱动晶体管DT的栅电极进行初始化。
换句话说,此外,在第N个像素P(N)的采样时段Ts期间,第N个扫描信号SCAN(N)为导通电平,使得第N个像素P(N)的采样时段Ts可以与第N+1个像素P(N+1)的初始时段Ti重叠。
接下来,在第N个像素P(N)的保持时段Th和第N+1个像素P(N+1)的采样时段Ts期间,第N+1个扫描信号SCAN(N+1)是低电平,其是导通电平。
因此,在第N个像素P(N)的保持时段Th和第N+1个像素P(N+1)的采样时段Ts期间,用第二初始化电压Vini2对第N+1个像素P(N+1)的发光二极管OLED的阳极电极进行初始化。此外,第N+1个像素P(N+1)的第二节点N2的电压被充以与数据电压Vdata和驱动晶体管DT的阈值电压Vth之间的差对应的电压Vdata-Vth。
换句话说,在第N个像素的保持时段Th期间,第N+1个扫描信号SCAN(N+1)是导通电平,使得第N个像素的保持时段Th可以与第N+1个像素的采样时段Ts重叠。
接着,在第N个像素P(N)的发射时段Te和第N+1个像素P(N+1)的发射时段Te期间,发射信号为低电平,其为导通电平,使得第N个像素P(N)和第N+1个像素P(N+1)同时发光。
如上所述,关于第N+1个像素,在采样时段Ts期间,可以独立于驱动晶体管DT的栅电极的初始化而对发光二极管OLED的阳极电极进行初始化。
在下文中,将描述第一栅极驱动器401与多个像素P(N)和P(N+1)的连接关系以及栅极电压。
图6是示出了根据本公开的实施例的显示设备的栅极驱动器和多个像素的连接关系的视图。
例如,在图6中,示出了包括在第一栅极驱动器401和第N个像素P(N)和第N+1个像素P(N+1)中的第N个复位驱动级RGIP(N)、第N+1个复位驱动级RGIP(N+1)、第N个扫描驱动级SGIP(N)、以及第N+1个扫描驱动级SGIP(N+1)的连接关系。
如图6所示,第一栅极驱动器401包括第N个复位驱动级RGIP(N)、第N+1个复位驱动级RGIP(N+1)、第N个扫描驱动级SGIP(N)和第N+1个扫描驱动级SGIP(N+1)。
第N个扫描驱动级SGIP(N)通过第N条扫描线SL(N)输出第N个扫描信号SCAN(N)至第N个像素P(N)和第N+1个像素P(N+1)。例如,第N个扫描驱动级SGIP(N)被施加扫描起始信号SVST、低电位栅极电压VGL、第一栅极时钟信号GCLK1和第二栅极时钟信号GCLK2以输出第N个扫描信号SCAN(N)。
第N+1个扫描驱动级SGIP(N+1)通过第N+1条扫描线SL(N+1)输出第N+1个扫描信号SCAN(N+1)至第N+1个像素P(N+1)。例如,第N+1个扫描驱动级SGIP(N+1)被施加扫描起始信号SVST、低电位栅极电压VGL、第一栅极时钟信号GCLK1和第二栅极时钟信号GCLK2以输出第N+1个扫描信号SCAN(N+1)。
第N个复位驱动级RGIP(N)通过第N条复位线RL(N)向第N个像素P(N)输出第N个复位信号RESET(N)。例如,第N个复位驱动级RGIP(N)被施加复位起始信号RVST、低电位栅极电压VGL、第一栅极时钟信号GCLK1和第二栅极时钟信号GCLK2以输出第N个复位信号RESET(N)。
第N+1个复位驱动级RGIP(N+1)通过第N+1条复位线RL(N+1)向第N+1个像素P(N+1)输出第N+1个复位信号RESET(N+1)。例如,第N+1个复位驱动级RGIP(N+1)被施加复位起始信号RVST、低电位栅极电压VGL、第一栅极时钟信号GCLK1和第二栅极时钟信号GCLK2以输出第N+1个复位信号RESET(N+1)。
因此,多个复位驱动级RGIP(N)和RGIP(N+1)以及多个扫描驱动级SGIP(N)和SGIP(N+1)共享低电位栅极电压VGL、第一栅极时钟信号GCLK1和第二栅极时钟信号GCLK2。
因此,多个复位驱动级RGIP(N)和RGIP(N+1)以及多个扫描驱动级SGIP(N)和SGIP(N+1)连接到被施加了低电位栅极电压VGL的低电位栅极电压线VGLL、被施加了第一栅极时钟信号GCLK1的第一栅极时钟信号线GCLKL1、以及被施加了第二栅极时钟信号GCLK2的第二栅极时钟信号线GCLKL2。
此外,多个复位驱动级RGIP(N)和RGIP(N+1)以及多个扫描驱动级SGIP(N)和SGIP(N+1)可以关于低电位栅极电压线VGLL、第一栅极时钟信号线GCLKL1和第二栅极时钟信号线GCLKL2对称。多个复位驱动级RGIP(N)和RGIP(N+1)与多个扫描驱动级SGIP(N)和SGIP(N+1)的对称结构可以是镜像结构和倒装结构。
例如,在低电位栅极电压线VGLL、第一栅极时钟信号线GCLKL1和第二栅极时钟信号线GCLKL2的一侧,可以设置多个复位驱动级RGIP(N)和RGIP(N+1)。此外,在低电位栅极电压线VGLL、第一栅极时钟信号线GCLKL1和第二栅极时钟信号线GCLKL2的另一侧,可以设置多个扫描驱动级SGIP(N)和SGIP(N+1)。
因此,多个复位驱动级RGIP(N)和RGIP(N+1)以及多个扫描驱动级SGIP(N)和SGIP(N+1)有效地共享低电位栅极电压VGL、第一栅极时钟信号GCLK1和第二栅极时钟信号GCLK2。
在相关技术的显示设备中,形成了连接到复位驱动级的低电位栅极电压线、第一复位时钟信号线和第二复位时钟信号线。连接到扫描驱动级的低电位栅极电压线、第一复位时钟信号线和第二复位时钟信号线是单独形成的。因此,在相关技术的显示设备中,两组低电位栅极电压线、第一复位时钟信号线和第二复位时钟信号线是分开形成的,从而存在边框区域增加的问题。
此外,在根据本公开的实施例的显示设备中,低电位栅极电压线VGLL、第一栅极时钟信号线GCLKL1和第二栅极时钟信号线GCLKL2是共享的。因此,可以仅需要一组低电位栅极电压线VGLL、第一栅极时钟信号线GCLKL1和第二栅极时钟信号线GCLKL2。
因此,在根据本公开的实施例的显示设备中,其中设置低电位栅极电压线VGLL、第一栅极时钟信号线GCLKL1和第二栅极时钟信号线GCLKL2的区域被最小化,从而最小化边框区域的尺寸。
第N个扫描驱动级SGIP(N)和第N+1个扫描驱动级SGIP(N+1)可以分别对应于第N个像素P(N)和第N+1个像素P(N+1)。此外,第N个复位驱动级RGIP(N)和第N+1个复位驱动级RGIP(N+1)可以分别对应于第N个像素P(N)和第N+1个像素P(N+1)。因此,多个扫描驱动级的数量可以与多个复位驱动级的数量相同。
图7是根据本公开的实施例的显示设备的第N个扫描驱动级的电路图。
参考图7,第N个扫描驱动级SGIP(N)包括第一至第八扫描晶体管ST1至ST8、第一复位电容器SC1和第二复位电容器SC2。
第一复位电容器SC1可以连接到SQ节点SQ和施加栅极低电压VGL的线,并且第二复位电容器SC2连接到SQB节点SQB和施加栅极高电压VGH的线。
第一扫描晶体管ST1包括被施加扫描起始信号SVST的源电极、连接到SQ节点SQ的漏电极、以及被施加第二扫描时钟信号SCLK2的栅电极。第一扫描晶体管ST1响应于第二扫描时钟信号SCLK2对SQ节点SQ放电。
第二扫描晶体管ST2包括连接到第三扫描晶体管ST3的源电极、连接到SQ节点SQ的漏电极和被施加第一扫描时钟信号SCLK1的栅极。第二扫描晶体管ST2响应于第一扫描时钟信号SCLK1对SQ节点SQ充电。
第三扫描晶体管ST3包括被施加栅极高电压VGH的源电极、连接到第二扫描晶体管ST2的漏电极和连接到SQB节点SQB的栅电极。第三扫描晶体管ST3响应于SQB节点SQB的电压向第二扫描晶体管ST2施加栅极高电压VGH。
第四扫描晶体管ST4包括被施加栅极低电压VGL的源电极、连接到SQB节点SQB的漏电极、以及被施加第二扫描时钟信号SCLK2的栅电极。第四扫描晶体管ST4响应于第二扫描时钟信号SCLK2对SQB节点SQB放电。
第五扫描晶体管ST5包括被施加第二扫描时钟信号SCLK2的源电极、连接到SQB节点SQB的漏电极和连接到SQ节点SQ的栅电极。第五扫描晶体管ST5响应于SQ节点SQ的电压对SQB节点SQB充电或放电。
第六扫描晶体管ST6包括被施加第一扫描时钟信号SCLK1的源电极、连接到第N条扫描线SL(N)的漏电极和连接到SQ节点SQ的栅电极。第六扫描晶体管ST6响应于SQ节点SQ的电压而输出第一扫描时钟信号SCLK1作为第N个扫描信号SCAN(N)。
第七扫描晶体管ST7包括被施加栅极高电压VGH的源电极、连接到第N条扫描线SL(N)的漏电极和连接到SQB节点SQB的栅电极。第七扫描晶体管ST7响应于SQB节点SQB的电压而输出栅极高电压VGH作为第N个扫描信号SCAN(N)。
第八扫描晶体管ST8包括连接到SQ节点SQ的源电极、连接到第一扫描晶体管ST1和第二扫描晶体管ST2的漏电极、以及被施加栅极低电压VGL的栅极。当SQ节点SQ自举时,第八扫描晶体管ST8不允许SQ节点SQ的电压施加到第一扫描晶体管ST1和第二扫描晶体管ST2,以保护第一扫描晶体管ST1和第二扫描晶体管ST2。
图8是根据本公开的实施例的显示设备的第N个扫描驱动级的输入信号和输出信号的时序图。
参考图7和图8,将详细描述第N个扫描驱动级SGIP(N)的驱动方法。
在第一时序t1,扫描起始信号SVST为作为导通电平的低电平,并且第二扫描时钟信号SCLK2为作为导通电平的低电平。因此,第一扫描晶体管ST1导通,使得SQ节点SQ放电至作为导通电平的低电平。此外,第四扫描晶体管ST4导通,使得SQB节点SQB放电到作为导通电平的低电平。
此外,随着SQ节点SQ放电到作为导通电平的低电平,第五扫描晶体管ST5也导通,使得SQB节点SQB放电到作为导通电平的低电平。
此外,在第二时序t2,第一扫描时钟信号SCLK1为作为导通电平的低电平。因此,SQ节点SQ自举,使得第六扫描晶体管ST6导通并且低电平的第N个扫描信号SCAN(N)被输出到第N条扫描线SL(N)。
更具体地,当第一扫描时钟信号SCLK1在第二时序t2放电到低电平时,由于第六扫描晶体管ST6的源电极与作为栅电极的SQ节点的寄生电容所导致的耦合,SQ节点SQ的电压根据第一扫描时钟信号SCLK1的电压降而下降。SQ节点SQ的电压在第二时序t2下降的现象被称为自举。
如上所述,SQ节点SQ自举,使得第六扫描晶体管ST6完全导通并且低电平的第N个扫描信号SCAN(N)被输出到第N条扫描线SL(N)。
随后,在第三时序t3,第二扫描时钟信号SCLK2为作为导通电平的低电平。因此,第一扫描晶体管ST1导通,使得SQ节点SQ放电至作为关断电平的高电平。此外,第四扫描晶体管ST4导通,使得SQB节点SQB放电到作为导通电平的低电平。
因此,由于SQB节点SQB放电至作为导通电平的低电平,使得第七扫描晶体管ST7导通,并且高电平的第N个扫描信号SCAN(N)输出至第N条扫描线SL(N)。
图9是根据本公开的实施例的显示设备的第N个复位驱动级的电路图。
参考图9,第N个复位驱动级RGIP(N)包括第一至第八复位晶体管RT1至RT8、第一复位电容器RC1和第二复位电容器RC2。
第一复位电容器RC1可以连接到RQ节点RQ和第N条复位线RL(N),并且第二复位电容器RC2连接到RQB节点RQB和被施加栅极高电压VGH的线。
第一复位晶体管RT1包括被施加复位起始信号RVST的源电极、连接到RQ节点RQ的漏电极和被施加第二复位时钟信号RCLK2的栅电极。第一复位晶体管RT1响应于第二复位时钟信号RCLK2使RQ节点RQ放电。
第二复位晶体管RT2包括连接到第三复位晶体管RT3的源电极、连接到RQ节点RQ的漏电极和被施加第一复位时钟信号RCLK1的栅电极。第二复位晶体管RT2响应于第一复位时钟信号RCLK1对RQ节点RQ充电。
第三复位晶体管RT3包括被施加栅极高电压VGH的源电极、连接到第二复位晶体管RT2的漏电极和连接到RQB节点RQB的栅电极。第三复位晶体管RT3响应于RQB节点RQB的电压而向第二复位晶体管RT2施加栅极高电压VGH。
第四复位晶体管RT4包括被施加栅极低电压VGL的源电极、连接到RQB节点RQB的漏电极、以及被施加第二复位时钟信号RCLK2的栅电极。第四复位晶体管RT4响应于第二复位时钟信号RCLK2对RQB节点RQB放电。
第五复位晶体管RT5包括被施加第二复位时钟信号RCLK2的源电极、连接到RQB节点RQB的漏电极和连接到RQ节点RQ的栅电极。第五复位晶体管RT5响应于RQ节点RQ的电压对RQB节点RQB充电或放电。
第六复位晶体管RT6包括被施加第一复位时钟信号RCLK1的源电极、连接到第N条复位线RL(N)的漏电极和连接到RQ节点RQ的栅电极。第六复位晶体管RT6响应于RQ节点RQ的电压而输出第一复位时钟信号RCLK1作为第N个复位信号RESET(N)。
第七复位晶体管RT7包括被施加栅极高电压VGH的源电极、连接到第N条复位线RL(N)的漏电极和连接到RQB节点RQB的栅电极。第七复位晶体管RT7响应于RQB节点RQB的电压而输出栅极高电压VGH作为第N个复位信号RESET(N)。
第八复位晶体管RT8包括连接至RQ节点RQ的源电极、连接至第一复位晶体管RT1和第二复位晶体管RT2的漏电极、以及被施加栅极低电压VGL的栅电极。当RQ节点RQ自举时,第八复位晶体管RT8不允许RQ节点RQ的电压施加到第一复位晶体管RT1和第二复位晶体管RT2以保护第一复位晶体管RT1和第二复位晶体管RT2。
图10是根据本公开的实施例的显示设备的第N个复位驱动级的输入信号和输出信号的时序图。
参考图9和图10,将详细描述第N个复位驱动级RGIP(N)的驱动方法。
在第一时序t1,复位起始信号RVST为作为导通电平的低电平,并且第二复位时钟信号RCLK2为作为导通电平的低电平。因此,第一复位晶体管RT1导通,使得RQ节点RQ放电至作为导通电平的低电平。此外,第四复位晶体管RT4导通,使得RQB节点RQB放电至作为导通电平的低电平。
此外,随着RQ节点RQ被放电到作为导通电平的低电平,第五复位晶体管RT5也被导通,使得RQB节点RQB被放电到作为导通电平的低电平。
此外,在第二时序t2,第一复位时钟信号RCLK1为作为导通电平的低电平。因此,RQ节点RQ自举,使得第六复位晶体管RT6导通并且低电平的第N个复位信号RESET(N)输出到第N条复位线RL(N)。
更具体地,当第一复位时钟信号RCLK1在第二时序t2放电到低电平时,由于第六复位晶体管RT6的源电极与作为栅电极的RQ节点的寄生电容带来的耦合,RQ节点RQ的电压根据第一复位时钟信号RCLK1的电压降而下降。RQ节点RQ的电压在第二时序t2下降的现象被称为自举。
如上所述,Q节点被自举,使得第六复位晶体管RT6完全导通并且低电平的第N个复位信号RESET(N)被输出到第N条复位线RL(N)。
随后,在第三时序t3,第二复位时钟信号RCLK2为作为导通电平的低电平。因此,第一复位晶体管RT1导通,使得RQ节点RQ放电至作为截止电平的高电平。此外,第四复位晶体管RT4导通,使得RQB节点RQB放电至作为导通电平的低电平。
因此,随着RQB节点RQB放电至作为导通电平的低电平,使得第七复位晶体管RT7导通,并且高电平的第N个复位信号RESET(N)输出至第N条复位线RL(N)。
图11是示出了根据本公开的实施例的显示设备的栅极驱动器和多个像素的连接关系的电路图。
图11是第N个复位驱动级RGIP(N)、第N+1个复位驱动级RGIP(N+1)、第N个扫描驱动级SGIP(N)和第N+1个扫描驱动级SGIP(N+1)、第N个像素P(N)和第N+1个像素P(N+1)的电路图应用于图6的框图的示图。
参考图11,第N个扫描驱动级SGIP(N)通过第N条扫描线SL(N)向第N个像素P(N)和第N+1个像素P(N+1)输出第N个扫描信号SCAN(N)。例如,第N条扫描线SL(N)连接到第N个像素P(N)的第一晶体管T1和第二晶体管T2,并且可以连接到第N+1个像素P(N+1)的第五晶体管。
此外,第N+1个扫描驱动级SGIP(N+1)通过第N+1条扫描线SL(N+1)向第N+1个像素P(N+1)输出第N+1个扫描信号SCAN(N+1)。例如,第N+1个扫描线SL(N+1)可以连接到第N+1个像素P(N+1)的第一晶体管T1和第二晶体管T2。
此外,第N个复位驱动级RGIP(N)通过第N条复位线RL(N)向第N个像素P(N)输出第N个复位信号RESET(N)。例如,第N条复位线RL(N)可以连接到第N个像素P(N)的第六晶体管T6。因此,第N个像素P(N)的第六晶体管T6可以被施加第N个复位信号RESET(N)以被复位。
此外,第N+1个复位驱动级RGIP(N+1)通过第N+1条复位线RL(N+1)向第N+1个像素P(N+1)输出第N+1个复位信号RESET(N+1)。例如,第N+1条复位线RL(N+1)可以连接到第N+1个像素P(N+1)的第六晶体管T6。因此,第N+1个像素P(N+1)的第六晶体管T6可以被施加第N+1个复位信号RESET(N+1)以被复位。
图12是示出根据本公开的实施例的显示设备的第一时段和第二时段中的栅极驱动器的输入信号和输出信号的时序图。
根据本公开的实施例的显示设备可以以不同的频率被驱动。
例如,如图12所示,根据本公开的实施例的显示设备可以通过被分为以120Hz驱动的第一时段P1和以60Hz驱动的第二时段P2而被驱动。
在第一时段Pl中,以120Hz输出确定第N个扫描信号SCAN(N)的频率的扫描起始信号SVST,并且以120Hz输出确定第N个复位信号RESET(N)的频率的复位起始信号RVST。因此,在第一时段P1中,以120Hz输出第N个扫描信号SCAN(N)的频率,并且同样以120Hz输出第N个复位信号RESET(N)的频率。
此外,在第二时段P2中,以60Hz输出确定第N个扫描信号SCAN(N)的频率的扫描起始信号SVST,但以120Hz输出确定第N个复位信号RESET(N)的频率的复位起始信号RVST。因此,在第二时段P2中,以60Hz输出第N个扫描信号SCAN(N)的频率,并且同样以120Hz输出第N个复位信号RESET(N)的频率。
例如,第N个扫描信号SCAN(N)的频率可以根据时段而改变,但是第N个复位信号RESET(N)的频率可以在第一时段P1和第二时段P2期间被固定或维持。
换句话说,根据本公开的实施例的显示设备单独地配置多个扫描驱动级SGIP(N)和多个复位驱动级RGIP(N),多个扫描驱动级SGIP(N)将第N个扫描信号SCAN(N)供应给多个像素P(N),多个复位驱动级RGIP(N)将第N个复位信号RESET(N)供应给多个像素P(N)。因此,第N个扫描信号SCAN(N)的频率根据显示设备的驱动频率而改变,但第N个复位信号RESET(N)的频率可以始终被固定或维持。
因此,在根据本公开的实施例的显示设备中,发光二极管的阳极电极可以始终被初始化,而与驱动频率无关。
图13是示出根据本公开的实施例的显示设备的阳极电极的电压的波形。
在本公开的实施例中,供应复位信号RESET(N)的多个复位驱动级RGIP(N)不是单独配置的,从而可以通过扫描信号SCAN(N)对阳极电极复位。因此,在第二时段P2中通过60Hz的扫描信号SCAN(N)对阳极电极复位。
因此,如图13所示,在本公开的实验实施例中,在第二时段P2中,由于漏电流,阳极电极的电压持续上升。例如,在本公开的实施例中,与本公开的示例性实施例相比,阳极电极存在电压间隙。
相比之下,在本公开的实施例中,供应复位信号RESET(N)的多个复位驱动级RGIP(N)被单独配置,使得阳极电极可以通过复位信号RESET(N)进行复位。因此,阳极电极在第二时段P2中通过120Hz的复位信号RESET(N)进行复位。
因此,在本公开的实施例中,在第二时段P2中,阳极电极的电压不会由于漏电流而始终升高,而是周期性地复位。
因此,如图13所示,在本公开的实施例中,在第二时段P2中,阳极电极的电压不会由于漏电流而始终升高,而是周期性地复位,使得阳极电极不存在电压间隙。
因此,在根据本公开的实施例的显示设备中,当频率从第一时段P1的120Hz频率改变到第二时段P2的60Hz频率时可能引起的亮度差被抑制或阻止。因此,可以最小化根据显示设备的频率改变的图像质量变化或色差。
根据本公开的实施例的显示设备还可以描述如下。
根据本公开的实施例,一种显示设备包括:显示面板,显示面板包括显示区域和非显示区域;设置在显示区域处的多个像素,其包括发光二极管;以及设置在非显示区域处的栅极驱动器,其包括被配置为输出扫描信号的多个扫描驱动级、被配置为输出发射信号的多个发射驱动级、以及被配置为输出复位信号的多个复位驱动级,其中多个扫描驱动级中的第N个扫描驱动级根据扫描起始信号和多个栅极时钟信号向多个像素中的第N个像素和第N+1个像素输出第N个扫描信号,多个复位驱动级中的第N个复位驱动级根据复位起始信号和多个栅极时钟信号向第N个像素输出第N个复位信号(这里,N为大于或等于1的自然数),第N个扫描驱动级和第N个复位驱动级关于被施加多个栅极时钟信号的多条栅极时钟信号线对称,并且包括在第N个像素中的发光二极管的阳极电极根据第N个复位信号被初始化。
根据本公开的一些实施例,低电位栅极电压可以被施加到第N个扫描驱动级和第N个复位驱动级并且第N个扫描驱动级和第N个复位驱动级关于被施加低电位栅极电压的低电位栅极电压线对称。
根据本公开的一些实施例,第N个像素中的每一个可以包括被配置为控制施加到发光二极管的驱动电流的驱动晶体管、被配置为响应于第N个扫描信号而形成驱动晶体管的栅电极和漏电极的二极管连接的第一晶体管、被配置为响应于第N个扫描信号而向驱动晶体管的源电极施加数据电压的第二晶体管、被配置为响应于发射信号而向驱动晶体管的源电极施加高电位驱动电压的第三晶体管、被配置为响应于发射信号而在驱动晶体管和发光二极管之间形成电流路径的第四晶体管、被配置为施加响应于第N-1个扫描信号而向驱动晶体管的栅电极供应第一初始化电压的第五晶体管、以及被配置为响应于第N个复位信号而向发光二极管的阳极电极施加第二初始化电压的第六晶体管。
根据本公开的一些实施例,一个帧时段可以包括初始时段、采样时段、保持时段和发射时段,在初始时段期间利用第一初始化电压对驱动晶体管的栅电极进行初始化,在采样时段期间利用与数据电压和驱动晶体管的阈值电压之间的差对应的电压对驱动晶体管的栅电极充电,在保持时段期间驱动晶体管的栅电极维持在与数据电压和驱动晶体管的阈值电压之间的差对应的电压,并且在发射时段期间驱动电流施加到发光二极管以使发光二极管发光。
根据本公开的一些实施例,可以在采样时段期间用第二初始化电压对发光二极管的阳极电极进行初始化。
根据本公开的一些实施例,第N个像素的保持时段可以与第N+1个像素的采样时段重叠。
根据本公开的一些实施例,第N个像素的采样时段可以与第N+1个像素的初始时段重叠。
根据本公开的一些实施例,扫描信号的频率可以是可变的并且复位信号的频率可以被维持。
根据本公开的一些实施例,扫描起始信号的频率可以是可变的并且复位起始信号的频率可以维持。
对本领域技术人员显而易见的是,在不脱离本公开的技术思想或范围的情况下,可以对本公开的显示设备做出各种修改和变化。因此,本公开的实施例旨在涵盖本公开的这些修改和变化,只要它们落入所附权利要求及其等同物的范围内。
Claims (9)
1.一种显示设备,包括:
显示面板,包括显示区域和非显示区域;
设置在所述显示区域处的多个像素,所述多个像素包括发光二极管;以及
设置在所述非显示区域处的栅极驱动器,所述栅极驱动器包括被配置为输出扫描信号的多个扫描驱动级、被配置为输出发射信号的多个发射驱动级、以及被配置为输出复位信号的多个复位驱动级,
其中,所述多个扫描驱动级中的第N个扫描驱动级根据扫描起始信号和多个栅极时钟信号向所述多个像素中的第N个像素和第N+1个像素输出第N个扫描信号,
所述多个复位驱动级中的第N个复位驱动级根据复位起始信号和所述多个栅极时钟信号向所述第N个像素输出第N个复位信号,其中,N为大于或等于1的自然数,
所述第N个扫描驱动级和所述第N个复位驱动级关于被施加多个栅极时钟信号的多条栅极时钟信号线对称,并且
包括在所述第N个像素中的所述发光二极管的阳极电极根据所述第N个复位信号被初始化。
2.根据权利要求1所述的显示设备,
其中,低电位栅极电压施加到所述第N个扫描驱动级和所述第N个复位驱动级,并且所述第N个扫描驱动级和所述第N个复位驱动级关于被施加所述低电位栅极电压的低电位栅极电压线对称。
3.根据权利要求1所述的显示设备,
其中,所述第N个像素中的每一个包括:
驱动晶体管,被配置为控制施加到所述发光二极管的驱动电流;
第一晶体管,被配置为响应于所述第N个扫描信号而形成所述驱动晶体管的栅电极和漏电极的二极管连接;
第二晶体管,被配置为响应于所述第N个扫描信号而向所述驱动晶体管的源电极施加数据电压;
第三晶体管,被配置为响应于所述发射信号而向所述驱动晶体管的所述源电极施加高电位驱动电压;
第四晶体管,被配置为响应于所述发射信号而在所述驱动晶体管和所述发光二极管之间形成电流路径;
第五晶体管,被配置为响应于第N-1个扫描信号而向所述驱动晶体管的所述栅电极施加第一初始化电压;以及
第六晶体管,被配置为响应于所述第N个复位信号而向所述发光二极管的所述阳极电极施加第二初始化电压。
4.根据权利要求3所述的显示设备,
其中,一帧时段包括初始时段、采样时段、保持时段和发射时段,
在所述初始时段期间,利用所述第一初始化电压对所述驱动晶体管的所述栅电极进行初始化,
在所述采样时段期间,利用与所述数据电压和所述驱动晶体管的阈值电压之间的差对应的电压对所述驱动晶体管的所述栅电极充电,
在所述保持时段期间,所述驱动晶体管的所述栅电极维持在与所述数据电压和所述驱动晶体管的所述阈值电压之间的差对应的所述电压,并且
在所述发射时段期间,驱动电流被施加到所述发光二极管以使所述发光二极管发光。
5.根据权利要求4所述的显示设备,
其中,在所述采样时段期间,利用所述第二初始化电压对所述发光二极管的阳极电极进行初始化。
6.根据权利要求4所述的显示设备,
其中,所述第N个像素的保持时段与所述第N+1个像素的采样时段重叠。
7.根据权利要求4所述的显示设备,
其中,所述第N个像素的采样时段与所述第N+1个像素的初始时段重叠。
8.根据权利要求1所述的显示设备,
其中,所述扫描信号的频率是可变的,并且所述复位信号的频率被维持。
9.根据权利要求1所述的显示设备,
其中,所述扫描起始信号的频率是可变的,并且所述复位起始信号的频率被维持。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020200153862A KR20220067304A (ko) | 2020-11-17 | 2020-11-17 | 표시 장치 |
KR10-2020-0153862 | 2020-11-17 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114519974A true CN114519974A (zh) | 2022-05-20 |
Family
ID=81587827
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111357687.0A Pending CN114519974A (zh) | 2020-11-17 | 2021-11-16 | 显示设备 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11475846B2 (zh) |
KR (1) | KR20220067304A (zh) |
CN (1) | CN114519974A (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115512631A (zh) * | 2021-06-22 | 2022-12-23 | 荣耀终端有限公司 | 像素驱动电路及其驱动方法、显示面板及终端设备 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1892771A (zh) * | 2005-06-30 | 2007-01-10 | Lg.菲利浦Lcd株式会社 | 有机发光二极管显示器 |
CN106847184A (zh) * | 2015-09-30 | 2017-06-13 | 乐金显示有限公司 | 有机发光二极管显示器 |
CN210575037U (zh) * | 2019-08-09 | 2020-05-19 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101924427B1 (ko) | 2011-11-09 | 2019-02-21 | 엘지디스플레이 주식회사 | 복수의 클럭라인을 공유하는 쉬프트레지스터가 포함된 유기발광표시장치 |
CN103941439B (zh) * | 2013-06-28 | 2016-09-28 | 上海中航光电子有限公司 | 一种补偿馈通电压驱动电路及阵列基板 |
KR20160089932A (ko) * | 2015-01-20 | 2016-07-29 | 삼성디스플레이 주식회사 | 표시장치 및 표시장치의 구동방법 |
CN104575395B (zh) * | 2015-02-03 | 2017-10-13 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路 |
CN105702222B (zh) * | 2016-04-18 | 2018-06-08 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动装置、显示装置和驱动方法 |
KR102635916B1 (ko) | 2016-09-30 | 2024-02-08 | 엘지디스플레이 주식회사 | 표시패널 및 이를 포함하는 보더리스 타입의 표시장치 |
KR102663039B1 (ko) * | 2017-02-28 | 2024-05-07 | 엘지디스플레이 주식회사 | 전계 발광 표시장치 |
US10872570B2 (en) * | 2017-08-31 | 2020-12-22 | Lg Display Co., Ltd. | Electroluminescent display device for minimizing a voltage drop and improving image quality and driving method thereof |
US10522083B1 (en) * | 2018-07-27 | 2019-12-31 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Organic light-emitting diode (OLED) driving circuit and active-matrix organic light-emitting diode (AMOLED) display panel |
KR20210158458A (ko) * | 2020-06-23 | 2021-12-31 | 삼성디스플레이 주식회사 | 표시 장치 및 이를 포함하는 영상 표시 시스템 |
KR20220046067A (ko) * | 2020-10-06 | 2022-04-14 | 삼성디스플레이 주식회사 | 표시 장치 |
-
2020
- 2020-11-17 KR KR1020200153862A patent/KR20220067304A/ko unknown
-
2021
- 2021-11-16 CN CN202111357687.0A patent/CN114519974A/zh active Pending
- 2021-11-16 US US17/527,992 patent/US11475846B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1892771A (zh) * | 2005-06-30 | 2007-01-10 | Lg.菲利浦Lcd株式会社 | 有机发光二极管显示器 |
CN106847184A (zh) * | 2015-09-30 | 2017-06-13 | 乐金显示有限公司 | 有机发光二极管显示器 |
CN210575037U (zh) * | 2019-08-09 | 2020-05-19 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
KR20220067304A (ko) | 2022-05-24 |
US11475846B2 (en) | 2022-10-18 |
US20220157251A1 (en) | 2022-05-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112863435B (zh) | 具有像素驱动电路的电致发光显示面板 | |
KR102663039B1 (ko) | 전계 발광 표시장치 | |
KR102650560B1 (ko) | 전계 발광 표시장치 | |
EP3477625A1 (en) | Gate driver and electroluminescent display device including the same | |
CN113066426B (zh) | 电致发光显示装置 | |
TWI797683B (zh) | 像素及包含該像素的有機發光顯示裝置 | |
JP7466511B2 (ja) | 有機発光表示装置 | |
CN113053281A (zh) | 像素驱动电路以及包括像素驱动电路的电致发光显示装置 | |
KR20210055146A (ko) | 표시장치 및 이의 구동방법 | |
CN114519976B (zh) | 显示装置 | |
CN111383593B (zh) | 用于有机发光二极管显示器的像素和oled显示器 | |
US11475846B2 (en) | Display apparatus | |
KR102618390B1 (ko) | 표시장치와 그 구동 방법 | |
KR20230099171A (ko) | 화소 회로 및 이를 포함하는 표시 장치 | |
KR20180036449A (ko) | 유기발광 표시장치 | |
CN114648955B (zh) | 有机发光显示装置 | |
US20230200134A1 (en) | Organic light-emitting display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |