CN114512100A - 显示装置及其驱动方法 - Google Patents

显示装置及其驱动方法 Download PDF

Info

Publication number
CN114512100A
CN114512100A CN202111227602.7A CN202111227602A CN114512100A CN 114512100 A CN114512100 A CN 114512100A CN 202111227602 A CN202111227602 A CN 202111227602A CN 114512100 A CN114512100 A CN 114512100A
Authority
CN
China
Prior art keywords
transistor
node
driving
period
driving transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111227602.7A
Other languages
English (en)
Other versions
CN114512100B (zh
Inventor
姜旻求
崔承灿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN114512100A publication Critical patent/CN114512100A/zh
Application granted granted Critical
Publication of CN114512100B publication Critical patent/CN114512100B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes

Abstract

本申请涉及显示装置及其驱动方法。本公开的实施方式涉及显示装置和显示装置的驱动方法。更具体地,子像素包括用于控制驱动晶体管的主体和驱动晶体管的第一节点之间的连接的第一控制晶体管,以及用于控制驱动晶体管的主体和驱动晶体管的第二节点之间的连接的第二控制晶体管,使得可以在增加驱动晶体管的S因子的同时提高迁移率和导通电流性能。

Description

显示装置及其驱动方法
技术领域
本公开涉及显示装置以及显示装置的驱动方法。
背景技术
晶体管在电子装置的领域中被广泛用作开关器件或驱动器件。具体地,在显示面板中使用了各种功能的晶体管。
基于构成有源层的材料,晶体管可以分类为使用非晶硅作为有源层的非晶硅薄膜晶体管、使用多晶硅作为有源层的多晶硅薄膜晶体管以及使用氧化物半导体作为有源层的氧化物半导体薄膜晶体管。
晶体管的器件性能可以由诸如迁移率、导通电流、电流驱动性能或亚阈值摆幅值(也称为S因子)之类的因子来表示。晶体管具有不同的功能或用途,因此需要将晶体管设计成具有能够满足对应的功能或用途的器件性能。
发明内容
本公开的发明人已经认识到,在晶体管的各种器件性能因子中,如果提高一个器件性能因子,则另一器件性能因子可能会劣化。例如,如果在晶体管的各种器件性能因子当中增加亚阈值摆幅值(也称为S因子),则导通电流和/或迁移率可能降低。具体地,在晶体管为子像素中的驱动晶体管的情况下,由于驱动晶体管可以对图像质量具有较大影响,提供对于相关技术中的上述问题的解决方案是有益的。本公开的发明人已经提供了解决相关技术中的上述技术问题以及相关技术中的其它问题的一个或更多个实施方式。
本公开的实施方式可以提供一种具有能够满足各种器件性能因子的子像素电路的显示装置以及显示装置的驱动方法。
本公开的实施方式可以提供一种显示装置及其驱动方法,其能够增加子像素中的驱动晶体管的S因子,同时增加驱动晶体管的导通电流和迁移率,以为驱动晶体管提供提高的器件性能。
本公开的实施方式可以提供一种显示装置及其驱动方法,其能够提高灰度表现能力同时准确地补偿子像素中的驱动晶体管的特性值的偏差。
本公开的一方面可以提供一种包括显示面板的显示装置,显示面板中布置有多个子像素,其中,多个子像素中的每一个包括:发光器件,其包括第一电极、发光层和第二电极;驱动晶体管,其用于驱动发光器件并包括第一节点、第二节点和第三节点;第一控制晶体管,其用于控制驱动晶体管的主体(body)和驱动晶体管的第一节点之间的连接;第二控制晶体管,其用于控制驱动晶体管的主体和驱动晶体管的第二节点之间的连接。
当第一控制晶体管处于导通状态时,第二控制晶体管可以处于截止状态。当第二控制晶体管处于导通状态时,第一控制晶体管可以处于截止状态。
在发光器件发光之前的驱动时段可以包括驱动晶体管的主体电连接到驱动晶体管的第一节点的时段。在其期间发光器件发光的时段可以包括驱动晶体管的主体电连接到驱动晶体管的第二节点的时段。
在根据本公开的实施方式的显示装置中,多个子像素中的每一个还可以包括第一扫描晶体管,其用于响应于从第一扫描信号线发送的第一扫描信号而控制驱动晶体管的第一节点和驱动晶体管的第三节点之间的连接。
第一控制晶体管的源极节点或漏极节点可以电连接到驱动晶体管的主体。第一控制晶体管的漏极节点或源极节点可以电连接到驱动晶体管的第一节点。第一控制晶体管的栅极节点可以电连接到第一扫描信号线。
在根据本公开的实施方式的显示装置中,多个子像素中的每一个还可以包括:第一发光控制晶体管,其用于响应于从第一发光控制信号线发送的第一发光控制信号而控制驱动晶体管的第三节点和驱动电压线之间的连接;以及第二扫描晶体管,其用于响应于从第二扫描信号线发送的第二扫描信号而控制驱动晶体管的第二节点和数据线之间的连接。
第二控制晶体管的源极节点或漏极节点可以电连接到驱动晶体管的主体,第二控制晶体管的漏极节点或源极节点可以电连接到驱动晶体管的第二节点,并且第二控制晶体管的栅极节点可以电连接到不同于第一扫描信号线和第二扫描信号线的第三扫描信号线。
在根据本公开的实施方式的显示装置中,多个子像素中的每一个还可以包括第二发光控制晶体管,其用于响应于从第二发光控制信号线发送的第二发光控制信号而控制发光器件的第一电极和驱动晶体管的第二节点之间的连接。
第二控制晶体管的源极节点或漏极节点可以电连接到驱动晶体管的主体,第二控制晶体管的漏极节点或源极节点可以电连接到驱动晶体管的第二节点,并且第二控制晶体管的栅极节点可以电连接到第二发光控制信号线。
在根据本公开的实施方式的显示装置中,多个子像素中的每一个还可以包括初始化晶体管,其用于控制发光器件的第一电极和初始化电压线之间的连接。初始化晶体管的栅极节点可以电连接到第一扫描信号线。
在第一控制晶体管处于导通状态的情况下,驱动晶体管可以作为双栅极操作。
本公开的另一方面可以提供一种包括显示面板的显示装置,显示面板中布置有多个子像素,其中,多个子像素中的每一个可以包括:发光器件,其包括第一电极、发光层和第二电极;以及驱动晶体管,其用于驱动发光器件并包括第一节点、第二节点和第三节点。另外,当发光器件不发光时,驱动晶体管的主体可以电连接到驱动晶体管的第一节点,并且当发光器件发光时,驱动晶体管的主体可以电连接到驱动晶体管的第二节点。
在根据本公开的实施方式的显示装置中,多个子像素中的每一个还可以包括:第一控制晶体管,其用于控制驱动晶体管的主体和驱动晶体管的第一节点之间的连接;以及第二控制晶体管,其用于控制驱动晶体管的主体和驱动晶体管的第二节点之间的连接。
在根据本公开的实施方式的显示装置中,多个子像素中的每一个还可以包括:第一扫描晶体管,其用于响应于从第一扫描信号线发送的第一扫描信号而控制驱动晶体管的第一节点和驱动晶体管的第三节点之间的连接;第二扫描晶体管,其用于响应于从第二扫描信号线发送的第二扫描信号而控制驱动晶体管的第二节点和数据线之间的连接;以及第一发光控制晶体管,其用于响应于从第一发光控制信号线发送的第一发光控制信号而控制驱动晶体管的第三节点和驱动电压线之间的连接。
第一控制晶体管的栅极节点可以电连接到第一扫描信号线。第二控制晶体管的栅极节点可以电连接到不同于第一扫描信号线和第二扫描信号线的第三扫描信号线。
在根据本公开的实施方式的显示装置中,多个子像素中的每一个还可以包括第一扫描晶体管,其用于响应于从第一扫描信号线发送的第一扫描信号而控制驱动晶体管的第一节点和驱动晶体管的第三节点之间的连接;第二扫描晶体管,其用于响应于从第二扫描信号线发送的第二扫描信号而控制驱动晶体管的第二节点和数据线之间的连接;第一发光控制晶体管,其用于响应于从第一发光控制信号线发送的第一发光控制信号而控制驱动晶体管的第三节点和驱动电压线之间的连接;以及第二发光控制晶体管,其用于响应于从第二发光控制信号线发送的第二发光控制信号而控制发光器件的第一电极和驱动晶体管的第二节点之间的连接。
第一控制晶体管的栅极节点可以电连接到第一扫描信号线。第二控制晶体管的栅极节点可以电连接到第二发光控制信号线。
多个子像素中的每一个还可以包括初始化晶体管,其用于控制发光器件的第一电极和初始化电压线之间的连接。
本公开的另一方面可以提供一种显示装置的驱动方法,该驱动方法包括:向驱动晶体管的第一节点施加第一电压;向驱动晶体管的第二节点施加第二电压;以及从发光器件发出光。
在第一电压的施加和第二电压的施加期间,可以存在驱动晶体管的主体与驱动晶体管的第一节点电连接的时段。在来自发光器件的发光期间,可以存在驱动晶体管的主体与驱动晶体管的第二节点电连接的时段。
根据本公开的实施方式,可以提供一种具有能够满足各种器件性能因子的子像素电路的显示装置及其驱动方法。
根据本公开的实施方式,可以提供一种显示装置及其驱动方法,其能够增加子像素中的驱动晶体管的S因子,同时增加驱动晶体管的导通电流和迁移率,以为驱动晶体管提供提高的器件性能。
根据本公开的实施方式,可以提供一种显示装置及其驱动方法,其能够提高灰度表现能力同时准确地补偿子像素中的驱动晶体管的特性值的偏差。
附图说明
图1例示了根据本公开的实施方式的显示装置的系统配置。
图2例示了根据本公开的实施方式的显示装置的子像素的两种驱动状态。
图3例示了根据本公开的实施方式的显示装置的子像素的两种驱动状态和两个控制晶体管。
图4是例示根据实施方式的显示装置的驱动的流程图。
图5是根据示例公开的显示装置中包括的子像素的等效电路。
图6是图5的子像素的驱动定时图。
图7例示了当驱动图5的子像素时在初始化步骤中的子像素。
图8例示了当驱动图5的子像素时在采样和写入步骤中的子像素。
图9例示了当驱动图5的子像素时在发光步骤中的子像素。
图10是根据示例实施方式的显示装置中包括的子像素的等效电路。
图11是图10的子像素的驱动定时图。
图12例示了当驱动图10的子像素时在初始化步骤中的子像素。
图13例示了当驱动图10的子像素时在采样和写入步骤中的子像素。
图14例示了当驱动图10的子像素时在发光步骤中的子像素。
图15是用于解释在根据示例实施方式的显示装置的子像素的采样和写入步骤中通过第一控制晶体管提高驱动晶体管的器件性能和补偿性能的效果的曲线图。
图16是用于解释在根据示例实施方式的显示装置的子像素的发光步骤中通过第二控制晶体管提高驱动晶体管的器件性能和灰度表现能力的效果的曲线图。
具体实施方式
在本公开的示例或实施方式的以下描述中,将参考附图,其中通过例示的方式示出了可以实现的特定示例或实施方式,并且其中相同的附图标记和符号可以用于指明相同或相似的组件,即使它们在相互不同的附图中示出。此外,在本公开的示例或实施方式的以下描述中,当确定描述可能使本公开的一些实施方式中的主题反而变得不清楚时,将省略对并入本文的公知功能和组件的详细描述。本文中使用的诸如“包括”、“具有”、“包含”、“由…构成”、“由…组成”和“由…形成”之类的术语通常旨在允许添加其它组件,除非这些术语与术语“仅”一起使用。如本文所用,单数形式旨在包括复数形式,除非上下文另有明确指示。
本文可以使用诸如“第一”、“第二”、“A”、“B”、“(A)”或“(B)”之类的术语来描述本公开的元件。这些术语中的每一个不用于定义元件的本质、次序、顺序或数量等,而仅用于将对应的元件与其它元件区分开。
当提到第一元件“连接或联接到”、“接触或交叠”第二元件等时,它应当解释为,第一元件不仅可以“直接连接或联接到””或“直接接触或交叠”第二元件,而且第三元件也可以“插置”在第一元件和第二元件之间,或者第一元件和第二元件可以经由第四元件彼此“连接或联接”、“接触或交叠”等。这里,第二元件可以包括在彼此“连接或联接”、“接触或交叠”等的两个或更多个元件中的至少一个中。
当诸如“在…之后”、“跟随在…之后”、“下一”、“在…之前”等的时间相对术语用于描述元件或配置的过程或操作或者操作、处理、制造方法中的流程或步骤时,这些术语可以用于描述非连续或非顺序的过程或操作,除非一起使用术语“直接”或“立即”。
此外,当提及任何尺寸、相对大小等时,即使没有指定相关描述,也应当考虑元件或特征的数量值或对应的信息(例如,水平、范围等)包括可能由各种因子(例如,工艺因子、内部或外部影响、噪声等)引起的容差或误差范围。此外,术语“可以”完全包含术语“能够”的所有含义。
图1例示了根据本公开的实施方式的显示装置100的系统配置。
参照图1,根据本公开的实施方式的显示装置100可以包括显示面板110和用于驱动显示面板110的驱动电路。
驱动电路可以包括数据驱动电路120和选通驱动电路130,并且还可以包括控制数据驱动电路120和选通驱动电路130的控制器140。
显示面板110可以包括基板SUB和设置在基板SUB上的诸如多条数据线DL和多条选通线GL之类的信号线。显示面板110可以包括连接到多条数据线DL和多条选通线GL的多个子像素SP。
显示面板110可以包括在其中显示图像的显示区域DA和不同于显示区域DA而不显示图像的非显示区域NDA。在显示面板110中,用于显示图像的多个子像素SP设置在显示区域DA中。在非显示区NDA中,驱动电路120、130和140可以电连接或者可以安装驱动电路120、130、140,并且可以设置焊盘部分,集成电路或印刷电路连接到焊盘部分。
数据驱动电路120是用于驱动多条数据线DL的电路,并且可以向多条数据线DL提供数据信号。选通驱动电路130是用于驱动多条选通线GL的电路并且可以向多条选通线GL提供选通信号。控制器140可以向数据驱动电路120提供数据控制信号DCS以便控制数据驱动电路120的操作定时。控制器140可以向选通驱动电路130提供用于控制选通驱动电路130的操作定时的选通控制信号GCS。
控制器140可以根据在每帧中实现的定时开始扫描,并且可以根据由数据驱动电路120使用的数据信号格式将从外部输入的输入图像数据转换为转换后的图像数据并提供给数据驱动电路120,并可以根据扫描在适当的时间控制数据驱动。
控制器140可以从外部(例如,主机系统150)接收与输入图像数据一起的各种定时信号,包括垂直同步信号VSYNC、水平同步信号HSYNC、输入数据使能信号DE、时钟信号等。
为了控制数据驱动电路120和选通驱动电路130,控制器140可以接收诸如垂直同步信号VSYNC、水平同步信号HSYNC、输入数据使能信号DE、时钟信号垂直同步信号(VSYNC)之类的定时信号,并产生输出到数据驱动电路120和选通驱动电路130的各种控制信号DCS和GCS。
控制器140可以实现为与数据驱动电路120分离的组件,或者可以与数据驱动电路120集成以实现为集成电路。
数据驱动电路120通过从控制器140接收图像数据并向多条数据线DL提供数据电压来驱动多条数据线DL。这里,数据驱动电路120也可称为源极驱动电路。
数据驱动电路120可以包括一个或更多个源极驱动器集成电路SDIC。每个源极驱动器集成电路SDIC可以包括移位寄存器、锁存电路、数模转换器DAC、输出缓冲器。在一些情况下,每个源极驱动器集成电路SDIC还可以包括模数转换器ADC。
例如,每个源极驱动集成电路SDIC可以通过带式自动接合(TAB)方法连接到显示面板110,或者可以通过玻璃上芯片(COG)或面板上芯片(COP)方法连接到显示面板110的接合焊盘,或者可以以膜上芯片(COF)方法实现以连接到显示面板110。
选通驱动电路130可以在控制器140的控制下输出导通电平电压的选通信号或截止电平电压的选通信号。选通驱动电路130可以通过将具有导通电平电压的选通信号提供给多条选通线GL来依次驱动多条选通线GL。
选通驱动电路130可以通过带式自动接合(TAB)方法连接到显示面板110,或者可以通过玻璃上芯片(COG)或面板上芯片(COP)方法连接到显示面板110的接合焊盘,或者可以以膜上芯片(COF)方法实现以连接到显示面板110。另选地,选通驱动电路130可以以面板中选通(GIP)类型的形式形成在显示面板110的非显示区域NDA中。选通驱动电路130可以设置在基板SUB上或连接到基板SUB。也就是说,在GIP类型的情况下,选通驱动电路130可以设置在基板SUB的非显示区域NDA中。在玻璃上芯片(COG)类型、膜上芯片(COF)类型等的情况下,选通驱动电路130可以连接到基板SUB。
当特定选通线GL被选通驱动电路130打开时,数据驱动电路120可以将从控制器140接收的图像数据转换成模拟数据电压并提供给数据线DL。
数据驱动电路120可以连接到显示面板110的一侧(例如,上侧或下侧)。取决于驱动方法或面板设计方法等,数据驱动电路120可以连接到显示面板110的两侧(例如,上侧和下侧),或者可以连接到显示面板110的四侧中的两侧或更多侧。
选通驱动电路130可以连接到显示面板110的一侧(例如,左侧或右侧)。取决于驱动方法或面板设计方法等,选通驱动电路130可以连接到显示面板110的两侧(例如,左侧和右侧),或者到显示面板110的四侧中的两侧或更多侧。
控制器140可以是一般显示技术中使用的定时控制器,或者是能够进一步执行其它控制功能的控制装置(包括定时控制器),或者可以是不同于定时控制器的其它控制装置,或者可以是控制装置内的电路。控制器140可以用各种电路或电子组件(诸如集成电路(IC)、现场可编程门阵列(FPGA)、专用集成电路(ASIC)或处理器)来实现。
控制器140可以安装在印刷电路板、柔性印刷电路等上,并且可以通过印刷电路板、柔性印刷电路板等电连接到数据驱动电路120和选通驱动电路130。
控制器140可以根据一个或更多个预定的(或选定的)接口与数据驱动电路120发送和接收信号。这里,例如,接口可以包括低压差分信令(LVDS)接口、EPI接口和串行外围接口(SPI)。控制器140可以包括诸如一个或更多个寄存器之类的存储介质。
参照图1,设置在根据本实施方式的显示装置100的显示面板110上的每个子像素SP可以包括发光器件ED、用于驱动发光器件ED的驱动晶体管DRT和存储电容器Cst等。
参照图1,发光器件ED可以包括第一电极E1和第二电极E2,以及位于第一电极E1和第二电极E2之间的发光层EL。
参照图1,驱动晶体管DRT可以包括第一节点N1、第二节点N2和第三节点N3,并且还可以包括第四节点N4。驱动晶体管DRT的第一节点N1可以是栅极节点。驱动晶体管DRT的第二节点N2可以是源极节点或漏极节点。驱动晶体管DRT的第三节点N3可以是漏极节点或源极节点。驱动电压EVDD可以施加到驱动晶体管DRT的第三节点N3。
参照图1,驱动晶体管DRT可以是四端器件。驱动晶体管DRT的第四节点N4可以是驱动晶体管DRT的主体。这里,驱动晶体管DRT的主体N4可以是用于阻挡光的遮光件(LS)。
驱动晶体管DRT可以是n型晶体管或p型晶体管。在下文中,假设驱动晶体管DRT为n型晶体管。例如,驱动晶体管DRT可以是其中半导体层由氧化物半导体形成的氧化物晶体管。然而,本公开的实施方式不限于此,并且驱动晶体管DRT也可以是非晶硅薄膜晶体管或者多晶硅薄膜晶体管。
参照图1,发光器件ED的第一电极E1是位于多个子像素SP中的每一个中的像素电极,并且可以是阳极电极。第一电极E1可以电连接到驱动晶体管DRT的第二节点N2。
参照图1,发光器件ED的第二电极E2可以是作为多个子像素SP共用的公共电极的阴极电极。基电压EVSS可以施加到第二电极E2。
参照图1,存储电容器Cst可以连接在驱动晶体管DRT的第一节点N1和第二节点N2之间。存储电容器Cst可以充入与两端之间的电压差对应的电荷量并且在预定的(或选定的)帧时间内保持两端之间的电压差。因此,在预定的(或选定的)帧时间期间,子像素SP可以发光。
如上所述,根据本实施方式的显示装置100是自发光显示器,其中设置在显示面板110上的每个子像素SP通过发光器件ED自身发光。例如,根据本实施方式的显示装置100可以是自发光显示器,诸如有机发光二极管(OLED)显示器、量子点显示器和微型发光二极管(Micro-LED)显示器。
此外,在根据本公开的实施方式的显示装置100中,作为指示每个子像素SP的驱动晶体管DRT的器件性能的指标,可以使用导通电流、迁移率或亚阈值摆幅值SS。
这里,驱动晶体管DRT的导通电流可以表示当导通电平电压施加到驱动晶体管DRT的第一节点N1时流过驱动晶体管DRT的电流。
驱动晶体管DRT的迁移率是电子相对于施加的电场的漂移速度,并且可以表示流过驱动晶体管DRT的沟道的电子的移动速度。
亚阈值摆幅值SS也称为S因子,并具有以下定义。随着驱动晶体管DRT的栅电极N1和源电极N2之间的电压Vgs增加,驱动晶体管DRT的漏源电流Ids针对小于或等于阈值电压Vth的电压以近似Ids∝(Vgs-Vth)2的关系增加。在这种情况下,将Ids增加10倍所需的Vgs值称为亚阈值摆幅值SS。亚阈值摆幅值也称为S因子。更简单地,当流过驱动晶体管DRT的漏极电流随着施加于驱动晶体管DRT的栅极电极N1的栅极电压改变而改变时,亚阈值摆幅值SS可以是漏极电流的改变量相对于栅极电压的改变量(Vgs-Ids图的斜率)的倒数。随着亚阈值摆幅值SS变小,对应的驱动晶体管DRT可以以较小的电压操作,因此在功耗方面可以是有利的器件。在受压驱动晶体管DRT的情况下,阈值电压可以增加并且亚阈值摆幅值SS可以增加。也就是说,当产生在界面处捕获的电荷时,驱动晶体管DRT的操作特性劣化,使得需要更多的电压来产生导通电流。
此外,当驱动晶体管DRT的S因子增加时,驱动晶体管DRT的导通电流和迁移率可能会降低。具体地,在驱动晶体管DRT被配置为氧化物半导体晶体管的情况下,如果S因子增加,则导通电流和迁移率可能会降低。
此外,根据本公开的实施方式的显示装置100的每个子像素SP的驱动晶体管DRT的特性值可以随着驱动时间增加而改变。子像素SP可以具有不同的驱动时间。结果,可能出现驱动晶体管DRT之间的特性值偏差,因此图像质量可能会劣化。
因此,根据本公开的实施方式的显示装置100可以提供通过感测驱动晶体管DRT的特性值或其变化来补偿驱动晶体管DRT之间的特性值偏差的功能。
如果驱动晶体管DRT的S因子增加,则驱动晶体管DRT的作为器件性能的导通电流和迁移率降低。因此,驱动晶体管DRT的特性值或其变化的感测精度会降低,并且对驱动晶体管DRT之间的特性值偏差的补偿程度会降低。
图2例示了根据本公开的实施方式的显示装置100的子像素SP的两种驱动状态。
参照图2,根据本公开的实施方式的显示装置100的子像素SP的驱动状态可以是发光器件ED发光的发光状态以及发光器件ED不发光的非发光状态中的一个。
参照图2,在根据本公开的实施方式的显示装置100中,为了提高每个子像素SP的驱动晶体管DRT的器件性能(例如,导通电流、迁移率等),在发光器件ED不发光的状态下,驱动晶体管DRT的主体N4可以电连接到驱动晶体管DRT的第一节点N1。
参照图2,在根据本公开的实施方式的显示装置100中,为了提高每个子像素SP的驱动晶体管DRT的器件性能(例如,亚阈值摆幅值SS等),当发光器件ED处于发光状态时,驱动晶体管DRT的主体N4可以电连接到驱动晶体管DRT的第二节点N2。
图3例示了根据本公开的实施方式的显示装置100的子像素SP的两种驱动状态以及两个控制晶体管CT1和CT2。
参照图3,根据本公开的实施方式的显示装置100的多个子像素SP中的每一个还可以包括第一控制晶体管CT1以控制驱动晶体管DRT的主体N4和驱动晶体管DRT的第一节点N1之间的连接。
参照图3,根据本公开的实施方式的显示装置100的多个子像素SP中的每一个还可以包括第二控制晶体管CT2以控制驱动晶体管DRT的主体N4和驱动晶体管DRT的第二节点N2之间的连接。
参照图3,在当发光器件ED处于发光器件ED不发光的非发光状态时第一控制晶体管CT1导通的情况下,驱动晶体管DRT的主体N4和驱动晶体管DRT的第一节点N1可以电连接。因此,驱动晶体管DRT的主体N4和驱动晶体管DRT的第一节点N1可以用作两个栅电极。因此,由于每个子像素SP的驱动晶体管DRT作为双栅极操作,所以可以提高诸如导通电流和迁移率之类的器件性能。
参照图3,在发光器件ED处于非发光状态的情况下,如果第一控制晶体管CT1处于导通状态ON,则第二控制晶体管CT2处于导通状态OFF。
参照图3,在当发光器件ED发光时第二控制晶体管CT2导通的情况下,驱动晶体管DRT的主体N4和驱动晶体管DRT的第二节点N2可以电连接。因此,可以提高每个子像素SP的诸如驱动晶体管DRT的亚阈值摆幅值SS之类的器件性能。
参照图3,在当发光器件ED发光时第二控制晶体管CT2处于导通状态ON的情况下,第一控制晶体管CT1处于截止状态OFF。
参照图3,第一控制晶体管CT1和第二控制晶体管CT2不能同时处于导通状态。在一时间点处,如果第一控制晶体管CT1和第二控制晶体管CT2中的一个控制晶体管处于导通状态,则另一控制晶体管可以处于截止状态。也就是说,如果第一控制晶体管CT1处于导通状态,则第二控制晶体管CT2可以处于截止状态。如果第二控制晶体管CT2处于导通状态,则第一控制晶体管CT1可以处于截止状态。
图4是例示根据本公开的实施方式的显示装置100的驱动的流程图。
参照图4,根据本公开的实施方式的显示装置100的驱动方法可以包括用于将驱动显示器所需的预定的(或选定的)电压施加到存储电容器Cst的两端中的至少一端的初始化步骤S10,其中驱动晶体管DRT的特性值(例如,阈值电压)被感测和补偿的采样和写入步骤S20,以及其中发光器件ED发光的发光步骤S30。
例如,在初始化步骤S10中,显示装置100可以向驱动晶体管DRT的第一节点N1施加第一电压(例如,驱动电压EVDD)。在采样和写入操作S20中,显示装置100可以向驱动晶体管DRT的第二节点N2施加第二电压(例如,数据电压Vdata)。在发光步骤S30中,驱动晶体管DRT的第二节点N2的电压增加,使得驱动电流流过发光器件ED以使得发光器件ED可以发光。
参照图4,在初始化步骤S10以及采样和写入步骤S20正在进行时(即,在图2和图3的非发光状态期间),可以存在驱动晶体管DRT的主体N4与驱动晶体管DRT的第一节点N1电连接的时段。
参照图4,在发光步骤S30正在进行的同时(即,在图2和图3的发光状态期间),可以存在驱动晶体管DRT的主体N4电连接到驱动晶体管DRT的第二节点N2的时段。
在下文中,将更详细地描述其中可以利用第一控制晶体管CT1和第二控制晶体管CT2的子像素SP的结构。
图5是根据示例公开的显示装置100中包括的子像素SP的等效电路。
参照图5,多个子像素SP中的每一个可以包括:发光器件ED,其包括第一电极E1、发光层EL和第二电极E2;驱动发光器件ED并且包括第一节点N1、第二节点N2和第三节点N3的驱动晶体管DRT;控制驱动晶体管DRT的主体N4和驱动晶体管DRT的第一节点N1之间的连接的第一控制晶体管CT1;以及控制驱动晶体管DRT的主体N4和驱动晶体管DRT的第二节点N2之间的连接的第二控制晶体管CT2。
驱动晶体管DRT可以是四端器件。驱动晶体管DRT包括第一节点N1、第二节点N2和第三节点N3,并且还可以包括第四节点N4。驱动晶体管DRT的第一节点N1可以是栅极节点。驱动晶体管DRT的第二节点N2可以是源极节点或漏极节点。驱动晶体管DRT的第三节点N3可以是漏极节点或源极节点。驱动电压EVDD可以施加到驱动晶体管DRT的第三节点N3。
驱动晶体管DRT的第四节点N4可以是驱动晶体管DRT的主体。这里,驱动晶体管DRT的主体N4可以是阻挡光的遮光件LS。
驱动晶体管DRT可以是n型晶体管或p型晶体管。在下文中,假设驱动晶体管DRT为n型晶体管。
发光器件ED的第一电极E1是位于多个子像素SP中的每一个中的像素电极,并且可以是阳极电极。第一电极E1可以电连接到驱动晶体管DRT的第二节点N2。
发光器件ED的第二电极E2是多个子像素SP共用的公共电极,并且可以是阴极电极。基电压EVSS可以施加到第二电极E2。
参照图5,多个子像素SP中的每一个还可以包括第一扫描晶体管SCT1,其响应于从第一扫描信号线SCL1发送的第一扫描信号SC1而控制驱动晶体管DRT的第一节点N1和驱动晶体管DRT的第三节点N3之间的连接。
参照图5,多个子像素SP中的每一个还可以包括第一发光控制晶体管EMT1,其用于响应于从第一发光控制信号线EML1发送的发光控制信号EM1而控制驱动晶体管DRT的节点N3和驱动电压线DVL之间的连接。
参照图5,多个子像素SP中的每一个还可以包括第二扫描晶体管SCT2,其响应于从第二扫描信号线SCL2发送的第二扫描信号SC2而控制驱动晶体管DRT的第二节点N2和数据线DL之间的连接。
参照图5,多个子像素SP中的每一个还可以包括连接在驱动晶体管DRT的第一节点N1和第二节点N2之间的存储电容器Cst。存储电容器Cst可以充入与两端之间的电压差对应的电荷量并且在预定的(或选定的)帧时间内保持两端之间的电压差。因此,在预定的(或选定的)帧时间期间,子像素SP可以发光。
参照图5,当第一控制晶体管CT1处于导通状态时,第二控制晶体管CT2可以处于截止状态。当第二控制晶体管CT2处于导通状态时,第一控制晶体管CT1可以处于截止状态。
参照图5,发光器件ED发光之前的驱动时段S10和S20可以包括驱动晶体管DRT的主体N4电连接到驱动晶体管DRT的第一节点N1的时段。
参照图5,发光器件ED发光的发光时段S30可以包括驱动晶体管DRT的主体N4电连接到驱动晶体管DRT的第二节点N2的时段。
第一控制晶体管CT1可以具有以下连接结构。
第一控制晶体管CT1的源极节点或漏极节点可以电连接到驱动晶体管DRT的主体N4。
第一控制晶体管CT1的漏极节点或源极节点可以电连接到驱动晶体管DRT的第一节点N1。
第一控制晶体管CT1的栅极节点可以电连接到第一扫描信号线SCL1。因此,第一控制晶体管CT1可以与第一扫描晶体管SCT1在相同的定时处导通和截止。
在第一控制晶体管CT1处于导通状态的情况下,驱动晶体管DRT的作为第四节点N4的主体可以电连接到作为驱动晶体管DRT的栅极节点的第一节点N1,可以具有与作为驱动晶体管DRT的栅极节点的第一节点N1相同的电位状态。因此,如果第一控制晶体管CT1处于导通状态,则驱动晶体管DRT可以作为双栅极操作。
第二控制晶体管CT2可以具有以下连接结构。
第二控制晶体管CT2的源极节点或漏极节点可以电连接到驱动晶体管DRT的主体N4。
第二控制晶体管CT2的漏极节点或源极节点可以电连接到驱动晶体管DRT的第二节点N2。
第二控制晶体管CT2的栅极节点可以电连接到与第一扫描信号线SCL1和第二扫描信号线SCL2不同的第三扫描信号线SCL3。
从第三扫描信号线SCL3发送到第二控制晶体管CT2的栅极节点的第三扫描信号SC3可以是在与第一扫描信号SC1和第二扫描信号SC2不同的定时处具有导通电平电压范围的选通信号。
图6是图5的子像素SP的驱动定时图,图7例示了当驱动图5的子像素时初始化步骤S10中的子像素SP,图8例示了当驱动图5的子像素时采样和写入步骤S20中的子像素SP,图9例示了当驱动图5的子像素时发光步骤S30中的子像素SP。
参照图6,多个子像素SP中的每一个的驱动时段可以包括第一时段S10、第二时段S20和第三时段S30。这里,第一时段S10为初始化时段,第二时段S20为采样和写入时段,并且第三时段S30为发光时段。
参照图6和图7,第一时段S10可以包括第一扫描晶体管SCT1、第一控制晶体管CT1和第一发光控制晶体管EMT1处于导通状态的时段。
参照图6和图7,在第一时段S10期间,第二控制晶体管CT2和第二扫描晶体管SCT2处于截止状态。
参照图6和图7,在第一时段S10期间,驱动电压EVD通过导通的第一发光控制晶体管EMT1被施加到第三节点N3。施加到第三节点N3的驱动电压EVDD可以通过导通的第一扫描晶体管SCT1被施加到第一节点N1。也就是说,在第一时段S10期间,连接到驱动晶体管DRT的第一节点N1的存储电容器Cst的一个电极可以被初始化为驱动电压EVDD。
参照图6和图7,在第一时段S10期间,施加到第一节点N1的驱动电压EVDD可以通过导通的第一控制晶体管CT1施加到驱动晶体管DRT的主体N4。
参照图6和图8,第二时段S20可以包括第一扫描晶体管SCT1、第一控制晶体管CT1和第二扫描晶体管SCT2处于导通状态的时段S21,仅第二扫描晶体管SCT2处于导通状态的时段S22,以及第一扫描晶体管SCT1、第一控制晶体管CT1、第二控制晶体管CT2、第二扫描晶体管SCT2和第一发光控制晶体管EMT1全部处于截止状态的时段S23。
在步骤S21中,第一扫描晶体管SCT1、第一控制晶体管CT1和第二扫描晶体管SCT2可以处于导通状态,并且第一发光控制晶体管EMT1和第二控制晶体管CT2可以处于截止状态。
在步骤S21中,由于第一控制晶体管CT1处于导通状态,因此驱动晶体管DRT的第一节点N1和第四节点N4具有相同的电压状态。也就是说,作为驱动晶体管DRT的第四节点N4的主体与第一节点N1一样用作栅电极。因此,在步骤S21中,驱动晶体管DRT可以作为双栅极操作。因此,可以增加驱动晶体管DRT的导通电流和迁移率。
在步骤S21中,从数据驱动电路120输出到数据线DL的数据电压Vdata可以通过导通的第二扫描晶体管SCT2施加到驱动晶体管DRT的第二节点N2。也就是说,在步骤S21中,存储电容器Cst的另一电极可以被写入为数据电压Vdata。
在步骤S22中,第二扫描晶体管SCT2可以处于导通状态,并且第一扫描晶体管SCT1、第一控制晶体管CT1、第二控制晶体管CT2和第一发光控制晶体管EMT1全部可以处于截止状态。
因此,驱动晶体管DRT的第二节点N2可以处于施加有数据电压Vdata的恒压状态,并且驱动晶体管DRT的第一节点N1可以处于浮置电压状态。在这种情况下,驱动晶体管DRT的第一节点N1的电压状态可以根据驱动晶体管DRT的阈值电压而改变。这可以是指驱动晶体管DRT的阈值电压被内部补偿的现象。
在步骤S23中,第一扫描晶体管SCT1、第一控制晶体管CT1、第二控制晶体管CT2、第二扫描晶体管SCT2和第一发光控制晶体管EMT1全部可以处于截止状态。当步骤S23进行时,驱动晶体管DRT的第二节点N2的电压可以改变。
参照图6和图9,第三时段S30可以包括第一发光控制晶体管EMT1和第二控制晶体管CT2处于导通状态的时段。在第三时段S30期间,第一发光控制晶体管EMT1和第二控制晶体管CT2处于导通状态,并且第一扫描晶体管SCT1、第二扫描晶体管SCT2和第一控制晶体管CT1处于截止状态。
参照图6和图9,在第三时段S30期间,由于第二控制晶体管CT2处于导通状态,所以作为驱动晶体管DRT的第四节点N4的主体和作为驱动晶体管DRT的第二节点N2的源极节点可以电连接。因此,可以增加驱动晶体管DRT的作为亚阈值摆幅值SS的S因子。因此,可以提高灰度表现能力。
如上所述,当第一控制晶体管CT1处于导通状态时(S10和S20),第二控制晶体管CT2处于截止状态。当第二控制晶体管CT2处于导通状态时(S30),第一控制晶体管CT1处于截止状态。
子像素SP的驱动时段可以包括,在发光器件ED发光之前(S10和S20),驱动晶体管DRT的主体N4电连接到驱动晶体管DRT的第一节点N1的时段。
子像素SP的驱动时段可以包括,当发光器件ED发光时(S30),驱动晶体管DRT的主体N4电连接到驱动晶体管DRT的第二节点N2的时段。
参照图5至图9,当第一扫描晶体管SCT1处于导通状态或发光器件ED不发光时(S10、S20),驱动晶体管DRT的主体N4可以电连接到驱动晶体管DRT的第一节点N1。
参照图5至图9,当发光器件ED发光时(S30),驱动晶体管DRT的主体N4可以电连接到驱动晶体管DRT的第二节点N2。
图10是根据示例实施方式的包括在显示装置100中的子像素SP的等效电路。
参照图10,根据本公开的实施方式的显示装置100中包括的多个子像素SP中的每一个可以包括:发光器件ED,其包括第一电极E1、发光层EL和第二电极E2;驱动晶体管DRT,其驱动发光器件ED并包括第一节点N1、第二节点N2和第三节点N3;第一扫描晶体管SCT1,其响应于从第一扫描信号线SCL1发送的第一扫描信号SC1而控制驱动晶体管DRT的第一节点N1和驱动晶体管DRT的第三节点N3之间的连接;第二扫描晶体管SCT2,其响应于从第二扫描信号线SCL2发送的第二扫描信号SC2而控制驱动晶体管DRT的第二节点N2和数据线DL之间的连接;以及第一发光控制晶体管EMT1,其响应于从第一发光控制信号线EML1发送的第一发光控制信号EM1而控制驱动晶体管DRT的第三节点N3和驱动电压线DVL之间的连接。尽管图5和图10已经示出了包括在显示装置100中的子像素SP的两种不同的电路,但是本公开的实施方式不限于此,并且包括在显示装置100中的子像素SP可以具有其它各种类型的电路。
参照图10,根据本公开的实施方式的显示装置100中包括的多个子像素SP中的每一个还可以包括第二发光控制晶体管EMT2,其响应于从第二发光控制信号线EML2发送的第二发光控制信号EM2而控制发光器件ED的第一电极E1和驱动晶体管DRT的第二节点N2之间的连接。这里,发光器件ED的第一电极E1可以是第五节点N5或者可以电连接到第五节点N5。例如,发光器件ED的第一电极E1可以直接连接到第五节点N5或者通过另一晶体管(未示出)间接连接到第五节点N5。
参照图10,根据本公开的实施方式的显示装置100中包括的多个子像素SP中的每一个还可以包括初始化晶体管INIT,其控制发光器件ED的第一电极E1与初始化电压线IVL之间的连接。
在图10所示的子像素SP中,与图5的子像素SP相比,进一步设置了第二发光控制晶体管EMT2和初始化晶体管INIT。此外,由于增加了第二发光控制晶体管EMT2,所以改变了第二控制晶体管CT2的栅极连接结构。
参照图10,第二控制晶体管CT2的源极节点或漏极节点可以电连接到驱动晶体管DRT的主体N4。第二控制晶体管CT2的漏极节点或源极节点可以电连接到驱动晶体管DRT的第二节点N2。
参照图10,第二控制晶体管CT2的栅极节点可以电连接到第二发光控制信号线EML2。因此,第二控制晶体管CT2可以与第二发光控制晶体管EMT2在相同的定时处导通和截止。
参照图10,初始化电压线IVL是用于传送初始化电压Vini的线。从初始化电压线IVL传送的初始化电压Vini可以通过导通的初始化晶体管INIT施加到第五节点N5。这里,第五节点N5可以是发光器件ED的第一电极E1或者可以电连接到发光器件ED的第一电极E1。
参照图10,初始化晶体管INIT的栅极节点可以电连接到第一扫描信号线SCL1。因此,初始化晶体管INIT可以与第一扫描晶体管SCT1和第一控制晶体管CT1在相同的定时处导通和截止。
图11是图10的子像素SP的驱动定时图,图12例示了当驱动图10的子像素SP时初始化步骤S10中的子像素SP,图13例示了当驱动图10的子像素SP时采样和写入步骤S20中的子像素SP,并且图14例示了当驱动图10的子像素SP时发光步骤S30中的子像素SP。
参照图11,多个子像素SP中的每一个的驱动时段可以包括第一时段S10、第二时段S20和第三时段S30。这里,第一时段S10为初始化时段,第二时段S20为采样和写入时段,并且第三时段S30为发光时段。
参照图11和图12,第一时段S10可以包括第一扫描晶体管SCT1、第一控制晶体管CT1、第一发光控制晶体管EMT1和初始化晶体管INIT处于导通状态的时段。
参照图11和图12,在第一时段S10期间,第二扫描晶体管SCT2、第二控制晶体管CT2和第二发光控制晶体管EMT2处于截止状态。
参照图11和图12,在第一时段S10期间,驱动电压EVDD可以通过导通的第一发光控制晶体管EMT1施加到第三节点N3。施加到第三节点N3的驱动电压EVDD可以通过导通的第一扫描晶体管SCT1施加到第一节点N1。也就是说,在第一时段S10期间,连接到驱动晶体管DRT的第一节点N1的存储电容器Cst的一个电极可以被初始化为驱动电压EVDD。
参照图11和图12,在第一时段S10期间,施加到第一节点N1的驱动电压EVDD可以通过导通的第一控制晶体管CT1施加到驱动晶体管DRT的主体N4。
参照图11和图13,第二时段S20可以包括第一扫描晶体管SCT1、第一控制晶体管CT1、第二扫描晶体管SCT2和初始化晶体管INIT处于导通状态的时段S21;第一扫描晶体管SCT1、第一控制晶体管CT1、第二控制晶体管CT2、初始化晶体管INIT、第一发光控制晶体管EMT1和第二发光控制晶体管EMT2处于截止状态的时段S22;以及第一扫描晶体管SCT1、第一控制晶体管CT1、第二控制晶体管CT2、第二扫描晶体管SCT2、初始化晶体管INIT、第一发光控制晶体管EMT1和第二发光控制晶体管EMT2全部处于截止状态的时段S23。
在步骤S21中,第一扫描晶体管SCT1、第一控制晶体管CT1、第二扫描晶体管SCT2和初始化晶体管INIT处于导通状态,并且第一发光控制晶体管EMT1、第二发光控制晶体管EMT2和第二控制晶体管CT2可以处于截止状态。
在步骤S21中,由于第一控制晶体管CT1处于导通状态,因此驱动晶体管DRT的第一节点N1和第四节点N4具有相同的电压状态。也就是说,作为驱动晶体管DRT的第四节点N4的主体与第一节点N1一样用作栅电极。因此,在步骤S21中,驱动晶体管DRT可以作为双栅极操作。因此,可以增加驱动晶体管DRT的导通电流和迁移率。
在步骤S21中,从数据驱动电路120输出到数据线DL的数据电压Vdata可以通过导通的第二扫描晶体管SCT2施加到驱动晶体管DRT的第二节点N2。也就是说,在步骤S21中,存储电容器Cst的另一电极可以被写入为数据电压Vdata。
在步骤S22中,第二扫描晶体管SCT2处于导通状态,并且第一扫描晶体管SCT1、第一控制晶体管CT1、第二控制晶体管CT2和初始化晶体管INIT全部可以处于截止状态,第一发光控制晶体管EMT1和第二发光控制晶体管EMT2可以处于截止状态。因此,驱动晶体管DRT的第二节点N2可以具有施加有数据电压Vdata的恒压状态,并且驱动晶体管DRT的第一节点N1可以具有浮置电压状态。因此,驱动晶体管DRT的第一节点N1的电压状态根据驱动晶体管DRT的阈值电压而改变。这是驱动晶体管DRT的阈值电压被内部补偿的现象。
在步骤S23中,第一扫描晶体管SCT1、第一控制晶体管CT1、第二控制晶体管CT2、第二扫描晶体管SCT2、初始化晶体管INIT、第一发光控制晶体管EMT1和第二发光控制晶体管EMT2全部可以处于截止状态。当步骤S23进行时,驱动晶体管DRT的第二节点N2的电压可以改变。
参照图11和图14,第三时段S30可以包括第一发光控制晶体管EMT1、第二发光控制晶体管EMT2和第二控制晶体管CT2处于导通状态的时段。
在第三时段S30期间,第一发光控制晶体管EMT1、第二发光控制晶体管EMT2和第二控制晶体管CT2处于导通状态,并且第一扫描晶体管SCT1、第二扫描晶体管SCT2、第一控制晶体管CT1和初始化晶体管INIT处于截止状态。
参照图11和图14,由于第二控制晶体管CT2在第三时段S30期间处于导通状态,所以作为驱动晶体管DRT的第四节点N4的主体和作为驱动晶体管DRT的第二节点N2的源极节点可以电连接。因此,可以增加作为驱动晶体管DRT的亚阈值摆幅值SS的S因子。因此,可以提高灰度表现能力。
如上所述,当第一控制晶体管CT1处于导通状态时(S10和S20),第二控制晶体管CT2处于截止状态。当第二控制晶体管CT2处于导通状态时(S30),第一控制晶体管CT1处于截止状态。
子像素SP的驱动时段可以包括,在发光器件ED发光之前(S10、S20),驱动晶体管DRT的主体N4电连接到驱动晶体管DRT的第一节点N1的时段。
子像素SP的驱动时段可以包括,在发光器件ED发光期间(S30),驱动晶体管DRT的主体N4电连接到驱动晶体管DRT的第二节点N2的时段。
参照图10至图14,当第一扫描晶体管SCT1处于导通状态或发光器件ED不发光时(S10、S20),驱动晶体管DRT的主体N4可以电连接到驱动晶体管DRT的第一节点N1。
参照图10至图14,当发光器件ED发光时(S30),驱动晶体管DRT的主体N4可以电连接到驱动晶体管DRT的第二节点N2。
参照图10,多个子像素SP中的每一个可以包括:发光器件ED,其包括第一电极E1、发光层EL和第二电极E2;驱动晶体管DRT,其驱动发光器件ED并包括第一节点N1、第二节点N2和第三节点N3;第一扫描晶体管SCT1,其响应于从第一扫描信号线SCL1发送的第一扫描信号SC1而控制驱动晶体管DRT的第一节点N1和驱动晶体管DRT的第三节点N3之间的连接;第二扫描晶体管SCT2,其响应于从第二扫描信号线SCL2发送的第二扫描信号SC2而控制驱动晶体管DRT的第二节点N2和数据线DL之间的连接;第一发光控制晶体管EMT1,其响应于从第一发光控制信号线EML1发送的第一发光控制信号EM1而控制驱动晶体管DRT的第三节点N3和驱动电压线DVL之间的连接;第二发光控制晶体管EMT2,其响应于从第二发光控制信号线EML2发送的第二发光控制信号EM2而控制发光器件ED的第一电极E1和驱动晶体管DRT的第二节点N2之间的连接;以及初始化晶体管INIT,其控制发光器件ED的第一电极E1和初始化电压线IVL之间的连接。
在多个子像素SP的每一个中,当第一扫描晶体管SCT1处于导通状态或发光器件ED不发光时,驱动晶体管DRT的主体N4可以电连接到驱动晶体管DRT的第一节点N1。
在多个子像素SP的每一个中,当发光器件ED发光时,驱动晶体管DRT的主体N4可以电连接到驱动晶体管DRT的第二节点N2。
多个子像素SP中的每一个还可以包括控制驱动晶体管DRT的主体N4和驱动晶体管DRT的第一节点N1之间的连接的第一控制晶体管CT1,以及控制驱动晶体管DRT的主体N4和驱动晶体管DRT的第二节点N2之间的连接的第二控制晶体管CT2。
第一控制晶体管CT1的栅极节点可以电连接到第一扫描信号线SCL1。第二控制晶体管CT2的栅极节点可以电连接到第二发光控制信号线EML2。
图15是用于解释在根据示例实施方式的显示装置100的子像素SP的采样和写入步骤S20中通过第一控制晶体管CT1提高驱动晶体管DRT的器件性能和补偿性能的效果的曲线图。
在图8和图13的采样和写入步骤S20中,第一控制晶体管CT1导通,使得作为驱动晶体管DRT的第四节点N4的主体与作为驱动晶体管DRT的栅极节点的第一节点N1电连接,因而具有与作为驱动晶体管DRT的栅极节点的第一节点N1的电位状态相同的电位状态。因此,在图8和图13的采样和写入步骤S20中,第一控制晶体管CT1导通,使得驱动晶体管DRT可以作为双栅极操作。
如上所述,如果驱动晶体管DRT作为双栅极操作,则载流子(例如,电子)更容易流过驱动晶体管DRT的沟道,因而驱动晶体管DRT的迁移率可以增加。
因此,如图15的曲线图所示,当在导通定时Ton处施加导通电平电压的栅极电压时,载流子快速移动通过驱动晶体管DRT的沟道,使得驱动晶体管DRT可以更快速地导通。因此,驱动晶体管DRT的导通电流量也可以增加。
因此,在图8和13的采样和写入步骤S20中,驱动晶体管DRT的内部补偿性能可以大大提高。
即使当驱动晶体管DRT截止时,也可以发生与驱动晶体管DRT导通时相同的现象。如图15的曲线图所示,当在截止定时Toff处施加截止电平电压的栅极电压时,驱动晶体管DRT可以通过双栅极更快速地截止。
图16是用于解释在根据示例实施方式的显示装置100的子像素SP的发光步骤S30中通过第二控制晶体管CT2提高驱动晶体管DRT的器件性能和灰度表现能力的效果的曲线图。
图16的左图是没有第二控制晶体管CT2的子像素SP的驱动晶体管DRT的Vgs-Ids图,图16的右图是具有增加的第二控制晶体管CT2的子像素SP的驱动晶体管DRT的Vgs-Ids图。这里,Vgs是驱动晶体管DRT的栅极节点N1和源极节点N2之间的电压差,并且Ids是驱动晶体管DRT的漏源电流。
在图9和图14的发光步骤S30中,当第二控制晶体管CT2导通时,作为驱动晶体管DRT的第四节点N4的主体与作为驱动晶体管DRT的第二节点N2的源极节点可以电连接。
如图16所示,在发光步骤S30中,如果作为驱动晶体管DRT的第四节点N4的主体通过使用第二控制晶体管CT2电连接到作为驱动晶体管DRT的第二节点N2的源极节点,则作为驱动晶体管DRT的亚阈值摆幅值SS的S因子可以增加。
这里,Vgs-Ids图的斜率K是亚阈值摆幅值SS的倒数(即,K=1/SS)。因此,在发光步骤S30中,如果作为驱动晶体管DRT的第四节点N4的主体通过使用第二控制晶体管CT2电连接到作为驱动晶体管DRT的第二节点N2的源极节点,则Vgs-Ids图的斜率K可以平滑化。因此,漏极和源极之间的漏源电流Ids可以根据栅源电压差Vgs在一定程度上缓慢变化,使得可以进一步提高灰度表现能力。
根据本公开的实施方式,可以提供一种具有能够满足各种器件性能因子的子像素电路的显示装置及其驱动方法。
根据本公开的实施方式,可以提供一种能够增加子像素中驱动晶体管的S因子,同时增加驱动晶体管的导通电流和迁移率以为驱动晶体管提供提高的器件性能的显示装置及其驱动方法。
根据本公开的实施方式,可以提供一种能够提高灰度表现能力同时准确地补偿子像素中的驱动晶体管的特性值的偏差的显示装置及其驱动方法。
以上描述已经被呈现以使得本领域技术人员能够做出和使用本公开的技术思想,并且已经在特定应用及其要求的上下文中提供。对所描述的实施方式的各种修改、添加和替换对于本领域技术人员来说将是显而易见的,并且在不脱离本公开的精神和范围的情况下,本文定义的一般原理可以应用于其它实施方式和应用。以上描述和附图仅出于例示的目的提供了本公开的技术思想的示例。也就是说,所公开的实施方式旨在例示本公开的技术思想的范围。因此,本公开的范围不限于所示的实施方式,而是与和权利要求一致的最宽范围相一致。本公开的保护范围应基于所附权利要求来解释,并且在其等同范围内的技术思想应被解释为包含在本公开的范围内。
可以组合上述各种实施方式以提供进一步的实施方式。如果需要,可以修改实施方式的各个方面来采用各种专利、申请和出版物的概念来提供进一步的实施方式。
可以鉴于以上详细描述来对实施方式进行这些和其它改变。一般来说,在所附权利要求中,所使用的术语不应被解释为将权利要求限于说明书和权利要求中公开的特定实施方式,而应被解释为包括所有可能的实施方式以及这些权利要求应授予的等同物的全部范围。因此,权利要求不受本公开的限制。
相关申请的交叉引用
本申请要求于2020年10月29日递交的韩国专利申请No.10-2020-0142500的优先权,其处于所有目的通过引用合并于此,如同在本文中完全阐述一样。

Claims (25)

1.一种显示装置,该显示装置包括:
显示面板,所述显示面板中布置有多个子像素,
其中,所述多个子像素中的每一个包括:
发光器件,所述发光器件包括第一电极、发光层和第二电极;
驱动晶体管,所述驱动晶体管用于驱动所述发光器件并且包括第一节点、第二节点和第三节点;
第一控制晶体管,所述第一控制晶体管用于控制所述驱动晶体管的主体和所述驱动晶体管的所述第一节点之间的连接;以及
第二控制晶体管,所述第二控制晶体管用于控制所述驱动晶体管的所述主体和所述驱动晶体管的所述第二节点之间的连接。
2.根据权利要求1所述的显示装置,其中,所述第一节点是所述驱动晶体管的栅极节点,所述第二节点是所述驱动晶体管的源极节点或漏极节点,并且所述第三节点是所述驱动晶体管的漏极节点或源极节点。
3.根据权利要求1所述的显示装置,其中,当所述第一控制晶体管处于导通状态时,所述第二控制晶体管处于截止状态,并且当所述第二控制晶体管处于导通状态时,第一控制晶体管处于截止状态。
4.根据权利要求1所述的显示装置,其中,在所述发光器件发光之前的驱动时段包括所述驱动晶体管的所述主体电联接到所述驱动晶体管的所述第一节点的时段,并且在其期间所述发光器件发光的时段包括所述驱动晶体管的所述主体电联接到所述驱动晶体管的所述第二节点的时段。
5.根据权利要求1所述的显示装置,该显示装置还包括第一扫描晶体管,所述第一扫描晶体管用于响应于从第一扫描信号线发送的第一扫描信号而控制所述驱动晶体管的所述第一节点和所述驱动晶体管的所述第三节点之间的连接,其中,所述第一控制晶体管的源极节点或漏极节点电联接到所述驱动晶体管的所述主体,所述第一控制晶体管的漏极节点或源极节点电联接到所述驱动晶体管的所述第一节点,并且所述第一控制晶体管的栅极节点电联接到所述第一扫描信号线。
6.根据权利要求5所述的显示装置,该显示装置还包括:
第一发光控制晶体管,所述第一发光控制晶体管用于响应于从第一发光控制信号线发送的第一发光控制信号而控制所述驱动晶体管的所述第三节点和驱动电压线之间的连接;以及
第二扫描晶体管,所述第二扫描晶体管用于响应于从第二扫描信号线发送的第二扫描信号而控制所述驱动晶体管的所述第二节点和数据线之间的连接。
7.根据权利要求6所述的显示装置,其中,所述第二控制晶体管的源极节点或漏极节点电联接到所述驱动晶体管的所述主体,且所述第二控制晶体管的漏极节点或源极节点电联接到所述驱动晶体管的所述第二节点,并且所述第二控制晶体管的栅极节点电联接到与所述第一扫描信号线和所述第二扫描信号线不同的第三扫描信号线。
8.根据权利要求7所述的显示装置,其中,所述多个子像素中的每一个的驱动时段包括第一时段、第二时段和第三时段,
其中,所述第一时段包括所述第一扫描晶体管、所述第一控制晶体管和所述第一发光控制晶体管处于导通状态的时段,
其中,所述第二时段包括所述第一扫描晶体管、所述第一控制晶体管和所述第二扫描晶体管处于导通状态的时段,所述第二扫描晶体管处于导通状态并且所述第一扫描晶体管、所述第一控制晶体管、所述第二控制晶体管和所述第一发光控制晶体管全部处于截止状态的时段,以及所述第一扫描晶体管、所述第一控制晶体管、所述第二控制晶体管、所述第二扫描晶体管和所述第一发光控制晶体管全部处于截止状态的时段,并且
其中,所述第三时段包括所述第一发光控制晶体管和所述第二控制晶体管处于导通状态的时段。
9.根据权利要求8所述的显示装置,其中,所述第一时段是初始化时段,所述第二时段是采样和写入时段,并且所述第三时段是发光时段。
10.根据权利要求8所述的显示装置,其中,所述多个子像素中的每一个还包括存储电容器,所述存储电容器连接在所述驱动晶体管的所述第一节点和所述第二节点之间,
其中,在所述第一时段期间,所述存储电容器的连接到所述驱动晶体管的所述第一节点的一个电极被初始化为由所述驱动电压线提供的驱动电压,并且
其中,在所述第二时段期间,所述存储电容器的连接到所述驱动晶体管的所述第二节点的另一电极被写入为由所述数据线提供给相应子像素的数据电压。
11.根据权利要求8所述的显示装置,其中,在所述第二时段期间,所述驱动晶体管的阈值电压被内部补偿。
12.根据权利要求8所述的显示装置,其中,所述驱动晶体管的所述第二节点的电压在所述第二时段期间改变。
13.根据权利要求6所述的显示装置,该显示装置还包括:第二发光控制晶体管,所述第二发光控制晶体管用于响应于从第二发光控制信号线发送的第二发光控制信号而控制所述发光器件的所述第一电极和所述驱动晶体管的所述第二节点之间的连接,其中,所述第二控制晶体管的源极节点或漏极节点电联接到所述驱动晶体管的所述主体,且所述第二控制晶体管的漏极节点或源极节点电联接到所述驱动晶体管的所述第二节点,并且所述第二控制晶体管的栅极节点电联接到所述第二发光控制信号线。
14.根据权利要求13所述的显示装置,该显示装置还包括初始化晶体管,所述初始化晶体管用于控制所述发光器件的所述第一电极和初始化电压线之间的连接,其中,所述初始化晶体管的栅极节点电联接到所述第一扫描信号线。
15.根据权利要求14所述的显示装置,其中,所述多个子像素中的每一个的驱动时段包括第一时段、第二时段和第三时段,
其中,所述第一时段包括所述第一扫描晶体管、所述第一控制晶体管、所述第一发光控制晶体管和所述初始化晶体管处于导通状态的时段,
其中,所述第二时段包括所述第一扫描晶体管、所述第一控制晶体管、所述第二扫描晶体管和所述初始化晶体管处于导通状态的时段,所述第二扫描晶体管处于导通状态并且所述第一扫描晶体管、所述第一控制晶体管、所述第二控制晶体管、所述初始化晶体管、所述第一发光控制晶体管和所述第二发光控制晶体管全部处于截止状态的时段,以及所述第一扫描晶体管、所述第一控制晶体管、所述第二控制晶体管、所述第二扫描晶体管、所述初始化晶体管、所述第一发光控制晶体管和所述第二发光控制晶体管全部处于截止状态的时段,并且
其中,所述第三时段包括所述第一发光控制晶体管、所述第二发光控制晶体管和所述第二控制晶体管处于导通状态的时段。
16.根据权利要求15所述的显示装置,其中,所述驱动晶体管的所述第一节点和所述第二节点之间的电压差在所述第二时段期间改变。
17.根据权利要求1所述的显示装置,其中,当所述第一控制晶体管处于导通状态时,所述驱动晶体管作为双栅极操作。
18.一种显示装置,该显示装置包括:
显示面板,所述显示面板中布置有多个子像素,
其中,所述多个子像素中的每一个包括:
发光器件,所述发光器件包括第一电极、发光层和第二电极;以及
驱动晶体管,所述驱动晶体管用于驱动所述发光器件并且包括第一节点、第二节点和第三节点,
其中,当所述发光器件不发光时,所述驱动晶体管的主体电联接到所述驱动晶体管的所述第一节点,并且当所述发光器件发光时,所述驱动晶体管的所述主体电联接到所述驱动晶体管的所述第二节点。
19.根据权利要求18所述的显示装置,其中,所述第一节点是所述驱动晶体管的栅极节点,所述第二节点是所述驱动晶体管的源极节点或漏极节点,并且所述第三节点是所述驱动晶体管的漏极节点或源极节点。
20.根据权利要求18所述的显示装置,其中,所述多个子像素中的每一个还包括用于控制所述驱动晶体管的所述主体和所述驱动晶体管的所述第一节点之间的连接的第一控制晶体管,以及用于控制所述驱动晶体管的所述主体与所述驱动晶体管的所述第二节点之间的连接的第二控制晶体管。
21.根据权利要求20所述的显示装置,其中,所述多个子像素中的每一个还包括:
第一扫描晶体管,所述第一扫描晶体管用于响应于从第一扫描信号线发送的第一扫描信号而控制所述驱动晶体管的所述第一节点和所述驱动晶体管的所述第三节点之间的连接;
第二扫描晶体管,所述第二扫描晶体管用于响应于从第二扫描信号线发送的第二扫描信号而控制所述驱动晶体管的所述第二节点和数据线之间的连接;以及
第一发光控制晶体管,所述第一发光控制晶体管用于响应于从第一发光控制信号线发送的第一发光控制信号而控制所述驱动晶体管的所述第三节点和驱动电压线之间的连接,
其中,所述第一控制晶体管的栅极节点电联接到所述第一扫描信号线,并且所述第二控制晶体管的栅极节点电联接到与所述第一扫描信号线和所述第二扫描信号线的不同的第三扫描信号线。
22.根据权利要求20所述的显示装置,其中,所述多个子像素中的每一个还包括:
第一扫描晶体管,所述第一扫描晶体管用于响应于从第一扫描信号线发送的第一扫描信号而控制所述驱动晶体管的所述第一节点和所述驱动晶体管的所述第三节点之间的连接;
第二扫描晶体管,所述第二扫描晶体管用于响应于从第二扫描信号线发送的第二扫描信号而控制所述驱动晶体管的所述第二节点和数据线之间的连接;
第一发光控制晶体管,所述第一发光控制晶体管用于响应于从第一发光控制信号线发送的第一发光控制信号而控制所述驱动晶体管的所述第三节点和驱动电压线之间的连接;以及
第二发光控制晶体管,所述第二发光控制晶体管用于响应于从第二发光控制信号线发送的第二发光控制信号而控制所述发光器件的所述第一电极和所述驱动晶体管的所述第二节点之间的连接。
23.根据权利要求22所述的显示装置,其中,所述多个子像素中的每一个还包括初始化晶体管,所述初始化晶体管用于控制所述发光器件的所述第一电极和初始化电压线之间的连接。
24.根据权利要求22所述的显示装置,其中,所述第一控制晶体管的栅极节点电联接到所述第一扫描信号线,并且所述第二控制晶体管的栅极节点电连接到所述第二发光控制信号线。
25.一种显示装置的驱动方法,该显示装置包括发光器件和用于驱动所述发光器件的驱动晶体管,以及显示面板,所述显示面板中布置有多个子像素,该驱动方法包括以下步骤:
向所述驱动晶体管的第一节点施加第一电压;
向所述驱动晶体管的第二节点施加第二电压;以及
从所述发光器件发出光;
其中,在所述第一电压的施加和所述第二电压的施加期间,存在所述驱动晶体管的主体电联接到所述驱动晶体管的所述第一节点的时段,并且在从所述发光器件发出光期间,存在所述驱动晶体管的所述主体电联接到所述驱动晶体管的所述第二节点的时段。
CN202111227602.7A 2020-10-29 2021-10-21 显示装置及其驱动方法 Active CN114512100B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020200142500A KR20220057344A (ko) 2020-10-29 2020-10-29 표시장치 및 그 구동방법
KR10-2020-0142500 2020-10-29

Publications (2)

Publication Number Publication Date
CN114512100A true CN114512100A (zh) 2022-05-17
CN114512100B CN114512100B (zh) 2024-01-09

Family

ID=81380397

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111227602.7A Active CN114512100B (zh) 2020-10-29 2021-10-21 显示装置及其驱动方法

Country Status (3)

Country Link
US (1) US11521548B2 (zh)
KR (1) KR20220057344A (zh)
CN (1) CN114512100B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005004183A (ja) * 2003-05-20 2005-01-06 Advanced Lcd Technologies Development Center Co Ltd 発光型表示装置
US20050179625A1 (en) * 2004-01-02 2005-08-18 Choi Joon-Hoo Display device and driving method thereof
US20070152919A1 (en) * 2006-01-04 2007-07-05 Toppoly Optoelectronics Corp. Pixel unit and display and electronic device utilizing the same
CN106875893A (zh) * 2017-03-07 2017-06-20 京东方科技集团股份有限公司 像素电路和具有该像素电路的显示装置
CN107424563A (zh) * 2016-05-23 2017-12-01 乐金显示有限公司 有机发光二极管显示装置
CN110246458A (zh) * 2018-03-09 2019-09-17 三星显示有限公司 显示装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7253796B2 (ja) * 2019-10-28 2023-04-07 株式会社Joled 画素回路、及び、表示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005004183A (ja) * 2003-05-20 2005-01-06 Advanced Lcd Technologies Development Center Co Ltd 発光型表示装置
US20050179625A1 (en) * 2004-01-02 2005-08-18 Choi Joon-Hoo Display device and driving method thereof
US20070152919A1 (en) * 2006-01-04 2007-07-05 Toppoly Optoelectronics Corp. Pixel unit and display and electronic device utilizing the same
CN107424563A (zh) * 2016-05-23 2017-12-01 乐金显示有限公司 有机发光二极管显示装置
CN106875893A (zh) * 2017-03-07 2017-06-20 京东方科技集团股份有限公司 像素电路和具有该像素电路的显示装置
CN110246458A (zh) * 2018-03-09 2019-09-17 三星显示有限公司 显示装置

Also Published As

Publication number Publication date
CN114512100B (zh) 2024-01-09
KR20220057344A (ko) 2022-05-09
US11521548B2 (en) 2022-12-06
US20220139318A1 (en) 2022-05-05

Similar Documents

Publication Publication Date Title
US8847939B2 (en) Method of driving and a driver for a display device including an electric current driving element
US11367381B2 (en) Electroluminescent display device
JP5665256B2 (ja) 発光表示デバイス
US20170186782A1 (en) Pixel circuit of active-matrix light-emitting diode and display panel having the same
CN113066428B (zh) 电致发光显示装置
CN113066426B (zh) 电致发光显示装置
CN111176039B (zh) 显示面板和显示设备
CN108281115B (zh) 显示装置、显示面板、驱动方法和选通驱动器电路
CN112785975B (zh) 发光显示装置及其驱动方法
US20230351967A1 (en) Display device
KR20210058233A (ko) 표시 장치
US11538411B2 (en) Display device and method for driving display device
CN116416952A (zh) 显示装置
CN111341788B (zh) 薄膜晶体管及显示面板
KR20220085301A (ko) 표시장치 및 그 구동방법
US20230206850A1 (en) Display device
KR20210058232A (ko) 표시 장치
US11600232B2 (en) Display device and gate driving circuit having a synchronization transistor
CN114512100B (zh) 显示装置及其驱动方法
CN116052580A (zh) 电致发光显示装置及其驱动方法
KR20110034947A (ko) 유기전계발광표시장치
CN114067737B (zh) 显示面板及显示装置
CN114648955B (zh) 有机发光显示装置
KR20230103571A (ko) 픽셀 회로, 표시 장치 및 그 구동 방법
CN116343678A (zh) 电致发光显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant