CN114389542A - 一种具有高隔离度和高线性度的双平衡混频器芯片 - Google Patents
一种具有高隔离度和高线性度的双平衡混频器芯片 Download PDFInfo
- Publication number
- CN114389542A CN114389542A CN202210021179.3A CN202210021179A CN114389542A CN 114389542 A CN114389542 A CN 114389542A CN 202210021179 A CN202210021179 A CN 202210021179A CN 114389542 A CN114389542 A CN 114389542A
- Authority
- CN
- China
- Prior art keywords
- diode
- inductor
- microstrip line
- balun
- radio frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000002955 isolation Methods 0.000 title claims abstract description 29
- 239000003990 capacitor Substances 0.000 claims description 38
- 238000010586 diagram Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000002860 competitive effect Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000035755 proliferation Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1408—Balanced arrangements with diodes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Superheterodyne Receivers (AREA)
Abstract
本发明公开了一种具有高隔离度和高线性度的双平衡混频器芯片,包括本振巴伦、射频巴伦、两个本振阻抗匹配网络、两个射频阻抗匹配网络、肖特基二极管混频核、中频滤波网络;其中,所述本振巴伦通过两个所述本振阻抗匹配网络与所述肖特基二极管混频核连接,所述射频巴伦通过两个所述射频阻抗匹配网络与所述肖特基二极管混频核连接,所述射频巴伦与中频滤波网络连接。本发明通过对肖特基二极管混频核和中频滤波网络拓扑结构的改变,优化了混频器的线性度和RF-IF隔离度,改变了电路拓扑结构,从而优化了混频器的整体性能,提高了芯片实用性。
Description
技术领域
本发明属于射频集成电路技术领域,涉及一种具有高隔离度和高线性度的双平衡混频器芯片。
背景技术
在通信系统中,混频器是微波收发系统中的核心器件之一,其性能的好坏将直接影响整个系统的性能,它通过有源/无源器件的非线性特性来实现,产生输入频率的和频与差频分量,对输入信号的频率进行搬移。
在电子侦察领域,随着高功率发射和干扰设备不断激增,大动态接收机已经成为各军事强国竞相发展的重要军事装备。高线性度混频器是大动态接收前端的关键器件,其线性度指标直接影响接收系统的动态范围。同时,双平衡混频器能够有效地抑制寄生产物,各端口之间也有很好的隔离,是混频器设计的优选结构。射频信号端口和本振端口的隔离度基本上取决于二极管环形堆的平衡程度。射频信号和本振信号分别通过宽带巴伦加到二极管环上,中频信号从射频信号或者本振信号处的巴伦中提取出来,考虑到本振端往往是大信号,若从本振端提取中频信号泄漏较大,故从射频巴伦端取出。但是从射频巴伦端提取中频信号时,会破坏巴伦电路的完整性,随着频率的变化,巴伦的工作特性会变得不理想。所以混频器要具有良好的射频中频隔离度,对降低混频器变频损耗、提高灵敏度具有重要意义。因此,研究一款具有高隔离度和高线性度的双平衡混频器芯片具有重大的应用价值和现实意义。
发明内容
本发明为了解决上述技术问题,其采用的技术方案为:
本发明提供一种具有高隔离度和高线性度的双平衡混频器芯片,包括本振巴伦、射频巴伦、两个本振阻抗匹配网络、两个射频阻抗匹配网络、肖特基二极管混频核、中频滤波网络;其中,所述本振巴伦通过两个所述本振阻抗匹配网络与所述肖特基二极管混频核连接,所述射频巴伦通过两个所述射频阻抗匹配网络与所述肖特基二极管混频核连接,所述射频巴伦与中频滤波网络连接。
在本发明提供的实施例中,所述本振巴伦包括电容C1,螺旋微带线W1、W2、W3;其中,螺旋微带线W1一端与本振信号连接,另一端与电容C1连接,所述电容C1的另一端接地;所述螺旋微带线W2一端和电感L1连接,所述螺旋微带线W3一端和电感L2连接,螺旋微带线W2的另一端与螺旋微带线W3的另一端相互连接并接地。
在本发明提供的实施例中,所述射频巴伦包括电容C2,螺旋微带线W4、W5、W6;其中,螺旋微带线W6一端与射频信号连接,另一端与电容C2连接,所述电容C2的另一端接地;所述螺旋微带线W4一端和电感L3连接,螺旋微带线W5一端和电感L4连接,螺旋微带线W4的另一端与螺旋微带线W5的另一端相互连接后并与中频滤波网络连接。
在本发明提供的实施例中,所述本振阻抗匹配网络包括电感L1、L2,所述射频阻抗匹配网络包括电感L3、L4;其中,所述电感L1一端和螺旋微带线W2连接,另一端与肖特基二极管混频核的二极管D1的负极和二极管D3的正极连接;所述电感L2一端和螺旋微带线W3连接,另一端与肖特基二极管混频核的二极管D6的正极和二极管D8的负极连接;所述电感L3和螺旋微带线W4连接,另一端与肖特基二极管混频核的二极管D4的负极和二极管D7的正极连接;所述电感L4和螺旋微带线W5连接,另一端与肖特基二极管混频核的二极管D2的正极和二极管D5的负极连接。
在本发明提供的实施例中,所述螺旋微带线W1和W6均为2/λ线;螺旋微带线W2、W3、W4、W5均为4/λ线。
在本发明提供的实施例中,所述肖特基二极管混频核包括二极管D1、D2、D3、D4、D5、D6、D7、D8;其中,所述二极管D1的负极与电感L1的另一端和二极管D3的正极连接,所述二极管D1的正极与二极管D2的负极连接;所述二极管D2的正极与二极管D5的负极和电感L4的另一端连接;所述二极管D3的负极与二极管D4的正极连接;所述二极管D4的负极与二极管D7的正极和电感L3的另一端连接;所述二极管D5的正极与二极管D6的负极连接;所述二极管D6的正极与二极管D8的负极和电感L2的另一端连;所述二极管D7的负极与二极管D8的正极连接。
在本发明提供的实施例中,所述中频滤波网络包括电容C3、C4、C5和电感L5;其中,所述电容C3、C4、电感L5与螺旋微带线W4和螺旋微带线连接,所述电容C4的另一端与电感L5的另一端和电容C5连接至中频信号,所述电容C3的另一端和电容C5的另一端均接地。
本发明通过对肖特基二极管混频核和中频滤波网络拓扑结构的改变,优化了混频器的线性度和RF-IF隔离度。与传统双平衡混频器电路相比,本发明改变了电路拓扑结构,从而优化了混频器的整体性能,提高了芯片实用性。
本发明的其它优点、目标和特征将部分通过下面的说明体现,部分还将通过对本发明的研究和实践而为本领域的技术人员所理解。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为传统的双平衡混频器电路拓扑图;
图2为本发明一种具有高隔离度和高线性度的双平衡混频器芯片的结构框图;
图3为本发明一种具有高隔离度和高线性度的双平衡混频器芯片的电路拓扑图;
图4为本发明与传统双平衡混频器的IIP3指标随射频频率变化的实测结果对比图;
图5为本发明与传统双平衡混频器中频带宽特性的实测结果对比图;
图6为本发明与传统双平衡混频器的射频中频隔离度的实测结果对比图。
具体实施方式
下面结合附图对本发明做进一步的详细说明,以令本领域技术人员参照说明书文字能够据以实施。
应当理解,本文所使用的诸如“具有”、“包含”以及“包括”术语并不配出一个或多个其它元件或其组合的存在或添加。
如图1所示,为传统的双平衡混频器电路拓扑图,电路结构包括射频巴伦、本振巴伦、肖特基二极管混频核;其中本振信号通过本振巴伦作用于肖特基二极管混频核,射频信号通过射频巴伦作用于肖特基二极管混频核,中频信号从射频巴伦的中心抽头提取输出;值得注意的是,该结构采用传统的肖特基二极管混频核,线性度优势不明显,无法满足高线性的需求;中频滤波网络一般会采用传统的并联接地电容结构,此结构的滤波网络会造成混频器中频带宽与RF-IF隔离度的矛盾,无法两者兼顾。
下面结合附图对本发明的技术方案进行详细的描述。
如图2所示,本发明提供一种具有高隔离度和高线性度的双平衡混频器芯片,包括本振巴伦、射频巴伦、两个本振阻抗匹配网络、两个射频阻抗匹配网络、肖特基二极管混频核、中频滤波网络;其中,所述本振巴伦通过两个所述本振阻抗匹配网络与所述肖特基二极管混频核连接,所述射频巴伦通过两个所述射频阻抗匹配网络与所述肖特基二极管混频核连接,所述射频巴伦与中频滤波网络连接。
即,本振信号从本振巴伦输入,将本振信号转化为平衡的输出端口,分别连接两个本振阻抗匹配网络,作用于肖特基二极管混频核;同时,射频信号从射频巴伦输入,将射频信号转化为平衡的输出端口,分别连接两个射频阻抗匹配网络,作用于肖特基二极管混频核;中频信号从射频巴伦的次级中心抽头引出,经过中频滤波网络输出。其中射频巴伦和本振巴伦将非平衡信号转化为差分信号,再通过射频阻抗匹配网络和本振阻抗匹配网络,有效地将信号功率提供给肖特基二极管混频核,中频滤波网络将中频信号提取输出。
如图3所示在本发明提供的实施例中,所述本振巴伦包括电容C1,螺旋微带线W1、W2、W3;螺旋微带线W1一端与本振信号连接,另一端与电容C1连接,所述电容C1的另一端接地;所述螺旋微带线W2一端和电感L1连接,所述螺旋微带线W3一端和电感L2连接,螺旋微带线W2的另一端与螺旋微带线W3的另一端相互连接并接地。其中,电容C1用来改善频带宽度,螺旋微带线W1、W2、W3用来将本振信号转化为差分信号。
在本发明提供的实施例中,所述射频巴伦包括电容C2,螺旋微带线W4、W5、W6;螺旋微带线W6一端与射频信号连接,另一端与电容C2连接,所述电容C2的另一端接地;所述螺旋微带线W4一端和电感L3连接,螺旋微带线W5一端和电感L4连接,螺旋微带线W4的另一端与螺旋微带线W5的另一端相互连接后并与中频滤波网络连接。其中,电容C2用来改善频带宽度,螺旋微带线W4、W5、W6用来将射频信号转化为差分信号。
在本发明提供的实施例中,所述本振阻抗匹配网络包括电感L1、L2,所述射频阻抗匹配网络包括电感L3、L4;其中,所述电感L1一端和螺旋微带线W2连接,另一端与肖特基二极管混频核的二极管D1的负极和二极管D3的正极连接;所述电感L2一端和螺旋微带线W3连接,另一端与肖特基二极管混频核的二极管D6的正极和二极管D8的负极连接;所述电感L3和螺旋微带线W4连接,另一端与肖特基二极管混频核的二极管D4的负极和二极管D7的正极连接;所述电感L4和螺旋微带线W5连接,另一端与肖特基二极管混频核的二极管D2的正极和二极管D5的负极连接。
在本发明提供的实施例中,所述螺旋微带线W1和W6均为2/λ线;螺旋微带线W2、W3、W4、W5均为4/λ线。
在本发明提供的实施例中,所述肖特基二极管混频核包括二极管D1、D2、D3、D4、D5、D6、D7、D8;其中,所述二极管D1的负极与电感L1的另一端和二极管D3的正极连接,所述二极管D1的正极与二极管D2的负极连接;所述二极管D2的正极与二极管D5的负极和电感L4的另一端连接;所述二极管D3的负极与二极管D4的正极连接;所述二极管D4的负极与二极管D7的正极和电感L3的另一端连接;所述二极管D5的正极与二极管D6的负极连接;所述二极管D6的正极与二极管D8的负极和电感L2的另一端连;所述二极管D7的负极与二极管D8的正极连接。
在本发明提供的实施例中,所述中频滤波网络包括电容C3、C4、C5和电感L5;其中,所述电容C3、C4、电感L5与螺旋微带线W4和螺旋微带线连接,所述电容C4的另一端与电感L5的另一端和电容C5连接至中频信号,所述电容C3的另一端和电容C5的另一端均接地。
在本发明提供的实施例中,当本振信号幅度远大于射频信号幅度时,二极管D1、D2、D5、D6与二极管D3、D4、D7、D8交替导通,而射频巴伦的两个输出端则交替处于开路和导通状态,同时从射频巴伦的输出公共端引出中频信号。
本发明采用改进的肖特基二极管混频核,将二极管数量加倍可以有效提高混频器的线性度,如图4所示,本发明混频器的IIP3实测结果相比传统混频器的会高3dB左右;
本发明采用本振、射频阻抗匹配网络与混频核连接,可以补偿改进型混频核带来的阻抗失配;
本发明采用改进的中频滤波网络,改善了混频器隔离度与中频带宽之间的矛盾,实现良好的中频带宽特性和高RF-IF隔离度的特点。
如图5所示,本发明混频器的中频带宽特性实测结果相比传统混频器的更优。
如图6所示,本发明混频器的RF-IF隔离度实测结果也比传统混频器高。
通过三种技术的结合提高了混频器的线性度、射频中频隔离度和中频带宽。需要注意的是,肖特基二极管混频核的每个二极管参数必须保持一致,射频信号通过射频巴伦以及射频阻抗匹配网络作用于二极管混频核,本振信号通过本振巴伦以及本振阻抗匹配网络作用于二极管混频核,巴伦将非平衡信号转化为平衡信号,中频信号由射频巴伦的次级中心抽头引出,当二极管特性相同时,可以组成平衡电桥,具有较高的隔离度,中频信号输出端连接滤波网络可以进一步提高隔离度。此结构的优点在于其混频产物只有单端混频器产物的四分之一,大大减少了混频器的杂散输出,改进的肖特基二极管混频核与本振、射频阻抗匹配技术相结合改善了混频器的线性度,改进的中频滤波网络提高了射频中频隔离度,同时实现宽中频的特性。
尽管本发明的实施方案已公开如上,但其并不仅限于说明书和实施方式中所列运用。它完全可以被适用于各种适合本发明的领域。对于熟悉本领域的人员而言,可容易地实现另外的修改。因此本发明并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本发明的启示下,在不脱离本发明宗旨和权利要求所保护的范围情况下,还可做出很多形式,均属于本发明的保护之内。
Claims (7)
1.一种具有高隔离度和高线性度的双平衡混频器芯片,其特征在于,包括本振巴伦、射频巴伦、两个本振阻抗匹配网络、两个射频阻抗匹配网络、肖特基二极管混频核、中频滤波网络;所述本振巴伦通过两个所述本振阻抗匹配网络与所述肖特基二极管混频核连接,所述射频巴伦通过两个所述射频阻抗匹配网络与所述肖特基二极管混频核连接,所述射频巴伦与中频滤波网络连接。
2.如权利要求1所述的一种具有高隔离度和高线性度的双平衡混频器芯片,其特征在于,所述本振巴伦包括电容C1,螺旋微带线W1、W2、W3;
其中,螺旋微带线W1一端与本振信号连接,另一端与电容C1连接,所述电容C1的另一端接地;
所述螺旋微带线W2一端和电感L1连接,所述螺旋微带线W3一端和电感L2连接,螺旋微带线W2的另一端与螺旋微带线W3的另一端相互连接并接地。
3.如权利要求1所述的一种具有高隔离度和高线性度的双平衡混频器芯片,其特征在于,所述射频巴伦包括电容C2,螺旋微带线W4、W5、W6;
其中,螺旋微带线W6一端与射频信号连接,另一端与电容C2连接,所述电容C2的另一端接地;
所述螺旋微带线W4一端和电感L3连接,螺旋微带线W5一端和电感L4连接,螺旋微带线W4的另一端与螺旋微带线W5的另一端相互连接后并与中频滤波网络连接。
4.如权利要求2和3所述的一种具有高隔离度和高线性度的双平衡混频器芯片,其特征在于,所述本振阻抗匹配网络包括电感L1、L2,所述射频阻抗匹配网络包括电感L3、L4;其中,
所述电感L1一端和螺旋微带线W2连接,另一端与肖特基二极管混频核的二极管D1的负极和二极管D3的正极连接;
所述电感L2一端和螺旋微带线W3连接,另一端与肖特基二极管混频核的二极管D6的正极和二极管D8的负极连接;
所述电感L3和螺旋微带线W4连接,另一端与肖特基二极管混频核的二极管D4的负极和二极管D7的正极连接;
所述电感L4和螺旋微带线W5连接,另一端与肖特基二极管混频核的二极管D2的正极和二极管D5的负极连接。
5.如权利要求4所述的一种具有高隔离度和高线性度的双平衡混频器芯片,其特征在于,所述螺旋微带线W1和W6均为2/λ线;螺旋微带线W2、W3、W4、W5均为4/λ线。
6.如权利要求4所述的一种具有高隔离度和高线性度的双平衡混频器芯片,其特征在于,所述肖特基二极管混频核包括二极管D1、D2、D3、D4、D5、D6、D7、D8;其中,
所述二极管D1的负极与电感L1的另一端和二极管D3的正极连接,所述二极管D1的正极与二极管D2的负极连接;
所述二极管D2的正极与二极管D5的负极和电感L4的另一端连接;
所述二极管D3的负极与二极管D4的正极连接;
所述二极管D4的负极与二极管D7的正极和电感L3的另一端连接;
所述二极管D5的正极与二极管D6的负极连接;
所述二极管D6的正极与二极管D8的负极和电感L2的另一端连;
所述二极管D7的负极与二极管D8的正极连接。
7.如权利要求6所述的一种具有高隔离度和高线性度的双平衡混频器芯片,其特征在于,所述中频滤波网络包括电容C3、C4、C5和电感L5;其中,
所述电容C3、C4、电感L5与螺旋微带线W4和螺旋微带线连接,所述电容C4的另一端与电感L5的另一端和电容C5连接至中频信号,所述电容C3的另一端和电容C5的另一端均接地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210021179.3A CN114389542A (zh) | 2022-01-10 | 2022-01-10 | 一种具有高隔离度和高线性度的双平衡混频器芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210021179.3A CN114389542A (zh) | 2022-01-10 | 2022-01-10 | 一种具有高隔离度和高线性度的双平衡混频器芯片 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114389542A true CN114389542A (zh) | 2022-04-22 |
Family
ID=81199570
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210021179.3A Pending CN114389542A (zh) | 2022-01-10 | 2022-01-10 | 一种具有高隔离度和高线性度的双平衡混频器芯片 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114389542A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117060857A (zh) * | 2023-10-13 | 2023-11-14 | 四川益丰电子科技有限公司 | 一种高线性低插损混频器 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030157918A1 (en) * | 2002-02-20 | 2003-08-21 | Doron Gamliel | Double balanced FET mixer with high IP3 and IF response down to DC levels |
CN113809989A (zh) * | 2021-09-15 | 2021-12-17 | 西安博瑞集信电子科技有限公司 | 一种基于GaAs工艺的宽带低变频损耗双平衡混频器芯片 |
-
2022
- 2022-01-10 CN CN202210021179.3A patent/CN114389542A/zh active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030157918A1 (en) * | 2002-02-20 | 2003-08-21 | Doron Gamliel | Double balanced FET mixer with high IP3 and IF response down to DC levels |
CN113809989A (zh) * | 2021-09-15 | 2021-12-17 | 西安博瑞集信电子科技有限公司 | 一种基于GaAs工艺的宽带低变频损耗双平衡混频器芯片 |
Non-Patent Citations (2)
Title |
---|
吴楠: "一种高线性度混频器设计", 《无线电工程》 * |
杨知行: "《数字微波接力信道与电路》", 31 January 1988 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117060857A (zh) * | 2023-10-13 | 2023-11-14 | 四川益丰电子科技有限公司 | 一种高线性低插损混频器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI411222B (zh) | 混合式馬迅/反向波平衡/不平衡變換器及使用其之雙平衡混和器 | |
US8498604B2 (en) | Double balanced mixer | |
CN113809989B (zh) | 一种基于GaAs工艺的宽带低变频损耗双平衡混频器芯片 | |
US8666354B2 (en) | Distributed, diode mixer circuit | |
CN108551331A (zh) | 一种基于变压器耦合匹配的毫米波低损耗倍频器 | |
CN110460310A (zh) | 一种超宽带高谐波抑制太赫兹倍频器 | |
CN115473497A (zh) | 一种iq双平衡fet阻性混频器 | |
CN114389542A (zh) | 一种具有高隔离度和高线性度的双平衡混频器芯片 | |
US6661306B2 (en) | Compact lumped element dual highpass/lowpass balun layout | |
US7672658B2 (en) | Frequency-converting circuit and down converter with the same | |
CN111934632B (zh) | 一种超宽带高功率放大器 | |
CN108631734A (zh) | 一种基于多耦合传输线的毫米波宽带混频器 | |
CN116799463A (zh) | 新型宽带巴伦结构及其应用 | |
CN113794447B (zh) | 一种有源倍频器、倍频放大电路及mmic芯片 | |
CN115833756A (zh) | 一种集成有源巴伦的宽带小型化混频器 | |
CN110995164B (zh) | 集成了本振泄露补偿网络的毫米波双平衡混频器 | |
CN111277223B (zh) | 一种具有干扰抑制的高阶耦合网络及其应用 | |
US6693499B2 (en) | Compact lumped element ring balun layout | |
Maity et al. | Design of a single balanced diode mixer with high LO/RF and LO/IF isolation in C-band test loop translator | |
CN116633301B (zh) | 一种巴伦以及一种混频器 | |
CN112117972A (zh) | 一种正交混频器电路 | |
CN219960532U (zh) | 一种无源混频器以及一种收发机 | |
CN218456413U (zh) | 一种iq双平衡fet阻性混频器 | |
CN218217306U (zh) | L波段低功耗、高线性度、多通道收发变频组件 | |
CN118367871A (zh) | 一种超宽带毫米波混频电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20220422 |
|
RJ01 | Rejection of invention patent application after publication |