CN114356541B - 一种计算核心的配置方法及装置、系统、电子设备 - Google Patents

一种计算核心的配置方法及装置、系统、电子设备 Download PDF

Info

Publication number
CN114356541B
CN114356541B CN202111431943.6A CN202111431943A CN114356541B CN 114356541 B CN114356541 B CN 114356541B CN 202111431943 A CN202111431943 A CN 202111431943A CN 114356541 B CN114356541 B CN 114356541B
Authority
CN
China
Prior art keywords
computing core
data
information
configuration
core
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111431943.6A
Other languages
English (en)
Other versions
CN114356541A (zh
Inventor
王媛丽
阚宏伟
王江为
杨乐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202111431943.6A priority Critical patent/CN114356541B/zh
Publication of CN114356541A publication Critical patent/CN114356541A/zh
Application granted granted Critical
Publication of CN114356541B publication Critical patent/CN114356541B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Advance Control (AREA)

Abstract

本发明涉及计算机科学领域,具体涉及计算核心的配置方法、装置、系统及电子设备,所述方法包括接收中央处理器下发的待处理数据对所述待处理数据进行处理获取数据处理结果通过信息传输通道对下一个计算核心进行配置,并将所述数据处理结果通过所述信息传输通道发送至所述下一个计算核心,以使得所述下一个计算核心在配置完成后对所述数据处理结果进行进一步处理确定相应的处理结果。通过计算核心之间的相互配置,使得无需计算的核心反复的向中央处理器进行配置申请即可顺利的完成多个计算核心的连续计算,极大的提高了计算效率,也避免了因为中央处理的宕机导致计算延误。

Description

一种计算核心的配置方法及装置、系统、电子设备
技术领域
本发明涉及计算机科学领域,具体涉及一种计算核心的配置方法及装置、系统、电子设备。
背景技术
现有技术中,基于现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的云平台应用在数据中心越来越广泛,利用FPGA的并行和低延时的特性,不仅可从中央处理器(central processing unit,CPU)获取大量需要计算数据到FPGA中的各个计算核心进行计算处理,也可以在分布式网络中将计算的数据分布到各FPGA的各个计算核心中进行计算。
但是,现有技术中,各个计算核心之间加速计算的相关配置或启动仍需要CPU进行操作,这样CPU不仅要占用进程处理,而且如果遇到在CPU故障的情况下,整个云平台的各个计算核心就处于停止状态,不能完成整体的运算,导致整体计算核心运算效率过低。
因此,需要一种计算核心的配置方法及装置、系统、电子设备,以克服上述缺陷。
发明内容
有鉴于此,本发明实施例提供了一种计算核心的配置方法及装置、系统、电子设备,以解决整体计算核心运算效率过低的问题。
根据第一方面,本发明实施例提供了一种计算核心的配置方法,其特征在于,应用于目标计算核心中,所述方法包括:
接收中央处理器下发的待处理数据;
对所述待处理数据进行处理获取数据处理结果;
通过信息传输通道对下一个计算核心进行配置,并将所述数据处理结果通过所述信息传输通道发送至所述下一个计算核心,以使得所述下一个计算核心在配置完成后对所述数据处理结果进行进一步处理确定相应的处理结果;
若没有下一个计算核心,则向中央处理器发送中断信号。本发明实施例提供的计算核心的配置方法,通过当前计算核心对下一个计算核心的配置,减少了中央处理器对于计算核心的配置次数,同时也避免了由于中央处理器宕机而导致的计算延误,极大的提高了计算核心的运算效率。
结合第一方面,在第一方面第一实施方式中,当所述目标计算核心与所述下一个计算核心属于同一的加速板时,所述通过信息传输通道对下一个计算核心进行配置包括:
通过逻辑上的端口连线对所述下一个计算核心进行配置。
本发明实施例提供的计算核心的配置方法,指明当所述目标计算核心与所述下一个计算核心属于同一的加速板时,可以通过逻辑端口的连线对下一个计算核心进行配置,明确了一定情况下的处理方式。
结合第一方面,在第一方面第二实施方式中,当所述目标计算核心与所述下一个计算核心属于不同加速板时,所述通过信息传输通道对下一个计算核心进行配置包括:
通过网口传输由数据报文组成的数据信息的形式对所述下一个计算核心进行配置。
本发明实施例提供的计算核心的配置方法,指明当所述目标计算核心与所述下一个计算核心属于不同的加速板时,通过网口传输由数据报文组成的数据信息的形式对所述下一个计算核心进行配置,明确了一定情况下的处理方式。
结合第一方面第二实施方式,在第一方面第三实施方式中,所述通过网口传输由数据报文组成的数据信息的形式对所述下一个计算核心进行配置包括:
根据预先设置的配置信息与所述数据信息进行匹配,获取匹配结果;
基于所述匹配结果,对所述下一个计算核心进行配置。
本发明实施例提供的计算核心的配置方法,明确了计算核心需要计算的前提条件,进一步的明确了当前计算核心在对下一个计算核心进行配置时需要的条件,提高了后续处理的效率。
结合第一方面第三实施方式,在第一方面第四实施方式中,所述根据预先设置的配置信息与所述数据信息进行匹配包括:
根据预先设置的地址信息与所述数据信息中的地址信息进行匹配;
若匹配成功,则返回进行配置指令;
否则,返回拒绝配置指令。
本发明实施例提供的计算核心的配置方法,明确了需要匹配的信息,为后续配置过程更加精准提供了保证,也进一步的提高了后续处理的效率。
结合第一方面,在第一方面第五实施方式中,所述将所述数据处理结果通过所述信息通道发送至所述下一个计算核心包括:
当所述信息传输通道中第一配置接口和第二配置接口均发送有效信号时,将所述数据处理结果通过所述信息传输通道发送至所述下一个计算核心。
本发明实施例提供的计算核心的配置方法,通过当前计算核心与下一个计算核心的配合,明确了信息传递时需要保证的配置条件,无需通过中央处理器即可进行数据传递,极大的提高了整体计算核心运算效率。
根据第二方面,本发明实施例提供了一种计算核心的配置装置,包括:
接收模块,用于接收中央处理器下发的待处理数据;
第一处理模块,用于对所述待处理数据进行处理获取数据处理结果;
第二处理模块,用于通过信息传输通道对下一个计算核心进行配置,并将所述数据处理结果通过所述信息通道发送至所述下一个计算核心,以使得所述下一个计算核心在配置完成后对所述数据处理结果进行进一步处理确定相应的处理结果;
第三处理模块,用于若没有下一个计算核心,则向中央处理器发送中断信号。
本发明实施例提供的计算核心的配置方法,通过当前计算核心对下一个计算核心的配置,减少了中央处理器对于计算核心的配置次数,同时也避免了由于中央处理器宕机而导致的计算延误,极大的提高了计算核心的运算效率。
根据第三方面,本发明实施例提供了一种电子设备,包括:存储器和处理器,所述存储器和所述处理器之间互相通信连接,所述存储器中存储有计算机指令,所述处理器通过执行所述计算机指令,从而执行第一方面或者第一方面的任意一种实施方式中所述的计算核心的配置方法。
根据第四方面,本发明实施例提供了一种计算机可读存储介质,所述计算机可读存储介质存储计算机指令,所述计算机指令用于使所述计算机执行第一方面或者第一方面的任意一种实施方式中所述的计算核心的配置方法。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是根据本发明实施例的计算核心配置的方法的流程图。
图2是根据本发明实施例的中央处理器下发数据信息的示意图;
图3是根据本发明实施例的计算核心进行计算处理的示意图;
图4是根据本发明实施例的计算核心配置的方法的流程图;
图5是根据本发明实施例的计算核心通过端口连线进行数据传输的示意图;
图6是根据本发明实施例的计算核心输入和输出数据的示意图
图7是根据本发明实施例的计算核心通过网口进行数据传输的示意图;
图8是根据本发明实施例的计算核心配置的方法的流程图;
图9是根据本发明实施例的计算核心配置装置的结构框图;
图10是本发明实施例提供的电子设备的硬件结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供的计算核心的配置方法,在多个计算核心都需进行配置后才能进行计算时,除了第一个计算核心需要由中央处理器进行配置之外,仅需要通过当前计算核心对下一个计算核心进行配置,即可使得下一个计算核心进行计算。因此,进行计算的过程中,无需计算的核心反复的向中央处理器进行配置申请即可顺利的完成多个计算核心的连续计算,极大的提高了计算效率,也避免了因为中央处理的宕机导致计算延误。
根据本发明实施例,提供了一种计算核心的配置方法实施例,需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行,并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
在本实施例中提供了一种计算核心的配置方法,可用于电子设备,如电脑、服务器、平板电脑等,图1是根据本发明实施例的计算核心的配置方法的流程图,如图1所示,该流程包括如下步骤:
S11,接收中央处理器下发的待处理数据。
具体的,中央处理器将待处理数据下发至第一个计算核心,同时将配置信息也下发到第一个计算核心中,参阅图2所示,例如存在一个中央处理器A,通过寄存器访问的方式,将所述配置信息a和待处理数据b发送至计算核心B中。需要说明的是,中央处理器可以通过各种方式向计算核心发送各种数据,所述传输数据的方式不仅局限于上述的寄存器访问的方式,可以包含任意方式,同时,所述数据类型也不仅局限于上述两种,可以是任意数据类型,此处仅为举例说明。
S12,对所述待处理数据进行处理获取数据处理结果。
具体的,计算核心在获取到所述待处理数据和配置信息之后,先按照配置信息对自身的接口进行配置,使接口进入计算模式,同时,对接收到的待处理数据进行计算处理。
具体实施中,例如,参阅图3所示,计算核心B1在接收到配置信息a1后,进入计算模式,在计算模式下,对接收到的待处理数据b1进行计算处理,获取处理后的数据处理结果c。
S13,通过信息传输通道对下一个计算核心进行配置,并将所述数据处理结果通过所述信息传输通道发送至所述下一个计算核心,以使得所述下一个计算核心在配置完成后对所述数据处理结果进行进一步处理确定相应的处理结果。
具体的,在第一个计算核心完成配置并结束计算处理后,第一个计算核心将所述配置信息和获取的数据处理结果发送至下一个计算核心中,重复上述S12中所记载的步骤,直至最后一个计算核心。
进一步的,当最后一个计算核心获取数据处理结果后,所述最后一个计算核心向中央处理器发送中止进程的请求,并在所述请求被中央处理器同意后,将上述数据处理结果发送至中央处理器。
关于该步骤具体将在下文中进行详细描述。
S14,若没有下一个计算核心,则向中央处理器发送中断信号。
具体的,当最后一个计算核心对数据完成处理后,最后一个计算核心向中央处理器发送中断信号。
本实施例提供的配置计算核心的方法,通过由前一个计算核心对下一个计算核心进行配置,使得需要多个计算核心参与计算时,无需中央处理器进行多次配置即可获得多个计算核心参与计算后得到的结果,极大的提高了计算效率。
在本实施例中提供了一种计算核心的配置方法,可用于电子设备,如电脑、服务器、平板电脑等,图4是根据本发明实施例的ISO文件的读取方法的流程图,如图4所示,该流程包括如下步骤:
S21,接收中央处理器下发的待处理数据。
详细请参见图1所示实施例的S11,在此不再赘述。
S22,对所述待处理数据进行处理获取数据处理结果。
详细请参见图1所示实施例的S12,在此不再赘述。
S23,通过信息传输通道对下一个计算核心进行配置,并将所述数据处理结果通过所述信息传输通道发送至所述下一个计算核心,以使得所述下一个计算核心在配置完成后对所述数据处理结果进行进一步处理确定相应的处理结果。
具体地,上述S23包括:
S231,当所述目标计算核心与所述下一个计算核心属于同一的加速板时,通过逻辑上的端口连线对所述下一个计算核心进行配置。
具体的,参阅图5所示,在加速板D上有三个计算核心,分别是DA,DB,DC,由于上述三个计算核心处于同一加速板D之上,因此,上述三个计算核心之间可以直接通过端口连线完成数据传输。
进一步的,当前计算核心需要接收来自上一个计算核心的数据时,需要保证当前计算核心的所有信号接收端口都输出有效信号时,才可以正常接收。参阅图6所示,当计算核心DB需要接收来自计算核心DA的数据时,只有当DB中的信号接收端口DB_A和DB_B同时输出高电平是,DB才开始接收DA输出的数据。
进一步的,当前计算核心需要向下一个计算核心输出数据时,需要保证当前计算核心的所有信号输出端口都输出有效信号时,才可以正常输出。参阅图6所示,当计算核心DB向计算核心DC发送数据时,只有当DB中的信号输出端口DB_C和DB_D同时输出高电平是,DB才开始向DC输出的数据。
需要说明的是,上述图6所示的案例仅为举例,实际应用中,所示信号接收端口和信号输出端口信号并不仅限于两个,可以是任意个数,上述有效信号也不仅限与高电平,也可以是任意形式的电信号,上述高电平仅为举例。
S232,当所述目标计算核心与所述下一个计算核心属于不同加速板时,通过网口传输由数据报文组成的数据信息的形式对所述下一个计算核心进行配置。
具体的,当所述目标计算核心与所述下一个计算核心属于不同加速板时,由于各个计算核心不处于同一加速板中,无法直接通过端口连线完成数据传输,因此需要通过网口传输由数据报文组成的数据信息的形式对所述下一个计算核心进行配置。
在具体实施中,参阅图7所示,在有三个加速,分别是加速板E、加速板F、加速板G。每个加速板上均有一个计算核心以及一个网口,分别记作计算核心EA、计算核心FA、计算核心GA,以及网口Ea、网口Fa、网口Ga,当需要把计算核心EA的数据发送计算和新FA时,EA首先把自己的数据发送至网口Ea,之后网口Ea将数据传送至网口Fa,最终由网口Fa将数据传送至计算核心FA。
在本实施例的一些可选实施方式中,上述S232可以包括:
(1)根据预先设置的配置信息与所述数据信息进行匹配,获取匹配结果;
具体的,在通过网口传送数据信息的过程中,通常在所述数据信息中加入用于匹配的信息,用以确认传输信息的正确性,防止信息传输出现误差。
在具体实施中,例如,数据信息可以包括但不限于以下几种数据:
1.寄存器读写信息;
2.身份信息;
3.个数信息;
4.寄存器地址信息;
5.待处理数据。
其中,寄存器读写信息是用来表示需要目标寄存器进行何种操作,通常以1来表示寄存器的写操作,以0来表示寄存器的读操作;
身份信息就是用来进行匹配的匹配信息;
个数信息是用来表明要进行配置的寄存器的个数;
寄存器地址信息是用来表明要处理的每一个寄存器的地址是什么;
待处理数据就是需要计算核心进行计算的数据。
进一步的,在实际应用中,可以采用MAC帧的格式来存放上述各种数据,例如,按照如下规则来组成MAC帧:
1.寄存器读写信息,1bit;
2.身份信息,16bit;
3.个数信息,8bit;
4.寄存器地址信息,64bit;
5.待处理数据,32bit。
需要说明的是,实际应用中可以采用各种方式存放数据,不仅限于使用MAC帧,此处仅为举例,实际应用中可以采用任意的数据存放规则和数据存放方式。
(2)基于所述匹配结果,对所述下一个计算核心进行配置。
具体的,在匹配成功后,计算核心对待处理数据进行进一步处理,并将处理后的数据信息以及配置信息以同样的方式发送至下一个计算核心。
例如参阅图7所示,在计算核心FA将处理后的数据信息以及配置信息发送到网口Fa中,网口Fa将上述数据信息和配置信息发送至网口Ga中,最终由网口Ga发送至计算核心GA。
作为本实施例的一种可选实施方式,上述S232的步骤(1)可以包括:
根据预先设置的地址信息与所述数据信息中的地址信息进行匹配,若匹配成功,则返回进行配置指令,否则,返回拒绝配置指令。
具体的,首先通过网卡对数据信息进行解析,获取到对应的身份信息,之后将所述身份信息与预先设置的地址信息进行匹配,若匹配成功,则返回进行配置指令,否则,返回拒绝配置指令。
具体实施中,假设存在由两组数据信息,分别为数据信息alpha和数据信息bate,其中数据信息alpha中包含由身份信息alpha1,数据信息bate中包含身份信息bate1,假设预先设置的地址信息为alpha1,当网口接收到数据信息alpha时,向计算核心返回进行配置指令,当网口接收到数据信息bate时,向计算核心返回拒绝配置指令。
S24,若没有下一个计算核心,则向中央处理器发送中断信号。
详细请参见图1所示实施例的S14,在此不再赘述。
本发明实施例提供的计算核心的配置方法,在多个计算核心都需进行配置后才能进行计算时,除了第一个计算核心需要由中央处理器进行配置之外,仅需要通过当前计算核心对下一个计算核心进行配置,即可使得下一个计算核心进行计算。因此,进行计算的过程中,无需计算的核心反复的向中央处理器进行配置申请即可顺利的完成多个计算核心的连续计算,极大的提高了计算效率,也避免了因为中央处理的宕机导致计算延误。
作为本实施例的一个具体应用实例。如图8所示,该计算核心的配置方法包括:
S1,接收中央处理器下发的待处理数据;
假设有加速板X1和加速板X2,在加速板X1上有计算核心X1A和X1B,在加速板X2上有计算核心X2A,这些加速板的先后顺序为X1在先,X2在后,加速板X1上计算核心的顺序为X1A在先,X1B在后。中央处理器通过寄存器访问的方式对加速板上的计算核心X1A进行配置并将待处理数据发送至计算核心X1A中。
需要说明的是,在图8所示的具体应用实例当中,所有的条件和方式仅为示例,实际应用中并不仅限于该具体应用实例中所记录的方法,以下不再赘述。
S2,对所述待处理数据进行处理获取数据处理结果;
计算核心X1A对待处理数据进行处理,获取数据处理结果X1A_R。
S3,判断是否存在下一个计算核心,若是,执行S8,否则执行S4;
在本具体应用实例中,计算核心X1A和计算核心X1B执行到此步骤时,执行步骤S4,而计算核心X2A在执行至此步骤时执行步骤S8。
S4,判断下一个计算核心与当前计算核心是否在同一加速板上,若是,执行S5,否则,执行S6;
在本具体应用实例中,计算核心X1A执行到此步骤时执行步骤S5,计算核心X1B执行到此步骤时执行步骤S6。
S5,通过逻辑上的端口连线对所述下一个计算核心进行配置;
在本具体应用实例中,以计算核心X1A为例,计算核心X1A通过逻辑上的端口连线对计算核心X1B进行配置。
S6,通过网口传输由数据报文组成的数据信息的形式对所述下一个计算核心进行配置;
在本具体应用实例中,以计算核心X1B为例,计算核心X1B通过网口传输由数据报文组成的数据信息的形式对计算核心X2A进行配置。
S7,对所述数据处理结果进行进一步处理确定相应的处理结果,S7执行完成之后返回至步骤S3;
在本具体应用实例中,以计算核心X1B为例,计算核心X1B在配配置结束之后,开始对数据处理结果X1A_R进行进一步处理,获得进一步处理结果X1A_R。
S8,向中央处理器发送最终处理结果。
在本具体应用实例中,当上述步骤经过多次循环,直至通过计算核心X2A计算获得处理结果X2A_R后,计算核心X2A向中央处理器发送中断进程的请求,在中央处理器同意该请求之后,计算核心通过寄存器访问的方式向中央处理器发送最终处理结果X2A_R。
在本实施例中还提供了一种计算核心的配置装置,该装置用于实现上述实施例及优选实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的装置较佳地以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。
本实施例提供一种计算核心的配置装置,如图9所示,包括:
接收模块91,用于接收中央处理器下发的待处理数据;
第一处理模块92,用于对所述待处理数据进行处理获取数据处理结果;
第二处理模块93,用于通过信息传输通道对下一个计算核心进行配置,并将所述数据处理结果通过所述信息通道发送至所述下一个计算核心,以使得所述下一个计算核心在配置完成后对所述数据处理结果进行进一步处理确定相应的处理结果;
第三处理模块94,用于若没有下一个计算核心,则向中央处理器发送中断信号。
本实施例中的计算核心的配置装置是以功能单元的形式来呈现,这里的单元是指ASIC电路,执行一个或多个软件或固定程序的处理器和存储器,和/或其他可以提供上述功能的器件。
上述各个模块的更进一步的功能描述与上述对应实施例相同,在此不再赘述。
本发明实施例还提供一种电子设备,具有上述图9所示的计算核心的配置装置。
请参阅图10,图10是本发明可选实施例提供的一种电子设备的结构示意图,如图10所示,该电子设备可以包括:至少一个处理器101,例如CPU(Central Processing Unit,中央处理器),至少一个通信接口103,存储器104,至少一个通信总线102。其中,通信总线102用于实现这些组件之间的连接通信。其中,通信接口103可以包括显示屏(Display)、键盘(Keyboard),可选通信接口103还可以包括标准的有线接口、无线接口。存储器104可以是高速RAM存储器(Random Access Memory,易挥发性随机存取存储器),也可以是非不稳定的存储器(non-volatile memory),例如至少一个磁盘存储器。存储器104可选的还可以是至少一个位于远离前述处理器101的存储装置。其中处理器101可以结合图10所描述的装置,存储器104中存储应用程序,且处理器101调用存储器104中存储的程序代码,以用于执行上述任一方法步骤。
其中,通信总线102可以是外设部件互连标准(peripheral componentinterconnect,简称PCI)总线或扩展工业标准结构(extended industry standardarchitecture,简称EISA)总线等。通信总线102可以分为地址总线、数据总线、控制总线等。为便于表示,图10中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
其中,存储器104可以包括易失性存储器(英文:volatile memory),例如随机存取存储器(英文:random-access memory,缩写:RAM);存储器也可以包括非易失性存储器(英文:non-volatile memory),例如快闪存储器(英文:flash memory),硬盘(英文:hard diskdrive,缩写:HDD)或固态硬盘(英文:solid-state drive,缩写:SSD);存储器104还可以包括上述种类的存储器的组合。
其中,处理器101可以是中央处理器(英文:central processing unit,缩写:CPU),网络处理器(英文:network processor,缩写:NP)或者CPU和NP的组合。
其中,处理器101还可以进一步包括硬件芯片。上述硬件芯片可以是专用集成电路(英文:application-specific integrated circuit,缩写:ASIC),可编程逻辑器件(英文:programmable logic device,缩写:PLD)或其组合。上述PLD可以是复杂可编程逻辑器件(英文:complex programmable logic device,缩写:CPLD),现场可编程逻辑门阵列(英文:field-programmable gate array,缩写:FPGA),通用阵列逻辑(英文:generic arraylogic,缩写:GAL)或其任意组合。
可选地,存储器104还用于存储程序指令。处理器101可以调用程序指令,实现如本申请任一实施例中所示的计算核心的配置方法。
本发明实施例还提供了一种非暂态计算机存储介质,所述计算机存储介质存储有计算机可执行指令,该计算机可执行指令可执行上述任意方法实施例中的ISO文件的读取方法。其中,所述存储介质可为磁碟、光盘、只读存储记忆体(Read-Only Memory,ROM)、随机存储记忆体(Random Access Memory,RAM)、快闪存储器(Flash Memory)、硬盘(Hard DiskDrive,缩写:HDD)或固态硬盘(Solid-State Drive,SSD)等;所述存储介质还可以包括上述种类的存储器的组合。
虽然结合附图描述了本发明的实施例,但是本领域技术人员可以在不脱离本发明的精神和范围的情况下做出各种修改和变型,这样的修改和变型均落入由所附权利要求所限定的范围之内。

Claims (10)

1.一种计算核心的配置方法,其特征在于,应用于目标计算核心中,所述方法包括:
接收中央处理器下发的待处理数据;
对所述待处理数据进行处理获取数据处理结果;
通过信息传输通道对下一个计算核心进行配置,并将所述数据处理结果通过所述信息传输通道发送至所述下一个计算核心,以使得所述下一个计算核心在配置完成后对所述数据处理结果进行进一步处理确定相应的处理结果;
若所述下一个计算核心为最后一个计算核心,所述最后一个计算核心用于对数据完成处理后向中央处理器发送中断信号。
2.根据权利要求1所述的方法,其特征在于,当所述目标计算核心与所述下一个计算核心属于同一加速板时,所述通过信息传输通道对下一个计算核心进行配置包括:
通过逻辑上的端口连线对所述下一个计算核心进行配置。
3.根据权利要求1所述的方法,其特征在于,当所述目标计算核心与所述下一个计算核心属于不同加速板时,所述通过信息传输通道对下一个计算核心进行配置包括:
通过网口传输由数据报文组成的数据信息的形式对所述下一个计算核心进行配置。
4.根据权利要求3所述的方法,其特征在于,所述通过网口传输由数据报文组成的数据信息的形式对所述下一个计算核心进行配置包括:
根据预先设置的配置信息与所述数据信息进行匹配,获取匹配结果;
基于所述匹配结果,对所述下一个计算核心进行配置。
5.根据权利要求4所述的方法,其特征在于,所述根据预先设置的配置信息与所述数据信息进行匹配包括:
根据预先设置的地址信息与所述数据信息中的地址信息进行匹配;
若匹配成功,则返回进行配置指令;
否则,返回拒绝配置指令。
6.根据权利要求1所述的方法,其特征在于,所述将所述数据处理结果通过所述信息传输通道发送至所述下一个计算核心包括:
当所述信息传输通道中第一配置接口和第二配置接口均发送有效信号时,将所述数据处理结果通过所述信息传输通道发送至所述下一个计算核心。
7.一种计算核心的配置装置,其特征在于,包括:
接收模块,用于接收中央处理器下发的待处理数据;
第一处理模块,用于对所述待处理数据进行处理获取数据处理结果;
第二处理模块,用于通过信息传输通道对下一个计算核心进行配置,并将所述数据处理结果通过所述信息传输通道发送至所述下一个计算核心,以使得所述下一个计算核心在配置完成后对所述数据处理结果进行进一步处理确定相应的处理结果;
第三处理模块,用于若所述下一个计算核心为最后一个计算核心,所述最后一个计算核心用于对数据完成处理后向中央处理器发送中断信号。
8.一种电子设备,其特征在于,包括:至少一个处理器;以及与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器执行如权利要求1-6任一所述的方法的步骤。
9.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1-6中任一项所述的方法的步骤。
10.一种计算核心的配置系统,其特征在于,包括:
中央处理器,用于向第一个计算核心下发待处理数据,并从最后一个计算核心中接收计算结果;
至少一个顺次连接的计算核心,所述第一个计算核心以及所述最后一个计算核心与所述中央处理器连接,前一个所述计算核心用于对顺次连接的下一个所述计算核心进行配置。
CN202111431943.6A 2021-11-29 2021-11-29 一种计算核心的配置方法及装置、系统、电子设备 Active CN114356541B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111431943.6A CN114356541B (zh) 2021-11-29 2021-11-29 一种计算核心的配置方法及装置、系统、电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111431943.6A CN114356541B (zh) 2021-11-29 2021-11-29 一种计算核心的配置方法及装置、系统、电子设备

Publications (2)

Publication Number Publication Date
CN114356541A CN114356541A (zh) 2022-04-15
CN114356541B true CN114356541B (zh) 2024-01-09

Family

ID=81097923

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111431943.6A Active CN114356541B (zh) 2021-11-29 2021-11-29 一种计算核心的配置方法及装置、系统、电子设备

Country Status (1)

Country Link
CN (1) CN114356541B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105912486A (zh) * 2016-04-27 2016-08-31 联想(北京)有限公司 信息处理方法及处理器
CN106874797A (zh) * 2017-03-01 2017-06-20 中天安泰(北京)信息技术有限公司 一种计算设备配置方法及计算设备配置装置
CN110720095A (zh) * 2017-04-06 2020-01-21 高盛有限责任公司 通用并行计算架构
CN111241031A (zh) * 2020-01-07 2020-06-05 北京三快在线科技有限公司 一种数据计算系统、方法以及装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105912486A (zh) * 2016-04-27 2016-08-31 联想(北京)有限公司 信息处理方法及处理器
CN106874797A (zh) * 2017-03-01 2017-06-20 中天安泰(北京)信息技术有限公司 一种计算设备配置方法及计算设备配置装置
CN110720095A (zh) * 2017-04-06 2020-01-21 高盛有限责任公司 通用并行计算架构
CN111241031A (zh) * 2020-01-07 2020-06-05 北京三快在线科技有限公司 一种数据计算系统、方法以及装置

Also Published As

Publication number Publication date
CN114356541A (zh) 2022-04-15

Similar Documents

Publication Publication Date Title
CN110750341B (zh) 任务调度方法、装置、系统、终端设备及存储介质
US11830001B2 (en) Blockchain consensus method, accounting node and node
WO2019075662A1 (zh) 一种网关多连接的方法及装置
CN115934623B (zh) 一种基于远程直接内存访问的数据处理方法、设备及介质
CN111949470B (zh) 一种芯片验证方法、装置、电子设备及存储介质
WO2019218466A1 (zh) 一种应用程序测试方法、装置、终端设备及介质
CN112422485B (zh) 一种传输控制协议的通信方法及装置
CN113177015B (zh) 基于帧头的串口通讯方法和串口芯片
CN114356541B (zh) 一种计算核心的配置方法及装置、系统、电子设备
CN114221903B (zh) 一种数据传输方法及装置
CN113177014B (zh) 基于检验方式的串口通讯方法和串口芯片
CN115632976A (zh) 一种pcie事务层报文生成方法、装置及存储介质
CN115102583B (zh) 一种nfc通信方法、装置、可读介质及电子设备
KR20170117326A (ko) 랜덤 액세스 메모리를 포함하는 하나 이상의 처리 유닛을 위한 직접 메모리 액세스 제어 장치
CN116961696A (zh) 一种双模模块通信方法、装置、电子设备及存储介质
CN113190881B (zh) 充电模块的机号确定方法、装置及终端设备
CN111309521B (zh) Fpga重加载方法、fpga卡式设备和主机
CN115358331A (zh) 设备类型识别方法及装置、计算机可读存储介质、终端
CN113050976B (zh) 基于PCIe总线的FPGA并行升级方法、装置、介质及电子设备
CN114444423B (zh) 基于验证平台的数据处理方法、系统及电子设备
CN111723032B (zh) 一种中断管控方法及电子设备
CN109976778B (zh) 车辆电子产品的软件更新方法与系统、上位机及存储介质
CN116233039B (zh) 报文发送方法、装置、设备和可读存储介质
CN114064532B (zh) 一种数据处理方法、装置、电子设备及存储介质
CN113283202B (zh) 一种原型验证板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant