CN114327864B - 一种bus号分配方法、系统、装置及介质 - Google Patents
一种bus号分配方法、系统、装置及介质 Download PDFInfo
- Publication number
- CN114327864B CN114327864B CN202111442722.9A CN202111442722A CN114327864B CN 114327864 B CN114327864 B CN 114327864B CN 202111442722 A CN202111442722 A CN 202111442722A CN 114327864 B CN114327864 B CN 114327864B
- Authority
- CN
- China
- Prior art keywords
- channels
- pcie
- order
- cpu chip
- bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 48
- 238000004590 computer program Methods 0.000 claims description 11
- 108091006146 Channels Proteins 0.000 description 149
- 238000010586 diagram Methods 0.000 description 12
- 230000009471 action Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- MUJOIMFVNIBMKC-UHFFFAOYSA-N fludioxonil Chemical compound C=12OC(F)(F)OC2=CC=CC=1C1=CNC=C1C#N MUJOIMFVNIBMKC-UHFFFAOYSA-N 0.000 description 2
- 230000001869 rapid Effects 0.000 description 2
- 230000003044 adaptive effect Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000013213 extrapolation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Bus Control (AREA)
Abstract
本发明公开了一种BUS号分配方法、系统、装置及介质,该方案中,在对PCIe设备进行枚举时,若CPU芯片的对内通道和对外通道的顺序相同,则以对内通道或对外通道的顺序为PCIe设备分配BUS号均可,若对内通道与对外通道的顺序相反,则按照对内通道的顺序为其分配BUS号。通过本申请中的方式,由于CPU芯片对内通道的顺序是固定的,无论CPU芯片的对内通道和对外通道的顺序是否相反,均以对内通道的顺序为PCIe设备分配BUS号,从而针对所有的CPU芯片得到的BUS号均相同,从而提高BIOS的应用场景。
Description
技术领域
本发明涉及服务器领域,特别是涉及一种BUS号分配方法、系统、装置及介质。
背景技术
在服务器产品中,BIOS(Basic Input Output System,基本输入输出系统)负责对服务器产品的硬件进行初始化配置。具体地,BIOS在对硬件进行初始化配置时,通常会根据CPU(central processing unit,中央处理器)芯片的规格、硬件设计等对CPU芯片的端口进行配置。在存储服务器中,支持通过CPU芯片的端口扩展插槽,用来外插PCIe(peripheralcomponent interconnect express,高速串行计算机扩展总线标准)卡;其中,扩展的PCIe插槽要求在BIOS对硬件进行配置的阶段进行PCIe枚举并为每个PCIe卡分配固定的BUS号。当一块服务器的主板支持的不同型号CPU芯片,且不同型号的CPU芯片中存在对内通道和对外通道的顺序相反的情况时,会出现同一版本BIOS对不同型号的CPU芯片的端口配置不一致的问题。
例如,在CPU芯片对对内通道和对外通道的个数均为16个,第一类型芯片中对内通道的顺序为0-15,对外通道的顺序为0-15,则为其配置两个x8的PCIe卡时,假设配置的BUS号依次为1和2;则对应第二类型芯片,对内通道与对外通道的顺序相反,具体地,对内通道的顺序为0-15,对外通道的顺序为15-0时,配置的BUS号正好相反,分别为2和1。综上,现有技术中的方式限定了同一版本BIOS的应用场景。
发明内容
本发明的目的是提供一种BUS号分配方法、系统、装置及介质,无论CPU芯片的对内通道和对外通道的顺序是否相反,均以对内通道的顺序为PCIe设备分配BUS号,从而针对所有的CPU芯片得到的BUS号均相同,从而提高BIOS的应用场景。
为解决上述技术问题,本发明提供了一种BUS号分配方法,包括:
确定CPU芯片的对内通道和对外通道的顺序是否相反;
若相同,则在对与所述CPU芯片连接的PCIe设备进行枚举时,以所述对内通道或所述对外通道的顺序为所述PCIe设备分配BUS号;
若相反,则在对所述PCIe设备进行枚举时,以所述对内通道的顺序为所述PCIe设备分配所述BUS号。
优选地,在为所述PCIe设备份分配所述BUS号之前,还包括:
确定与所述CPU芯片连接的每个所述PCIe设备的通道个数及连接顺序;
在对与所述CPU芯片连接的PCIe设备进行枚举,包括:
基于每个所述PCIe设备的通道个数及连接顺序对所述PCIe设备进行枚举。
优选地,确定所述CPU芯片连接的每个所述PCIe设备的通道个数及连接顺序之前,还包括:
确定所述CPU芯片上是否连接有所述PCIe设备;
若连接所述PCIe设备,则确定连接的所有PCIe设备的个数,并进入确定所述CPU芯片连接的每个所述PCIe设备的通道个数及连接顺序的步骤。
优选地,确定每个所述PCIe设备的通道个数,包括:
确定所述PCIe设备的类型;
基于所述类型确定所述PCIe设备的通道个数。
优选地,确定所述PCIe设备的类型,包括:
通过所述PCH的引脚的电平状态确定与所述电平状态一一对应的所述PCIe设备的类型。
优选地,所述PCIe设备的类型包括标准OCP卡及类OCP卡。
优选地,确定CPU芯片的对内通道和对外通道的顺序是否相反,包括:
获取所述CPU芯片的型号;
基于所述型号确定所述CPU芯片的所述对内通道的顺序与所述对外通道的顺序是否相反。
为解决上述技术问题,本发明还提供了一种BUS号分配系统,包括:
确定单元,用于确定CPU芯片的对内通道和对外通道的顺序是否相反;
第一分配单元,用于在所述对内通道和所述对外通道的顺序相同,对与所述CPU芯片连接的PCIe设备进行枚举时,以所述对内通道或所述对外通道的顺序为所述PCIe设备分配BUS号;
第一分配单元,用于在所述对内通道和所述对外通道的顺序相反,对所述PCIe设备进行枚举时,以所述对内通道的顺序为所述PCIe设备分配所述BUS号。
为解决上述技术问题,本发明还提供了一种BUS号分配系统,包括:
存储器,用于存储计算机程序;
处理器,用于在执行所述计算机程序时,实现上述所述的BUS号分配方法的步骤。
为解决上述技术问题,本发明还提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现上述所述的BUS号分配方法的步骤。
本申请提供了一种BUS号分配方法,该方案中,通过判断CPU芯片的对内通道和对外通道是否相反以确定在对PCIe设备进行枚举时,需要按照哪种顺序对其进行分配。具体地,在对PCIe设备进行枚举时,若CPU芯片的对内通道和对外通道的顺序相同,则以对内通道或对外通道的顺序为PCIe设备分配BUS号均可,若对内通道与对外通道的顺序相反,则按照对内通道的顺序为其分配BUS号。通过本申请中的方式,由于CPU芯片对内通道的顺序是固定的,无论CPU芯片的对内通道和对外通道的顺序是否相反,均以对内通道的顺序为PCIe设备分配BUS号,从而针对所有的CPU芯片得到的BUS号均相同,从而提高BIOS的应用场景。
本申请还提供了一种BUS号分配系统、装置及介质,与上述描述的BUS号分配方法具有相同的有益效果。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明提供的一种BUS号分配方法的流程示意图;
图2为本发明提供的一种XCC芯片分配的端口示意图;
图3为本发明提供的一种MCC芯片分配的端口示意图;
图4为本发明提供的另一种XCC芯片分配的端口示意图;
图5为本发明提供的另一种MCC芯片分配的端口示意图;
图6为本发明提供的一种BUS号分配系统的结构框图;
图7为本发明提供的一种BUS号分配装置的结构框图。
具体实施方式
本发明的核心是提供一种BUS号分配方法、系统、装置及介质,无论CPU芯片的对内通道和对外通道的顺序是否相反,均以对内通道的顺序为PCIe设备分配BUS号,从而针对所有的CPU芯片得到的BUS号均相同,从而提高BIOS的应用场景。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参照图1,图1为本发明提供的一种BUS号分配方法的流程示意图,该方法包括:
S11:确定CPU芯片的对内通道和对外通道的顺序是否相反;
S12:若相同,则在对与CPU芯片连接的PCIe设备进行枚举时,以对内通道或对外通道的顺序为PCIe设备分配BUS号;
S13:若相反,则在对PCIe设备进行枚举时,以对内通道的顺序为PCIe设备分配BUS号。
考虑到现有技术中存在两种CPU芯片,一种为CPU芯片的对内通道和对外通道的顺序是相反,一种是CPU芯片的对内通道和对外通道的顺序是相同的,则同一版本BIOS针对上述两种CPU芯片进行配置时,会出现配置的BUS号是相反的情况,则基于BUS号对对应的PCIe设备进行控制或者传输数据时,会导致控制或者传输对象错误。
为解决上述技术问题,本申请的设计思路为,设计一种BUS号分配方法,使同一版本BIOS应用于上述两种CPU芯片时,分配出的BUS号是相同的。
基于此,本申请中首先确定CPU芯片的对内通道和对外通道的顺序,并判端其是否相反,若相同,则以对内通道或对外通道的顺序为PCIe设备分配BUS号(由于对内通道与对外通道的顺序是相同的,因此以其中任意一个的顺序分配BUS号即可),并在CPU芯片的对内通道和对外通道的顺序相反时,以对内通道的顺序为基准为PCIe设备分配BUS号,由于CPU芯片的对内通道的顺序是固定的,因此,通过本申请中的方式,无论对内通道与对外通道的顺序是相同还是相反,最终分配出来的BUS号是相同的,也即是,针对不同的CPU芯片,可以自适应的调节的分配BUS号的方式,从而使分配出来的BUS号相同。
需要说明的是,本申请中的对内通道为PE lanes,对外通道为Die lanes,假设对内通道和对外通道均为16个,则若对内通道的编号为1-15,对外通道的编号也为0-15,则表示对内通道和对外通道的顺序相同。若对外通道的编号为15-0,则表示对内通道与对外通道的顺序相反。
以下实施例中将对内通道与对外通道的顺序相同的芯片称为第一芯片,将对内通道与对外通道的顺序相反的芯片称为第二芯片,则第一芯片的型号可以但不下限于为SapphireRapidsXCC(以下简称XCC),第二芯片的型号可以但不限于为SapphireRapidsMCC(以下简称MCC)。
例如,在XCC的对外通道顺序为0-15,而MCC的对外通道顺序为15-0时,则在CPU芯片上连接有4个x4的PCIe设备时,也即BIOS将16个通道分为4个x4的端口时,XCC可以分配出A、C、E、G这4个端口,但MCC分配出来的4个端口为G、E、C、A,对应到PCIeBDF(PC使用BUS号(0-255)、Device号(0-31)、Function号(0-7),即BDF来标识某一个pcie设备)上的区别就是XCC的4个x4端口的BDF为0x4F:01.0、0x4F:02.0、0x4F:03.0、0x4F:04.0,而MCC的4个x4端口的BDF为0x4F:04.0、0x4F:03.0、0x4F:02.0、0x4F:01.0;对应到Secbus Num(BUS号)的顺序也是相反的,具体请参照图2和图3,图2为本发明提供的一种XCC芯片分配的端口示意图,图3为本发明提供的一种MCC芯片分配的端口示意图,图中的SSD0~SSS3为XCC芯片或MCC芯片连接的4个PCIe设备。
通过本申请中的方式,可以使MCC分配出来的BDF与XCC分配出来的BDF相同,也即均是0x4F:01.0、0x4F:02.0、0x4F:03.0、0x4F:04.0,BUS号也相同。
同样的,正常情况下,在CPU芯片上连接有3个PCIe设备,且3个PCIe设备的通道个数分别为1x4、1x4、1x8时,也即是BIOS对XCC进行通道分配为1x4、1x4、1x8这3个端口时,可以分出A、C、E这三个端口;但BIOS对MCC进行端口分配时则因为dielane是顺序相反,可以分出E、C、A三个端口,其对应通道则变为了1x8、1x4、1x4;对应到PCIeBDF上的区别就是XCC的3个端口的BDF为0x62:01.0、0x62:03.0、0x62:05.0,而MCC的3个端口的BDF则为0x62:05.0、0x62:03.0、0x62:01.0;对应到Secbus Num(扩展插槽的BUS号)的顺序也是相反的,具体请参照图4和图5,图4为本发明提供的另一种XCC芯片分配的端口示意图,图5为本发明提供的另一种MCC芯片分配的端口示意图,图中的slot1~slot3为XCC芯片或MCC芯片连接的3个PCIe设备。
通过本申请中的方式,将对外通道中的15-8分成端口A和C,将对外通道中的7-0分成端口E,同时采用扩展槽BUS号分配时做自适应处理,使MCC分配出来的BDF与XCC分配出来的BDF相同,也即均是0x62:01.0、0x62:03.0、0x62:05.0,BUS号也相同。
综上,通过本申请中的方式,无论CPU芯片的对内通道和对外通道的顺序是否相反,均以对内通道的顺序为PCIe设备分配BUS号,从而针对所有的CPU芯片得到的BUS号均相同,从而提高BIOS的应用场景。
在上述实施例的基础上:
作为一种优选的实施例,在为PCIe设备份分配BUS号之前,还包括:
确定与CPU芯片连接的每个PCIe设备的通道个数及连接顺序;
在对与CPU芯片连接的PCIe设备进行枚举,包括:
基于每个PCIe设备的通道个数及连接顺序对PCIe设备进行枚举。
本实施例中旨在对PCIe枚举时的另一个过程进行限定,在分配BUS号之前,先确定CPU芯片连接的PCIe设备的通道个数和连接顺序,然后按照对应的通道个数及连接顺序对PCIe设备进行枚举,具体的,通道个数即是确定连接的PCIe设备为x1、x2、x4还是x8,在确定通道个数之后,假设确定的3个PCIe设备为x4、x4和x8,则需要确定这3个PCIe设备的连接顺序,然后依据连接顺序依次为3个PCIe设备分配BUS号。
通过本申请中的方式,在对PCIe设备进行枚举时,具体还通过PCIe设备的通道个数和连接顺序对PCIe设备进行枚举,使得分配的BUS号与PCIe设备的通道个数和连接顺序相对应,保证分配BUS号的可靠性。
作为一种优选的实施例,确定CPU芯片连接的每个PCIe设备的通道个数及连接顺序之前,还包括:
确定CPU芯片上是否连接有PCIe设备;
若连接PCIe设备,则确定连接的所有PCIe设备的个数,并进入确定CPU芯片连接的每个PCIe设备的通道个数及连接顺序的步骤。
进一步的,在确定PCIe设备的通道个数及连接顺序之前,还应该包括,确定CPU芯片上是否连接有PCIe设备,若有,则确定需要连接的PCIe设备的个数,然后基于设备个数、通道个数及设备的连接顺序为PCIe设备分配BUS号。否则,不进入下一个步骤。
其中,确定PCIe设备的个数之后,即是为对应个数的PCIe设备分配对应个数的BUS号。
通过本申请中的方式,只有在确定CPU芯片上连接有PCIe设备时,才会进入确定设备个数、通道个数及设备的连接顺序这一步骤中来,在CPU芯片上没有连接PCIe设备时,不会进入该步骤,可以避免长期重复执行确定通道个数及设备连接顺序这一步骤,可以减小系统所需要的功耗。
作为一种优选的实施例,确定每个PCIe设备的通道个数,包括:
确定PCIe设备的类型;
基于类型确定PCIe设备的通道个数。
具体地,本实施例旨在限定获取PCIe设备的通道个数的具体实现方式,具体地,可以但不限于是通过确定PCIe设备的类型来确定的该PCIe设备对应的通道个数。
具体地,不同类型的PCIe设备对应的通道不尽相同,例如:
作为一种优选的实施例,PCIe设备的类型包括标准OCP卡及类OCP卡。
在PCIe设备的类型包括标准OCP卡和类OCP卡时,其中标准OCP卡所需要的通道个数为8个,类OCP卡所需要的通道个数为4个,PCIe设备的类型不限于上述举例,也可以是其他的实现方式。
可见,通过本申请中的方式,可以实现获取PCIe设备的通道个数的功能,且实现方式简单可靠。
作为一种优选的实施例,确定PCIe设备的类型,包括:
通过PCH的引脚的电平状态确定与电平状态一一对应的PCIe设备的类型。
具体地,确定PCIe设备的类型的方式可以但不限于是通过PCH的引脚的电平状态确定的,其中PCH的引脚的电平状态与PCIe设备的类型一一对应,因此,在需要确定PCIe设备的类型时,只需要获取PCH的引脚的电平状态即可。
具体地,通过识别PCIe设备上的识别电阻,并对相应插槽的PCH的引脚配置高低电平。因此,只需要读取PCH上对应插槽的PCIe设备的类型识别引脚的状态即可,例如,低电平为x8 OCP卡或没插卡,高电平为2x4类OCP卡。电平状态的具体实现方式不限于上述举例,也可以是其他的实现方式。
此外,本申请中PCH的引脚可以但不限于为GPIO引脚。
通过本实施例中的方式可以实现对PCIe设备的类型进行获取的功能,且实现方式简单可靠。
作为一种优选的实施例,确定CPU芯片的对内通道和对外通道的顺序是否相反,包括:
获取CPU芯片的型号;
基于型号确定CPU芯片的对内通道的顺序与对外通道的顺序是否相反。
本实施例中旨在限定确定CPU芯片的对内通道的顺序与对外通道的顺序是否相反的具体实现方式,具体可以但不限于为通过获取CPU芯片的型号的方式,CPU芯片的型号即代表CPU芯片的配置,也即也可以表征对内通道的顺序与对外通道的顺序是相同还是相反。
例如,CPU芯片的型号为SapphireRapidsXCC时,判定对内通道的顺序与对外通道的顺序相同,CPU芯片的型号为SapphireRapidsMCC时,判定对内通道的顺序与对外通道的顺序相反。
其中CPU芯片的型号不限于上述举例,也可以是其他的型号,本申请不在限定。
此外,确定CPU芯片的对内通道的顺序与对外通道的顺序是否相反的具体实现方式也可以是通过分别获取对内通道的顺序及对外通道的顺序的方式,然后基于获取到的顺序判断。但是,使用此种方式获取的步骤较多,较繁琐。
可见,本申请中的方式可以实现确定CPU芯片的对内通道的顺序与对外通道的顺序是否相反,且只需要执行获取CPU芯片的型号这一个步骤即可,实现方式简单高效。
请参照图6,图6为本发明提供的一种BUS号分配系统的结构框图,该系统包括:
确定单元61,用于确定CPU芯片的对内通道和对外通道的顺序是否相反;
第一分配单元62,用于在对内通道和对外通道的顺序相同,对与CPU芯片连接的PCIe设备进行枚举时,以对内通道或对外通道的顺序为PCIe设备分配BUS号;
第一分配单元63,用于在对内通道和对外通道的顺序相反,对PCIe设备进行枚举时,以对内通道的顺序为PCIe设备分配BUS号。
为解决上述技术问题,本申请还提供了一种BUS号分配系统,对于BUS号分配系统的介绍请参照上述实施例,本申请在此不再赘述。
请参照图7,图7为本发明提供的一种BUS号分配装置的结构框图,该装置包括:
存储器71,用于存储计算机程序;
处理器72,用于在执行计算机程序时,实现所上述的BUS号分配方法的步骤。
为解决上述技术问题,本申请还提供了一种BUS号分配装置,对于BUS号分配装置的介绍请参照上述实施例,本申请在此不再赘述。
为解决上述技术问题,本发明还提供了一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现上述的BUS号分配方法的步骤。对于计算机可读存储介质的介绍请参照上述实施例,本申请在此不再赘述。
需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其他实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (10)
1.一种BUS号分配方法,其特征在于,包括:
确定CPU芯片的对内通道和对外通道的顺序是否相反;
若相同,则在对与所述CPU芯片连接的PCIe设备进行枚举时,以所述对内通道或所述对外通道的顺序为所述PCIe设备分配BUS号;
若相反,则在对所述PCIe设备进行枚举时,以所述对内通道的顺序为所述PCIe设备分配所述BUS号。
2.如权利要求1所述的BUS号分配方法,其特征在于,在为所述PCIe设备份分配所述BUS号之前,还包括:
确定与所述CPU芯片连接的每个所述PCIe设备的通道个数及连接顺序;
在对与所述CPU芯片连接的PCIe设备进行枚举,包括:
基于每个所述PCIe设备的通道个数及连接顺序对所述PCIe设备进行枚举。
3.如权利要求1所述的BUS号分配方法,其特征在于,确定所述CPU芯片连接的每个所述PCIe设备的通道个数及连接顺序之前,还包括:
确定所述CPU芯片上是否连接有所述PCIe设备;
若连接所述PCIe设备,则确定连接的所有PCIe设备的个数,并进入确定所述CPU芯片连接的每个所述PCIe设备的通道个数及连接顺序的步骤。
4.如权利要求3所述的BUS号分配方法,其特征在于,确定每个所述PCIe设备的通道个数,包括:
确定所述PCIe设备的类型;
基于所述类型确定所述PCIe设备的通道个数。
5.如权利要求4所述的BUS号分配方法,其特征在于,确定所述PCIe设备的类型,包括:
通过PCH的引脚的电平状态确定与所述电平状态一一对应的所述PCIe设备的类型。
6.如权利要求4所述的BUS号分配方法,其特征在于,所述PCIe设备的类型包括标准OCP卡及类OCP卡。
7.如权利要求1-6任一项所述的BUS号分配方法,其特征在于,确定CPU芯片的对内通道和对外通道的顺序是否相反,包括:
获取所述CPU芯片的型号;
基于所述型号确定所述CPU芯片的所述对内通道的顺序与所述对外通道的顺序是否相反。
8.一种BUS号分配系统,其特征在于,包括:
确定单元,用于确定CPU芯片的对内通道和对外通道的顺序是否相反;
第一分配单元,用于在所述对内通道和所述对外通道的顺序相同,对与所述CPU芯片连接的PCIe设备进行枚举时,以所述对内通道或所述对外通道的顺序为所述PCIe设备分配BUS号;
第一分配单元,用于在所述对内通道和所述对外通道的顺序相反,对所述PCIe设备进行枚举时,以所述对内通道的顺序为所述PCIe设备分配所述BUS号。
9.一种BUS号分配系统,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于在执行所述计算机程序时,实现如权利要求1-7任一项所述的BUS号分配方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1-7任一项所述的BUS号分配方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111442722.9A CN114327864B (zh) | 2021-11-30 | 2021-11-30 | 一种bus号分配方法、系统、装置及介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111442722.9A CN114327864B (zh) | 2021-11-30 | 2021-11-30 | 一种bus号分配方法、系统、装置及介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114327864A CN114327864A (zh) | 2022-04-12 |
CN114327864B true CN114327864B (zh) | 2024-01-12 |
Family
ID=81047941
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111442722.9A Active CN114327864B (zh) | 2021-11-30 | 2021-11-30 | 一种bus号分配方法、系统、装置及介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114327864B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107506151A (zh) * | 2017-09-06 | 2017-12-22 | 郑州云海信息技术有限公司 | 一种通过reset SAS、raid卡调整系统下磁盘盘符顺序的方法 |
CN112115092A (zh) * | 2020-09-18 | 2020-12-22 | 苏州浪潮智能科技有限公司 | 一种pcie总线号的分配方法、装置、设备及存储介质 |
CN113296479A (zh) * | 2020-06-17 | 2021-08-24 | 阿里巴巴集团控股有限公司 | 总线入网单元、输送线电气控制系统及部署方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11507421B2 (en) * | 2019-06-11 | 2022-11-22 | Dell Products L.P. | Information handling system and method to allocate peripheral component interconnect express (PCIe) bus resources |
-
2021
- 2021-11-30 CN CN202111442722.9A patent/CN114327864B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107506151A (zh) * | 2017-09-06 | 2017-12-22 | 郑州云海信息技术有限公司 | 一种通过reset SAS、raid卡调整系统下磁盘盘符顺序的方法 |
CN113296479A (zh) * | 2020-06-17 | 2021-08-24 | 阿里巴巴集团控股有限公司 | 总线入网单元、输送线电气控制系统及部署方法 |
CN112115092A (zh) * | 2020-09-18 | 2020-12-22 | 苏州浪潮智能科技有限公司 | 一种pcie总线号的分配方法、装置、设备及存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN114327864A (zh) | 2022-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109324991B (zh) | 一种pcie设备的热插拔装置、方法、介质及系统 | |
CN103098039A (zh) | 高速外围器件互连总线端口配置方法及设备 | |
CN103412838B (zh) | 一种扩展系统、通信方法、地址配置方法、设备及装置 | |
CN110457925A (zh) | 内外部存储中应用数据隔离方法、装置、终端及存储介质 | |
CN111078353A (zh) | 存储设备的操作方法及物理服务器 | |
CN115905095A (zh) | Usb免驱通信方法、装置、电子设备及存储介质 | |
CN115499268B (zh) | 用于汽车总线的映射管理器及总线适配器连接系统 | |
CN114327864B (zh) | 一种bus号分配方法、系统、装置及介质 | |
CN112202600B (zh) | 一种多节点单主机与多主机通信自动切换装置及方法 | |
CN113688085A (zh) | 一种pci-e设备的服务器接口管理结构和方法 | |
CN117135055A (zh) | 带宽资源的控制方法及装置、存储介质及电子装置 | |
CN104615558A (zh) | 一种数据传送方法及电子装置 | |
CN117077221A (zh) | 一种硬盘丝印分配方法、装置、计算机设备及介质 | |
US7024494B1 (en) | Method and system for configuring a peripheral card in a communications environment | |
CN115599727A (zh) | 一种pcie设备带宽分配方法及相关装置 | |
CN113468028B (zh) | 用于计算设备的设备管理方法、计算设备、装置和介质 | |
CN114741350A (zh) | 一种多个nvme硬盘背板级联方法、系统、设备及介质 | |
CN112069113B (zh) | I2c设备配置方法和系统 | |
CN112631979A (zh) | 一种自动分配pcie信号的服务器及方法 | |
JP4291368B2 (ja) | メモリバスチェック手順 | |
CN110795378B (zh) | 一种串口设备的设备号分配方法、智能终端及储存介质 | |
US7512730B2 (en) | Method for dynamically allocating interrupt pins | |
EP4379563A1 (en) | Scalable testing for smart cards | |
CN109213673A (zh) | 一种基于串口仿真软件的开发方法和装置 | |
CN101436134A (zh) | 硬件装置的状态设定方法及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |