CN114296991A - 一种应用于Expander的CRC数据校验方法和校验电路 - Google Patents

一种应用于Expander的CRC数据校验方法和校验电路 Download PDF

Info

Publication number
CN114296991A
CN114296991A CN202111630960.2A CN202111630960A CN114296991A CN 114296991 A CN114296991 A CN 114296991A CN 202111630960 A CN202111630960 A CN 202111630960A CN 114296991 A CN114296991 A CN 114296991A
Authority
CN
China
Prior art keywords
data
input data
frame
crc
expander
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111630960.2A
Other languages
English (en)
Other versions
CN114296991B (zh
Inventor
郭晨阳
王大伦
李良磊
苑东朝
张静波
汪宏志
郭二辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuxi Zhongxing Microsystem Technology Co ltd
Original Assignee
Wuxi Zhongxing Microsystem Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuxi Zhongxing Microsystem Technology Co ltd filed Critical Wuxi Zhongxing Microsystem Technology Co ltd
Priority to CN202111630960.2A priority Critical patent/CN114296991B/zh
Publication of CN114296991A publication Critical patent/CN114296991A/zh
Application granted granted Critical
Publication of CN114296991B publication Critical patent/CN114296991B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

本发明提供了一种应用于Expander的CRC数据校验方法和校验电路,该方法包括:接收来自外部设备的输入数据,将输入数据直接写入Expander的接收FIFO中;从接收FIFO中读出已写入的输入数据,并判断输入数据的帧类型;仅当读出的输入数据为地址帧时,将输入数据发送到解扰器;从输入数据中过滤原语信息;对过滤后的输入数据进行解扰,利用计数器定位输入数据中的CRC数据,并根据CRC数据对解扰数据进行CRC校验。本发明的方案缩短了Expander建链时间,减少了电路面积,提高了Expander系统的建链效率。

Description

一种应用于Expander的CRC数据校验方法和校验电路
技术领域
本发明属于磁盘校验技术领域,特别涉及一种应用于Expander的CRC数据校验方法和校验电路。
背景技术
SAS(串行连接SCSI)采用串行接口以获得较高的传输速度,通过STP协议(SATA通道协议)实现SAS控制器和SATA设备之间的互联和数据传输。SAS控制器通过一级或多级Expander(磁盘扩展器)扩展支持大规模磁盘的管理,提供高性能、高灵活度的存储扩展方案。
对于Expander来说,首先会将接收到的数据存入至接收队列(FIFO)中,然后将FIFO中的数据读出,进行解扰(Descramble)以及CRC校验,从而建立外部设备与Expander的数据链接。整个过程如图1和2所示。但是由于在Frame中间会随机地插入原语(Primitive),所以如何正确定位到CRC数据所在的位置是校验电路的设计关键。
在CRC数据定位的问题上,现有技术主要基于FIFO的存入排序和数据缓存来执行。Expander在存储输入数据时会将输入数据延时一个时钟(clock)再存储,然后将延时的数据与输入的数据相比较,如果是原语,则立即存入至FIFO中,如果是字节数据则将延时的数据存储至FIFO中,然后再将数据进行缓存,以保证在EOF/EOAF之前的一个字段是CRC数据。此后,将解扰后的数据发送给CRC校验模块,根据校验模块生成的CRC数据与上述接收到的CRC数据的比较结果来确认CRC数据是否校验正确。
可见,现有技术中的Expander不仅对所有类型的帧包括数据帧和地址帧都进行CRC校验,而且在查找和存储CRC数据时已耗费多个时钟周期,这明显延长了建链时间。若在FIFO外部设置CRC排序电路,则同时会增大电路面积,从而影响整个系统性能。
发明内容
本发明的目的之一在于,基于Expander的数据帧特性,提供一种在Expander应用的CRC数据校验方法及其校验电路,以减少在Expander中进行CRC校验所花费的时间,提高Expander系统的建链效率。
根据本发明的第一方面,首先提供了一种应用于Expander的CRC数据校验方法,包括:
步骤101、接收来自外部设备的输入数据,将所述输入数据直接写入Expander的接收FIFO中,所述输入数据包括CRC数据;
步骤102、从所述接收FIFO中读出已写入的输入数据,并判断所述输入数据的帧类型;
步骤103、仅当读出的输入数据为地址帧时,将所述输入数据发送到解扰器;
步骤104、从所述输入数据中过滤原语信息;
步骤105、对过滤后的输入数据进行解扰,利用计数器定位所述输入数据中的CRC数据,并利用所述CRC数据对解扰数据进行CRC校验。
优选地,所述将所述输入数据直接写入Expander的接收FIFO中,进一步包括:
将所述输入数据直接写入接收FIFO写入模块,而不对所述写入操作施加延迟。
优选地,所述帧类型包括数据帧和地址帧,所述判断输入数据的帧类型,进一步包括:
根据所述输入数据的帧头和帧尾信息的内容,判断所述输入数据的帧类型;
如果所述帧头信息是SOAF或所述帧尾信息是EOAF,则判断所述输入数据是地址帧;
如果所述帧头信息是SOF或所述帧尾信息是EOF,则判断所述输入数据是数据帧。
优选地,在所述判断输入数据的帧类型之后,进一步包括:
当读出的输入数据为数据帧时,将所述输入数据直接路由到Expander的输出端口。
优选地,所述从输入数据中过滤原语信息,进一步包括:
如果当前接收的字段的K码为1,则确定该字段为原语信息,并跳过对所述原语信息的解扰和CRC校验。
根据本发明的第二方面,相应地,提供了一种应用于Expander的CRC数据校验电路,包括:
FIFO写入模块,被配置为接收来自外部设备的输入数据,将接收到的输入数据直接写入Expander的接收FIFO中;
FIFO读出模块,被配置为从所述接收FIFO中读出已写入的输入数据,将输入数据发送到帧类型判断逻辑;
所述帧类型判断逻辑,被配置为判断所述输入数据的帧类型,并且在所述帧类型为地址帧时,将所述输入数据发送到解扰器;
所述解扰器,进一步包括:
识别逻辑,被配置为在数据解扰之前从所述输入数据中识别原语信息并进行过滤;
解扰电路,对过滤后的数据执行解扰处理;
计数器,被配置为定位所述输入数据中的CRC数据;以及
CRC校验器,被配置为利用所述CRC数据对所述解扰电路输出的解扰数据进行CRC校验。
优选地,来自外部设备的输入数据直接与所述FIFO写入模块的输入端相连接,以使所述输入数据直接写入接收FIFO,而不对写入操作施加延迟。
优选地,所述帧类型判断逻辑进一步被配置为:
根据所述输入数据的帧头和帧尾信息的内容,判断所述输入数据的帧类型;
如果所述帧头信息是SOAF或所述帧尾信息是EOAF,则判断所述输入数据是地址帧;
如果所述帧头信息是SOF或所述帧尾信息是EOF,则判断所述输入数据是数据帧。
优选地,所述帧类型判断逻辑进一步被配置为:
如果判断所述输入数据为数据帧,则将所述输入数据直接路由到Expander的输出端口。
优选地,所述识别逻辑进一步被配置为:
如果当前接收的字段的K码为1,则确定该字段为原语信息,将所述原语信息直接路由到输出端口,而不发送到所述解扰电路。
相比于现有技术,本发明的应用于Expander的CRC数据校验方法和校验电路,利用Expander自身的特性对帧进行分类,对数据帧进行直接转发,对地址帧则进行解扰和CRC校验,接收到的外部输入数据不用进行排序而直接进入FIFO中,而且使用计数器以及K码来准确定位CRC数据,不仅缩短了Expander建链时间,而且减少了电路面积,提高了整个Expander系统的建链效率。
本发明的其它特征和优点将在随后的说明书中阐述,并且部分地从说明书中变得对本领域技术普通人员显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所指出的结构来实现和获取。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图是本发明的某些实施例,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获取其他的附图。
图1示出了根据现有技术的Expander与外部设备连接结构的示意图。
图2示出了根据现有技术的Expander内部的CRC校验电路结构的模块图。
图3示出了根据本发明的应用于Expander的CRC数据校验方法的流程图。
图4示出了不同类型的帧数据的具体字段结构示意图。
图5示出了根据本发明的Expander内部的CRC数据校验电路的模块图。
图6示出了根据本发明的CRC数据校验电路中的解扰器和CRC校验器的功能示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地说明,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获取的所有其他实施例,都属于本发明保护的范围。
针对帧内CRC数据校验问题,本发明使用针对数据帧(Data Frame)和地址帧(Address Frame)的CRC校验策略,旨在提高CRC校验调度和管理的灵活性,并通过消除对CRC数据排序的限制,缩短建链时间。
参见图3的流程图,根据本发明第一方面的应用于Expander的CRC数据校验方法,包括:
步骤101、接收来自外部设备的输入数据,将接收到的输入数据直接写入Expander的接收FIFO中。
结合图5示出的Expander内部的CRC数据校验电路的模块图,本发明的实施例中,Expander从外部设备接收待校验的数据之后,将数据即时或实时地存储至FIFO中。如图5所示,外部输入数据data_in连接于写入模块(RX FIFO Write)的输入端,以将外部输入数据data_in直接写入接收FIFO写入模块(RX FIFO Write),而取消了图2所示的CRC检测逻辑(CRC detect)。不同于传统技术中将输入数据通过CRC detect模块延时一个时钟再存储,本发明通过将零延迟的数据即时存储到FIFO,可以减少数据存储所占用的时钟周期。
步骤102、从所述接收FIFO中读出已写入的输入数据,并判断所述输入数据的帧类型。
具体参见图5,FIFO读出模块(RX FIFO Read)的输入端连接于接收FIFO。通过FIFO读出模块(RX FIFO Read)获取已写入接收FIFO的输入数据data_in,并判断其类型。Expander中接收的帧(Frame)包括地址帧(Address Frame)和数据帧(Data Frame),具体区分如图4所示。外部设备首先将Identify Address Frame传输给Expander,在双方相互认证之后,接下来会将Open Address Frame(OPAF)传输给Expander,当建立链接(connect)之后,外部设备可以开始传输数据帧(Data Frame)。因此,地址帧的传输直接影响到建链的效率。
由于SOAF/EOAF仅存在于地址帧中,而SOF/EOF仅存在于数据帧中,本发明的实施例中,具体可以通过判断帧头和帧尾信息的内容是SOAF/EOAF还是SOF/EOF,来确定该帧信息是数据帧(Data Frame)还是地址帧(Address Frame)。
步骤103、仅当读出的输入数据为地址帧时,将所述输入数据发送到解扰器。
由于在Expander中,主要依赖地址帧进行建链和路由,因此需要将地址帧进行解扰和校验,而对数据帧直接进行转发处理。如果在步骤102中,判断帧类型为地址帧(Address Frame),则需要对其依次进行解扰与CRC校验,即将该帧数据发送到解扰器(Descrambler)。如果是数据帧(Data Frame),则无需进行解扰与CRC校验,因此可以直接将数据帧路由到Expander的输出端口。
步骤104、从所述输入数据中过滤原语信息。
参见图5和6所示,将从接收FIFO中读出之后的输入数据串行地发送到解扰器中。根据协议规定,字节数据(dword)的K码为0。只有原语(primitive)的K码为1。因此本发明的实施例中,在解扰器中可以通过K码来区分输入数据中的字段是需要校验的字节数据(dword)还是原语(primitive),如果K码为0,则表示接收的字段为dword,可以继续执行解扰和CRC校验;如果K码为1,则表示接收的字段为原语。原语不需要参与解扰和CRC校验。为提高校验效率,若判断当前字段为原语,则可以跳过解扰和校验过程,直接输出到端口,并继续处理后续的字段数据。
步骤105、对过滤后的输入数据进行解扰,利用计数器定位所述输入数据中的CRC数据,并利用所述CRC数据对解扰数据进行CRC校验。
如图6所示,当检测到所述K码为0时,将串行的32bit数据输入解扰器模块执行解扰操作。由于在起始原语和结束原语之间的数据(包括CRC数据)均被加扰,因此,解扰操作得出的解扰结果应当包括两部分,分别为解扰后的原始数据(data dword)和解扰后的CRC数据。然后,可以将原始数据输入CRC生成器(CRC Generate),运算得到CRC校验值,最终,可以将CRC校验值与解扰得到的CRC数据进行比较。若两者一致,表明校验通过;否则校验失败。
根据图4所示的地址帧的信息结构,帧信息中的CRC数据始终位于7个字段dword0-dword 6之后。因此在本发明优选的实施例中,当解扰电路检测到SOAF原语后,可以立即启动计数器counter。每当计数器检测到输入的字段内容为data dword时,计数器counter的值增1,同时可以将输入的字段转发到CRC生成器中,开始产生CRC校验数据。当所述计数器counter的值达到7时,可以将CRC Generate生成的CRC校验数据进行存储。接下来,当计数器counter的值达到8时,表明已经定位到解扰后的CRC数据,可以将上述存储的CRC校验数据与接收到的解扰后的CRC数据进行比较。若两者一致,表明校验通过;否则校验失败。
从以上实施例中可以看出,本发明应用于Expander的CRC数据校验方法,主要用于优化Expander系统中的建链时间,提高整个系统的建链效率。首先,利用Expander自身的特性对帧进行分类。然后对数据帧进行直接转发,对地址帧则进行解扰和CRC校验,从而缩短了电路建链时间。其次,接收到的外部输入数据不需要进行预排序而直接进入FIFO中。利用Expander处理数据的特性并省略了排序电路,从而减少了电路面积。第三,本发明使用计数器以及K码来定位CRC数据,运算速度快,减少了数据暂存以及延时存储,提高整个Expander系统的建链效率。
相应地,参见图5,本发明在第二方面提供了一种应用于Expander的CRC数据校验电路,包括:
FIFO写入模块(RX FIFO Write),被配置为接收来自外部设备的输入数据,将接收到的输入数据直接写入Expander的接收FIFO中;
FIFO读出模块(RX FIFO Read),被配置为从所述接收FIFO中读出已写入的输入数据,并判断所述输入数据的帧类型;
帧类型判断逻辑(frame select),被配置为在读出的输入数据为地址帧时,将所述输入数据发送到解扰器(Descambler);
所述解扰器(Descambler),进一步包括:
识别逻辑,被配置为在数据解扰之前从所述输入数据中识别原语信息并进行过滤;
解扰电路,对过滤后的数据执行解扰处理;
计数器,被配置为定位所述输入数据中的CRC数据;以及
CRC校验器(CRC Check),被配置为利用所述CRC数据对所述解扰电路输出的解扰数据进行CRC校验。
如图5所示,其中来自外部设备的输入数据直接与所述FIFO写入模块(RX FIFOWrite)的输入端相连接,以使在Expander从外部设备接收待校验的数据之后,将输入数据直接写入接收FIFO,而不对写入操作施加延迟,而是即时或实时地存储至FIFO中。通过取消了图2所示的CRC检测逻辑(CRC detect),减少了数据存储所占用的时钟周期。
所述FIFO读出模块(RX FIFO Read)具体用于获取事先写入接收FIFO的输入数据data_in,并利用帧类型判断逻辑来判断其类型。本发明的实施例中,具体可以通过判断帧头和帧尾信息的内容是SOAF/EOAF还是SOF/EOF,来确定该帧信息是数据帧(Data Frame)还是地址帧(Address Frame)。
对于所述帧类型判断逻辑(frame select),如果判断帧类型为地址帧(AddressFrame),则需要对该帧依次进行解扰与CRC校验,即将该数据发送到解扰器。如果是数据帧(Data Frame),则无需进行解扰与CRC校验,直接将数据帧路由到Expander的输出端口。
如图5和6所示,所述帧类型判断逻辑(frame select)进一步配置为,将从接收FIFO中读出之后的输入数据串行地发送到解扰电路中。在此之前,识别逻辑可以通过K码来区分输入数据中的字段是需要校验的字节数据(dword)还是原语(primitive),如果K码为0,则表示接收的字段为dword,将该字段发送到解扰电路,继续执行解扰和CRC校验;如果K码为1,则表示接收的字段为原语(primitive)。此时可以跳过解扰和校验过程,直接将原语输出到端口,并继续处理后续的字段数据。
如图6所示,当识别逻辑检测到所述K码为0时,将串行的32bit数据输入解扰电路Descambler进行解扰操作。由于在起始原语和结束原语之间的数据包括CRC值均被加扰,因此,解扰电路输出的解扰结果应当包括两部分,分别为解扰后的原始数据(data dword)和解扰后的CRC数据。然后可以将原始数据输入CRC生成器(CRC Generate),运算得到CRC校验值,最终,将CRC校验值与解扰得到的CRC数据同时输入CRC比较器,将两者进行比较。若一致,表明校验通过;否则校验失败。
在本发明优选的实施例中,帧信息中的CRC数据始终位于7个字段dword 0-dword6之后。当解扰电路检测到SOAF原语后,可以立即启动计数器counter。每当计数器检测到输入的字段内容为data dword时,计数器counter的数值增1,同时可以将输入的字段转发到CRC生成器中,开始产生CRC校验数据。当计数器counter达到7时,可以将CRC Generate生成的CRC校验数据进行存储。接下来,当计数器counter达到8时,表明已经定位到解扰后的CRC数据,此时可以将存储的CRC校验数据与解扰后的CRC数据同时输入CRC比较器进行比较。若两者一致,表明校验通过;否则校验失败。
从以上实施例中可以看出,本发明应用于Expander的CRC数据校验电路,利用Expander自身的特性对帧进行分类。然后对数据帧进行直接转发,对地址帧则进行解扰和CRC校验,从而缩短了电路建链时间。接收到的外部输入数据不需要进行预排序而直接进入FIFO中,省略了排序电路,从而减少了电路面积。使用计数器以及K码来定位CRC数据,运算速度快,减少了数据暂存以及延时存储,提高整个Expander系统的建链效率。
需要说明的是,以上所示的流程图或结构图仅用于说明而非限定本发明的技术方案。本领域技术人员可以理解,在本发明基础上可以根据实际需要而上述方法流程细节等做出容易想到的任意调整,而不应将本发明限于上述示例的具体结构或参数。
尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解,其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (10)

1.一种应用于Expander的CRC数据校验方法,其特征在于,包括:
步骤101、接收来自外部设备的输入数据,将所述输入数据直接写入Expander的接收FIFO中,所述输入数据包括CRC数据;
步骤102、从所述接收FIFO中读出已写入的输入数据,并判断所述输入数据的帧类型;
步骤103、仅当读出的输入数据为地址帧时,将所述输入数据发送到解扰器;
步骤104、从所述输入数据中过滤原语信息;
步骤105、对过滤后的输入数据进行解扰,利用计数器定位所述输入数据中的CRC数据,并利用所述CRC数据对解扰数据进行CRC校验。
2.根据权利要求1所述的应用于Expander的CRC数据校验方法,其特征在于,所述将所述输入数据直接写入Expander的接收FIFO中,进一步包括:
将所述输入数据直接写入接收FIFO写入模块,而不对写入操作施加延迟。
3.根据权利要求1所述的应用于Expander的CRC数据校验方法,其特征在于,所述帧类型包括数据帧和地址帧,所述判断输入数据的帧类型,进一步包括:
根据所述输入数据的帧头和帧尾信息的内容,判断所述输入数据的帧类型;
如果所述帧头信息是SOAF或所述帧尾信息是EOAF,则判断所述输入数据是地址帧;
如果所述帧头信息是SOF或所述帧尾信息是EOF,则判断所述输入数据是数据帧。
4.根据权利要求3所述的应用于Expander的CRC数据校验方法,其特征在于,在所述判断输入数据的帧类型之后,进一步包括:
当读出的输入数据为数据帧时,将所述输入数据直接路由到Expander的输出端口。
5.根据权利要求1所述的应用于Expander的CRC数据校验方法,其特征在于,所述从所述输入数据中过滤原语信息,进一步包括:
如果当前接收的字段的K码为1,则确定该字段为原语信息,并跳过对所述原语信息的解扰和CRC校验。
6.一种应用于Expander的CRC数据校验电路,其特征在于,包括:
FIFO写入模块,被配置为接收来自外部设备的输入数据,将接收到的输入数据直接写入Expander的接收FIFO中;
FIFO读出模块,被配置为从所述接收FIFO中读出已写入的输入数据,将输入数据发送到帧类型判断逻辑;
所述帧类型判断逻辑,被配置为判断所述输入数据的帧类型,并且在所述帧类型为地址帧时,将所述输入数据发送到解扰器;
所述解扰器,进一步包括:
识别逻辑,被配置为在数据解扰之前从所述输入数据中识别原语信息并进行过滤;
解扰电路,对过滤后的数据执行解扰处理;
计数器,被配置为定位所述输入数据中的CRC数据;以及
CRC校验器,被配置为利用所述CRC数据对所述解扰电路输出的解扰数据进行CRC校验。
7.根据权利要求6所述的应用于Expander的CRC数据校验电路,其特征在于,来自外部设备的输入数据直接与所述FIFO写入模块的输入端相连接,以使所述输入数据直接写入接收FIFO,而不对写入操作施加延迟。
8.根据权利要求6所述的应用于Expander的CRC数据校验电路,其特征在于,所述帧类型判断逻辑进一步被配置为:
根据所述输入数据的帧头和帧尾信息的内容,判断所述输入数据的帧类型;
如果所述帧头信息是SOAF或所述帧尾信息是EOAF,则判断所述输入数据是地址帧;
如果所述帧头信息是SOF或所述帧尾信息是EOF,则判断所述输入数据是数据帧。
9.根据权利要求6所述的应用于Expander的CRC数据校验电路,其特征在于,所述帧类型判断逻辑进一步被配置为:
如果判断所述输入数据为数据帧,则将所述输入数据直接路由到Expander的输出端口。
10.根据权利要求6所述的应用于Expander的CRC数据校验电路,其特征在于,所述识别逻辑进一步被配置为:
如果当前接收的字段的K码为1,则确定该字段为原语信息,并将所述原语信息直接路由到输出端口,而不发送到所述解扰电路。
CN202111630960.2A 2021-12-28 2021-12-28 一种应用于Expander的CRC数据校验方法和校验电路 Active CN114296991B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111630960.2A CN114296991B (zh) 2021-12-28 2021-12-28 一种应用于Expander的CRC数据校验方法和校验电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111630960.2A CN114296991B (zh) 2021-12-28 2021-12-28 一种应用于Expander的CRC数据校验方法和校验电路

Publications (2)

Publication Number Publication Date
CN114296991A true CN114296991A (zh) 2022-04-08
CN114296991B CN114296991B (zh) 2023-01-31

Family

ID=80971749

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111630960.2A Active CN114296991B (zh) 2021-12-28 2021-12-28 一种应用于Expander的CRC数据校验方法和校验电路

Country Status (1)

Country Link
CN (1) CN114296991B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040111660A1 (en) * 2002-11-27 2004-06-10 Chan Kim CRC verification apparatus with constant delay and method thereof
CN1669073A (zh) * 2002-07-19 2005-09-14 日本电气株式会社 音频解码设备以及解码方法和程序
CN101446887A (zh) * 2009-01-09 2009-06-03 华为技术有限公司 一种原语处理方法、装置和系统
US20170099371A1 (en) * 2005-04-29 2017-04-06 Microsemi Storage Solutions, Inc. Method and apparatus for sas open address frame processing in sas expanders
US20200019378A1 (en) * 2018-07-13 2020-01-16 Toshiba Memory Corporation Apparatus and method
CN112836453A (zh) * 2021-03-04 2021-05-25 无锡众星微系统技术有限公司 Sas控制器帧缓冲区结构设计方法
CN113127389A (zh) * 2021-04-16 2021-07-16 无锡众星微系统技术有限公司 Sas stp业务加速方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1669073A (zh) * 2002-07-19 2005-09-14 日本电气株式会社 音频解码设备以及解码方法和程序
US20040111660A1 (en) * 2002-11-27 2004-06-10 Chan Kim CRC verification apparatus with constant delay and method thereof
US20170099371A1 (en) * 2005-04-29 2017-04-06 Microsemi Storage Solutions, Inc. Method and apparatus for sas open address frame processing in sas expanders
CN101446887A (zh) * 2009-01-09 2009-06-03 华为技术有限公司 一种原语处理方法、装置和系统
US20200019378A1 (en) * 2018-07-13 2020-01-16 Toshiba Memory Corporation Apparatus and method
CN112836453A (zh) * 2021-03-04 2021-05-25 无锡众星微系统技术有限公司 Sas控制器帧缓冲区结构设计方法
CN113127389A (zh) * 2021-04-16 2021-07-16 无锡众星微系统技术有限公司 Sas stp业务加速方法

Also Published As

Publication number Publication date
CN114296991B (zh) 2023-01-31

Similar Documents

Publication Publication Date Title
US10497409B2 (en) Implementing DRAM row hammer avoidance
CN112527705B (zh) 一种PCIe DMA数据通路的验证方法、装置及设备
WO2014135038A1 (zh) 基于pcie总线的报文传输方法与装置
CN114610669A (zh) 多路串口通信中实现时钟同步校准的方法及系统
CN114296991B (zh) 一种应用于Expander的CRC数据校验方法和校验电路
CN109815073B (zh) 一种基于pxi平台的高速串口srio的测试方法
CN114422617A (zh) 一种报文处理方法、系统及计算机可读存储介质
CN102111401B (zh) 协议识别方法、协议识别装置及设备
CN104767658B (zh) 一种在线检测报文传输错误的方法与装置
CN108289117B (zh) 一种基于fpga的多方接入系统及处理方法
CN103957070B (zh) 一种数据帧的定位方法及装置
CN107632793B (zh) 一种用于ssd后端的数据流管控方法
KR20230008043A (ko) 통신 장치 및 통신 시스템
CN113656220A (zh) 一种plc数据基线恢复方法、装置及计算机存储介质
CN114240651A (zh) 跨链交易发送方法、装置、设备和存储介质
US6728861B1 (en) Queuing fibre channel receive frames
CN107786309B (zh) 一种免时钟同步的芯片数据传输方法、系统及电子设备
US20030152073A1 (en) Inbound data stream controller with pre-recognition of frame sequence
US5504749A (en) Apparatus for reading out address information
CN114443400B (zh) 信号测试方法、装置、片上系统、电子设备及存储介质
EP3258385A1 (en) Connection for quick search of regular expressions in data
CN110311835B (zh) 一种基于内容模板的电力iec协议符合性验证方法
JP4837361B2 (ja) 伝送システム、そのデータ送信装置、データ受信装置
KR101217684B1 (ko) 다중 캔 네트워크에서의 캔 통신을 위한 캔 커플러 및 캔 커플링 방법
CN103457765A (zh) 一种网络协议调试方法、装置和系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant