CN114255706A - 对二极管连接开关阈值变化敏感性降低的像素电路 - Google Patents
对二极管连接开关阈值变化敏感性降低的像素电路 Download PDFInfo
- Publication number
- CN114255706A CN114255706A CN202111056187.3A CN202111056187A CN114255706A CN 114255706 A CN114255706 A CN 114255706A CN 202111056187 A CN202111056187 A CN 202111056187A CN 114255706 A CN114255706 A CN 114255706A
- Authority
- CN
- China
- Prior art keywords
- terminal
- transistor
- supply line
- switching transistor
- voltage supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000035945 sensitivity Effects 0.000 title description 3
- 239000003990 capacitor Substances 0.000 claims abstract description 90
- 238000003860 storage Methods 0.000 claims abstract description 47
- 238000000034 method Methods 0.000 claims description 26
- 238000011017 operating method Methods 0.000 claims description 11
- 239000002096 quantum dot Substances 0.000 claims description 4
- 230000008878 coupling Effects 0.000 abstract description 8
- 238000010168 coupling process Methods 0.000 abstract description 8
- 238000005859 coupling reaction Methods 0.000 abstract description 8
- 230000007812 deficiency Effects 0.000 abstract description 3
- 230000000694 effects Effects 0.000 description 25
- 238000002347 injection Methods 0.000 description 25
- 239000007924 injection Substances 0.000 description 25
- 238000010586 diagram Methods 0.000 description 23
- 230000008859 change Effects 0.000 description 16
- 230000003071 parasitic effect Effects 0.000 description 16
- 208000035405 autosomal recessive with axonal neuropathy spinocerebellar ataxia Diseases 0.000 description 14
- 241000750042 Vini Species 0.000 description 10
- 230000008569 process Effects 0.000 description 8
- 239000004065 semiconductor Substances 0.000 description 6
- 230000035882 stress Effects 0.000 description 6
- 208000033361 autosomal recessive with axonal neuropathy 2 spinocerebellar ataxia Diseases 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000003446 memory effect Effects 0.000 description 3
- 229920001621 AMOLED Polymers 0.000 description 2
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 230000002411 adverse Effects 0.000 description 2
- 238000013459 approach Methods 0.000 description 2
- 230000001627 detrimental effect Effects 0.000 description 2
- 230000001771 impaired effect Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000004043 responsiveness Effects 0.000 description 2
- 238000002207 thermal evaporation Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 208000032005 Spinocerebellar ataxia with axonal neuropathy type 2 Diseases 0.000 description 1
- 230000032683 aging Effects 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 230000002301 combined effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000002939 deleterious effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- HVCNNTAUBZIYCG-UHFFFAOYSA-N ethyl 2-[4-[(6-chloro-1,3-benzothiazol-2-yl)oxy]phenoxy]propanoate Chemical compound C1=CC(OC(C)C(=O)OCC)=CC=C1OC1=NC2=CC=C(Cl)C=C2S1 HVCNNTAUBZIYCG-UHFFFAOYSA-N 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- RYMZZMVNJRMUDD-HGQWONQESA-N simvastatin Chemical compound C([C@H]1[C@@H](C)C=CC2=C[C@H](C)C[C@@H]([C@H]12)OC(=O)C(C)(C)CC)C[C@@H]1C[C@@H](O)CC(=O)O1 RYMZZMVNJRMUDD-HGQWONQESA-N 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一种驱动发光器件的像素电路,其采用二极管连接补偿方案,所述方案补偿二极管连接开关的阈值变化,所述二极管连接开关在阈值补偿阶段连接所述驱动晶体管。所述像素电路操作以降低所述二极管连接开关的阈值电压变化的影响以提高亮度均匀性和图像质量。除了用于数据编程的存储电容器之外,所述像素电路还包括两个补偿电容器,用以通过所述二极管连接开关控制再平衡电流的流量和幅度,从而消除所述二极管连接开关的阈值电压变化引起的电荷过剩或不足,所述阈值电压变化由所述开关的栅极节点和所述存储电容器之间的电容耦合引起。因此,所述电路配置采用三电容器结构来显著提高补偿性能和可靠性。
Description
技术领域
本申请涉及电子电路的设计和操作,这些电子电路用于将电流传送到显示装置中的元件(例如,传送到有源矩阵OLED(AMOLED)显示装置的像素中的有机发光二极管(OLED))。
背景技术
有机发光二极管(OLED)通过电子和空穴的重新组合产生光,并在阳极和阴极之间施加偏压以使电流通过时发射光。光的亮度与电流的大小有关。如果没有电流,就不会发光,所以OLED技术是一种在用于显示应用时能够实现绝对黑色并在像素之间实现几乎“无限”对比度的技术。
在现有技术中教导了几种用于像素薄膜晶体管(TFT)电路的方法,以通过p型驱动晶体管将电流传递到显示装置的元件,例如有机发光二极管(OLED)。在一个示例中,采用输入信号(比如低“SCAN”信号)来切换电路中的晶体管,以允许在编程阶段将数据电压VDAT存储在存储电容器处。当SCAN信号为高并且开关晶体管将电路与数据电压隔离时,电容器保持VDAT电压,并且将该电压施加到驱动晶体管的栅极。在驱动晶体管具有阈值电压VTH的情况下,OLED的电流量通过以下方式与驱动晶体管的栅极上的电压相关:
其中VDD是连接到驱动晶体管的源极的电源。
TFT器件特性(尤其是TFT阈值电压VTH)可以,例如由于制造工艺或TFT器件在操作过程中的应力和老化,而随时间变化或在可比器件间变化。因此,通过相同的VDAT电压,由于这种阈值电压的变化,驱动TFT传送的电流量可能会有很大的变化。因此,对于给定的VDAT值,显示器中的像素可能不会表现出不均匀的亮度。
因此,传统上,通过采用补偿驱动晶体管特性中的失配的电路,OLED像素电路对驱动晶体管的阈值电压和/或载流子迁移率的变化具有高容差范围。例如,在US 7414599(Chung等人,2008年8月19日公告)中描述了一种方法,其描述了一种电路,其中驱动TFT在编程期间被配置为二极管连接的装置,并且将数据电压施加到驱动晶体管的源极。
阈值补偿时间由驱动晶体管的特性决定,这可能需要较长的补偿时间才能获得较高的补偿精度。对于数据编程时间,对编程电容器充电所需的RC恒定时间由编程时间决定。如本领域所示,一个水平(1H)时间是将数据编程为一行所花费的时间。
利用如US 7414599中的这种电路配置,在补偿驱动晶体管的阈值电压的同时对数据进行编程。然而,希望具有尽可能短的一个水平时间,以增强显示装置的响应性和操作。这是因为必须对每行独立编程,而其他操作,例如驱动晶体管补偿,可以同时对多行执行。因此,显示装置的响应性倾向于最大程度地由用于编程的一个水平时间来决定。当在驱动晶体管被补偿的同一操作阶段对数据进行编程时,由于对驱动晶体管的补偿精度要求,不能进一步减少一个水平时间,因为补偿要求限制了编程阶段的任何时间减少。
US 7414599的电路配置的另一个缺点是VDD电压供应线上的电压变化,比如IR降,将影响OLED电流。在数据编程和补偿阶段结束时,电容器上的存储电压为:
同一SCAN行上每个像素的IR降将根据编程数据电压的不同而不同。类似地,不同行上的像素的IR降,以及因此编程阶段的VDD供电电压也将不同。即使在相同的数据信号和阈值电压被补偿的情况下,这种差异也会导致不同的OLED电流,并且显示器的均匀性将因IR降而变差。
另一种方法在US 10490128(钱闯,2019年11月26日公告)中有描述。在这种配置中,两个开关用于二极管连接驱动晶体管。一个开关是低温多晶硅(LTPS型)开关,而第二个开关是氧化物型开关,例如铟镓锌氧化物(IGZO)开关。通过在氧化物开关断开之前断开更可靠的LTPS开关,可以实现LTPS开关和氧化物开关的公共节点与驱动晶体管的漏极节点的电容匹配。这有效地降低了再平衡电流对氧化物开关的最终像素亮度的影响,从而降低了像素电路对氧化物开关的阈值变化的敏感性。然而,这种解决方案的不足之处在于,该操作仅取消了再平衡电流,而忽略了通过LTPS和氧化物开关的寄生电容的电荷注入的影响。此外,该技术需要LTPO(IGZO+LTPS)工艺,对于纯LTPS或纯IGZO电路是不可行的。
发明内容
本申请涉及采用二极管连接补偿方案的像素电路。二极管连接开关的阈值变化显著影响最终输出电流,从而导致像素亮度和均匀性的误差。此外,造成这些缺陷的主要因素包括在阈值补偿阶段结束时二极管连接开关断开时发生的两种效应。第一,二极管连接开关在断开过程会传导电流,被称为再平衡电流;第二,电荷也通过二极管连接开关内的寄生电容注入。再平衡电流和电荷注入加在一起会显著降低图像均匀性和像素可靠性。
本申请的实施例提供了一种降低二极管连接开关的阈值电压变化的影响以提高亮度均匀性和图像质量的方法。在示例性实施例中,除了用于数据编程的存储电容器之外,所述像素电路还包括两个补偿电容器,用以控制再平衡电流的流量和幅度,从而消除二极管连接开关的阈值电压变化引起的电荷过剩或不足,阈值电压变化由开关的栅极节点和存储节点之间的电容耦合引起。因此,本申请的电路配置采用三电容器结构来显著提高补偿性能和可靠性。
因此,本发明的一个方面是一种用于显示装置的像素电路,其通过执行二极管连接开关晶体管的阈值电压补偿来提供增强的性能,该二极管连接开关晶体管在补偿阶段二极管连接驱动晶体管。在示例性实施例中,所述像素电路包括:驱动晶体管,被配置为在发射阶段根据施加到所述驱动晶体管的栅极的电压来控制流向发光器件的电流量,所述驱动晶体管具有第一端子和第二端子,其中所述第一端子或所述第二端子其中之一在发射阶段电连接到提供驱动电压的第一电压供应线;二极管连接第二开关晶体管,其具有连接到所述驱动晶体管的栅极的第一端子和连接到所述驱动晶体管的所述第一端子或所述第二端子的第二端子,其中在组合阈值补偿和数据编程阶段,所述第二开关晶体管被置于导通状态,以二极管连接所述驱动晶体管以补偿所述驱动晶体管的阈值电压;存储电容器,其具有连接到所述驱动晶体管的栅极的第一极板和与所述第一极板相对的第二极板;发光器件,其在发射阶段在第一端子处电连接到所述驱动晶体管的第一端子或第二端子,并且在第二端子处连接到第二电压供应线;第一补偿电容器,其具有连接到所述第二开关晶体管的栅极的第一极板和连接到所述驱动晶体管的栅极的第二极板;以及第二补偿电容器,其具有连接到所述第一电压供应线的第一极板和连接到所述第二开关晶体管的第二端子的第二极板。在组合阈值补偿和数据编程阶段,所述第一补偿电容器和所述第二补偿电容器操作以补偿所述二极管连接第二开关晶体管的阈值电压变化。
在示例性实施例中,所述像素电路包括:第一开关晶体管,其具有连接到所述第一电压供应线的第一端子和连接到所述驱动晶体管的第一端子或第二端子的第二端子,其中所述第一开关晶体管被置于导通状态以将所述第一电压供应线电连接到所述驱动晶体管;第三开关晶体管,其具有连接到数据电压供应线的第一端子和连接到所述驱动晶体管的第一端子或第二端子的第二端子,其中所述第三开关晶体管在所述组合电压补偿和数据编程阶段被置于导通状态以将所述驱动晶体管电连接到所述数据电压供应线;第四开关晶体管,其具有连接到所述驱动晶体管的第一端子或第二端子的第一端子和连接到所述发光器件的第一端子的第二端子,其中所述第四开关晶体管被置于导通状态以将所述发光器件的第一端子电连接到所述驱动晶体管;和/或第五开关晶体管,其具有连接到提供初始化电压的初始化电压供应线的第一端子和连接到所述存储电容器的第二极板的第二端子,其中所述第五开关晶体管在初始化阶段被置于导通状态以将所述初始化电压供应线电连接到所述存储电容器的第二极板。
本发明的一个方面是一种按以下方式操作像素电路的方法,其通过执行二极管连接开关晶体管的阈值电压补偿来提供增强的性能,该二极管连接开关晶体管在补偿阶段二极管连接驱动晶体管。在示例性实施例中,所述操作方法包括以下步骤:根据任何实施例提供像素电路;执行组合阈值补偿和数据编程阶段以补偿所述驱动晶体管的阈值电压并对数据电压进行编程,包括:将所述第二开关晶体管置于导通状态来二极管连接所述驱动晶体管,以通过所述第二开关晶体管电连接栅极和所述驱动晶体管的第一端子或第二端子来补偿所述驱动晶体管的阈值电压;以及将所述驱动晶体管的第一端子或第二端子电连接到数据电压供应线,所述数据电压供应线提供数据电压以将所述数据电压施加到所述驱动晶体管的第一端子或第二端子;其中在所述组合阈值补偿和数据编程阶段,所述第一补偿电容器和所述第二补偿电容器操作以补偿所述二极管连接第二开关晶体管的阈值电压变化;以及执行从所述发光器件发射光的发射阶段,包括:电连接所述驱动晶体管和所述第一电源线;以及将所述发光器件的第一端子与所述驱动晶体管电连接,以通过所述驱动晶体管将来自所述第一电压供应线的驱动电压施加到所述发光器件。
在示例性实施例中,所述操作方法进一步包括通过将所述第三开关晶体管置于导通状态以将所述驱动晶体管电连接到所述数据电压供应线,以及通过所述第三开关晶体管将来自所述数据电压供应线的偏置电压施加到所述驱动晶体管来执行导通偏置应力阶段。所述操作方法进一步可以包括执行初始化阶段,包括将所述发光器件的第一端子与所述第一电压供应线电断开;将所述存储电容器的第二极板电连接到初始化电压供应线,并将初始化电压施加到所述存储电容器的第二极板;和/或将所述发光器件的第一端子电连接到所述初始化电压供应线,并将所述初始化电压施加到所述发光器件的第一端子。
为了实现前述和相关目的,本发明包括权利要求中在下文中全面描述并特别指出的特征。下面的描述和附图详细阐述了本发明的某些说明性实施例。然而,这些实施例仅指示可以采用本发明的原理的各种方式中的几种。当结合附图考虑时,通过以下对本发明的详细描述,本发明的其他目的、优点和新颖特征将变得显而易见。
附图说明
图1是描绘根据本申请的实施例的第一电路配置的附图。
图2是描绘与图1的电路的操作相关联的时序图的附图。
图3是描绘通过二极管连接开关晶体管的有害再平衡电流的影响的附图。
图4是描绘通过二极管连接开关晶体管的寄生电容的有害电荷注入的影响的附图。
图5是描绘第一和第二补偿电容器对再平衡电流和电荷注入的影响的附图。
图6是描绘根据本申请的实施例的第二电路配置的附图。
图7是描绘与图6的电路的操作相关联的时序图的附图。
具体实施方式
现在将参照附图描述本申请的实施例,其中相同的附图标记在全文中用于指代相同的元件。将理解的是,这些图不一定是按比例绘制的。
图1是描绘根据本申请实施例的第一电路配置10的附图,图2是与图1的电路配置10的操作相关联的时序图。在该示例中,电路10被配置为薄膜晶体管(TFT)电路,其包括多个n型晶体管TD、T1、T2、T3、T4和T5以及三个电容器Cs、CC1和CC2。电路元件驱动发光器件,例如有机发光器件(OLED)。发光器件(OLED)具有相关联的内部电容,在电路图中表示为Coled。晶体管T2还具有相关联的寄生电容,在电路图中表示为Cp。另外,尽管主要结合作为发光器件的OLED来描述实施例,但是可比较的原理也可以与使用其他类型的发光器件(包括例如微型LED和量子点LED)的显示技术一起使用。
更具体地说,图1描绘了配置有多个n-MOS或n型TFT的TFT电路10。晶体管TD是模拟TFT的驱动晶体管,晶体管T1-T5是数字开关TFT。在像素电路的该示例性实施例中,晶体管是LTPS n型或IGZO n型晶体管。如上所述,Cs、CC1和CC2是电容器,Cs也被称为存储电容器,Cc1和Cc2分别被称为第一补偿电容器和第二补偿电容器。Coled是OLED器件的内部电容(即,Coled不是单独的部件,而是OLED固有的)。OLED还如常规那样连接到电源ELVSS。Cp是晶体管T2的寄生电容(即,Cp不是单独的元件,而是T2固有的)。
包括晶体管、电容器和连接导线的OLED和TFT电路10可以使用本领域中传统的TFT制造工艺来制造。将要理解,可以采用类似的制造工艺来制造根据任何实施例的TFT电路。
例如,TFT电路10和其他实施例可以设置在比如玻璃、塑料或金属衬底等衬底上。每个TFT可以包括栅电极、栅极绝缘层、半导体层、第一电极和第二电极。半导体层设置在衬底上。栅绝缘层设置在半导体层上,栅极可以设置在绝缘层上。第一电极和第二电极可以设置在绝缘层上并使用通孔连接到半导体层。第一电极和第二电极通常可以分别称为TFT的“源电极”和“漏电极”。每个电容器可以包括第一电极、绝缘层和第二电极,由此绝缘层在第一电极和第二电极之间形成绝缘势垒。电路中组件之间的布线以及用于将信号引入电路的布线(例如,SCAN、EMI)可以包括金属线或掺杂的半导体材料。例如,金属线可以设置在TFT的衬底和栅电极之间,并使用通孔连接到电极。半导体层可以通过化学气相沉积来沉积,而金属层可以通过热蒸发技术来沉积。
OLED器件可以设置在TFT电路上。OLED器件可以包括:在该示例中连接到晶体管T4和T5的第一电极(例如,OLED的阳极);用于向发射层注入或传输电荷(例如,空穴)的一个或多个层;发射层;用于向发射层注入或传输电荷(例如,电子)的一个或多个层;以及在该示例中连接到电源ELVSS的第二电极(例如,OLED的阴极)。注入层、传输层和发射层可以是有机材料,第一和第二电极可以是金属,并且所有这些层都可以通过热蒸发技术来沉积。
结合图2的时序图参考图1的TFT电路10,TFT电路10操作以在四个阶段执行:初始化阶段、导通应力偏置阶段、组合阈值补偿和数据编程阶段、以及用于发光的发射阶段。用于执行编程阶段的时间段在本领域中被称为如时序图以及随后的时序图中所示的“一个水平时间”或“1H”时间。
对于该示例以及在后续实施例中,通过行和列来对显示像素寻址。当前行是第n行。前一行是第n-1行,前两行是第n-2行。下一行是第n+1行,再后面是第n+2行,各行以此类推,因为它们与图中标识的对应控制信号有关。因此,例如,SCAN(n)指的是第n行的扫描信号,SCAN(n+1)指的是第n+1行的扫描信号,等等。对于各种控制信号,EMI(n)是指第n行的发射信号,EMI(n-1)是指第n-1行的发射信号,以此类推。以这种方式,对于各种实施例,输入信号对应于所指示的行。
驱动晶体管TD包括栅极VG、还表示为第一端子的漏极VD、以及还表示为第二端子的源极VS。在该第一实施例中,在先前发射阶段,EMI(n)和EMI(n-1)信号电平具有高电压值,因此开关晶体管T1和T4处于导通状态,并且发光通过T1电连接到驱动晶体管漏极的输入驱动电压ELVDD和通过T4电连接到驱动晶体管源极的输入驱动电压ELVDD来驱动,由此施加到OLED的实际电流由驱动晶体管TD的栅节点(VG)和源节点(VS)之间的电压确定。为完整起见,驱动晶体管的漏极节点(VD)处的电压也如图1所示。可适用行的SCAN1和SCAN2信号电平最初具有低电压值,因此开关晶体管T2、T3和T5都处于关断(off)状态。
开关晶体管T4具有连接到驱动晶体管的第二端子(源极)的第一端子和连接到发光器件OLED的第一端子(阳极)的第二端子。在初始化阶段开始时,EMI(n-1)信号电平从高电压值改变为低电压值,从而使开关晶体管T4置于关断状态。
开关晶体管T2具有连接到驱动晶体管的栅极的第一端子和连接到驱动晶体管的第一端子(漏极)的第二端子。开关晶体管T5具有连接到提供初始化电压的初始化电源线VINI的第一端子,以及连接到存储电容器Cs的第二极板和发光器件OLED的第一端子(阳极)的第二端子。此外,在初始化阶段,SCAN1(n)信号电平从低电压值改变为高电压值,从而使开关晶体管T2和T5处于导通状态。当晶体管T2和T5导通时,电源电压ELVDD通过T2施加到驱动晶体管TD的栅极,并且初始化电压电源线VINI通过T5电连接到OLED的第一端子(阳极),以将初始化电压VINI施加到OLED的阳极和存储电容器Cs的第二极板。以这种方式,驱动晶体管栅极电压被初始化为ELVDD,并且VINI被施加到发光器件的阳极以重置先前的阳极电压。电压VINI被设置为低于OLED加上ELVSS的阈值电压,因此当VINI电压施加在OLED的阳极上时,不会导致发光。初始化阶段由此操作以消除来自先前帧的记忆效应。
开关晶体管T1具有连接到驱动电压供应线ELVDD的第一端子和连接到驱动晶体管的第一端子(漏极)的第二端子。同样在初始化阶段,EMI(n)信号电平从高电压值变为低电压值,这将开关晶体管T1置于关断状态。在开关晶体管T1和T4都被关断的情况下,OLED与驱动晶体管电断开,从而产生发射驱动电压ELVDD。在初始化阶段接近结束时,SCAN1(n)信号电平从高电压值改变为低电压值,这在执行了初始化处理时将晶体管T2和T5置于关断状态。
然后,电路操作进行到执行导通应力偏置阶段。开关晶体管T3具有连接到在该阶段提供偏置电压的数据电压供应线VDAT的第一端子和连接到驱动晶体管的第二端子(源极)的第二端子。在导通应力偏置阶段,SCAN2(n)从低电压值变为高电压值,这将开关晶体管T3置于导通状态。在晶体管T3接通的情况下,驱动晶体管TD的源极通过T3电连接到数据电压供应线VDAT,并且从VDAT供应线向驱动晶体管TD的源极施加偏置电压。如上所述,从初始化阶段开始,驱动晶体管的栅极电压是ELVDD,因此驱动晶体管的栅源极电压变为ELVDD减去从VDAT施加的偏置电压。将在导通应力偏置阶段的VDAT偏置电压电平选择得足够大,以引起对驱动晶体管的“导通应力偏置”,从而重置驱动晶体管的阈值电压偏移,以考虑先前帧的负面影响,包括记忆效应和滞后效应。更具体而言,对应于ELVDD的栅极电压通常是相对较高的正电压,因此在该阶段的偏置电压电平被设置为负,以产生驱动晶体管的高幅值栅源电压。这种高幅值栅源电压提供了对来自先前帧的滞后和记忆效应的增强消除。
然后,电路操作进行到执行组合阈值补偿和编程阶段。在组合阈值补偿和编程阶段开始时,SCAN1(n)信号电平从低电压值变为高电压值,这将开关晶体管T5和T2置于导通状态。在T5导通的情况下,存储电容器Cs的第二极板通过T5电连接到初始化电压供应线VINI。在T2导通的情况下,驱动晶体管的栅极通过T2电连接到驱动晶体管的第一端子(漏极)。在这种配置中,驱动晶体管被称为“二极管连接的”。二极管连接的是指驱动晶体管TD在其栅极和第二端子(例如,源极或漏极)电连接的情况下操作,使得电流沿一个方向流动。因此,第二开关晶体管T2也被称为二极管连接开关晶体管。
对于数据编程,在该阶段,将从数据电压供应线VDAT提供的电压更新为当前帧的数据电压值,只要开关晶体管T3仍处于导通状态,则通过T3将该数据电压值提供给驱动晶体管的源极。驱动晶体管的栅极电压将降低,直到驱动晶体管的栅源电压变为驱动晶体管的阈值电压VthTD。存储电容器Cs具有连接到驱动晶体管的栅极的第一(顶部)极板和连接到发光器件OLED的第一端子(阳极)的第二(底部)极板。存储电容器Cs的第一(顶部)极板在该状态下存储电压VDAT+VthTD。存储电容器Cs的第二(底部)极板在该状态下存储通过导通状态T5提供的初始化电压VINI。因此,存储电容器Cs的第一极板和第二极板之间的电压为:
VCs=VDAT+VthTD-VINI
在组合阈值补偿和编程阶段接近结束时,SCAN1(n)信号从高电压值切换到低电压值,这将开关晶体管T2和T5置于关断状态。在T2关断的情况下,驱动晶体管不再是二极管连接的。然而,由于寄生电容影响T2的切换,T2的截断实际上并不是瞬间发生的。如下文进一步详细描述的,根据本申请的实施例公开的电路配置用于消除这些影响。
具体而言,二极管连接开关T2的阈值变化显著影响最终输出电流,因此导致像素亮度和均匀性的误差。造成这些缺陷的主要因素包括在阈值补偿阶段结束时二极管连接开关晶体管关断时发生的两种影响。第一,二极管连接开关在断开过程会传导电流,被称为再平衡电流;第二,电荷也通过二极管连接开关内的寄生电容注入。再平衡电流和电荷注入加在一起会显著降低图像均匀性和像素可靠性。
如以下进一步详细描述的,本申请的实施例提供了一种降低二极管连接开关的阈值电压变化的影响以提高亮度均匀性和图像质量的方法。在示例性实施例中,除了用于数据编程的存储电容器之外,所述像素电路还包括两个补偿电容器,用以控制再平衡电流的流量和幅度,从而消除二极管连接开关的阈值电压变化引起的电荷过剩或不足,所述阈值电压变化由开关的栅极节点和存储节点之间的电容耦合引起。因此,本申请的电路配置采用三电容器结构来显著提高补偿性能和可靠性。
当晶体管T2关断时,当由于T2的栅极与驱动晶体管的漏极和栅极之间通过Cp的电容耦合,SCAN1(n)从高状态转变到低状态时,栅极节点电压被拉低。因此,T2闭合后存储在存储电容器上的电压为:
VCs=VDAT+VthTD-VINI-VT2
其中VT2表示由于所述电容耦合引起的下拉而引起的驱动晶体管的栅极节点上的电压变化。然而,由于两个效应,VT2的值不是恒定的,并且随着开关晶体管T2的阈值电压VthT2而变化。第一个效应是再平衡电流,当T2的两个导电端子之间的电压差累积并导致通过T2的电流时再平衡电流出现。第二个效应是通过Cp的电荷喷射,它随T2的阈值电压而变化,因为Cp本身的值取决于T2的阈值VthT2。因此,VT2是阈值电压VthT2的函数:
图3示出了当T2在产生再平衡电流IReb过程中被关断时的第一寄生效应。图3示出了再平衡电流的原因和方向。参照图3的左侧部分,由于节点VG(驱动晶体管的栅极)的总电容CG高于节点VD(驱动晶体管的漏极)的总电容CD,电荷通过T2从节点VG转移到节点VD,即,再平衡电流从驱动晶体管栅极VG流向驱动晶体管漏极VD。如图3的右侧部分所示,如果由于负阈值偏移VthT2,晶体管T2需要更长的时间来关断(在图中相对于SCAN1信号改变指示了关断点),则流经T2的再平衡电流的持续时间增加,因此更少的电荷存储在栅节点VG上。该电荷差可以表示为电压,并且近似为:
其中,Cp_on是当T2处于导通状态时T2的Cp寄生电容,而ΔVG_reb是由再平衡电流的改变引起的驱动晶体管的栅极电压的变化。再平衡电流的改变是由晶体管T2的阈值电压ΔVthT2的改变引起的。
图4示出了当T2在产生对T2的寄生电容Cp的电荷注入过程中被关断时的第二寄生效应。图4的左侧部分示出了通过对Cp的电荷注入,由喷射电流Iej从节点VG向SCAN1(n)信号线(在图4中示出)产生喷射电流。图4的右侧部分示出了通过Cp的喷射电流如何随二极管连接开关晶体管T2的阈值电压变化。如果晶体管T2由于阈值变化VthT2而需要更长的时间来关断(再次,在图中相对于SCAN1信号变化指示了关断点),则平均寄生电容C_avrg增加,因此更多的电荷通过Cp从驱动晶体管栅极节点VG喷射到SCAN1(n)。该电荷的差可以表示为电压,并且近似为:
其中,Cp_off是当T2处于关断状态时T2的寄生电容,而ΔVG_cvar是由电荷喷射的改变引起的驱动晶体管的栅极电压的变化。电荷喷射的改变是由晶体管T2的阈值电压ΔVthT2的改变引起的。
因此,图3和图4示出了在组合阈值补偿和编程阶段当二极管连接开关晶体管T2关断时发生的两个寄生效应。第一个效应是如图3所示的再平衡电流,第二个效应是如图4所示的电荷注入和由此导致的喷射电流。这两种效应都减少了存储在驱动晶体管的栅极VG处的电荷量,其中T2的阈值电压VthT2负偏移,反之亦然,因此这两种效应结合在一起,并且可能基于二极管连接开关晶体管的阈值电压的变化而显著降低像素电路的可靠性。这些寄生效应的总和是:
为了基本上减少或消除上述两个寄生效应,像素电路10进一步被配置为基本上改变再平衡电流IReb的大小和方向以抵消喷射电流Iej。以此方式,综合效应是再平衡电流对喷射电流的抵消,这意味着两个现在相反的电流的总电流效应为零。再平衡电流的大小和方向的改变是通过添加两个补偿电容器Cc1和Cc2来实现的。如图1的电路图所描绘的,第一补偿电容器Cc1具有第一(顶部)极板和第二(底部)极板,第一(顶部)极板连接到对应于SCAN1信号线的节点和二极管连接开关晶体管T2的栅极,第二(底部)极板连接到对应于T2的第二端子和驱动晶体管的栅极的节点。第二补偿电容器Cc2具有第一(顶部)极板和第二(底部)极板,第一(顶部)极板连接到对应于电压输入电源线ELVDD的节点和开关晶体管T1的第一端子,第二(底部)极板连接到对应于T2的第一端子和驱动晶体管TD的第一端子(漏极)的节点。
图5示出了补偿电容器Cc1和Cc2如何改变再平衡电流的方向。现在,对于T2的负偏移VthT2,再平衡电流向驱动晶体管栅极VG提供过剩电荷。通过Cp从VG到SCAN1(n)的电容耦合造成T2的负偏移VthT2的电荷赤字。如果由再平衡电流引起的过量电荷与由于VG和SCAN1(n)之间的电容耦合造成的电荷损失匹配,则T2的阈值变化VthT2不再影响驱动晶体管栅极VG的最终电压值。假设Cp_on>Cp_off,阈值变化VthT2造成的VG的电压变化变为:
这会产生以下情况:
对于这种情况,VT2与VthT2无关,因此存储在存储电容器Cs上的电压为:
VC1=VDAT+VthTD-VINI-VT2
换句话说,二极管连接开关晶体管T2的阈值电压的术语VthT2去掉,因此消除了再平衡电流和电荷喷射电流的有害影响。因此,考虑到再平衡电流和电荷喷射电流,在不会受到二极管连接晶体管T2的阈值电压变化的所述有害影响的破坏的情况下,实现了驱动晶体管的由此获得的阈值补偿。补偿电容器Cc1和Cc2的大小被设计为产生再平衡电流的大小使得在T2关断时发生的再平衡电流和电荷喷射电流的两个效应基本上相互抵消。
如上所述,补偿阶段与编程阶段相结合,在该编程阶段中对当前帧的数据进行编程。在组合阈值补偿和编程阶段开始时SCAN2(n)信号电平为高的情况下,将当前帧的数据值通过导通状态T3从数据电压供应线VDAT施加到驱动晶体管的第二端子(源极)。在组合阈值补偿和编程阶段结束时,SCAN2(n)从高电压值变为低电压值,这将T3置于关断状态。当晶体管T3关断时,数据电压供应线VDAT与驱动晶体管的源极电断开以完成编程操作。
像素电路接下来在发光器件发光的发射阶段操作。在发射阶段,信号EMI(n-1)和EMI(n)从低电压值改变为高电压值,这将开关晶体管T1和T4置于导通状态。当晶体管T1导通时,驱动晶体管的第一端子(漏极)通过T1电连接到提供驱动电压ELVDD的电源线。当晶体管T4导通时,驱动晶体管的第二端子(源极)通过T4电连接到OLED的第一端子(阳极)。流经OLED的电流为:
Cox是驱动晶体管栅极氧化物的电容;
W是驱动晶体管沟道的宽度;
L是驱动晶体管沟道的长度(即源极和漏极之间的距离);以及
μn是驱动晶体管的载流子迁移率。
因此,到达OLED的电流不依赖于驱动晶体管TD的阈值电压,因此到达OLED器件IOLED的电流不受驱动晶体管的阈值电压变化的影响。以此方式,补偿了驱动晶体管的阈值电压的变化。此外,如上详细所述的,添加补偿电容器Cc1和Cc2用于显著降低二极管连接开关晶体管T2的阈值变化的影响,以提高可靠性和图像均匀性。如上面提到的,补偿电容器Cc1和Cc2的大小被设计为产生再平衡电流的大小使得在T2关断时发生的再平衡电流和电荷喷射电流的两个效应基本上相互抵消。
图6是描绘根据本申请实施例的第二电路配置20的附图,图7是与图6的电路配置20的操作相关联的时序图。除了电路配置20使用p型晶体管而不是n型晶体管之外,图6的电路配置20的操作与图1的电路配置10类似。如本领域所公知的,特定OLED的驱动特性可能更适合于p型晶体管与n型晶体管中的一个或另一个,并且本申请的原理可适用于任一类型的配置。
因此,在该示例中,电路20被配置为包括多个p型晶体管(T1、T2、T3、T4、T5和TD)的TFT电路。在本实施例中,还存在三个电容器Cs、Cc1和Cc2,其中Cc1和Cc2是第一和第二补偿电容器,二者操作为在T2关断时考虑到再平衡电流和喷射电流来抵消二极管连接开关晶体管T2的阈值电压变化的影响。电路元件驱动发光器件,例如OLED。发光器件(OLED)具有相关联的内部电容,在电路图中再次表示为Coled。OLED还如常规那样连接到电源ELVSS。另外,尽管主要结合作为发光器件的OLED来描述实施例,但是可比较的原理也可以与使用其他类型的发光器件(包括例如微型LED和量子点LED)的显示技术一起使用。与前一实施例类似,TD是模拟TFT的驱动晶体管,T1、T2、T3、T4和T5是数字开关TFT。
结合图7的时序图参考TFT电路20,TFT电路20操作以在三个阶段执行:初始化阶段、组合阈值补偿和编程阶段、以及用于发光的发射阶段。在该第二实施例中,可选地省略附加的导通应力偏置阶段。图7的时序图中描绘的控制信号电平与图2的时序图中描绘的控制信号电平基本相当,除了为保证p型晶体管而不是n型晶体管的操作而进行修改。在先前发射阶段,EMI(n)信号电平具有低电压值,因此开关晶体管T1和T4被置于导通状态,并且通过输入电压ELVDD来驱动发光,该输入电压ELVDD通过T1电连接到驱动晶体管TD以及通过T4电连接到OLED,由此施加到OLED的实际电流由驱动晶体管的栅极电压确定。各个SCAN(n)和SCAN(n-1)信号电平最初具有高电压值,因此晶体管T2、T3和T5处于关断状态。
在初始化阶段开始时,EMI(n)信号电平从低电压值改变为高电压值,使得晶体管T1和T4关断以停止发光。在采用p型晶体管的电路配置20中,开关晶体管T5具有连接到提供初始化电压的初始化电源线VINI的第一端子,以及连接到驱动晶体管的栅极和存储电容器Cs的第二极板的第二端子。另外,在初始化阶段,将SCAN(n-1)信号电平从高电压值改变为低电压值,将晶体管T5导通以将驱动晶体管的栅电连接到初始化电压电源线,并且通过开关T5将初始化电压施加到驱动晶体管的栅极和存储电容器的第二极板。在初始化阶段结束时,SCAN(n-1)信号电平从低电压值改变为高电压,当驱动晶体管的栅极电压已经被VINI初始化时,使晶体管T5关断。
在组合阈值补偿和编程阶段开始时,SCAN(n)信号电平从高电压值改变为低电压值,从而导通晶体管T2和T3。在T2导通的情况下,驱动晶体管变为通过T2连接的二极管,用于驱动晶体管的阈值补偿,并且在T3导通的情况下,数据电压通过T3从数据电压供应线VDAT施加到驱动晶体管的源极,以对当前帧的数据进行编程。在采用p型晶体管的实施例中,存储电容器Cs具有连接到提供ELVDD的电源线的第一(顶部)极板和连接到驱动晶体管TD的栅极的第二(底部)极板。驱动晶体管将向节点VG提供电流来源,直到VG上存储的电压达到以下电压值:
VG=VDAT-VthTD
在组合阈值补偿和编程阶段结束时,SCAN(n)信号电平从低电压值变为高电压值,使开关晶体管T2和T3关断。当晶体管T2关断时,与前一实施例类似,再平衡电流流经晶体管T2,并且电荷通过晶体管T2的寄生电容Cp注入驱动晶体管栅极节点VG中。T2关断后,VG的节点电压具有以下值:
与前一实施例类似,补偿电容器Cc1和Cc2操作以改变再平衡电流的大小和方向,以消除由于在SCAN(n)和VG之间通过Cp的电容耦合而造成的电荷损失。因此,二极管连接开关T2的断开过程引起的电压VT2的变化与T2的阈值电压VthT2无关。因此,VG的节点电压为:
VG=VDAT-VthTD-VT2
存储电容器上的存储电压为:
VCs=VELVDD-VDAT+VthTD+VT2
以此方式,考虑到再平衡电流和电荷喷射电流,在电路性能不会由于二极管连接晶体管T2的阈值电压变化的所述不利影响受到破坏的情况下,再次获得驱动晶体管的阈值补偿。再一次,补偿电容器Cc1和Cc2的大小被设计为产生再平衡电流的大小使得在T2关断时发生的再平衡电流和电荷喷射电流的两个效应基本上相互抵消。
在发射阶段开始时,EMI(n)信号电平从高电压值改变为低电压值,从而导通晶体管T1和T4。电流流经OLED,该电流由驱动晶体管的栅源电压确定。因此,流经OLED的电流为:
Cox是驱动晶体管栅极氧化物的电容;
W是驱动晶体管沟道的宽度;
L是驱动晶体管沟道的长度(即源极和漏极之间的距离);以及
μn是驱动晶体管的载流子迁移率。
与先前的实施例中类似,到达OLED的电流不依赖于驱动晶体管TD的阈值电压,因此到达OLED器件IOLED的电流不受驱动晶体管的阈值电压变化的影响。以此方式,补偿了驱动晶体管的阈值电压的变化。
因此,本发明的一个方面是一种用于显示装置的像素电路,其通过执行二极管连接开关晶体管的阈值电压补偿来提供增强的性能,该二极管连接开关晶体管在补偿阶段二极管连接驱动晶体管。在示例性实施例中,该像素电路包括:驱动晶体管,被配置为在发射阶段根据施加到驱动晶体管的栅极的电压来控制流向发光器件的电流量,驱动晶体管具有第一端子和第二端子,其中第一端子或第二端子其中之一在发射阶段电连接到提供驱动电压的第一电压供应线;二极管连接第二开关晶体管,其具有连接到驱动晶体管的栅极的第一端子和连接到驱动晶体管的第一端子或第二端子的第二端子,其中在组合阈值补偿和数据编程阶段,第二开关晶体管被置于导通状态,以二极管连接该驱动晶体管以补偿驱动晶体管的阈值电压;存储电容器,其具有连接到驱动晶体管的栅极的第一极板和与第一极板相对的第二极板;发光器件,其在发射阶段在第一端子处电连接到驱动晶体管的第一端子或第二端子,并且在第二端子处连接到第二电压供应线;第一补偿电容器,其具有连接到第二开关晶体管的栅极的第一极板和连接到驱动晶体管的栅极的第二极板;以及第二补偿电容器,其具有连接到第一电压供应线的第一极板和连接到第二开关晶体管的第二端子的第二极板。在组合阈值补偿和数据编程阶段,第一和第二补偿电容器操作以补偿二极管连接第二开关晶体管的阈值电压变化。像素电路可以单独地或组合地包括以下特征中的一个或多个。
在像素电路的示例性实施例中,像素电路进一步包括第一开关晶体管,其具有连接到第一电压供应线的第一端子和连接到驱动晶体管的第一端子或第二端子的第二端子,其中第一开关晶体管被置于导通状态,以将第一电压供应线电连接到驱动晶体管。
在像素电路的示例性实施例中,像素电路进一步包括第三开关晶体管,其具有连接到数据电压供应线的第一端子和连接到驱动晶体管的第二端子的第二端子,其中第三开关晶体管在组合阈值补偿和数据编程阶段被置于导通状态,以将驱动晶体管电连接到数据电压供应线。
在像素电路的示例性实施例中,像素电路进一步包括第四开关晶体管,其具有连接到驱动晶体管的第一端子或第二端子的第一端子和连接到发光器件的第一端子的第二端子,其中第四开关晶体管被置于导通状态,以将发光器件的第一端子电连接到驱动晶体管。
在像素电路的示例性实施例中,像素电路进一步包括第五开关晶体管,其具有连接到提供初始化电压的初始化电压供应线的第一端子和连接到存储电容器的第二端子,其中第五开关晶体管在初始化阶段被置于导通状态,以将存储电容器电连接到初始化电压供应线。
在像素电路的示例性实施例中,存储电容器的第二极板连接到发光器件的第一端子。
在像素电路的示例性实施例中,第五开关晶体管的第二端子进一步连接到发光器件的第一端子,其中第五开关晶体管在初始化阶段被置于导通状态,以将发光器件的第一端子电连接到初始化电压供应线。
在像素电路的示例性实施例中,像素电路进一步可在导通应力偏置阶段操作,其中第三开关晶体管在导通应力偏置阶段被置于导通状态,以将来自数据电压供应线的偏置电压施加到驱动晶体管。
在像素电路的示例性实施例中,晶体管是n型晶体管。
在像素电路的示例性实施例中,存储电容器的第二极板连接到第一电压供应线。
在像素电路的示例性实施例中,第五开关晶体管的第二端子进一步连接到存储电容器的第一极板和驱动晶体管的栅极,并且在初始化阶段,驱动晶体管的初始化栅被电连接到初始化电压供应线。
在像素电路的示例性实施例中,晶体管是p型晶体管。
在像素电路的示例性实施例中,发光器件是有机发光二极管、微型发光二极管(LED)或量子点LED其中之一。
本发明的一个方面是一种按以下方式操作像素电路的方法,其通过执行二极管连接开关晶体管的阈值电压补偿来提供增强的性能,该二极管连接开关晶体管在补偿阶段二极管连接驱动晶体管。在示例性实施例中,该操作方法包括以下步骤:根据任何实施例提供像素电路;执行组合阈值补偿和数据编程阶段以补偿驱动晶体管的阈值电压并对数据电压进行编程,包括:将第二开关晶体管置于导通状态来二极管连接该驱动晶体管,以通过第二开关晶体管电连接栅极和驱动晶体管的第一端子或第二端子来补偿驱动晶体管的阈值电压;以及将驱动晶体管的第一端子或第二端子电连接到数据电压供应线,数据电压供应线提供数据电压以将数据电压施加到驱动晶体管的第一端子或第二端子;其中在组合阈值补偿和数据编程阶段,第一和第二补偿电容器操作以补偿二极管连接第二开关晶体管的阈值电压变化;以及执行从发光器件发射光的发射阶段,包括:电连接驱动晶体管和第一电源线;以及将发光器件的第一端子与驱动晶体管电连接,以通过驱动晶体管将来自第一电压供应线的驱动电压施加到发光器件。该操作方法可以单独或组合地包括一个或多个以下特征。
在该操作方法的示例性实施例中,组合阈值补偿和数据编程阶段进一步包括将第三开关晶体管置于导通状态,以通过第三开关晶体管将驱动晶体管电连接到数据电压供应线来提供数据电压。
在该操作方法的示例性实施例中,该方法进一步包括通过将第三开关晶体管置于导通状态以将驱动晶体管电连接到数据电压供应线,以及通过第三开关晶体管将来自数据电压供应的偏置电压施加到驱动晶体管来执行导通应力偏置阶段。
在该操作方法的示例性实施例中,发射阶段进一步包括将第四开关晶体管置于导通状态,以通过第四开关晶体管将发光器件的第一端子电连接到驱动晶体管。
在该操作方法的示例性实施例中,该方法进一步包括执行初始化阶段,包括将发光器件的第一端子与第一电压供应线电断开,以及将存储电容器的第二极板电连接到初始化电压供应线,并将初始化电压施加到存储电容器的第二极板。
在该操作方法的示例性实施例中,初始化阶段进一步包括将发光器件的第一端子电连接到初始化电压供应线,并将初始化电压施加到发光器件的第一端子。
在该操作方法的示例性实施例中,初始化阶段包括将第五开关晶体管置于导通状态,并通过第五开关晶体管施加来自初始化电压供应线的初始化电压。
尽管已经针对一个或多个特定实施例示出和描述了本发明,但是很明显,在阅读和理解本说明书和附图时,本领域的其他技术人员将发生等效的变更和修改。具体地说,关于由上述元件(部件、组件、装置、组合物等)执行的各种功能,除非另有说明,否则用于描述这些元件的术语(包括对“装置(means)”的引用)旨在对应于执行所描述的元件的指定功能的任何元件(即,在功能上是等效的),即便其在结构上不等同于所公开的结构,所公开的结构执行本发明的本文示出的示例性实施例或实施例中的功能。另外,尽管上面可能仅针对几个所示实施例中的一个或多个描述了本发明的特定特征,但是这种特征可以与其他实施例的一个或多个其他特征相结合,这对于任何给定或特定应用可能是期望的并且是有利的。
工业实用性
本发明的实施例适用于许多显示装置,以允许具有有效阈值电压补偿和真正黑色性能的高分辨率显示装置。这样的装置的示例包括电视、移动电话、个人数字助理(PDA)、平板电脑和膝上型计算机、台式监视器、数码相机以及需要高分辨率显示器的类似装置。
附图标记说明
10–第一电路配置
20–第二电路配置
T1-T5–多个开关晶体管
TD–驱动晶体管
OLED–有机发光二极管(或普通发光器件)
Cs–存储电容器
Cc1–第一补偿电容器
Cc2–第二补偿电容器
Cp–晶体管T2的寄生电容
Cp_on–当T2导通时晶体管T2的寄生电容
Cp_off–当T2关断时晶体管T2的寄生电容
Coled–OLED的内部电容
VG–像素电路中驱动晶体管的栅极
VD–像素电路中驱动晶体管的漏极
VS–像素电路中驱动晶体管的源极
VDAT–数据电压和供应线
ELVDD–第一电源和供应线
ELVSS–第二电源和供应线
VINI–初始化电压和供应线
SCAN1/SCAN2/EMI–控制信号
Claims (20)
1.一种用于显示装置的像素电路,所述像素电路包括:
驱动晶体管,被配置为在发射阶段根据施加到所述驱动晶体管的栅极的电压来控制流向发光器件的电流量,所述驱动晶体管具有第一端子和第二端子,其中所述第一端子或所述第二端子其中之一在发射阶段电连接到提供驱动电压的第一电压供应线;
二极管连接第二开关晶体管,其具有连接到所述驱动晶体管的栅极的第一端子和连接到所述驱动晶体管的所述第一端子的第二端子,其中在组合阈值补偿和数据编程阶段,所述第二开关晶体管被置于导通状态,以二极管连接所述驱动晶体管以补偿所述驱动晶体管的阈值电压;
存储电容器,其具有连接到所述驱动晶体管的栅极的第一极板和与所述第一极板相对的第二极板;
发光器件,其在发射阶段在第一端子处电连接到所述驱动晶体管的第一端子或第二端子,并且在第二端子处连接到第二电压供应线;
第一补偿电容器,其具有连接到所述第二开关晶体管的栅极的第一极板和连接到所述驱动晶体管的栅极的第二极板;以及
第二补偿电容器,其具有连接到所述第一电压供应线的第一极板和连接到所述第二开关晶体管的第二端子的第二极板;
其中,在所述组合阈值补偿和数据编程阶段,所述第一补偿电容器和所述第二补偿电容器操作以补偿所述二极管连接第二开关晶体管的阈值电压变化。
2.如权利要求1所述的像素电路,进一步包括第一开关晶体管,其具有连接到所述第一电压供应线的第一端子和连接到所述驱动晶体管的第一端子或第二端子的第二端子,其中所述第一开关晶体管被置于导通状态,以将所述第一电压供应线电连接到所述驱动晶体管。
3.如权利要求1-2中任一项所述的像素电路,进一步包括第三开关晶体管,其具有连接到数据电压供应线的第一端子和连接到驱动晶体管的第二端子的第二端子,其中第三开关晶体管在组合阈值补偿和数据编程阶段被置于导通状态,以将驱动晶体管电连接到数据电压供应线。
4.如权利要求3所述的像素电路,进一步包括第四开关晶体管,其具有连接到所述驱动晶体管的第一端子或第二端子的第一端子和连接到所述发光器件的第一端子的第二端子,其中所述第四开关晶体管被置于导通状态,以将所述发光器件的第一端子电连接到所述驱动晶体管。
5.如权利要求4所述的像素电路,进一步包括第五开关晶体管,其具有连接到提供初始化电压的初始化电压供应线的第一端子和连接到所述存储电容器的第二端子,其中所述第五开关晶体管在初始化阶段被置于导通状态,以将所述存储电容器电连接到所述初始化电压供应线。
6.如权利要求1-5中任一项所述的像素电路,其中,所述存储电容器的第二极板连接到所述发光器件的第一端子。
7.如权利要求5-6中任一项所述的像素电路,其中,所述第五开关晶体管的第二端子进一步连接到所述发光器件的第一端子,其中所述第五开关晶体管在初始化阶段被置于导通状态,以将所述发光器件的第一端子电连接到所述初始化电压供应线。
8.如权利要求3-7中任一项所述的像素电路,其中,所述像素电路进一步可在导通应力偏置阶段操作,其中所述第三开关晶体管在所述导通应力偏置阶段被置于导通状态,以将来自所述数据电压供应线的偏置电压施加到所述驱动晶体管。
9.如权利要求1-8中任一项所述的像素电路,其中,所述晶体管是n型晶体管。
10.如权利要求1-5中任一项所述的像素电路,其中,所述存储电容器的第二极板连接到所述第一电压供应线。
11.如权利要求10所述的像素电路,其中,所述第五开关晶体管的第二端子进一步连接到所述存储电容器的第一极板和所述驱动晶体管的栅极,并且在所述初始化阶段,所述驱动晶体管的初始化栅被电连接到所述初始化电压供应线。
12.如权利要求1-5和10-11中任一项所述的像素电路,其中,所述晶体管是p型晶体管。
13.如权利要求1-12中任一项所述的像素电路,其中,所述发光器件是有机发光二极管、微型发光二极管(LED)或量子点LED其中之一。
14.一种用于显示装置的像素电路的操作方法,包括以下步骤:
提供像素电路,包括:
驱动晶体管,被配置为在发射阶段根据施加到所述驱动晶体管的栅极的电压来控制流向发光器件的电流量,所述驱动晶体管具有第一端子和第二端子;
二极管连接第二开关晶体管,其具有连接到所述驱动晶体管的栅极的第一端子和连接到所述驱动晶体管的所述第一端子的第二端子;
存储电容器,其具有连接到所述驱动晶体管的栅极的第一极板和与所述第一极板相对的第二极板;以及
发光器件,其在发射阶段在第一端子处电连接到所述驱动晶体管的第一端子或第二端子,并且在第二端子处连接到第二电压供应线;
第一补偿电容器,其具有连接到所述第二开关晶体管的栅极的第一极板和连接到所述驱动晶体管的栅极的第二极板;以及
第二补偿电容器,其具有连接到第一电压供应线的第一极板和连接到所述第二开关晶体管的第二端子的第二极板;
执行组合阈值补偿和数据编程阶段以补偿所述驱动晶体管的阈值电压并对数据电压进行编程,包括:
将所述第二开关晶体管置于导通状态来二极管连接所述驱动晶体管,以通过所述第二开关晶体管电连接栅极和所述驱动晶体管的第一端子;以及
将所述驱动晶体管的第二端子电连接到数据电压供应线,所述数据电压供应线提供数据电压以将所述数据电压施加到所述驱动晶体管的第二端子;
其中,在所述组合阈值补偿和数据编程阶段,所述第一补偿电容器和所述第二补偿电容器操作以补偿所述二极管连接第二开关晶体管的阈值电压变化;以及
执行从所述发光器件发射光的发射阶段,包括:
电连接所述驱动晶体管和所述第一电源线;以及
将所述发光器件的第一端子与所述驱动晶体管电连接,以通过所述驱动晶体管将来自所述第一电压供应线的驱动电压施加到所述发光器件。
15.如权利要求14所述的操作方法,其中,所述像素电路进一步包括连接到所述数据电压供应线的第三开关晶体管,其中所述组合阈值补偿和数据编程阶段进一步包括将第三开关晶体管置于导通状态以将驱动晶体管电连接到数据电压供应线,以通过所述第三开关晶体管将所述驱动晶体管电连接到所述数据电压供应线来提供所述数据电压。
16.如权利要求15所述的操作方法,进一步包括通过将所述第三开关晶体管置于导通状态以将所述驱动晶体管电连接到所述数据电压供应线,以及通过所述第三开关晶体管将来自所述数据电压供应的偏置电压施加到所述驱动晶体管来执行导通应力偏置阶段。
17.如权利要求15-16中任一项所述的操作方法,其中,所述像素电路进一步包括第四开关晶体管,其具有连接到所述驱动晶体管的第一端子和连接到所述发光器件的第一端子的第二端子,其中所述第四开关晶体管被置于导通状态,以通过所述第四开关晶体管将所述发光器件的第一端子电连接到所述驱动晶体管。
18.如权利要求15-17中任一项所述的操作方法,其中,所述方法进一步包括执行初始化阶段,包括将所述发光器件的第一端子与所述第一电压供应线电断开,以及将所述存储电容器的第二极板电连接到初始化电压供应线,并将初始化电压施加到所述存储电容器的第二极板。
19.如权利要求18所述的操作方法,其中,所述初始化阶段进一步包括将所述发光器件的第一端子电连接到所述初始化电压供应线,并将所述初始化电压施加到所述发光器件的第一端子。
20.如权利要求18-19中任一项所述的操作方法,其中,所述像素电路进一步包括连接到所述初始化电压供应线的第五开关晶体管,并且所述初始化阶段包括将所述第五开关晶体管置于导通状态,并通过所述第五开关晶体管施加来自所述初始化电压供应线的初始化电压。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/029696 | 2020-09-23 | ||
US17/029,696 US11189225B1 (en) | 2020-09-23 | 2020-09-23 | Pixel circuit with reduced sensitivity to threshold variations of the diode connecting switch |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114255706A true CN114255706A (zh) | 2022-03-29 |
Family
ID=78767930
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111056187.3A Pending CN114255706A (zh) | 2020-09-23 | 2021-09-09 | 对二极管连接开关阈值变化敏感性降低的像素电路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11189225B1 (zh) |
CN (1) | CN114255706A (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112309332B (zh) * | 2019-07-31 | 2022-01-18 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板和显示面板 |
CN111063305A (zh) * | 2020-01-07 | 2020-04-24 | 深圳市华星光电半导体显示技术有限公司 | 像素电路、显示面板及像素电路基准电压的补偿方法 |
US11315514B2 (en) * | 2020-09-03 | 2022-04-26 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Driver circuit and driving method thereof |
US20240160824A1 (en) * | 2022-11-14 | 2024-05-16 | Samsung Display Co., Ltd. | System and method for multi-stage display circuit input design |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20120064975A (ko) * | 2010-12-10 | 2012-06-20 | 엘지디스플레이 주식회사 | 액티브 매트릭스 유기 발광 다이오드 표시 장치의 전압 보상 화소 회로 |
US20190019452A1 (en) * | 2013-12-31 | 2019-01-17 | Kunshan New Flat Panel Display Technology Center Co., Ltd. | Pixel circuit, pixel, and amoled display device comprising pixel and driving method thereof |
US20190295473A1 (en) * | 2018-03-26 | 2019-09-26 | Sharp Kabushiki Kaisha | Tft pixel threshold voltage compensation circuit with data voltage applied at light-emitting device |
CN110322841A (zh) * | 2018-03-27 | 2019-10-11 | 夏普株式会社 | 利用发光器件初始化的tft像素阈值电压补偿电路 |
US20200184888A1 (en) * | 2018-12-10 | 2020-06-11 | Sharp Kabushiki Kaisha | Tft pixel circuit for oled external compensation |
US10714008B1 (en) * | 2019-06-03 | 2020-07-14 | Sharp Kabushiki Kaisha | TFT pixel threshold voltage compensation circuit |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100560780B1 (ko) | 2003-07-07 | 2006-03-13 | 삼성에스디아이 주식회사 | 유기전계 발광표시장치의 화소회로 및 그의 구동방법 |
US10490128B1 (en) | 2018-06-05 | 2019-11-26 | Apple Inc. | Electronic devices having low refresh rate display pixels with reduced sensitivity to oxide transistor threshold voltage |
-
2020
- 2020-09-23 US US17/029,696 patent/US11189225B1/en active Active
-
2021
- 2021-09-09 CN CN202111056187.3A patent/CN114255706A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20120064975A (ko) * | 2010-12-10 | 2012-06-20 | 엘지디스플레이 주식회사 | 액티브 매트릭스 유기 발광 다이오드 표시 장치의 전압 보상 화소 회로 |
US20190019452A1 (en) * | 2013-12-31 | 2019-01-17 | Kunshan New Flat Panel Display Technology Center Co., Ltd. | Pixel circuit, pixel, and amoled display device comprising pixel and driving method thereof |
US20190295473A1 (en) * | 2018-03-26 | 2019-09-26 | Sharp Kabushiki Kaisha | Tft pixel threshold voltage compensation circuit with data voltage applied at light-emitting device |
CN110322841A (zh) * | 2018-03-27 | 2019-10-11 | 夏普株式会社 | 利用发光器件初始化的tft像素阈值电压补偿电路 |
US20200184888A1 (en) * | 2018-12-10 | 2020-06-11 | Sharp Kabushiki Kaisha | Tft pixel circuit for oled external compensation |
US10714008B1 (en) * | 2019-06-03 | 2020-07-14 | Sharp Kabushiki Kaisha | TFT pixel threshold voltage compensation circuit |
Also Published As
Publication number | Publication date |
---|---|
US11189225B1 (en) | 2021-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110364120B (zh) | 用施加于发光装置的数据电压的tft像素阈值电压补偿电路 | |
CN110322841B (zh) | 利用发光器件初始化的tft像素阈值电压补偿电路 | |
US8188946B2 (en) | Compensation technique for luminance degradation in electro-luminance devices | |
KR101152120B1 (ko) | 표시 장치 및 그 구동 방법 | |
KR100536235B1 (ko) | 화상 표시 장치 및 그 구동 방법 | |
CN113112954B (zh) | 具有源极跟随器的tft像素阈值电压补偿电路 | |
CN111951726B (zh) | 像素电路及其操作方法 | |
EP1585100A1 (en) | Electroluminescent display device, pixel circuit therefor, and driving method thereof | |
US11189225B1 (en) | Pixel circuit with reduced sensitivity to threshold variations of the diode connecting switch | |
US10714008B1 (en) | TFT pixel threshold voltage compensation circuit | |
US10818230B1 (en) | TFT pixel threshold voltage compensation circuit with short data programming time | |
CN110299108B (zh) | 使用参考电流的用于显示装置的tft补偿电路 | |
US11114030B1 (en) | Fast data programming TFT pixel threshold voltage compensation circuit with improved compensation accuracy | |
US10706782B2 (en) | TFT pixel threshold voltage compensation circuit with short one horizontal time | |
CN114627815B (zh) | 具有源极跟随器的tft像素阈值电压补偿电路 | |
US20230013661A1 (en) | Pixel circuit with threshold voltage compensation | |
US10650752B1 (en) | TFT pixel threshold voltage compensation circuit with short one horizontal time | |
US11087685B1 (en) | Fast data programming TFT pixel threshold voltage compensation circuit with two phase threshold compensation | |
US11069292B1 (en) | TFT pixel threshold voltage compensation circuit using a variable capacitor | |
US11468842B2 (en) | Fast 1H OLED pixel circuit applying data to anode | |
US11322087B1 (en) | Pixel circuit with threshold voltage compensation | |
KR100536237B1 (ko) | 발광 표시 장치 및 그 구동 방법 | |
US11049454B1 (en) | TFT pixel threshold voltage compensation circuit with data programming from drain of the drive TFT | |
CN115331620A (zh) | 一种像素电路、驱动方法以及显示装置 | |
US20220367597A1 (en) | Display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |