CN114238004A - 互联电路的数据传输正确性检查方法及装置、电子设备 - Google Patents

互联电路的数据传输正确性检查方法及装置、电子设备 Download PDF

Info

Publication number
CN114238004A
CN114238004A CN202210154242.0A CN202210154242A CN114238004A CN 114238004 A CN114238004 A CN 114238004A CN 202210154242 A CN202210154242 A CN 202210154242A CN 114238004 A CN114238004 A CN 114238004A
Authority
CN
China
Prior art keywords
data
normalized
outlet
address
excitation source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210154242.0A
Other languages
English (en)
Other versions
CN114238004B (zh
Inventor
王立婷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Suiyuan Intelligent Technology Co ltd
Original Assignee
Beijing Suiyuan Intelligent Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Suiyuan Intelligent Technology Co ltd filed Critical Beijing Suiyuan Intelligent Technology Co ltd
Priority to CN202210154242.0A priority Critical patent/CN114238004B/zh
Publication of CN114238004A publication Critical patent/CN114238004A/zh
Application granted granted Critical
Publication of CN114238004B publication Critical patent/CN114238004B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2236Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test CPU or processors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2289Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by configuration test
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/263Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明公开了一种互联电路的数据传输正确性检查方法及装置、电子设备。互联电路的数据传输正确性检查方法包括:获取互联电路各入口的激励源数据,并获取所述互联电路各出口的监视器数据;若根据所述互联电路的属性及配置信息判断出所述激励源数据存在对应的出口,则对所述激励源数据进行归一化处理,得到归一化入口数据;对所述监视器数据进行归一化处理,得到归一化出口数据;其中,所述激励源数据和所述监视器数据采用相同的归一化处理方式;对所述归一化入口数据和所述归一化出口数据进行比较,得到所述互联电路的数据传输正确性的检查结果。本发明实施例可以提高互联电路数据传输正确性检查方法的通用性和扩展性。

Description

互联电路的数据传输正确性检查方法及装置、电子设备
技术领域
本发明涉及数据传输技术领域,尤其涉及一种互联电路的数据传输正确性检查方法及装置、电子设备。
背景技术
随着片上系统(System-on-Chip)的规模越来越大,其内部的互联(Network ofConnectivity)电路的复杂度越来越高,互联电路的验证成为片上系统验证技术中的关键。其中,数据传输正确性检查又是互联电路验证技术的难点。
当前常用的检查方式是将出入口和出口的数据记录下来,进行比对。但是,复杂互联电路通常包含不同总线协议的转换逻辑和数据拆分逻辑,这会导致在同一条数据通路的入口和出口看到的数据传输行为和颗粒度不同,增加了传输数据实时检查和比对的难度。并且,现有互联电路测试环境的建立通常需要对设计需求信息进行拆解和建模,作为数据预测和检查的参考。由于建模格式和方式很难统一,当互联电路设计变更,需要重新定制模型,导致资源复用度极低,影响测试效率。因此,现有的互联电路数据传输检查的方法的通用性和扩展性较差。
发明内容
本发明提供了一种互联电路的数据传输正确性检查方法及装置、电子设备,以提高互联电路数据传输正确性检查方法的通用性和扩展性。
根据本发明的一方面,提供了一种互联电路的数据传输正确性检查方法,包括:
获取互联电路各入口的激励源数据,并获取所述互联电路各出口的监视器数据;
若根据所述互联电路的配置信息判断出所述激励源数据存在对应的出口,则对所述激励源数据进行归一化处理,得到归一化入口数据;
对所述监视器数据进行归一化处理,得到归一化出口数据;其中,所述激励源数据和所述监视器数据采用相同的归一化处理方式;
对所述归一化入口数据和所述归一化出口数据进行比较,得到所述互联电路的数据传输正确性的检查结果。
可选地,所述互联电路包括至少一个子系统;一个所述入口作为至少一个所述子系统的入口;一个所述出口作为至少一个所述子系统的出口;
其中,一个所述子系统对应一个寻址空间;一个所述寻址空间中包括至少一个地址段;一个所述出口在所述寻址空间中覆盖的地址范围包含至少一个所述地址段;
所述归一化入口数据至少包括目标地址信息和入口数据信息;所述归一化出口数据至少包括出口地址信息和出口数据信息;
在得到所述归一化入口数据之后,还包括:
根据预设地址分配映射表和所述目标地址信息得到所述归一化入口数据对应的目标出口在目标寻址空间的目标出口地址信息,并得到所述目标出口地址信息对应的目标地址段;
在得到所述归一化出口数据之后,还包括:
根据预设寻址空间分配规则对所述出口地址信息进行基地址补偿,得到所述归一化出口数据对应的补偿后的完整出口地址信息,并得到所述完整出口地址信息对应的出口地址段;
对所述归一化入口数据和所述归一化出口数据进行比较,包括:
若所述目标出口地址信息对应的目标地址段和所述完整出口地址信息对应的出口地址段相同,则对所述归一化入口数据和所述归一化出口数据进行比较。
可选地,在对所述归一化入口数据和所述归一化出口数据进行比较之后,还包括:
若所述归一化入口数据和所述归一化出口数据匹配,则丢弃所述归一化入口数据和所述归一化出口数据;
若所述归一化入口数据和所述归一化出口数据不匹配,则保留所述归一化入口数据和所述归一化出口数据;
当所有所述归一化入口数据和所述归一化出口数据均完成比较后,若仍存在未丢弃的所述归一化入口数据和/或所述归一化出口数据,则所述互联电路的数据传输不正确;若不存在未丢弃的所述归一化入口数据和所述归一化出口数据,则所述互联电路的数据传输正确。
可选地,所述目标地址信息和所述目标出口地址信息属于同一所述寻址空间或不同所述寻址空间。
可选地,对所述激励源数据进行归一化处理,得到归一化入口数据,包括:
根据所述激励源数据所使用的传输协议,以所述互联电路设计中的最小传输颗粒度为单位,对所述激励源数据进行转换,得到一个或者多个所述归一化入口数据;
对所述监视器数据进行归一化处理,得到归一化出口数据,包括:
根据所述监视器数据所使用的传输协议,以所述互联电路设计中的最小传输颗粒度为单位,对所述监视器数据进行转换,得到一个或者多个所述归一化出口数据。
可选地,所述配置信息包括:静态配置信息和动态配置信息;
所述静态配置信息包括:所述互联电路中各所述入口和各所述出口的预设对应关系;
所述动态配置信息包括:影响互联电路内部的传输行为、所述入口的传输行为和所述出口的传输行为中至少一项传输行为的可变更配置;
当根据所述预设对应关系判断出所述激励源数据的地址信息存在对应的出口,且根据所述可变更配置判断出所述入口的当前状态为可传输状态、所述出口的当前状态为可传输状态、以及所述互联电路中所述激励源数据的传输路径畅通时,判定所述激励源数据存在对应的出口。
可选地,所述互联电路的数据传输正确性检查方法,还包括:
获取所述激励源数据的传输路径中的中间节点数据;
当所述互联电路的数据传输不正确时,根据所述中间节点数据判断数据传输错误位置。
根据本发明的另一方面,提供了一种互联电路的数据传输正确性检查装置,包括:
激励源数据获取模块,用于获取互联电路各入口的激励源数据;
监视器数据获取模块,用于获取所述互联电路各出口的监视器数据;
激励源数据预测转换模块,用于在根据所述互联电路的配置信息判断出所述激励源数据存在对应的出口时,对所述激励源数据进行归一化处理,得到归一化入口数据;
监视器数据转换模块,用于对所述监视器数据进行归一化处理,得到归一化出口数据;其中,所述激励源数据和所述监视器数据采用相同的归一化处理方式;
数据比较模块,用于对所述归一化入口数据和所述归一化出口数据进行比较,得到所述互联电路的数据传输正确性的检查结果。
可选地,所述互联电路包括至少一个子系统;一个所述入口作为至少一个所述子系统的入口;一个所述出口作为至少一个所述子系统的出口;
其中,一个所述子系统对应一个寻址空间;一个所述寻址空间中包括至少一个地址段;一个所述出口在所述寻址空间中覆盖的地址范围包含至少一个所述地址段;
所述归一化入口数据至少包括目标地址信息和入口数据信息;所述归一化出口数据至少包括出口地址信息和出口数据信息;
所述互联电路的数据传输正确性检查装置,还包括:地址空间资源管理器,包括:
入口数据地址转换单元,用于在得到所述归一化入口数据之后,根据预设地址分配映射表和所述目标地址信息得到所述归一化入口数据对应的目标出口在目标寻址空间的目标出口地址信息,并得到所述目标出口地址信息对应的目标地址段;
出口数据地址转换单元,用于在得到所述归一化出口数据之后,根据预设寻址空间分配规则对所述出口地址信息进行基地址补偿,得到所述归一化出口数据对应的补偿后的完整出口地址信息,并得到所述完整出口地址信息对应的出口地址段;
所述数据比较模块包括:至少一个比较单元;所述比较单元包括多个比较子单元;
所述比较子单元用于在所述目标出口地址信息对应的目标地址段和所述完整出口地址信息对应的出口地址段相同时,对所述归一化入口数据和所述归一化出口数据进行比较。
根据本发明的另一方面,提供了一种电子设备,所述电子设备包括:
激励源数据采集器,用于采集互联电路的入口的激励源数据;
出口监视器,用于采集所述互联电路的出口的监视器数据;
至少一个处理器;以及与所述至少一个处理器通信连接的存储器;
其中,所述存储器存储有可被所述至少一个处理器执行的计算机程序,所述计算机程序被所述至少一个处理器执行,以使所述至少一个处理器能够执行本发明任意实施例所提供的互联电路的数据传输正确性检查方法。
本发明实施例提供的互联电路的数据传输正确性检查方法中,根据互联电路的配置信息对激励源数据进行预测,仅对预测结果为存在对应出口的激励源数据进行归一化处理,可以初步排除部分无效数据,以保证最终比较结果的正确性。并且,配置信息的引入,相当于通过对于互联电路通用属性关键维度的抽取,为用户在这些维度提供便捷友好的接口和模板。使用户可以通过拆解设计需求信息并按照格式填入的方式,对被测试的互联电路进行轻量级的建模。既保证了测试完整性,又大大降低测试环境建立的人力和时间成本。并且,本实施例中采用相同的归一化处理方式处理激励源数据和监视器数据,将不同形态的数据转换成归一化的格式,把支持不同传输协议的功能和数据比较功能解耦,在数据比较时无需考虑传输协议的转换和适应问题,使得该检查方法能够方便地适应不同复杂度的互联电路,具有极好的扩展性和高度复用性。因此,与现有技术相比,本发明实施例可以提高互联电路数据传输正确性检查方法的通用性和扩展性。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的一种互联电路的数据传输正确性检查方法的流程示意图;
图2是本发明实施例提供的另一种互联电路的数据传输正确性检查方法的流程示意图;
图3是本发明实施例提供的一种互联电路的数据传输正确性检查装置的结构示意图;
图4是本发明实施例提供的一种电子设备的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
本发明实施例提供了一种互联电路的数据传输正确性检查方法,本实施例可适用于互联电路的验证需求,尤其是对复杂互联电路的数据传输验证,该方法可以由互联电路的数据传输正确性检查装置来执行,该装置可以采用硬件和/或软件的形式实现。图1是本发明实施例提供的一种互联电路的数据传输正确性检查方法的流程示意图。如图1所示,该方法包括:S110、获取互联电路各入口的激励源数据,并获取互联电路各出口的监视器数据。
其中,可采用多个激励源数据采集器构成的入口激励源数据采集组群实施对互联电路所有入口数据的采集。每个入口可以对应设置一个数据采集器,每个数据采集器会根据当前入口所使用的传输协议实时对该入口进行传输行为检查和数据采集。该入口激励源数据采集组群可支持业界各种标准总线传输协议(可支持但不限于AXI,AHB,APB,I2C,ISP,Uart,SRAM,ATB等等),也可以通过扩展支持用户自定义传输协议。
同样地,可采用多个出口监视器构成的出口监视器数据采集组群来实施对互联电路所有出口数据的采集。每个监视器会根据当前出口所使用的传输协议实时对该出口进行传输行为检查和数据采集。该出口监视器数据采集组群可支持业界各种标准总线传输协议(可支持但不限于AXI,AHB,APB,I2C,ISP,Uart,SRAM,ATB,等等),也可以通过扩展支持用户自定义的传输协议。
S120、若根据互联电路的配置信息判断出激励源数据存在对应的出口,则对激励源数据进行归一化处理,得到归一化入口数据。
其中,该步骤具体包括预测和转换两个处理步骤。预测功能即:在当前配置下,判断该笔激励源数据是否能够到达所测试互联电路的某个出口。其中,互联电路的配置信息可以是抽取互联电路的通用属性的关键维度,在设计时根据上述维度拆解设计需求信息,进行轻量级建模得到的相关配置信息,例如各入口出口的预设对应关系等信息,可指示数据传输流向及出入口状态。
当预测结果为该笔激励源数据最终可以到达互联电路的某个出口时,执行转换步骤,将不同协议的传输数据转换成单个或者多个形态归一化的数据单元,即对激励源数据进行归一化处理,转化后得到的归一化入口数据至少包含目标地址信息和入口数据信息;根据实际需求,归一化入口数据中还可以包含用户自定制需要检查的传输过程中携带的其他信息,例如边带信息(sideband)、服务质量(Quality-of-Service)信息等等。
S130、对监视器数据进行归一化处理,得到归一化出口数据;其中,激励源数据和监视器数据采用相同的归一化处理方式。
其中,对监视器数据采用与激励源数据相同的归一化处理方式,转化后得到的归一化出口数据与归一化入口数据的形态相同,使得后续数据比对过程不受传输协议的限制,或者说使得比较过程无需考虑传输协议这一维度。转化后得到的归一化出口数据至少包含出口地址信息和出口数据信息;根据实际需求,归一化出口数据中还可以包含用户需要检查的传输过程中携带的其他信息。
S140、对归一化入口数据和归一化出口数据进行比较,得到互联电路的数据传输正确性的检查结果。
其中,当所有归一化入口数据和归一化出口数据均一一匹配对应时,可判定互联电路的数据传输正确。对归一化入口数据和归一化出口数据进行比较时,可以根据需求设置仅比对数据中的部分信息或比对所有信息;但需注意,地址信息和数据信息作为基础信息,必须均进行比对。
本发明实施例提供的互联电路的数据传输正确性检查方法中,根据互联电路的配置信息对激励源数据进行预测,仅对预测结果为存在对应出口的激励源数据进行归一化处理,可以初步排除部分无效数据,以保证最终比较结果的正确性。并且,配置信息的引入,相当于通过对于互联电路通用属性关键维度的抽取,为用户在这些维度提供便捷友好的接口和模板。使用户可以通过拆解设计需求信息并按照格式填入的方式,对被测试的互联电路进行轻量级的建模。既保证了测试完整性,又大大降低测试环境建立的人力和时间成本。并且,本实施例中采用相同的归一化处理方式处理激励源数据和监视器数据,将不同形态的数据转换成归一化的格式,把支持不同传输协议的功能和数据比较功能解耦,在数据比较时无需考虑传输协议的转换和适应问题,使得该检查方法能够方便地适应不同复杂度的互联电路,具有极好的扩展性和高度复用性。因此,与现有技术相比,本发明实施例可以提高互联电路数据传输正确性检查方法的通用性和扩展性。
在上述各实施方式的基础上,可选地,互联电路的配置信息可包括:静态配置信息和动态配置信息。静态配置信息具体可包括互联电路中各入口和各出口的预设对应关系;静态配置信息为设计人员根据设计需求预先设定好的设计属性。动态配置信息具体可包括影响互联电路内部的传输行为、入口的传输行为和出口的传输行为中至少一项传输行为的可变更配置。互联电路中各入口、各出口或各数据传输路径中的中间节点的当前状态随着对应的可变更配置的变化而改变。可变更配置例如为是否在入口或者出口处设置防火墙等;若设置防火墙,则该入口或者出口的当前状态为阻塞(block)状态。示例性地,当某端口并未设置可变更配置时,可默认其按照预设的静态配置属性进行数据传输。那么,当根据预设对应关系判断出激励源数据的地址信息存在对应的出口(激励源数据的地址信息指向的出口存在),且根据可变更配置判断出:入口的当前状态为可传输状态、出口的当前状态为可传输状态、以及互联电路中激励源数据的传输路径畅通时,可初步判定激励源数据存在对应的出口。相应的,当上述任一条件不满足时,可初步判定激励源数据不存在对应的出口。
在上述各实施方式的基础上,可选地,在对归一化入口数据和归一化出口数据进行比较之后,若归一化入口数据和归一化出口数据匹配,则丢弃归一化入口数据和归一化出口数据;若不匹配,则保留归一化入口数据和归一化出口数据。那么,检查过程可以随着数据传输过程实时进行,直到一次数据测试中所有入口和出口都完成数据传输后,只需要检查是否存在数据残留即可判断互联电路的数据传输是否正确。这样,数据比对使用两两抵消的方式,可以极大降低内存资源的消耗,提升测试效率。
在上述各实施方式的基础上,可选地,互联电路包括至少一个子系统;尤其是复杂互联电路通常包括多个子系统。互联电路中数据通路数量庞大,路由机制复杂。且互联电路通常具有大量的数据入口和出口,互联网络内部包含复杂的地址译码,多路仲裁和数据分发逻辑。一个入口可作为至少一个子系统的入口;一个出口可作为至少一个子系统的出口;各子系统的编址方法不尽相同。在数据传输过程中,当同一出口应用于不同子系统来接收数据时,其所对应的地址范围并不相同。具体而言,一个子系统对应一个寻址空间。一个寻址空间中包括至少一个地址段;每个寻址空间中的每个地址段对应一个该寻址空间中的基地址。一个出口在同一寻址空间中覆盖的地址范围包含至少一个地址段,不同出口在同一寻址空间中包含不同的地址段。互联电路包含多个寻址空间,且相互之间存在复杂的地址映射关系。那么,不可避免会出现数据通路的入口和出口位于不同的寻址空间的情况,现有技术通常限于单一寻址空间的检查,即使考虑跨寻址空间的检查,考虑地址转换正确性也会使传输检查的复杂度大大增加。但本发明实施例通过地址转换过程可有效解决上述问题。下面,结合图2,对复杂互联电路的数据传输正确性检查的过程进行具体说明,但不作为对本发明的限定。
图2是本发明实施例提供的另一种互联电路的数据传输正确性检查方法的流程示意图。参见图2,在一种实施方式中,可选地,互联电路的数据传输正确性检查方法包括:
S210、获取互联电路各入口的激励源数据。
示例性地,本实施例可支持对单笔业务启动看门狗计时器,从而及时感知单笔激励源数据的传输是否超时。
S220、根据互联电路的配置信息判断激励源数据是否存在对应的出口;若是,则执行S240;否则,执行S230。
S230、丢弃激励源数据。
当初步判断激励源数据不会到达互联电路中任何出口时,实施数据丢弃动作,可以减少检查过程中的内存占用。且对被丢弃的数据也不会执行后续的归一化处理,可以适量简化检查过程。
S240、对激励源数据进行归一化处理,得到归一化入口数据。
其中,该步骤具体可以是根据激励源数据所使用的传输协议,以互联电路设计中的最小传输颗粒度为单位,对激励源数据进行转换,得到一个或多个归一化入口数据。当激励源数据使用的传输协议不同时,每笔数据的颗粒度可能不同。互联电路中的最小传输颗粒度可以根据实际需求订制,例如为一字节或几个字节。一笔激励源数据经过转换后得到的归一化入口数据的数量为该激励源数据按照其传输协议传输的字节数与互联电路的最小传输颗粒度的比值。示例性地,当最小传输颗粒度为一字节时,对一笔激励源数据解耦转换所得到的归一化入口数据的数量,与该笔激励源数据按照其传输协议进行传输的数据的字节数相等;一条归一化入口数据仅包括一个字节的数据和地址等信息。
S250、根据预设地址分配映射表和目标地址信息得到归一化入口数据对应的目标出口在目标寻址空间的目标出口地址信息,并得到目标出口地址信息对应的目标地址段。
其中,预设地址分配映射表为用户根据设计需求制定,可以预先存储在地址空间资源管理器中。设定预设地址分配映射表包含被测试片上系统部分或者全部寻址空间的信息。这些信息包括但不限于每个寻址空间内部的地址段信息(或称地址片信息)、不同寻址空间相互之间的地址映射信息、互联电路每个入口和出口所在的寻址空间和所覆盖的地址片信息等。
目标地址信息和目标出口地址信息可以属于同一寻址空间或不同寻址空间。也就是说,本实施例提供的检测方法并不受寻址空间的限制,对数据的传输路径并无限定,既适用于同一寻址空间内的数据传输,也适用于跨寻址空间的数据传输。理论上,激励源数据可以访问到互联电路的所有地址段。因此,寻址空间的划分实质上是作用于出口,本实施例是以出口的地址信息作为匹配条件,只要目标出口地址信息与补偿完整后归一化出口数据对应的地址信息所在的地址段相对应即可进行数据比对。其中,当目标地址信息与目标出口地址信息位于同一寻址空间时,该寻址空间即为目标寻址空间,目标地址信息就是目标出口地址信息。当目标地址信息与目标出口地址信息位于不同寻址空间时,目标寻址空间不是目标地址信息所处的初始寻址空间,该数据在传输过程中,根据出口在初始寻址空间与目标寻址空间中的地址映射关系,按照预设规则进行地址转换后才能传输到目标寻址空间中;因此需要对目标地址信息进行相应的转换才能得到目标出口地址信息,从而对跨寻址空间传输的数据进行检查。具体地,通过查找寻址空间的地址分配信息,能够将目标地址信息转换为其应到达的出口在目标寻址空间中对应的地址信息,即目标出口地址信息。
S260、获取互联电路各出口的监视器数据。
示例性地,本实施例可支持对单笔业务启动看门狗计时器,从而及时感知单笔监视器数据的传输是否超时。
S270、对监视器数据进行归一化处理,得到归一化出口数据。
其中,该步骤具体可以是:根据监视器数据所使用的传输协议,以互联电路设计中的最小传输颗粒度为单位,对监视器数据进行转换,得到一个或多个归一化出口数据。该步骤的具体解释可参考对激励源数据的归一化处理,此处不再赘述。这样处理,使得后续比较过程相当于在最底层,以最小传输颗粒度的量级进行比较,不再涉及传输协议等上层内容,可以简化比较过程。
S280、根据预设寻址空间分配规则对出口地址信息进行基地址补偿,得到归一化出口数据对应的补偿后的完整出口地址信息,并得到完整出口地址信息对应的出口地址段。
其中,为了路由逻辑的正确设定,一个地址段中包含的地址均使用同一个基地址,而出口地址信息通常指示的是出口在该地址段中的偏移地址,而省略了基地址信息。因此,该步骤相当于将出口地址信息补全,以使完整出口地址信息与S250中的目标出口地址信息相对应。
该步骤具体可以是通过查找归一化出口数据对应的出口所在的寻址空间对应的数据出口地址范围信息,完成对来自监视器数据的地址补偿计算。
S290、若目标出口地址信息对应的目标地址段和完整出口地址信息对应的出口地址段相同,则对归一化入口数据和归一化出口数据进行比较。
其中,所测试互联电路的每个寻址空间可对应一个二维比较单元队列(2Dcomparer array);每个寻址空间中的地址段可对应该二维队列中的一个子队列。当目标地址段和出口地址段相同时,可以根据地址将归一化入口数据和归一化出口数据送入对应的比较单元中对应的子队列进行比较。示例性地,对于一个比较子队列,用户可以根据需要设定不同的比较模式(例如双向顺序,双向乱序,单向顺序,单向乱序等)。
S2A0、若归一化入口数据和归一化出口数据匹配,则丢弃归一化入口数据和归一化出口数据;若归一化入口数据和归一化出口数据不匹配,则保留归一化入口数据和归一化出口数据。
该步骤中,对于同一比较子队列,对来自入口和出口的数据进行查找匹配式比较,当一对分别来自入口和出口的归一化数据匹配命中时,则两两抵消,可以极大降低内存资源的消耗,提升测试效率。
S2B0、当所有归一化入口数据和归一化出口数据均完成比较后,若仍存在未丢弃的归一化入口数据和/或归一化出口数据,则互联电路的数据传输不正确;若不存在未丢弃的归一化入口数据和归一化出口数据,则互联电路的数据传输正确。
当一次数据测试中所有入口和出口都完成数据传输后,若所有子队列中都没有残留的数据时,表示测试通过。
需要说明的是,上述各步骤仅作为示例,实际应用时,可以根据需求对上述步骤的内容和顺序进行调整。例如S210与S260均可以实时进行,此处对具体获取顺序不做限定。
综上所述,本实施例通过S210-S2B0实现了在复杂互联电路测试中同时解决传输协议检查、传输超时监测,跨寻址空间传输数据正确性检查的功能。具体地,本方法结合预测和转换功能,将不同传输协议下的不同形态的数据转换成归一化的格式,把支持不同传输协议功能和数据比较功能解耦,能够方便地适应不同复杂度的互联电路(即互联电路的入口、出口个数不同),具有极好的扩展性和高度复用性;在多通路并行且长时间传输的情况下,可以实时进行数据检查。并且,本方法采用分层队列比较方式,支持用户根据被测试互联电路的属性进行订制。出口入口数据比对使用两两抵消的方式,极大的降低了内存资源的消耗,提升了测试的效率,可适用于长时长的复杂场景的测试。以及,本方法通过对于互联电路通用属性关键维度的抽取,为用户在这些维度提供便捷友好的接口和模板。使用户可以通过拆解设计需求信息并按照格式填入的方式,对被测试的互联电路进行轻量级的建模。既保证了测试完整性,又大大降低测试环境建立的人力和时间成本。
在上述各实施方式的基础上,可选地,该检查方法还包括:获取激励源数据的传输路径中的中间节点数据。
其中,中间节点数据可以通过在互联电路内部的中间节点挂接中间监视器来获取,从而对复杂的长数据通路进行拆解。中间节点数据仅作为监测数据,用于表征数据传输状态,但并不参与数据比较过程,无需对中间节点数据进行处理转换,也无需将中间节点数据插入比较队列。
当互联电路的数据传输不正确时,根据中间节点数据判断数据传输错误位置。
这样设置,使得本方法具有良好的伸缩性(scalability),能够满足不同颗粒度的调试(debug)需求。通过增加互联电路内部监测节点的方式来实现对于复杂的长的数据通路的拆解,从而将bug快速定位在小的区间内,以微小的环境变动成本来提升debug的便利性。
本发明实施例还提供了一种互联电路的数据传输正确性检查装置,用于实现如本发明任意实施例所提供的互联电路的数据传输正确性检查方法,具有相应的有益效果。图3是本发明实施例提供的一种互联电路的数据传输正确性检查装置的结构示意图。参见图3,该装置包括:激励源数据获取模块100、监视器数据获取模块200、激励源数据预测转换模块300、监视器数据转换模块400和数据比较模块600。
其中,激励源数据获取模块100用于获取互联电路各入口的激励源数据。监视器数据获取模块200用于获取互联电路各出口的监视器数据。激励源数据预测转换模块300用于在根据互联电路的配置信息判断出激励源数据存在对应的出口时,对激励源数据进行归一化处理,得到归一化入口数据。监视器数据转换模块400用于对监视器数据进行归一化处理,得到归一化出口数据;其中,激励源数据和监视器数据采用相同的归一化处理方式。数据比较模块600用于对归一化入口数据和归一化出口数据进行比较,得到互联电路的数据传输正确性的检查结果。
示例性地,互联电路包括至少一个子系统;一个入口作为至少一个子系统的入口;一个出口作为至少一个子系统的出口。其中,一个子系统对应一个寻址空间;一个寻址空间中包括至少一个地址段;一个出口在寻址空间中覆盖的地址范围包含至少一个地址段。
继续参见图3,在上述各实施方式的基础上,可选地,归一化入口数据至少包括目标地址信息和入口数据信息;归一化出口数据至少包括出口地址信息和出口数据信息。互联电路的数据传输正确性检查装置还包括:地址空间资源管理器500。地址空间资源管理器500中存储有预设地址分配映射表;预设地址分配映射表中可体现预设寻址空间分配规则等信息。地址空间资源管理器500包括:入口数据地址转换单元510和出口数据地址转换单元520。
入口数据地址转换单元510用于在得到归一化入口数据之后,根据预设地址分配映射表和目标地址信息得到归一化入口数据对应的目标出口在目标寻址空间的目标出口地址信息,并得到目标出口地址信息对应的目标地址段。出口数据地址转换单元520用于在得到归一化出口数据之后,根据预设寻址空间分配规则对出口地址信息进行基地址补偿,得到归一化出口数据对应的补偿后的完整出口地址信息,并得到完整出口地址信息对应的出口地址段。
继续参见图3,在上述各实施方式的基础上,可选地,数据比较模块600包括:至少一个比较单元610,每个比较单元对应一个寻址空间的地址信息。一个比较单元610包括多个比较子单元611,一个比较子单元611可包括一个比较子队列,对应一段地址段的地址信息。实际应用时,数据比较模块600可根据归一化入口数据对应的目标出口地址信息所属的地址段和归一化出口数据对应的完整出口地址信息所属的地址段判断应将归一化数据送入哪个比较子单元611。比较子单元611对处于该比较子单元611所对应的地址段的归一化入口数据和归一化出口数据进行比较。
在上述各实施方式的基础上,可选地,比较子单元611在对归一化入口数据和归一化出口数据进行比较之后,若判断出归一化入口数据和归一化出口数据匹配,则丢弃归一化入口数据和归一化出口数据;若判断出归一化入口数据和归一化出口数据不匹配,则保留归一化入口数据和归一化出口数据。当所有比较子单元611完成比较后,数据比较模块600通过判断是否存在有数据残留的比较子单元611来确认互联电路的数据传输是否正确。
在上述各实施方式的基础上,可选地,激励源数据预测转换模块300具体用于根据激励源数据的地址信息、互联电路的静态配置信息和动态配置信息判断激励源数据是否存在对应的出口。以及,根据激励源数据所使用的传输协议,以互联电路设计中的最小传输颗粒度为单位,对激励源数据进行转换,得到多个归一化入口数据。
在上述各实施方式的基础上,可选地,监视器数据转换模块400具体用于根据监视器数据所使用的传输协议,以互联电路设计中的最小传输颗粒度为单位,对监视器数据进行转换,得到多个归一化出口数据。
在上述各实施方式的基础上,可选地,该装置还包括:中间监视模块,用于获取激励源数据的传输路径中的中间节点数据;当互联电路的数据传输不正确时,根据中间节点数据判断数据传输错误位置。
本发明实施例还提供了一种电子设备。图4是本发明实施例提供的一种电子设备的结构示意图。图4示出了可以用来实施本发明的实施例的电子设备10的结构示意图。电子设备旨在表示各种形式的数字计算机、移动装置或其它类似的计算装置。本文所示的部件、它们的连接和关系、以及它们的功能仅仅作为示例,并且不意在限制本文中描述的和/或者要求的本发明的实现。
如图4所示,电子设备10包括至少一个处理器11,以及与至少一个处理器11通信连接的存储器,如只读存储器(ROM)12、随机访问存储器(RAM)13等,其中,存储器存储有可被至少一个处理器执行的计算机程序,处理器11可以根据存储在只读存储器(ROM)12中的计算机程序或者从存储单元18加载到随机访问存储器(RAM)13中的计算机程序,来执行各种适当的动作和处理。在RAM 13中,还可存储电子设备10操作所需的各种程序和数据。处理器11、ROM 12以及RAM 13通过总线14彼此相连。输入/输出(I/O)接口15也连接至总线14。
电子设备10中的多个部件连接至I/O接口15,包括:激励源数据采集器16,用于采集互联电路的入口的激励源数据。其中,激励源数据采集器16的数量为多个,构成激励源数据采集组群,以采集所有入口的激励源数据。出口监视器17,用于采集互联电路的出口的监视器数据。其中,出口监视器17的数量为多个,构成出口监视器数据采集组群,以采集所有出口在所有地址范围的监视器数据。图4中为了说明激励源数据采集器16和出口监视器17在电子设备10中的连接关系,作为示例,绘制出了一个激励源数据采集器16和一个出口监视器17,但不作为对本发明的限定。
电子设备10中的部件还包括:存储单元18,例如磁盘、光盘等;以及通信单元19,例如网卡、调制解调器、无线通信收发机等。通信单元19允许电子设备10通过诸如因特网的计算机网络和/或各种电信网络与其他设备交换信息/数据。
处理器11可以是各种具有处理和计算能力的通用和/或专用处理组件。处理器11的一些示例包括但不限于中央处理单元(CPU)、图形处理单元(GPU)、各种专用的人工智能(AI)计算芯片、各种运行机器学习模型算法的处理器、数字信号处理器(DSP)、以及任何适当的处理器、控制器、微控制器等。处理器11执行上文所描述的各个方法和处理,例如互联电路的数据传输正确性检查方法。
在一些实施例中,互联电路的数据传输正确性检查方法可被实现为计算机程序,其被有形地包含于计算机可读存储介质,例如存储单元18。在一些实施例中,计算机程序的部分或者全部可以经由ROM 12和/或通信单元19而被载入和/或安装到电子设备10上。当计算机程序加载到RAM 13并由处理器11执行时,可以执行上文描述的互联电路的数据传输正确性检查方法的一个或多个步骤。备选地,在其他实施例中,处理器11可以通过其他任何适当的方式(例如,借助于固件)而被配置为执行互联电路的数据传输正确性检查方法。
本文中以上描述的系统和技术的各种实施方式可以在数字电子电路系统、集成电路系统、场可编程门阵列(FPGA)、专用集成电路(ASIC)、专用标准产品(ASSP)、片上系统(SOC)、负载可编程逻辑设备(CPLD)、计算机硬件、固件、软件、和/或它们的组合中实现。这些各种实施方式可以包括:实施在一个或者多个计算机程序中,该一个或者多个计算机程序可在包括至少一个可编程处理器的可编程系统上执行和/或解释,该可编程处理器可以是专用或者通用可编程处理器,可以从存储系统、至少一个输入装置、和至少一个输出装置接收数据和指令,并且将数据和指令传输至该存储系统、该至少一个输入装置、和该至少一个输出装置。
用于实施本发明的方法的计算机程序可以采用一个或多个编程语言的任何组合来编写。这些计算机程序可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器,使得计算机程序当由处理器执行时使流程图和/或框图中所规定的功能/操作被实施。计算机程序可以完全在机器上执行、部分地在机器上执行,作为独立软件包部分地在机器上执行且部分地在远程机器上执行或完全在远程机器或服务器上执行。
为了提供与用户的交互,可以在电子设备上实施此处描述的系统和技术,该电子设备具有:用于向用户显示信息的显示装置(例如,CRT(阴极射线管)或者LCD(液晶显示器)监视器);以及键盘和指向装置(例如,鼠标或者轨迹球),用户可以通过该键盘和该指向装置来将输入提供给电子设备。其它种类的装置还可以用于提供与用户的交互;例如,提供给用户的反馈可以是任何形式的传感反馈(例如,视觉反馈、听觉反馈、或者触觉反馈);并且可以用任何形式(包括声输入、语音输入或者、触觉输入)来接收来自用户的输入。
可以将此处描述的系统和技术实施在包括后台部件的计算系统(例如,作为数据服务器)、或者包括中间件部件的计算系统(例如,应用服务器)、或者包括前端部件的计算系统(例如,具有图形用户界面或者网络浏览器的用户计算机,用户可以通过该图形用户界面或者该网络浏览器来与此处描述的系统和技术的实施方式交互)、或者包括这种后台部件、中间件部件、或者前端部件的任何组合的计算系统中。可以通过任何形式或者介质的数字数据通信(例如,通信网络)来将系统的部件相互连接。通信网络的示例包括:局域网(LAN)、广域网(WAN)、区块链网络和互联网。
计算系统可以包括客户端和服务器。客户端和服务器一般远离彼此并且通常通过通信网络进行交互。通过在相应的计算机上运行并且彼此具有客户端-服务器关系的计算机程序来产生客户端和服务器的关系。服务器可以是云服务器,又称为云计算服务器或云主机,是云计算服务体系中的一项主机产品,以解决了传统物理主机与VPS服务中,存在的管理难度大,业务扩展性弱的缺陷。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发明中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本发明的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。

Claims (10)

1.一种互联电路的数据传输正确性检查方法,其特征在于,包括:
获取互联电路各入口的激励源数据,并获取所述互联电路各出口的监视器数据;
若根据所述互联电路的配置信息判断出所述激励源数据存在对应的出口,则对所述激励源数据进行归一化处理,得到归一化入口数据;
对所述监视器数据进行归一化处理,得到归一化出口数据;其中,所述激励源数据和所述监视器数据采用相同的归一化处理方式;
对所述归一化入口数据和所述归一化出口数据进行比较,得到所述互联电路的数据传输正确性的检查结果。
2.根据权利要求1所述的互联电路的数据传输正确性检查方法,其特征在于,所述互联电路包括至少一个子系统;一个所述入口作为至少一个所述子系统的入口;一个所述出口作为至少一个所述子系统的出口;
其中,一个所述子系统对应一个寻址空间;一个所述寻址空间中包括至少一个地址段;一个所述出口在所述寻址空间中覆盖的地址范围包含至少一个所述地址段;
所述归一化入口数据至少包括目标地址信息和入口数据信息;所述归一化出口数据至少包括出口地址信息和出口数据信息;
在得到所述归一化入口数据之后,还包括:
根据预设地址分配映射表和所述目标地址信息得到所述归一化入口数据对应的目标出口在目标寻址空间的目标出口地址信息,并得到所述目标出口地址信息对应的目标地址段;
在得到所述归一化出口数据之后,还包括:
根据预设寻址空间分配规则对所述出口地址信息进行基地址补偿,得到所述归一化出口数据对应的补偿后的完整出口地址信息,并得到所述完整出口地址信息对应的出口地址段;
对所述归一化入口数据和所述归一化出口数据进行比较,包括:
若所述目标出口地址信息对应的目标地址段和所述完整出口地址信息对应的出口地址段相同,则对所述归一化入口数据和所述归一化出口数据进行比较。
3.根据权利要求1或2所述的互联电路的数据传输正确性检查方法,其特征在于,在对所述归一化入口数据和所述归一化出口数据进行比较之后,还包括:
若所述归一化入口数据和所述归一化出口数据匹配,则丢弃所述归一化入口数据和所述归一化出口数据;
若所述归一化入口数据和所述归一化出口数据不匹配,则保留所述归一化入口数据和所述归一化出口数据;
当所有所述归一化入口数据和所述归一化出口数据均完成比较后,若仍存在未丢弃的所述归一化入口数据和/或所述归一化出口数据,则所述互联电路的数据传输不正确;若不存在未丢弃的所述归一化入口数据和所述归一化出口数据,则所述互联电路的数据传输正确。
4.根据权利要求2所述的互联电路的数据传输正确性检查方法,其特征在于,所述目标地址信息和所述目标出口地址信息属于同一所述寻址空间或不同所述寻址空间。
5.根据权利要求1所述的互联电路的数据传输正确性检查方法,其特征在于,对所述激励源数据进行归一化处理,得到归一化入口数据,包括:
根据所述激励源数据所使用的传输协议,以所述互联电路设计中的最小传输颗粒度为单位,对所述激励源数据进行转换,得到一个或者多个所述归一化入口数据;
对所述监视器数据进行归一化处理,得到归一化出口数据,包括:
根据所述监视器数据所使用的传输协议,以所述互联电路设计中的最小传输颗粒度为单位,对所述监视器数据进行转换,得到一个或者多个所述归一化出口数据。
6.根据权利要求1所述的互联电路的数据传输正确性检查方法,其特征在于,所述配置信息包括:静态配置信息和动态配置信息;
所述静态配置信息包括:所述互联电路中各所述入口和各所述出口的预设对应关系;
所述动态配置信息包括:影响互联电路内部的传输行为、所述入口的传输行为和所述出口的传输行为中至少一项传输行为的可变更配置;
当根据所述预设对应关系判断出所述激励源数据的地址信息存在对应的出口,且根据所述可变更配置判断出所述入口的当前状态为可传输状态、所述出口的当前状态为可传输状态、以及所述互联电路中所述激励源数据的传输路径畅通时,判定所述激励源数据存在对应的出口。
7.根据权利要求1所述的互联电路的数据传输正确性检查方法,其特征在于,还包括:
获取所述激励源数据的传输路径中的中间节点数据;
当所述互联电路的数据传输不正确时,根据所述中间节点数据判断数据传输错误位置。
8.一种互联电路的数据传输正确性检查装置,其特征在于,包括:
激励源数据获取模块,用于获取互联电路各入口的激励源数据;
监视器数据获取模块,用于获取所述互联电路各出口的监视器数据;
激励源数据预测转换模块,用于在根据所述互联电路的配置信息判断出所述激励源数据存在对应的出口时,对所述激励源数据进行归一化处理,得到归一化入口数据;
监视器数据转换模块,用于对所述监视器数据进行归一化处理,得到归一化出口数据;其中,所述激励源数据和所述监视器数据采用相同的归一化处理方式;
数据比较模块,用于对所述归一化入口数据和所述归一化出口数据进行比较,得到所述互联电路的数据传输正确性的检查结果。
9.根据权利要求8所述的互联电路的数据传输正确性检查装置,其特征在于,所述互联电路包括至少一个子系统;一个所述入口作为至少一个所述子系统的入口;一个所述出口作为至少一个所述子系统的出口;
其中,一个所述子系统对应一个寻址空间;一个所述寻址空间中包括多个地址段;一个所述出口在所述寻址空间中覆盖的地址范围包含至少一个所述地址段;
所述归一化入口数据至少包括目标地址信息和入口数据信息;所述归一化出口数据至少包括出口地址信息和出口数据信息;
所述互联电路的数据传输正确性检查装置,还包括:地址空间资源管理器,包括:
入口数据地址转换单元,用于在得到所述归一化入口数据之后,根据预设地址分配映射表和所述目标地址信息得到所述归一化入口数据对应的目标出口在目标寻址空间的目标出口地址信息,并得到所述目标出口地址信息对应的目标地址段;
出口数据地址转换单元,用于在得到所述归一化出口数据之后,根据预设寻址空间分配规则对所述出口地址信息进行基地址补偿,得到所述归一化出口数据对应的补偿后的完整出口地址信息,并得到所述完整出口地址信息对应的出口地址段;
所述数据比较模块包括:至少一个比较单元;所述比较单元包括至少一个比较子单元;
所述比较子单元用于在所述目标出口地址信息对应的目标地址段和所述完整出口地址信息对应的出口地址段相同时,对所述归一化入口数据和所述归一化出口数据进行比较。
10.一种电子设备,其特征在于,所述电子设备包括:
激励源数据采集器,用于采集互联电路的入口的激励源数据;
出口监视器,用于采集所述互联电路的出口的监视器数据;
至少一个处理器;以及与所述至少一个处理器通信连接的存储器;
其中,所述存储器存储有可被所述至少一个处理器执行的计算机程序,所述计算机程序被所述至少一个处理器执行,以使所述至少一个处理器能够执行权利要求1-7中任一项所述的互联电路的数据传输正确性检查方法。
CN202210154242.0A 2022-02-21 2022-02-21 互联电路的数据传输正确性检查方法及装置、电子设备 Active CN114238004B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210154242.0A CN114238004B (zh) 2022-02-21 2022-02-21 互联电路的数据传输正确性检查方法及装置、电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210154242.0A CN114238004B (zh) 2022-02-21 2022-02-21 互联电路的数据传输正确性检查方法及装置、电子设备

Publications (2)

Publication Number Publication Date
CN114238004A true CN114238004A (zh) 2022-03-25
CN114238004B CN114238004B (zh) 2022-05-13

Family

ID=80747601

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210154242.0A Active CN114238004B (zh) 2022-02-21 2022-02-21 互联电路的数据传输正确性检查方法及装置、电子设备

Country Status (1)

Country Link
CN (1) CN114238004B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030048793A1 (en) * 2001-08-30 2003-03-13 Bastian Pochon Method and apparatus for data normalization
CN101059838A (zh) * 2007-06-11 2007-10-24 湖北东润科技有限公司 一种人脸识别系统与识别方法
CN112199291A (zh) * 2020-10-16 2021-01-08 天津飞腾信息技术有限公司 一种多核处理器Cache一致性模拟验证方法及验证装置
CN113472659A (zh) * 2021-07-02 2021-10-01 中国电信股份有限公司 转发路径的确定方法、装置及sdn控制器
CN113765928A (zh) * 2021-09-10 2021-12-07 湖南工商大学 物联网入侵检测方法、系统、设备及介质

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030048793A1 (en) * 2001-08-30 2003-03-13 Bastian Pochon Method and apparatus for data normalization
CN101059838A (zh) * 2007-06-11 2007-10-24 湖北东润科技有限公司 一种人脸识别系统与识别方法
CN112199291A (zh) * 2020-10-16 2021-01-08 天津飞腾信息技术有限公司 一种多核处理器Cache一致性模拟验证方法及验证装置
CN113472659A (zh) * 2021-07-02 2021-10-01 中国电信股份有限公司 转发路径的确定方法、装置及sdn控制器
CN113765928A (zh) * 2021-09-10 2021-12-07 湖南工商大学 物联网入侵检测方法、系统、设备及介质

Also Published As

Publication number Publication date
CN114238004B (zh) 2022-05-13

Similar Documents

Publication Publication Date Title
CN110554958B (zh) 图数据库测试方法、系统、设备和存储介质
US11550646B2 (en) Method of verifying access of multi-core interconnect to level-2 cache
US8516494B2 (en) Executing an application on a parallel computer
CN112187558B (zh) 数据校验方法、装置、电子设备
WO2024125185A1 (zh) 主从设备间通讯的通讯转换方法、装置及存储介质
CN114238004B (zh) 互联电路的数据传输正确性检查方法及装置、电子设备
CN117195785A (zh) 一种总线验证方法及验证知识产权核系统
US20090300625A1 (en) Managing The Performance Of An Application Carried Out Using A Plurality Of Pluggable Processing Components
CN111447273A (zh) 云处理系统及基于云处理系统的数据处理方法
CN115186738B (zh) 模型训练方法、装置和存储介质
WO2023236239A1 (zh) 一种基于多轮采样的数据筛查规则验证方法及其装置
CN111373377A (zh) 错误处理
CN114997380A (zh) 采样器以及用于图神经网络模型执行的装置
CN116306407B (zh) 片上网络noc的验证方法、装置、设备和存储介质
CN117709255B (zh) 间接访问寄存器的测试方法、装置、设备及介质
CN112383443B (zh) 运行于rdma通信环境的并行应用通信性能预测方法
CN116415044A (zh) 指针分析算法推荐的方法、装置及相关设备
CN116489231A (zh) Noc总线网络中路由信息配置方法、装置、设备及介质
CN110995815B (zh) 一种基于Gaia大数据分析系统的信息传输方法
CN116991789A (zh) 一种系统总线互联验证方法、装置、芯片及存储介质
US20230064755A1 (en) Data processing method and apparatus
CN117806604A (zh) 一种基于spring boot框架的TLV数据的解析方法及装置
CN115269055A (zh) Nginx请求数据采集方法、装置、设备及存储介质
CN116303071A (zh) 一种接口测试方法、装置、电子设备及存储介质
US20090299667A1 (en) Qualifying Data Produced By An Application Carried Out Using A Plurality Of Pluggable Processing Components

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant