CN114203761A - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN114203761A CN114203761A CN202110755894.5A CN202110755894A CN114203761A CN 114203761 A CN114203761 A CN 114203761A CN 202110755894 A CN202110755894 A CN 202110755894A CN 114203761 A CN114203761 A CN 114203761A
- Authority
- CN
- China
- Prior art keywords
- voltage line
- initialization voltage
- line
- transistor
- disposed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 claims abstract description 28
- 239000010410 layer Substances 0.000 description 125
- 108091006146 Channels Proteins 0.000 description 38
- 239000003990 capacitor Substances 0.000 description 13
- 239000011810 insulating material Substances 0.000 description 13
- 239000000463 material Substances 0.000 description 7
- 229910052581 Si3N4 Inorganic materials 0.000 description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 5
- 229910052814 silicon oxide Inorganic materials 0.000 description 5
- 238000005192 partition Methods 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 4
- 239000004642 Polyimide Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 229920001721 polyimide Polymers 0.000 description 3
- 108090000699 N-Type Calcium Channels Proteins 0.000 description 2
- 102000004129 N-Type Calcium Channels Human genes 0.000 description 2
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 239000012044 organic layer Substances 0.000 description 2
- 238000007789 sealing Methods 0.000 description 2
- 239000004925 Acrylic resin Substances 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000007717 exclusion Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000005484 gravity Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- -1 region Substances 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Chemical & Material Sciences (AREA)
- Mathematical Physics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Geometry (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
提供了显示装置。显示装置包括:衬底;多个晶体管,布置在衬底上;初始化电压线,布置在衬底上并且包括在第一方向上延伸的第一初始化电压线和在第二方向上延伸的第二初始化电压线;以及驱动电压线,布置在衬底上并且在第二方向上延伸,其中,第一初始化电压线和驱动电压线中的每个连接到多个晶体管中的至少一个,并且第二初始化电压线和驱动电压线彼此重叠。
Description
相关申请的交叉引用
本申请要求于2020年9月2日向韩国知识产权局提交的第10-2020-0111668号韩国专利申请的优先权和权益,该韩国专利申请的公开内容通过引用以其整体并入本文中。
技术领域
本公开涉及显示装置,并且更具体地,涉及具有提高的开口率的显示装置。
背景技术
显示装置是用于显示图像的装置,并且包括液晶显示器(LCD)、有机发光二极管(OLED)显示器等。显示装置被实现在诸如移动电话、导航装置、数码相机、电子书、便携式游戏机以及各种终端的各种电子装置中。
显示装置可包括在行方向和列方向上排列的多个像素。诸如晶体管和电容器的各种电路元件以及能够向这些电路元件供给信号的布线可布置在每个像素中。
在该背景技术章节中公开的以上信息仅用于增强对本公开的背景的理解,并且因此,它可包含可能不形成本领域普通技术人员已知的现有技术的信息。
发明内容
本公开的实施例提供了具有提高的开口率的显示装置。
根据实施例,显示装置包括:衬底;多个晶体管,布置在衬底上;初始化电压线,布置在衬底上并且包括在第一方向上延伸的第一初始化电压线和在第二方向上延伸的第二初始化电压线;以及驱动电压线,布置在衬底上并且在第二方向上延伸,其中,第一初始化电压线和驱动电压线中的每个连接到多个晶体管中的至少一个,并且第二初始化电压线和驱动电压线彼此重叠。
第一初始化电压线和第二初始化电压线可布置在不同的层中。
第一初始化电压线、驱动电压线和第二初始化电压线可顺序地堆叠在衬底上。
第二初始化电压线可针对在第一方向上的每n个像素布置,并且n是1或更大的自然数。
第二初始化电压线可针对在第一方向上的每两个像素布置。
显示装置还可包括连接构件,该连接构件布置在与驱动电压线相同的层中,并且连接构件可电连接第二初始化电压线和第一初始化电压线。
第二初始化电压线可包括在第一方向上突出的延伸部,并且延伸部可与连接构件重叠。
显示装置还可包括顺序地堆叠在衬底上的第一导电层、第二导电层、第三导电层和第四导电层。
第一初始化电压线、第二初始化电压线和驱动电压线可布置在不同的导电层中。
第一初始化电压线可布置在第二导电层中,驱动电压线和连接构件可布置在第三导电层中,并且第二初始化电压线可布置在第四导电层中。
根据另一实施例,显示装置包括:衬底;多个晶体管,布置在衬底上;初始化电压线,布置在衬底上;以及驱动电压线,布置在衬底上,其中,初始化电压线和驱动电压线中的每个连接到多个晶体管中的至少一个,并且初始化电压线和驱动电压线在相同的方向上延伸并且彼此重叠。
初始化电压线可包括第一初始化电压线和第二初始化电压线,第二初始化电压线可在与驱动电压线相同的方向上延伸,并且第一初始化电压线和第二初始化电压线可布置在不同的层中并且彼此电连接。
第一初始化电压线、驱动电压线和第二初始化电压线可顺序地堆叠在衬底上。
第一初始化电压线可在第一方向上延伸,并且第二初始化电压线可在第二方向上延伸。第二初始化电压线可针对在第一方向上的每n个像素布置,并且n是1或更大的自然数。
显示装置还可包括连接构件,该连接构件布置在与驱动电压线相同的层中,并且连接构件可电连接第二初始化电压线和第一初始化电压线。
第二初始化电压线可包括在第一方向上突出的延伸部,连接构件可与延伸部重叠,并且连接构件和延伸部可彼此电连接。
显示装置还可包括顺序地堆叠在衬底上的第一导电层、第二导电层、第三导电层和第四导电层。
第一初始化电压线可布置在第二导电层中,驱动电压线和连接构件可布置在第三导电层中,并且第二初始化电压线可布置在第四导电层中。
第一初始化电压线可在第一方向上延伸,并且第二初始化电压线可在第二方向上延伸,第二初始化电压线可针对在第一方向上的每至少两个像素布置,并且至少两个像素可包括:包括第二初始化电压线的第一像素和不包括第二初始化电压线的第二像素。
连接构件可包括第一连接构件和第二连接构件,第一连接构件可与第一像素重叠并且可包括与延伸部重叠的连接延伸部,并且第二连接构件可与第二像素重叠并且可不包括连接延伸部。
根据实施例,可提供具有提高的开口率的显示装置。
附图说明
图1示出了根据实施例的显示装置的一部分的区域的示意性俯视平面图。
图2示出了根据实施例的像素的电路图。
图3示出了根据实施例的两个相邻像素的俯视平面图。
图4示出了沿图3的线IV-IV'和线IV”-IV”'截取的剖面图。
图5示出了沿图3的线V-V'和线V”-V”'截取的剖面图。
图6、图7、图8、图9和图10分别示出了两个相邻像素的俯视平面图。
图11、图12和图13分别示出了根据实施例的显示装置的一部分的区域的示意性俯视平面图。
具体实施方式
在下文中将参照示出了本公开的实施例的附图更全面地描述本公开。如本领域技术人员将意识到的,在不脱离本公开的精神或范围的情况下,可以各种不同的方式来修改所描述的实施例。
为了清楚地描述本公开,可省略与描述无关的部分,并且在整个说明书中相同或相似的构成元件由相同的附图标记表示。
此外,在附图中,为了易于描述,任意地示出了每个元件的尺寸和厚度,并且本公开不必限于附图中示出的那些。换句话说,在附图中,为了清楚起见,可能夸大了层、膜、面板、区、区域等的厚度。
将理解的是,当诸如层、膜、区或衬底的元件被称为在另一元件“上”时,它能直接在另一元件上,或者其间也可存在一个或多个居间元件。相反,当元件被称为“直接”在另一元件“上”时,其间可不存在居间元件。此外,在说明书中,词语“上(on)”或“上方(above)”意味着定位在对象上或下方,并且不必意味着定位在对象的基于重力方向的上侧。
另外,除非明确描述为相反,否则词语“包括(comprise)”及其诸如“包括(comprises)”或“包括(comprising)”的变体将被理解为暗示包含所陈述的元件,但是不排除任何其它元件。
此外,在整个说明书中,短语“在平面图中”或“在平面上”意味着从顶部观察目标,并且短语“在剖面图中”或“在剖面上”意味着从侧面观察通过垂直切割目标而形成的剖面。
图1示出了根据实施例的显示装置的一部分的区域的示意性俯视平面图。
参照图1,显示装置包括第一初始化电压线127、第二初始化电压线128、驱动电压线172和像素电极191。像素电极191包括第一像素电极191a、第二像素电极191b和第三像素电极191c。与第一像素电极191a重叠的区域可发射第一颜色的光,与第二像素电极191b重叠的区域可发射第二颜色的光,并且与第三像素电极191c重叠的区域可发射第三颜色的光,但是本公开不限于此。
像素PX可包括连接到若干信号线的多个晶体管T1、T2、T3、T4、T5、T6和T7、存储电容器Cst和发光二极管LED,稍后将在图2中对它们进行描述。在下文中,在本说明书中,与像素PX对应的区域是指由如图2中所示的虚线所指示的区域。参照图1,像素电极191可对应于像素PX。
参照图1,第一初始化电压线127可沿第一方向DR1延伸,并且第二初始化电压线128可沿与第一方向DR1交叉的第二方向DR2延伸。在平面图中,第一初始化电压线127和第二初始化电压线128可具有网格结构。要注意的是,图1没有具体示出第一初始化电压线127和第二初始化电压线128连接到每个像素PX的结构,但是要理解的是,它们连接到相邻的像素PX。
根据实施例,以网格形状布置的第一初始化电压线127和第二初始化电压线128可防止由于针对每个区域的第二初始化电压线128的负载差异而可能发生的浅粉色显示图像。
第一初始化电压线127和第二初始化电压线128可布置在不同的层中或布置在相同的层中。在第一初始化电压线127和第二初始化电压线128布置在不同的层中的情况下,它们可通过接触孔和/或连接构件彼此连接。第一初始化电压线127和第二初始化电压线128可接收相同的初始化电压。
驱动电压线172可基本上沿第二方向DR2延伸。驱动电压线172和第二初始化电压线128可沿相同的方向平行地延伸。驱动电压线172可接收驱动电压。
根据实施例,第二初始化电压线128和驱动电压线172可布置在不同的层中,并且第二初始化电压线128可与驱动电压线172重叠。沿第二方向DR2延伸并且在第三方向DR3上彼此重叠的第二初始化电压线128和驱动电压线172可增加像素PX的开口率。
可针对在第一方向DR1上布置的每n个像素PX布置一个第二初始化电压线128。在此,n为1或更大的自然数。图1示出了针对沿第一方向DR1的每两个相邻的像素PX布置一个第二初始化电压线128的实施例。由于第二初始化电压线128针对每两个像素PX布置,因此每两个驱动电压线172,第二初始化电压线128可与驱动电压线172重叠。
在根据实施例的显示装置中,红色(R)像素/绿色(G)像素/蓝色(B)像素/绿色(G)像素可沿第一方向DR1交替地布置。在图1的第二初始化电压线128针对每两个像素PX布置的本实施例中,第二初始化电压线128可重复地与显示相同颜色的像素重叠。例如,第二初始化电压线128可与发射相同颜色的光的像素PX(例如,与第二像素电极191b对应的像素PX)重叠,但是本公开不限于此。
在下文中,将参照附图详细描述根据本公开的各种实施例的显示装置的具体结构。然而,这些仅是示例,并且本公开的结构不限于此。
图2示出了根据实施例的像素PX的电路图。作为参照,在本文中描述的像素PX可包括驱动电路和连接到驱动电路的发光二极管,并且驱动电路可包括多个晶体管,晶体管包括有源层和导体。
参照图2,显示装置包括多个像素PX和多个信号线。像素PX可包括与多个信号线连接的多个晶体管、电容器Cst和至少一个发光二极管LED,多个晶体管包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7。多个信号线可包括第一初始化电压线127、第二初始化电压线128、第一扫描线151、第二扫描线152、控制线153、第三扫描线154、数据线171和驱动电压线172。在本实施例中,像素PX包括一个发光二极管LED。
第一初始化电压线127和第二初始化电压线128可传输初始化电压Vint。第一扫描线151、第二扫描线152和第三扫描线154可分别传输扫描信号GWn、GIn和GI(n+1)。扫描信号GWn、GIn和GI(n+1)可传输栅极导通电压和栅极关断电压,以分别导通/关断晶体管T2、T3、T4和T7。
第一扫描线151可传输扫描信号GWn,第二扫描线152可以与第一扫描线151的时序不同的时序传输具有栅极导通电压的扫描信号GIn,并且第三扫描线154可传输扫描信号GI(n+1)。在本实施例中,将主要描述第二扫描线152以早于第一扫描线151的时序传输栅极导通电压的示例。例如,在一个帧期间施加的扫描信号之中,扫描信号GWn可以是第n扫描信号Sn(n是1或更大的自然数),扫描信号GIn可以是前一扫描信号或第(n-1)扫描信号,并且扫描信号GI(n+1)可以是第n扫描信号Sn。然而,本公开不限于此,并且扫描信号GI(n+1)可以是与第n扫描信号Sn不同的扫描信号。
控制线153可传输能够控制发光二极管LED的光发射的控制信号,例如,光发射控制信号EM。由控制线153传输的光发射控制信号EM可传输栅极导通电压和栅极关断电压,并且可具有与由第一扫描线151、第二扫描线152和第三扫描线154传输的扫描信号的波形不同的波形。
数据线171可传输数据信号Dm,并且驱动电压线172可传输驱动电压ELVDD。数据信号Dm可具有与输入到显示装置的图像信号对应的电压电平,并且驱动电压ELVDD可具有基本上恒定的电压电平。
尽管未示出,但是显示装置还可包括将各种信号传输到多个信号线的驱动器。
第一扫描线151可将扫描信号GWn传输到第二晶体管T2和第三晶体管T3,第二扫描线152可将扫描信号GIn传输到第四晶体管T4,并且第三扫描线154可将扫描信号GI(n+1)传输到第七晶体管T7,而控制线153可将光发射控制信号EM传输到第五晶体管T5和第六晶体管T6。
第一晶体管T1的栅电极G1通过驱动栅极节点GN连接到电容器Cst的第一端,第一晶体管T1的第一电极S1经由第五晶体管T5连接到驱动电压线172,并且第一晶体管T1的第二电极D1经由第六晶体管T6连接到发光二极管LED的阳极。第一晶体管T1可根据第二晶体管T2的开关操作接收由数据线171传输的数据信号Dm,以将驱动电流Id供给到发光二极管LED。
第二晶体管T2的栅电极G2连接到第一扫描线151,第二晶体管T2的第一电极S2连接到数据线171,并且第二晶体管T2的第二电极D2连接到第一晶体管T1的第一电极S1。第二晶体管T2可根据通过第一扫描线151传输的扫描信号GWn导通,并且将从数据线171传输的数据信号Dm传输到第一晶体管T1的第一电极S1。
第三晶体管T3的栅电极G3连接到第一扫描线151,并且第三晶体管T3的第一电极S3连接到第一晶体管T1的第二电极D1。第三晶体管T3的第二电极D3连接到电容器Cst的第一端和第一晶体管T1的栅电极G1。第三晶体管T3可根据通过第一扫描线151传输的扫描信号GWn导通,并且通过连接第一晶体管T1的栅电极G1和第二电极D1来以二极管形式连接第一晶体管T1。
第四晶体管T4的栅电极G4连接到第二扫描线152,第四晶体管T4的第一电极S4连接到初始化电压Vint的端子,并且第四晶体管T4的第二电极D4连接到电容器Cst的第一端和第一晶体管T1的栅电极G1。第四晶体管T4可根据通过第二扫描线152传输的扫描信号GIn导通,并且将初始化电压Vint传输到第一晶体管T1的栅电极G1,以执行用于初始化第一晶体管T1的栅电极G1的电压的初始化操作。
第五晶体管T5的栅电极G5连接到控制线153,第五晶体管T5的第一电极S5连接到驱动电压线172,并且第五晶体管T5的第二电极D5连接到第一晶体管T1的第一电极S1和第二晶体管T2的第二电极D2。
第六晶体管T6的栅电极G6连接到控制线153,第六晶体管T6的第一电极S6连接到第一晶体管T1的第二电极D1和第三晶体管T3的第一电极S3,并且第六晶体管T6的第二电极D6电连接到发光二极管LED的阳极。第五晶体管T5和第六晶体管T6可根据通过控制线153传输的光发射控制信号EM同时导通。
第七晶体管T7的栅电极G7连接到第三扫描线154,第七晶体管T7的第一电极S7连接到第六晶体管T6的第二电极D6和发光二极管LED的阳极,并且第七晶体管T7的第二电极D7连接到初始化电压Vint的端子和第四晶体管T4的第一电极S4。
晶体管T1、T2、T3、T4、T5、T6和T7可以是P型沟道晶体管,诸如P沟道金属氧化物半导体(PMOS),但是不限于此。在一些实施例中,晶体管T1、T2、T3、T4、T5、T6和T7可以是N型沟道晶体管,或者可包括至少一个P型沟道晶体管和至少一个N型沟道晶体管。
如以上所描述的,电容器Cst的第一端连接到第一晶体管T1的栅电极G1,并且电容器Cst的第二端连接到驱动电压线172。发光二极管LED的阴极可连接到传输公共电压ELVSS的公共电压端子。
根据实施例的像素PX的电路结构不限于图2中所示的示例,并且像素PX中包括的晶体管和电容器的数量以及它们的连接关系可在不脱离本公开的范围的情况下被各种改变。
在下文中,将参照图3至图10并且参照以上描述的图1和图2描述根据实施例的显示装置的详细结构。图3示出了根据实施例的两个相邻像素PX的俯视平面图;图4示出了沿图3的线IV-IV'和线IV”-IV”'截取的剖面图;图5示出了沿图3的线V-V'和线V”-V”'截取的剖面图;并且图6、图7、图8、图9和图10分别示出了两个相邻像素PX的俯视平面图。为了理解的方便,将主要描述根据实施例的显示装置的平面结构,并且然后将描述其剖面结构。
参照图3和图6至图10的俯视平面图,显示装置的像素PX可包括连接到第一扫描线151、第二扫描线152和第三扫描线154、控制线153、数据线171和驱动电压线172的多个晶体管T1、T2、T3、T4、T5、T6和T7以及电容器Cst。图3中所示的像素PX可在沿第一方向DR1的水平方向和沿第二方向DR2的垂直方向上重复布置。
在平面图中,第一扫描线151、第二扫描线152和第三扫描线154以及控制线153可基本上在相同的方向(例如,第一方向DR1)上延伸。在平面图中,第一扫描线151可布置在第二扫描线152和控制线153之间。
数据线171和驱动电压线172可在平面图中基本上在第二方向DR2上延伸,并且可与第一扫描线151、第二扫描线152和第三扫描线154以及控制线153交叉。数据线171可传输数据信号Dm,并且驱动电压线172可传输驱动电压ELVDD。数据线171和驱动电压线172可布置在相同的层或不同的层中。
显示装置还可包括存储线156以及第一初始化电压线127和第二初始化电压线128。
存储线156可在第一方向DR1上延伸,该第一方向DR1在平面图中是基本上水平的方向。在平面图中,存储线156可布置在第一扫描线151和控制线153之间。存储线156可包括与每个像素PX对应的延伸部157。存储线156可传输驱动电压ELVDD。延伸部157可包括开口51,开口51基本上布置在延伸部157的中心。
第一初始化电压线127可传输初始化电压Vint,同时基本上在第一方向DR1上延伸,并且第一初始化电压线127的大部分可在第二方向DR2上布置在相邻的存储线156之间。如图3中所示,第一初始化电压线127可布置为与第四晶体管T4相邻。
第二初始化电压线128可传输初始化电压Vint,同时基本上在第二方向DR2上延伸。可针对每两个像素PX布置一个第二初始化电压线128,但是本公开不限于此。
在平面图中,第一初始化电压线127和第二初始化电压线128可具有网格结构。如图9和图10中所示,第一初始化电压线127和第二初始化电压线128可通过接触孔67和78彼此电连接,并且将在以下剖面结构中更详细地描述它们。
根据实施例,第二初始化电压线128可与驱动电压线172重叠。沿第二方向DR2延伸并且彼此重叠的第二初始化电压线128和驱动电压线172可增加像素PX的开口率。
参照图3和图7,第一扫描线151、第二扫描线152和第三扫描线154、控制线153和第一晶体管T1的驱动栅电极155a可被包括在第一导电层中。第一导电层可在剖面图中布置在相同的层上,并且可包括相同的材料。
参照图3和图8,存储线156和延伸部157以及第一初始化电压线127可被包括在第二导电层中。第二导电层可不同于包括第一扫描线151、第二扫描线152、控制线153、第三扫描线154和驱动栅电极155a的第一导电层。在剖面图中,第二导电层可布置在相同的层上,并且可包括相同的材料。第二导电层可布置在第一导电层上方的层上。
参照图3和图9,驱动电压线172和包括第一连接构件161a、第二连接构件162、第三连接构件164以及第四连接构件167和168的连接构件可被包括在第三导电层中。第三导电层可不同于第一导电层和第二导电层。在剖面图中,第三导电层可布置在相同的层上,并且可包括相同的材料。第三导电层可布置在第二导电层上方的层上。
参照图3和图10,数据线171和第二初始化电压线128以及延伸部129可被包括在第四导电层中。第四导电层可不同于第一导电层至第三导电层。第四导电层在剖面图中可布置在相同的层上,并且可包括相同的材料。第四导电层可布置在第三导电层上方的层上。
以这种方式,第一初始化电压线127和第二初始化电压线128可布置在不同的层中以增加设计自由度。另外,与驱动电压线172重叠的第二初始化电压线128可增加像素PX的开口率。
参照图6,多个晶体管T1、T2、T3、T4、T5、T6和T7中的每个的沟道可形成在有源层130内部。有源层130不限于图6中所示的形状,并且它可弯曲成各种形状。有源层130可由诸如非晶硅/多晶硅或氧化物半导体的半导体材料制成。
参照图3和图4,有源层130包括作为半导体的多个沟道区和多个导电区。沟道区包括分别与晶体管T1、T2、T3、T4、T5、T6和T7的沟道对应的沟道区131a、131b、131c1、131c2、131d1、131d2、131e、131f和131g。有源层130的除沟道区131a、131b、131c1、131c2、131d1、131d2、131e、131f和131g之外的其余部分可对应于导电区。导电区具有比沟道区131a、131b、131c1、131c2、131d1、131d2、131e、131f和131g的载流子浓度高的载流子浓度。布置在沟道区131a、131b、131c1、131c2、131d1、131d2、131e、131f和131g的相应侧处的一对导电区可与对应的晶体管T1、T2、T3、T4、T5、T6和T7的第一电极和第二电极对应。
第一晶体管T1包括沟道区131a、布置在沟道区131a的相应侧处的第一电极136a和第二电极137a以及在平面图中与沟道区131a重叠的驱动栅电极155a。
沟道区131a可具有弯折部。例如,沟道区131a可具有曲折形状或Z字形形状。图3和图6示出了沟道区131a包括基本上垂直倒置的U形的示例。
驱动栅电极155a可被包括在以上描述的包括第一扫描线151、第二扫描线152、控制线153、第三扫描线154和驱动栅电极155a的第一导电层中,并且可通过如图10中所示的接触孔61连接到第一连接构件161a。接触孔61可布置在存储线156的延伸部157的开口51中。第一连接构件161a可基本上在第二方向DR2上延伸,并且可与第一扫描线151交叉。第一连接构件161a和/或驱动栅电极155a可对应于图2的电路图中所示的驱动栅极节点GN。
第二晶体管T2包括沟道区131b、布置在沟道区131b的相应侧处的第一电极136b和第二电极137b以及在平面图中与沟道区131b重叠的栅电极155b。栅电极155b可对应于第一扫描线151的一部分。第一电极136b通过接触孔63连接到第二连接构件162,并且第二电极137b连接到第一晶体管T1的第一电极136a。
如图10中所示,第二连接构件162通过接触孔71连接到数据线171,并且第一电极136b可电连接到数据线171以接收数据信号Dm。
第三晶体管T3可形成为两部分以防止泄漏电流。在本实施例中,第三晶体管T3可包括彼此相邻并且连接的第三晶体管第一部分T3-1和第三晶体管第二部分T3-2。
第三晶体管第一部分T3-1包括在平面图中与第一扫描线151重叠的沟道区131c1、布置在沟道区131c1的相应侧处的第一电极136c1和第二电极137c1以及与沟道区131c1重叠的栅电极155c1。栅电极155c1可对应于第一扫描线151的突出的一部分。第二电极137c1通过接触孔62连接到第一连接构件161a。
第三晶体管第二部分T3-2包括在平面图中与第一扫描线151重叠的沟道区131c2、布置在沟道区131c2的相应侧处的第一电极136c2和第二电极137c2以及与沟道区131c2重叠的栅电极155c2。栅电极155c2可对应于第一扫描线151的一部分。第三晶体管第二部分T3-2的第一电极136c2连接到第一晶体管T1的第二电极137a,并且第三晶体管第二部分T3-2的第二电极137c2连接到第三晶体管第一部分T3-1的第一电极136c1。
第四晶体管T4也可形成为两部分以防止泄漏电流。在本实施例中,第四晶体管T4可包括彼此相邻并且连接的第四晶体管第一部分T4-1和第四晶体管第二部分T4-2。第四晶体管第一部分T4-1和第四晶体管第二部分T4-2可布置在如图3的上部中所示的第二扫描线152穿过的区中。
第四晶体管第一部分T4-1包括在平面图中与第二扫描线152重叠的沟道区131d1、布置在沟道区131d1的相应侧处的第一电极136d1和第二电极137d1以及与沟道区131d1重叠的栅电极155d1。栅电极155d1可对应于第二扫描线152的一部分。如图10中所示,第一电极136d1可通过接触孔67和68连接到第一初始化电压线127,并且第二电极137d1可连接到第四晶体管第二部分T4-2的第一电极136d2。
第四晶体管第二部分T4-2包括在平面图中与第二扫描线152重叠的沟道区131d2、布置在沟道区131d2的相应侧处的第一电极136d2和第二电极137d2以及与沟道区131d2重叠的栅电极155d2。栅电极155d2可对应于第二扫描线152的一部分。
第五晶体管T5包括沟道区131e、布置在沟道区131e的相应侧处的第一电极136e和第二电极137e以及与沟道区131e重叠的栅电极155e。栅电极155e可对应于控制线153的一部分。如图10中所示,第一电极136e通过接触孔64连接到驱动电压线172,并且第二电极137e连接到第一晶体管T1的第一电极136a。第一电极136e可电连接到驱动电压线172以接收驱动电压ELVDD。
第六晶体管T6包括沟道区131f、布置在沟道区131f的相应侧处的第一电极136f和第二电极137f以及与沟道区131f重叠的栅电极155f。栅电极155f可对应于控制线153的一部分。第一电极136f连接到第一晶体管T1的第二电极137a,并且如图10中所示,第二电极137f通过接触孔65连接到第三连接构件164。
第七晶体管T7包括沟道区131g、布置在沟道区131g的相应侧处的第一电极136g和第二电极137g以及与沟道区131g重叠的栅电极155g。栅电极155g可对应于第三扫描线154的一部分。第一电极136g连接到第六晶体管T6的第二电极137f,并且如图10中所示,第二电极137g通过接触孔68连接到第一初始化电压线127以接收初始化电压Vint。
电容器Cst可维持驱动栅电极155a的电压。电容器Cst包括两个端子,该两个端子对应于在平面图中彼此重叠的驱动栅电极155a和存储线156的延伸部157。存储线156的延伸部157可在平面图中具有比驱动栅电极155a的面积更大的面积,并且可覆盖驱动栅电极155a的整个区域。
参照图4和图5,显示装置可包括衬底110。衬底110可包括诸如玻璃的无机绝缘材料或诸如塑料(诸如聚酰亚胺(PI))的有机绝缘材料。衬底110可具有各种程度的柔性。
缓冲层111可布置在衬底110上。缓冲层111阻止杂质渗透穿过衬底110至缓冲层111的上层,保护了有源层130,从而防止有源层130的特性劣化,同时减小应力。缓冲层111可包括诸如氮化硅或氧化硅的无机绝缘材料或者有机绝缘材料。可省略缓冲层111的一部分或全部。
图6中所示的有源层130布置在缓冲层111上,并且第一绝缘层141布置在有源层130上。第一绝缘层141可包括诸如氮化硅或氧化硅的无机绝缘材料或者有机绝缘材料。
参照图7,包括第一扫描线151、第二扫描线152和第三扫描线154、控制线153以及驱动栅电极155a的第一导电层可布置在第一绝缘层141上。
第二绝缘层142布置在第一导电层和第一绝缘层141上。第二绝缘层142可包括诸如氮化硅或氧化硅的无机绝缘材料或者有机绝缘材料。
参照图8,包括存储线156、延伸部157和第一初始化电压线127的第二导电层可布置在第二绝缘层142上。存储线156的延伸部157可在第二绝缘层142介于其间的情况下与第一晶体管T1的驱动栅电极155a重叠,以形成电容器Cst。第一初始化电压线127可连接到第二初始化电压线128以传输初始化电压Vint。
第三绝缘层161可布置在第二导电层和第二绝缘层142上。第三绝缘层161可包括诸如氮化硅或氧化硅的无机绝缘材料或者有机绝缘材料。
参照图9,包括第一连接构件161a、第二连接构件162、第三连接构件164、第四连接构件167和168以及驱动电压线172的第三导电层可布置在第三绝缘层161上。驱动电压线172可在平面图中基本上在第二方向DR2上延伸,与第一扫描线151、第二扫描线152和第三扫描线154、控制线153、第一初始化电压线127以及存储线156交叉,并且驱动电压线172可传输驱动电压ELVDD。
第一连接构件161a通过接触孔61和62电连接到第一晶体管T1的驱动栅电极155a、第三晶体管第一部分T3-1的第二电极137c1和第四晶体管第二部分T4-2的第二电极137d2。第二连接构件162通过接触孔63电连接到第二晶体管T2的第一电极136b。第三连接构件164可通过接触孔65电连接到第六晶体管T6的第二电极137f。
第四连接构件167和168通过接触孔67电连接到第一初始化电压线127,并且通过接触孔68电连接到第四晶体管T4的第一电极136d1。第四连接构件167和168将初始化电压Vint传输到第四晶体管T4。
在一些实施例中,第四连接构件167和168的形状可依据它们到第二初始化电压线128的连接而变化。如图10中所示,第四连接构件167连接到第二初始化电压线128并且可包括连接延伸部167a,并且第四连接构件168不连接到第二初始化电压线128并且可不包括延伸部。连接延伸部167a可具有各种形状以连接到第二初始化电压线128。例如,连接延伸部167a可具有朝向第二初始化电压线128突出的形状。
驱动电压线172可通过接触孔64电连接到第五晶体管T5的第一电极136e,并且可通过接触孔69电连接到存储线156的延伸部157。延伸部157可通过接触孔69连接到驱动电压线172以接收驱动电压ELVDD。
第四绝缘层163可布置在第三导电层和第三绝缘层161上。第四绝缘层163可包括诸如氮化硅或氧化硅的无机绝缘材料和/或有机绝缘材料。
参照图10,包括数据线171和第二初始化电压线128以及延伸部129的第四导电层可布置在第四绝缘层163上。数据线171通过接触孔71电连接到第二连接构件162。
第二初始化电压线128与驱动电压线172一起可沿第二方向DR2延伸。第二初始化电压线128可具有与驱动电压线172重叠的形状。例如,驱动电压线172在沿第二方向DR2延伸的同时弯折成Z字形形状,并且第二初始化电压线128也可弯折以对应于驱动电压线172的形状。
第二初始化电压线128可接收初始化电压Vint,并且驱动电压线172可接收驱动电压ELVDD。第二初始化电压线128和驱动电压线172中的每个可接收恒定电压,以防止由于信号线的重叠而可能发生的信号延迟问题。
延伸部129可从第二初始化电压线128沿第一方向DR1延伸。延伸部129可通过接触孔78电连接到第四连接构件167。特别地,第四连接构件167可包括连接延伸部167a,并且接触孔78可与连接延伸部167a重叠。连接延伸部167a和第二初始化电压线128的延伸部129可通过接触孔78彼此电连接。
第二初始化电压线128可针对沿第一方向DR1布置的每n个像素PX布置。图3示出了第二初始化电压线128针对每两个像素PX布置的实施例。如图10中所示,包括第二初始化电压线128的像素PX可被称为第一像素PX1,并且不包括第二初始化电压线128的像素PX可被称为第二像素PX2。
第一像素PX1可包括第二初始化电压线128,并且第二初始化电压线128可电连接到第一初始化电压线127。第一初始化电压线127和第二初始化电压线128可通过第四连接构件167彼此连接。包括在第一像素PX1中的第四连接构件167可包括电连接到第二初始化电压线128的连接延伸部167a。如图4中所示,包括在第一像素PX1中的第四绝缘层163可包括接触孔78。
另一方面,第二像素PX2可包括在第一方向DR1上延伸的第一初始化电压线127,但是可不包括第二初始化电压线。第一初始化电压线127可通过第四连接构件168连接到有源层130。第四连接构件168可不包括连接到单独的第二初始化电压线的延伸部。与第二像素PX2重叠的第四绝缘层163也可不包括用于暴露连接构件168的单独的接触孔。
基于剖面图,第一初始化电压线127、驱动电压线172和第二初始化电压线128可布置在不同的层中。例如,第一初始化电压线127、驱动电压线172和第二初始化电压线128可顺序地布置在不同的层中。具体地,第一初始化电压线127可布置在第二导电层中,驱动电压线172可布置在第三导电层中,并且第二初始化电压线128可布置在第四导电层中,但是本公开不限于此,并且在不脱离本公开的范围的情况下,第一初始化电压线127、驱动电压线172和第二初始化电压线128的布置可依据像素PX的布局而变化。
第五绝缘层180布置在第四导电层和第四绝缘层163上,该第四导电层包括数据线171、第二初始化电压线128和延伸部129。第五绝缘层180可包括有机绝缘材料,诸如聚丙烯酸类树脂或聚酰亚胺类树脂。第五绝缘层180的上表面可以是基本上平坦的。
参照图3、图4和图5,包括多个像素电极191b和191c(包括未示出的图1的191a)的第五导电层可布置在第五绝缘层180上。像素电极191b和191c可通过接触孔89连接到第三连接构件164。分隔壁350可布置在第五绝缘层180以及像素电极191b和191c上。分隔壁350可具有布置在像素电极191b和191c中的每个上的开口。发射层370布置在像素电极191b和191c上。发射层370可布置在分隔壁350的开口中。发射层370可包括有机发光材料或无机发光材料。公共电极270布置在发射层370上。公共电极270也布置在分隔壁350上,并且可遍及多个像素PX延伸。像素电极191b和191c、发射层370和公共电极270可形成发光二极管(LED)。保护发光二极管(LED)的密封层(未示出)可布置在公共电极270上。密封层可包括交替地堆叠的无机层和有机层,仅包括无机层或仅包括有机层。
图11、图12和图13分别示出了根据实施例的显示装置的一部分的区域的示意性俯视平面图。将省略以上描述的构成元件的描述。
参照图11,第一初始化电压线127可沿第一方向DR1延伸,并且第二初始化电压线128可沿与第一方向DR1交叉的第二方向DR2延伸。在平面图中,第一初始化电压线127和第二初始化电压线128可具有网格结构。
第一初始化电压线127和第二初始化电压线128可布置在不同的层中或布置在相同的层中。在第一初始化电压线127和第二初始化电压线128布置在不同的层中的情况下,它们可通过接触孔彼此连接。第一初始化电压线127和第二初始化电压线128可接收相同的电压,例如,初始化电压Vint。
根据实施例,第二初始化电压线128可与驱动电压线172重叠。沿第二方向DR2延伸并且彼此重叠的第二初始化电压线128和驱动电压线172可增加像素PX的开口率。
第二初始化电压线128可针对在第一方向DR1上布置的多个像素PX之中的每n个像素PX布置。在此,n是1或更大的自然数。图11示出了第二初始化电压线128针对沿第一方向DR1相邻的每两个像素PX布置的实施例。由于第二初始化电压线128针对每两个像素PX布置,因此每两个驱动电压线172,第二初始化电压线128可与驱动电压线172重叠。
在根据实施例的显示装置中,R像素/G像素/B像素/G像素或B像素/G像素/R像素/G像素可沿第一方向DR1交替地布置。针对每两个像素PX而布置的第二初始化电压线128可与显示第一颜色的第一像素和显示第三颜色的第三像素重复地重叠。在一些实施例中,第二初始化电压线128可沿第一方向DR1与显示第三颜色的第三像素和显示第一颜色的第一像素交替地重叠,并且可沿第二方向DR2与显示第三颜色的第三像素和显示第一颜色的第一像素重叠,但是本公开不限于此。
参照图12,第二初始化电压线128可针对在第一方向DR1上布置的多个像素PX中的每n个像素PX布置。在此,n是1或更大的自然数。图12示出了第二初始化电压线128针对沿第一方向DR1的每个像素PX布置的实施例。由于第二初始化电压线128针对每个像素PX布置,因此第二初始化电压线128可与驱动电压线172中的每个重叠。
在根据实施例的显示装置中,沿第一方向DR1,R像素/G像素/B像素/G像素可交替地布置,或者B像素/G像素/R像素/G像素可交替地布置。针对每个像素PX布置的第二初始化电压线128可与显示第一颜色的第一像素、显示第二颜色的第二像素以及显示第三颜色的第三像素重叠。
参照图13,第二初始化电压线128可针对在第一方向DR1上布置的多个像素PX中的每n个像素PX布置。在此,n是1或更大的自然数。图13示出了第二初始化电压线128针对沿第一方向DR1彼此相邻的每四个像素PX布置的实施例。由于第二初始化电压线128针对每四个像素PX布置,因此每四个驱动电压线172,第二初始化电压线128可与驱动电压线172重叠。
在根据实施例的显示装置中,沿第一方向DR1,R像素/G像素/B像素/G像素可交替地布置,或者B像素/G像素/R像素/G像素可交替地布置。针对每四个像素PX而布置的第二初始化电压线128可沿第一方向DR1和第二方向DR2与显示第二颜色的第二像素重复地重叠。然而,本公开不限于此,并且第二初始化电压线128可根据第二初始化电压线128的布置而与显示第一颜色的第一像素或显示第三颜色的第三像素重叠。
根据上述实施例,由于初始化电压线(例如,第一初始化电压线127、第二初始化电压线128)和驱动电压线172在沿相同的方向延伸的同时彼此重叠,因此可提高像素PX的开口率。另外,以网格形式设置的初始化电压线可提高显示装置的显示品质。
尽管已结合一些实施例描述了本公开,但是将理解的是,本公开不限于所公开的实施例,而是相反,本公开旨在涵盖在包括所附权利要求的本公开的精神和范围内所包括的各种修改和等同布置。
Claims (10)
1.一种显示装置,包括:
衬底;
多个晶体管,布置在所述衬底上;
初始化电压线,布置在所述衬底上并且包括在第一方向上延伸的第一初始化电压线和在第二方向上延伸的第二初始化电压线;以及
驱动电压线,布置在所述衬底上并且在所述第二方向上延伸,
其中,所述第一初始化电压线和所述驱动电压线中的每个连接到所述多个晶体管中的至少一个,并且
其中,所述第二初始化电压线和所述驱动电压线彼此重叠。
2.根据权利要求1所述的显示装置,其中,
所述第一初始化电压线和所述第二初始化电压线布置在不同的层中。
3.根据权利要求2所述的显示装置,其中,
所述第一初始化电压线、所述驱动电压线和所述第二初始化电压线顺序地堆叠在所述衬底上。
4.根据权利要求1所述的显示装置,其中,
所述第二初始化电压线针对在所述第一方向上的每n个像素布置,并且
n是1或更大的自然数。
5.根据权利要求1所述的显示装置,其中,
所述第二初始化电压线针对在所述第一方向上的每两个像素布置。
6.根据权利要求1所述的显示装置,还包括连接构件,所述连接构件布置在与所述驱动电压线相同的层中,
其中,所述连接构件电连接所述第二初始化电压线和所述第一初始化电压线。
7.根据权利要求6所述的显示装置,其中,
所述第二初始化电压线包括在所述第一方向上突出的延伸部,并且
所述延伸部与所述连接构件重叠。
8.根据权利要求6所述的显示装置,还包括:顺序地堆叠在所述衬底上的第一导电层、第二导电层、第三导电层和第四导电层。
9.根据权利要求8所述的显示装置,其中,
所述第一初始化电压线、所述第二初始化电压线和所述驱动电压线布置在不同的导电层中。
10.根据权利要求9所述的显示装置,其中,
所述第一初始化电压线布置在所述第二导电层中,
所述驱动电压线和所述连接构件布置在所述第三导电层中,并且
所述第二初始化电压线布置在所述第四导电层中。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2020-0111668 | 2020-09-02 | ||
KR1020200111668A KR20220030499A (ko) | 2020-09-02 | 2020-09-02 | 표시 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114203761A true CN114203761A (zh) | 2022-03-18 |
Family
ID=80358835
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110755894.5A Pending CN114203761A (zh) | 2020-09-02 | 2021-07-05 | 显示装置 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11621314B2 (zh) |
KR (1) | KR20220030499A (zh) |
CN (1) | CN114203761A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115223500A (zh) * | 2022-07-25 | 2022-10-21 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101762344B1 (ko) | 2010-07-27 | 2017-07-31 | 삼성디스플레이 주식회사 | 유기 전계 발광 표시 장치 |
KR102084717B1 (ko) | 2013-07-17 | 2020-03-05 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그 제조 방법 |
KR20150040152A (ko) | 2013-10-04 | 2015-04-14 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그 제조 방법 |
US10833143B2 (en) | 2014-07-17 | 2020-11-10 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Display panel having shielding element and method for manufacturing the same |
US9941489B2 (en) * | 2014-09-01 | 2018-04-10 | Samsung Display Co., Ltd. | Organic light emitting diode display device and manufacturing method thereof |
KR102676642B1 (ko) | 2018-09-28 | 2024-06-21 | 삼성디스플레이 주식회사 | 표시 장치 |
-
2020
- 2020-09-02 KR KR1020200111668A patent/KR20220030499A/ko unknown
-
2021
- 2021-04-01 US US17/220,853 patent/US11621314B2/en active Active
- 2021-07-05 CN CN202110755894.5A patent/CN114203761A/zh active Pending
-
2023
- 2023-03-29 US US18/127,663 patent/US20230247876A1/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115223500A (zh) * | 2022-07-25 | 2022-10-21 | 武汉天马微电子有限公司 | 显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20230247876A1 (en) | 2023-08-03 |
KR20220030499A (ko) | 2022-03-11 |
US11621314B2 (en) | 2023-04-04 |
US20220069049A1 (en) | 2022-03-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102432935B1 (ko) | 표시 장치 | |
US20220376018A1 (en) | Display device having an emission layer | |
EP3355356B1 (en) | Display device including an emission layer | |
EP3355358B1 (en) | Display device including an emission layer | |
CN110729324A (zh) | 像素和包括该像素的有机发光显示装置 | |
CN111341248B (zh) | 显示装置 | |
US11637162B2 (en) | Display device | |
US20210241684A1 (en) | Display device | |
KR20230028201A (ko) | 디스플레이 패널 및 디스플레이 장치 | |
EP3826060A1 (en) | Display device | |
US20230247876A1 (en) | Display device | |
WO2022226845A1 (zh) | 显示基板以及显示面板 | |
CN115394201B (zh) | 显示面板和显示装置 | |
WO2023123237A1 (zh) | 像素组、阵列基板和显示面板 | |
WO2022226846A1 (zh) | 显示基板以及显示面板 | |
CN114447047A (zh) | 晶体管衬底和包括晶体管衬底的显示装置 | |
JP7564924B2 (ja) | 表示装置 | |
CN220368985U (zh) | 显示装置 | |
US20240177675A1 (en) | Display substrate and display apparatus | |
CN114446995A (zh) | 显示装置 | |
CN115548078A (zh) | 显示面板及显示装置 | |
CN118015987A (zh) | 显示面板、显示装置 | |
JP2021040079A (ja) | 表示装置及び表示装置の駆動方法 | |
CN114420723A (zh) | 像素结构、显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |