CN114201440A - 时钟检测方法、电路、串口通信系统、介质和设备 - Google Patents

时钟检测方法、电路、串口通信系统、介质和设备 Download PDF

Info

Publication number
CN114201440A
CN114201440A CN202111525679.2A CN202111525679A CN114201440A CN 114201440 A CN114201440 A CN 114201440A CN 202111525679 A CN202111525679 A CN 202111525679A CN 114201440 A CN114201440 A CN 114201440A
Authority
CN
China
Prior art keywords
clock
comparator
receiving end
detection circuit
receiving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111525679.2A
Other languages
English (en)
Other versions
CN114201440B (zh
Inventor
杨海玲
温建新
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Weijing Electronic Technology Co ltd
Original Assignee
Shanghai Weijing Electronic Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Weijing Electronic Technology Co ltd filed Critical Shanghai Weijing Electronic Technology Co ltd
Priority to CN202111525679.2A priority Critical patent/CN114201440B/zh
Priority claimed from CN202111525679.2A external-priority patent/CN114201440B/zh
Publication of CN114201440A publication Critical patent/CN114201440A/zh
Application granted granted Critical
Publication of CN114201440B publication Critical patent/CN114201440B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4291Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4418Suspend and resume; Hibernate and awake
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明提供一种时钟检测方法、电路、串口通信系统、介质和设备,应用于接收端,接收端包括时钟检测电路,时钟检测电路的输入端输入时钟信号和参考电压,时钟检测电路的输出端输出监测信号;该方法包括:通过N个数据通道接收来自串口通信系统的发送端的数据;在数据传输过程中通过一个时钟通道接收来自发送端的时钟信号,时钟信号用于同步发送端和接收端的时钟;当监测信号从高电平切换为低电平时复位数据通道,使接收端进入低功耗状态;当监测信号从低电平切换为高电平时唤醒数据通道,使接收端进入工作状态。该方法无需在接收端设置独立的时钟,在通信系统进入休眠状态,根据休眠模式下的时钟状态检测结果控制接收端的作业状态。

Description

时钟检测方法、电路、串口通信系统、介质和设备
技术领域
本发明涉及涉及通信技术领域,尤其涉及一种时钟检测方法、电路、串口通信系统、介质和设备。
背景技术
目前,在低功耗接口通信的应用中,接口模块需要在系统不传输有效数据的阶段进入休眠状态,由于接收端为从属模块,其工作时钟由时钟通道提供,当系统进入休眠状态,即发送端进入休眠模式后,时钟通道也不再由时钟信号发送,此时通信系统的接收端失去了工作时钟。为了控制接收端进入休眠状态,以及更重要的是在时钟通道恢复时钟发送后要退出休眠状态,重新让系统进入工作状态,接收端需要随时检测时钟通道的状态。
一般的,为了实现休眠模式下的时钟状态检测,接收端会内部产生一个独立的低速时钟,该时钟主要用于状态检测和系统控制,即使在休眠状态下,系统也以一个低速的工作频率运行状态机,但是这导致了额外时钟的需求,且面临不同时钟域信号的采样问题。
为此,亟需一种时钟检测方案可以改善上述问题。
发明内容
本发明实施例提供一种时钟检测方法、电路、串口通信系统、介质和设备,用以在检测时钟信号消失时控制接收端进入低功耗状态,以降低功耗。
第一方面,本发明提供一种串口通信系统,包括:发送端和接收端;所述发送端,用于通过N个数据通道向所述接收端发送数据;所述发送端,还用于在数据传输过程中通过一个时钟通道向所述接收端发送时钟信号,其中,所述时钟信号用于同步所述发送端和所述接收端的时钟。
所述接收端包括时钟检测电路,所述时钟检测电路的输入端输入所述时钟信号和参考电压,所述时钟检测电路的输出端输出监测信号;当所述监测信号从高电平切换为低电平时,复位数据通道,使所述接收端进入低功耗状态;当所述监测信号从低电平切换为高电平时,唤醒数据通道,使所述接收端进入工作状态。
本发明提供的串口通信系统的有益效果在于:能检测到时钟信号的消失和出现,从而无需在接收端设置独立的时钟,也可以在通信系统进入休眠状态,根据休眠模式下的时钟状态检测结果控制接收端的作业状态,解决了额外的异步时钟的消耗和系统时钟切换的问题,并且时钟检测电路的成本较低,结果可靠。
可选地,所述时钟检测电路包括一低通滤波器和一比较器;所述低通滤波器包括一电阻R和一电容C,电阻R的一端接所述时钟信号,电阻R的另一端和电容C的一端相连且连接点连接到比较器的正端,电容C的另一端接地,所述比较器的负端接所述参考电压。该时钟检测电路的成本较低,输出结果可靠。
可选地,所述时钟检测电路包括一电荷泵电路和一比较器;所述电荷泵电路的输入端输入所述时钟信号,所述电荷泵电路的输出端连接到所述比较器的正端,所述比较器的负端连接所述参考电压。该时钟检测电路的成本较低,输出结果可靠。
可选地,所述比较器为单级结构或多级结构,当所述比较器为多级结构时,所述比较器中的第一级的输出节点为所述比较器的下一级的输入节点。
可选地,所述比较器为迟滞比较器。
第二方面,本发明提供一种时钟检测方法,应用于串口通信系统的接收端,所述接收端包括时钟检测电路,所述时钟检测电路的输入端输入时钟信号和参考电压,所述时钟检测电路的输出端输出监测信号;所述方法包括:
通过N个数据通道接收来自串口通信系统的发送端的数据;
在数据传输过程中通过一个时钟通道接收来自发送端的所述时钟信号,其中,所述时钟信号用于同步所述发送端和所述接收端的时钟;
当所述监测信号从高电平切换为低电平时,复位数据通道,使所述接收端进入低功耗状态;
当所述监测信号从低电平切换为高电平时,唤醒数据通道,使所述接收端进入工作状态。
本发明提供的时钟检测方法的有益效果在于:能检测到时钟信号的消失和出现,从而无需在接收端设置独立的时钟,也可以在通信系统进入休眠状态,根据休眠模式下的时钟状态检测结果控制接收端的作业状态,解决了额外的异步时钟的消耗和系统时钟切换的问题,并且时钟检测电路的成本较低,结果可靠。
第三方面,本发明还提供一种时钟检测装置,该装置应用于串口通信系统的接收端,所述接收端包括时钟检测电路,所述时钟检测电路的输入端输入时钟信号和参考电压,所述时钟检测电路的输出端输出监测信号;所述装置包括:
接收单元,用于通过N个数据通道接收来自串口通信系统的发送端的数据;
所述接收单元,还用于在数据传输过程中通过一个时钟通道接收来自发送端的所述时钟信号,其中,所述时钟信号用于同步所述发送端和所述接收端的时钟;
控制单元,用于当所述监测信号从高电平切换为低电平时,复位数据通道,使所述接收端进入低功耗状态;当所述监测信号从低电平切换为高电平时,唤醒数据通道,使所述接收端进入工作状态。
上述装置的有益效果可以参见上述第二方面。
第四发明,本发明提供一种时钟检测电路,包括一低通滤波器和一比较器;
所述低通滤波器包括一电阻R和一电容C,电阻R的一端接所述时钟信号,电阻R的另一端和电容C的一端相连且连接点连接到比较器的正端,电容C的另一端接地,所述比较器的负端接所述参考电压。该电路解决了额外的异步时钟的消耗和系统时钟切换的问题,并且时钟检测电路的成本较低,结果可靠。
第五方面,本发明还提供一种时钟检测电路,所述时钟检测电路包括一电荷泵电路和一比较器;所述电荷泵电路的输入端输入所述时钟信号,所述电荷泵电路的输出端连接到所述比较器的正端,所述比较器的负端连接所述参考电压。该电路解决了额外的异步时钟的消耗和系统时钟切换的问题,并且时钟检测电路的成本较低,结果可靠。
第六方面,本发明实施例中还提供一种可读存储介质,所述可读存储介质包括程序,当程序在电子设备上运行时,使得所述电子设备执行上述第一方面的任意一种可能的设计的方法。
第七方面,本发明实施例提供一种电子设备,包括处理器和存储器。其中,存储器用于存储一个或多个程序;当存储器存储的一个或多个程序被处理器执行时,使得该电子设备能够实现上述第一方面的任意一种可能的设计的方法。
第八方面,本发明实施例还提供一种包含程序产品,当所述程序产品在终端上运行时,使得所述电子设备执行上述第一方面的任意一种可能的设计的方法。
关于上述第六方面至第八方面的有益效果可以参见上述第一方面或第二方面中的描述。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术提供的一种串口通信系统示意图;
图2A和图2B为本发明实施例提供的两种时钟检测电路结构示意图;
图3为本发明实施例提供的一种时钟检测方法流程示意图;
图4为本发明实施例提供的另一种通信系统的各个设备的工作状态示意图;
图5为本发明实施例提供的一种时钟检测的串行接口系统工作时序示意图;
图6为本发明实施例提供的一种时钟检测装置示意图;
图7为本发明实施例提供的一种电子设备结构示意图。
具体实施方式
在本发明实施例的描述中,以下实施例中所使用的术语只是为了描述特定实施例的目的,而并非旨在作为对本发明的限制。如在本发明的说明书和所附权利要求书中所使用的那样,单数表达形式“一种”、“所述”、“上述”、“该”和“这一”旨在也包括例如“一个或多个”这种表达形式,除非其上下文中明确地有相反指示。还应当理解,在本发明以下各实施例中,“至少一个”、“一个或多个”是指一个或两个以上(包含两个)。术语“和/或”,用于描述关联对象的关联关系,表示可以存在三种关系;例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B的情况,其中A、B可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。
在本说明书中描述的参考“一个实施例”或“一些实施例”等意味着在本发明的一个或多个实施例中包括结合该实施例描述的特定特征、结构或特点。由此,在本说明书中的不同之处出现的语句“在一个实施例中”、“在一些实施例中”、“在其他一些实施例中”、“在另外一些实施例中”等不是必然都参考相同的实施例,而是意味着“一个或多个但不是所有的实施例”,除非是以其他方式另外特别强调。术语“包括”、“包含”、“具有”及它们的变形都意味着“包括但不限于”,除非是以其他方式另外特别强调。术语“连接”包括直接连接和间接连接,除非另外说明。“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。
在本发明实施例中,“示例性地”或者“例如”等词用于表示作例子、例证或说明。本发明实施例中被描述为“示例性地”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性地”或者“例如”等词旨在以具体方式呈现相关概念。
本发明实施例提供一种串口通信系统,如图1所示,该串口通信系统中包括发送端100和接收端200。其中:
所述发送端100外接复位信号TX_RST,所述发送端100包括时钟生成电路和多个串行器,多个串行器用于通过N个数据通道向所述接收端发送数据,如D0、D1、...、Dn-2,Dn-1,以及所述时钟生成电路用于在数据传输过程中通过一个时钟通道向所述接收端200发送时钟信号(CK),其中,所述时钟信号用于同步所述发送端和所述接收端的时钟。
所述接收端200包括时钟检测电路和多个解串器,所述时钟检测电路的输入端输入所述时钟信号和参考电压,所述时钟检测电路的输出端输出监测信号,即接收端复位信号RX_RST;当所述监测信号从高电平切换为低电平时,复位数据通道,使所述接收端200进入低功耗状态;当所述监测信号从低电平切换为高电平时,唤醒数据通道,使所述接收端200进入工作状态。
值得说明的是,串行器和解串器之间存在一一对应的关系,即一个串行器对应一个解串器,且一一对应的串行器和解串器之间还存在对应的数据通道。发送端100的串行器的数据通过对应的数据通道发送至接收端200的解串器。
如图2A所示,一种可能的实现方案中,时钟检测电路包括一低通滤波器201和一比较器202;所述低通滤波器201包括一电阻R和一电容C,电阻R的一端接所述时钟信号CK,电阻R的另一端和电容C的一端相连且连接点CK_FLT连接到比较器202的正端,电容C的另一端接地,所述比较器202的负端接所述参考电压VREF。该比较器202可以为迟滞比较器。
如图2B所示,另一种可能的实现方案中,时钟检测电路包括一电荷泵电路(chargepumping,CP)203和一比较器202。所述电荷泵电路203的输入端输入所述时钟信号CK,所述电荷泵电路203的输出端CK_FLT连接到所述比较器202的正端,所述比较器202的负端连接所述参考电压。
一种可能的实现方案中,上述图2A和图2B中的比较器202为单级结构或多级结构,当所述比较器202为多级结构时,所述比较器202中的前一级节点的输出为所述比较器202的下一级节点的输入。
基于图2A和图2B所示的时钟检测电路,本申请实施例提供了一种时钟检测方法的流程,如图3所示,该方法的流程可以由接收端200的处理器执行,该方法包括以下步骤:
S301,通过N个数据通道接收来自串口通信系统的发送端的数据。
S302,在数据传输过程中通过一个时钟通道接收来自发送端的所述时钟信号,其中,所述时钟信号用于同步所述发送端和所述接收端的时钟。
S303,当所述监测信号从高电平切换为低电平时,复位数据通道,使所述接收端进入低功耗状态。当所述监测信号从低电平切换为高电平时,唤醒数据通道,使所述接收端进入工作状态。
结合图4来说,a、上述串口通信系统处于状态STATE0数据传输模式时,发送端100的复位信号TX_RST和接收端200的复位信号RX_RST信号均为低电平,时钟通道也同步发送时钟信号。b、当发送端100阶段性完成数据发送后,由串口通信系统控制复位信号TX_RST为高电平,发送端100进入低功耗模式,接收端200进入接收模式,即进入状态STATE1。c、当发送端100进入复位状态后,时钟通道的时钟信号消失,变成低电平信号,接收端200的时钟检测电路检测到时钟信号消失,将接收端复位,使发送端和接收端均处于低功耗模式,即状态STATE2。d、当串口通信系统有新的数据需要发送时,将TX_RST信号拉低,接收端先开启时钟通道,进入状态STATE3;e、接收端的时钟检测电路再次检测到时钟信号后,唤醒时钟通道,接收端进入工作状态,此时为状态STATE4。
具体的,上述串口通信系统的工作时序如图5所示,数据通道的工作时段分成数据传输(Data transmission)、初始化(CK only)、低功耗(Lowpower)三种状态。
在数据传输阶段,发送端和接收端的时钟通道和数据通道均处于工作状态,发送端的TX_RST为低电平,时钟通道传输时钟信号,如50%占空比的时钟信号,该时钟信号经过接收端的系统滤波器后,保留直流信号部分,该信号电位为时钟信号驱动电源VDD的一半,即VDD/2。该直流信号经过迟滞比较器与一个低于VDD/2的参考电压VREF比较,比较结果为高,此时监测信号CK_DETECT为低电平,即接收端的RX_RST信号为低电平。
在初始化阶段,发送端完成阶段性的数据传输,数据通道复位,时钟通道继续传输一段时间保证接收端完成所有数据的采集存储。然后发送端的TX_RST拉高,时钟通道停止时钟信号的传输,此时接收端的时钟检测电路接收到一个持续为低电平的信号,该信号低于参考电压VREF的值,则迟滞比较器的输出监测信号CK_DETECT为低电平,即接收端的RX_RST信号为低电平,接收端进入复位状态。整个串口通信系统进入低功耗状态。
在数据传输阶段,当发送端需要再次传输数据时,首先将发送端的TX_RST置为低电平,发送端开始工作,首先将时钟通道开启,再次进入初始化状态。接收端模拟时钟检测电路再次接收时钟信号,经低通滤波后得到一个高于VREF的直流,则迟滞比较器的输出再次拉高,即接收端的RX_RST从低电平变为高电平,接收端从复位状态中释放出来,开始接收数据,整个串口通信系统进入数据传输状态。
需要指出的是,上述实施例中均是以时钟检测电路输出的监测信号CK_DETECT作为接收端的复位信号RX_RST来检测时钟信号。在其它可能的实现方案中,也可以在上述时钟检测电路中设有反相器,即将监测信号CK_DETECT反相,得到如发送端的TX_RST的波形相一致的复位信号RX_RST,这样,接收端就可以在当所述复位信号RX_RST从低电平切换为高电平时,复位数据通道,使所述接收端进入低功耗状态;当所述复位信号RX_RST从高电平切换为低电平时,唤醒数据通道,使所述接收端进入工作状态。
可见,在串口通信系统的运行过程中,接收端的时钟检测电路能够检测到时钟信号的消失和出现,从而无需在接收端设置独立的时钟,也可以在通信系统进入休眠状态,根据休眠模式下的时钟状态检测结果控制接收端的作业状态,解决了额外的异步时钟的消耗和系统时钟切换的问题,并且时钟检测电路的成本较低,结果可靠。
在本申请的一些实施例中,本申请实施例公开了一种时钟检测装置,如图6所示,该装置用于实现以上各个方法实施例中记载的方法,其包括:接收单元601,用于通过N个数据通道接收来自串口通信系统的发送端的数据;所述接收单元601,还用于在数据传输过程中通过一个时钟通道接收来自发送端的所述时钟信号,其中,所述时钟信号用于同步所述发送端和所述接收端的时钟;控制单元602,用于当所述监测信号从高电平切换为低电平时,复位数据通道,使所述接收端进入低功耗状态;当所述监测信号从低电平切换为高电平时,唤醒数据通道,使所述接收端进入工作状态。
在本申请的另一些实施例中,本申请实施例公开了一种电子设备,如图7所示,该设备可以包括:一个或多个处理器701;存储器702;显示器703;一个或多个应用程序(未示出);以及一个或多个程序704,上述各器件可以通过一个或多个通信总线705连接。其中该一个或多个程序704被存储在上述存储器702中并被配置为被该一个或多个处理器701执行,该一个或多个程序704包括指令。
本发明还提供了一种可读介质,其上存储有程序,该程序被电子设备执行时实现上述方法实施例所述方法。
本发明还提供了一种程序产品,该程序产品被电子设备执行时实现上述方法实施例所述方法。
通过以上的实施方式的描述,所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请实施例各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个可读取存储介质中。基于这样的理解,本申请实施例的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该软件产品存储在一个存储介质中,包括若干指令用以使得一台电子设备或处理器执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:快闪存储器、移动硬盘、只读存储器、随机存取存储器、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请实施例的具体实施方式,但本申请实施例的保护范围并不局限于此,任何在本申请实施例揭露的技术范围内的变化或替换,都应涵盖在本申请实施例的保护范围之内。因此,本申请实施例的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种串口通信系统,其特征在于,包括发送端和接收端;
所述发送端,用于通过N个数据通道向所述接收端发送数据;
所述发送端,还用于在数据传输过程中通过一个时钟通道向所述接收端发送时钟信号,其中,所述时钟信号用于同步所述发送端和所述接收端的时钟;
所述接收端包括时钟检测电路,所述时钟检测电路的输入端输入所述时钟信号和参考电压,所述时钟检测电路的输出端输出监测信号;
当所述监测信号从高电平切换为低电平时,复位数据通道,使所述接收端进入低功耗状态;
当所述监测信号从低电平切换为高电平时,唤醒数据通道,使所述接收端进入工作状态。
2.根据权利要求1所述的串口通信系统,其特征在于,所述时钟检测电路包括一低通滤波器和一比较器;所述低通滤波器包括一电阻R和一电容C,电阻R的一端接所述时钟信号,电阻R的另一端和电容C的一端相连且连接点连接到比较器的正端,电容C的另一端接地,所述比较器的负端接所述参考电压。
3.根据权利要求1所述的串口通信系统,其特征在于,所述时钟检测电路包括一电荷泵电路和一比较器;所述电荷泵电路的输入端输入所述时钟信号,所述电荷泵电路的输出端连接到所述比较器的正端,所述比较器的负端连接所述参考电压。
4.根据权利要求1至3任一项所述的串口通信系统,其特征在于,所述比较器为单级结构或多级结构,当所述比较器为多级结构时,所述比较器中的前一级节点的输出为所述比较器的下一级节点的输入。
5.根据权利要求1至3任一项所述的串口通信系统,其特征在于,所述比较器为迟滞比较器。
6.一种时钟检测方法,其特征在于,应用于串口通信系统的接收端,所述接收端包括时钟检测电路,所述时钟检测电路的输入端输入时钟信号和参考电压,所述时钟检测电路的输出端输出监测信号;所述方法包括:
通过N个数据通道接收来自串口通信系统的发送端的数据;
在数据传输过程中通过一个时钟通道接收来自发送端的所述时钟信号,其中,所述时钟信号用于同步所述发送端和所述接收端的时钟;
当所述监测信号从高电平切换为低电平时,复位数据通道,使所述接收端进入低功耗状态;
当所述监测信号从低电平切换为高电平时,唤醒数据通道,使所述接收端进入工作状态。
7.一种时钟检测电路,其特征在于,包括一低通滤波器和一比较器;
所述低通滤波器包括一电阻R和一电容C,电阻R的一端接所述时钟信号,电阻R的另一端和电容C的一端相连且连接点连接到比较器的正端,电容C的另一端接地,所述比较器的负端接所述参考电压。
8.一种时钟检测电路,其特征在于,所述时钟检测电路包括一电荷泵电路和一比较器;所述电荷泵电路的输入端输入所述时钟信号,所述电荷泵电路的输出端连接到所述比较器的正端,所述比较器的负端连接所述参考电压。
9.一种可读存储介质,所述可读存储介质内存储有程序,其特征在于,所述程序被处理器执行时,实现如上述权利要求6所述的方法。
10.一种电子设备,其特征在于,包括存储器和处理器,所述存储器上存储有可在所述处理器上运行的程序,当所述程序被所述处理器执行时,使得所述电子设备实现如上述权利要求6所述的方法。
CN202111525679.2A 2021-12-14 时钟检测方法、电路、串口通信系统、介质和设备 Active CN114201440B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111525679.2A CN114201440B (zh) 2021-12-14 时钟检测方法、电路、串口通信系统、介质和设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111525679.2A CN114201440B (zh) 2021-12-14 时钟检测方法、电路、串口通信系统、介质和设备

Publications (2)

Publication Number Publication Date
CN114201440A true CN114201440A (zh) 2022-03-18
CN114201440B CN114201440B (zh) 2024-06-07

Family

ID=

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114666029A (zh) * 2022-03-24 2022-06-24 维沃移动通信有限公司 校准控制方法、装置及电子设备
CN116781203A (zh) * 2023-08-20 2023-09-19 海的电子科技(苏州)有限公司 数据传输方法和相关设备
CN114666029B (zh) * 2022-03-24 2024-05-31 维沃移动通信有限公司 校准控制方法、装置及电子设备

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5938728A (en) * 1997-10-30 1999-08-17 Advanced Micro Devices, Inc. Apparatus and method for selectively controlling clocking and resetting of a network interface
CN101022630A (zh) * 2007-04-02 2007-08-22 上海闻泰电子科技有限公司 一种双模手机通讯的控制方法
CN102307013A (zh) * 2011-08-29 2012-01-04 深圳市芯海科技有限公司 电荷泵电路及电压调节方法
CN103413568A (zh) * 2013-08-22 2013-11-27 上海宏力半导体制造有限公司 参考电压提供电路
CN105958971A (zh) * 2016-06-02 2016-09-21 泰凌微电子(上海)有限公司 一种时钟占空比校准电路
CN106357266A (zh) * 2016-08-26 2017-01-25 华为技术有限公司 锁定检测电路、方法及锁相电路
CN106598199A (zh) * 2016-11-30 2017-04-26 惠州Tcl移动通信有限公司 一种移动终端及其接近传感器省电控制方法及系统
CN111193583A (zh) * 2018-11-15 2020-05-22 美格纳半导体有限公司 具有时钟故障恢复的接收装置和包括接收装置的传输系统
CN112583451A (zh) * 2020-12-02 2021-03-30 哈尔滨工程大学 共享通道无线电能与数据同步传输系统及传输方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5938728A (en) * 1997-10-30 1999-08-17 Advanced Micro Devices, Inc. Apparatus and method for selectively controlling clocking and resetting of a network interface
CN101022630A (zh) * 2007-04-02 2007-08-22 上海闻泰电子科技有限公司 一种双模手机通讯的控制方法
CN102307013A (zh) * 2011-08-29 2012-01-04 深圳市芯海科技有限公司 电荷泵电路及电压调节方法
CN103413568A (zh) * 2013-08-22 2013-11-27 上海宏力半导体制造有限公司 参考电压提供电路
CN105958971A (zh) * 2016-06-02 2016-09-21 泰凌微电子(上海)有限公司 一种时钟占空比校准电路
CN106357266A (zh) * 2016-08-26 2017-01-25 华为技术有限公司 锁定检测电路、方法及锁相电路
CN106598199A (zh) * 2016-11-30 2017-04-26 惠州Tcl移动通信有限公司 一种移动终端及其接近传感器省电控制方法及系统
CN111193583A (zh) * 2018-11-15 2020-05-22 美格纳半导体有限公司 具有时钟故障恢复的接收装置和包括接收装置的传输系统
CN112583451A (zh) * 2020-12-02 2021-03-30 哈尔滨工程大学 共享通道无线电能与数据同步传输系统及传输方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114666029A (zh) * 2022-03-24 2022-06-24 维沃移动通信有限公司 校准控制方法、装置及电子设备
CN114666029B (zh) * 2022-03-24 2024-05-31 维沃移动通信有限公司 校准控制方法、装置及电子设备
CN116781203A (zh) * 2023-08-20 2023-09-19 海的电子科技(苏州)有限公司 数据传输方法和相关设备
CN116781203B (zh) * 2023-08-20 2023-11-07 海的电子科技(苏州)有限公司 数据传输方法和相关设备

Similar Documents

Publication Publication Date Title
CN107209811B (zh) 用于异步切换i2c数据线的系统和方法
US5925135A (en) Clock rate compensation for a low frequency slave device
US20170255588A1 (en) Multiprotocol i3c common command codes
US7707339B2 (en) Data arbitration on a bus to determine an extreme value
EP3254203B1 (en) Receive clock calibration for a serial bus
US10579580B2 (en) Start of sequence detection for one wire bus
EP3095038A1 (en) Camera control interface extension with in-band interrupt
CN101208680A (zh) 对通用串行总线(usb)挂起和恢复操作的增强
KR20120125572A (ko) 직렬 및 병렬 통신용 하이브리드 인터페이스
CN103474018A (zh) 一种显示装置的电源电路
US7818593B2 (en) Power conversation for devices on a shared bus using bus busy and free signals
EP4137955A1 (en) Slave-to-slave direct communication
US11809348B2 (en) Digital bus activity monitor
US20050134321A1 (en) Interface for serial data communication
US8010818B2 (en) Power efficient method for controlling an oscillator in a low power synchronous system with an asynchronous I2C bus
US8943254B2 (en) Conversion of a single-wire bus communication protocol
EP3300295B1 (en) Method and apparatus for conserving power in a usb-pd system
CN114201440A (zh) 时钟检测方法、电路、串口通信系统、介质和设备
CN114201440B (zh) 时钟检测方法、电路、串口通信系统、介质和设备
CN101227264B (zh) 通讯装置、同步串行通讯系统及方法
WO2005083577A2 (en) Integrated circuit with two different bus control units
CN215642688U (zh) 一种usb端口工作模式自动切换硬件系统
WO2022156466A1 (zh) 通信电路及电子设备
CN117040672A (zh) 基于自动时钟同步的芯片通讯电路、方法及装置
CN116467254A (zh) 一种基于腾珑e2000s的全国产bmc

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant