CN1140955A - 定时检测设备和方法 - Google Patents

定时检测设备和方法 Download PDF

Info

Publication number
CN1140955A
CN1140955A CN96110240A CN96110240A CN1140955A CN 1140955 A CN1140955 A CN 1140955A CN 96110240 A CN96110240 A CN 96110240A CN 96110240 A CN96110240 A CN 96110240A CN 1140955 A CN1140955 A CN 1140955A
Authority
CN
China
Prior art keywords
frame
image data
data
coding image
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN96110240A
Other languages
English (en)
Inventor
尾崎望
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN1140955A publication Critical patent/CN1140955A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4305Synchronising client clock from received content stream, e.g. locking decoder clock with encoder clock, extraction of the PCR packets
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • H04N21/4307Synchronising the rendering of multiple content streams or additional data on devices, e.g. synchronisation of audio on a mobile phone with the video output on the TV screen
    • H04N21/43072Synchronising the rendering of multiple content streams or additional data on devices, e.g. synchronisation of audio on a mobile phone with the video output on the TV screen of multiple content streams on the same device
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/434Disassembling of a multiplex stream, e.g. demultiplexing audio and video streams, extraction of additional data from a video stream; Remultiplexing of multiplex streams; Extraction or processing of SI; Disassembling of packetised elementary stream
    • H04N21/4341Demultiplexing of audio and video streams

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

一种定时检测设备,包括:一个计数器,用于对存贮在帧存贮区中的编码图象数据的帧数目计数;一个寄存器,其根据PTS从多路分配器传送给主处理机时的定时将计数器的计数值输入,且所输入的计数值是根据对每一个从存贮区中读出的编码图象数据帧进行的每个分析的完成来减量的;和一个帧计数器,用于输出一个定时检测信号,在检测定时以对和与PTS相对应的帧数据进行处理的过程中,可以实现适当的互换性并降低成本。

Description

定时检测设备和方法
本发明涉及一种定时检测设备和定时检测方法,特别是涉及一种适于当对例如压缩运动图象数据和音频数据进行译码时对视频数据起始译码定时进行正确的检测以获得图象和声音同步的这种定时检测设备及定时检测方法。
在诸如数字影视光盘(此后称之为DVD)的记录媒体、诸如LAN(局部区域网络)的通信媒体或诸如卫星的广播媒体等用于将已转换成数字数据的视频和音频信号进行处理的媒体中,通常该数据被进行了数字化压缩并被编码,从而使视频和音频信号能被有效的处理。适用于这个目的的一种数据压缩和编码系统就是MPEG(运动图象编码专家组)系统。
在MPEG系统中,视频信号的数据压缩是通过执行下述三种预测编码模式中的任一种获得的:(1)通过对一个帧内的视频输入信号进行编码的帧内编码图象(I-图象);(2)通过仅对正向的视频输入信号进行编码的帧间正向予测编码图象(P-图象);(3)通过对正向和反向二者的视频输入信号进行编码的双向预测编码图象(B-图象)。
图3A示出了通过这种预测编码所执行的帧间预测的示意性结构。
在示例中,GOP(图象组)的数据单元例如由15帧组成。在这种情况下,由于在GOP中需要随机存取,所以在每个GOP中至少需要一帧I-图象。因此,一个GOP是由I-图象的一个帧;从暂时在先的I-或P-图象预测的P-图象的四个帧;和从暂时在先和在后的的I-或P-图象双向预测的B-图象的其余十个帧组成的。GOP是和一个运动图象系列的每一块相对应的编码单元。
特别是,如在该图中的箭头所指示的,利用在其单独帧内的帧内编码预测,编码I-图象1I;通过参照I-图象1I利用帧间预测,编码P-图象4P;参照P-图象4P利用帧间预测,编码P-图象7P;参照P-图象7P利用帧间预测,编码P-图形10P;参照P-图象10P利用帧间预测,编码P-图象13P。另外,参照I-图象1I和P-图象4P二者利用帧间预测,编码B-图象2B和3B;以及参照P-图象4P和P-图象7P利用帧间预测,编码B-图象5B和6B。类似地,利用箭头所指示的方式通过这种预测对随后的图象进行编码。
附加到I、P和B上的数字表示与原始图象帧的序列相对应的号。
在对该预测编码的图象进行译码的过程中,由于I-图象是在其本身帧内进行预测编码的,所以它可以被单独译码。但是,当对任一个P-图象参照暂时在先的I-图象或P-图象预测编码时,在译码时就需要这个在先的I-图象或P-图象。类似的,在译码参照暂时在先和在后的I-图象或P-图象编码的任一B-图象的过程中,就需要这个在先和在后的I-图象或P-图象。
由于这个原因,图象被作出如图3B所示的位置改变,以使译码时所需的图象能够被预先译码。
如图3B所示,这种位置改变是如下进行的,即由于在译码时B-图象-1B和0B需要I-图象1I,所以I-图形1I要提前于B-图象-1B和0B,由于B-图象2B和3B需要I-图象1I和P-图象4P,所以P-图象4P提前于B-图象2B和3B。类似的,图象要作下述位置改变,即由于在译码时B-图象5B和6B需要P-图象4P和7P,所以P-图象7P要提前于B-图象5B和6B,由于在译码时B-图象8B和9B需要P-图象7P和10P,所以P-图象10P要提前于B-图象8B和9B。利用相同的方式,这种位置改变按如下进行,即P-图象13P要提前于B-图象11B和12B。
在MPEG系统中,除了如上所述利用预测编码压缩运动图象数据以外,音频数据也被压缩。并且,如此压缩的运动图象数据和音频数据二者都要以例如时分多路复用位流数据的形式记录在诸如一个光盘的媒体上。图4A到4C示出了这种多路复用数据的示例格式。
如图4A所示,通过时分多路复用记录到一个光盘上的多路复用数据内的一个多路复用位流单元由至少一个包(PACK)和ISo_11172_end_code组成,这个ISO_11172_end_code由32位组成并在十六进制形式下规定为“0X000001b9”。顶部的“0X”表示这个代码是十六进制的(C语言)。
如图4B所示,所述包由包括Pack_Start_Codt、PCR(程序时钟基准)和MUX_Rate在内的标头和至少一个信息包(Packet)组成,在标头中的Pack_Start_Code由32位组成并在十六进制中表示为“0X000001b4”。
虽然每个包被规定的长度是可变的,但是例如它的长度也可以被固定为2048个字节。因此,在假设包的长度被固定为2048个字节的基础上,给出下述解释。
如图4C所述,构成一个包的多个信息包中的每一个由包括Pack-et_Start_Code_Prefix、Stream_ID、Packet_length、PTS(表示时间标记)和DTS(译码时间标记)在内的标头和信息包数据(代码数据)组成。
这个Packet_Start_Code_Prefix由24位组成并被规定为十六进制表示的“0X000001”。Stream_ID是一个由8位组成的代码并表示一信息包类型(数据流一型),用于表示该信息包的数据是一个音频流还是一个视频流。Packet_length(由16位组成)用于表示随后的信息包的长度。
在每个信息包的信息包数据(代码数据)中,在音频流的情况下记录音频数据或在视频流的情况下记录视频数据。由于一个音频流和一个视频流可以分别具有32种和16种不同的Steam_ID,所以,它可以多路复用许多音频和视频信号,直至达到其数量的最大值。
在包括例如作为信息包数据(代码数据)而被记录的I-、P-和B-图象的多个帧数据的情况下,每个单元记录的帧数据被附加有一个帧起始数据。
图5简要地示出了被指定为对上述MPEG系统编码的数据进行译码的译码装置的范例式电路结构。
例如,根据所述MPEG系统通过时分多路复用和从一个光盘等媒体中读出的运动图象和编码的音频数据被作为位流信号BST而传送给多路分配器1。然后在该多路分配器1中,将该输入位流信号BST分离成视频流数据VDST和音频流数据ADST,并分别将其输出给视频译码器2和音频译码器3。另外,在多路分配器1中,参照图4所解释的包标头和信息包标头被从输入位流信号BST中分离,并且例如从信息包标头中提取PTS(表示时间标记)并提供给主处理机5,以用于在如下所述的控制下获得图象和声音的同步。
在这种情况下,主处理机5被用于控制如图5所示的译码装置。同时,在控制视频译码器2和音频译码器3的过程中,分别通过内部主接口2a和3a向其传送各种控制信号。
如后面将要描述的,在利用RAM4的代码缓冲区4a和帧存贮区4b的同时,视频译码器2对视频流数据VDST进行译码。
输入给视频译码器2的视频流数据VDST一旦被存贮在具有相对小容量的输入缓冲器11之中,随后就被传送给并存贮在具有相对大容量的RAM4的代码缓冲区4a之中。被如此存贮在RAM4中的视频流数据VDST在与视频译码器2中译码块13的译码处理相一致的定时处被从其中读出,然后输入给分析器12。
在分析器12中,对输入视频流数据VDST执行所需的分析,并仅仅提取和输出在后面译码块13中执行译码处理所需的数据。在译码块13中,以预定方式对由分析器提供的数据进行译码。
在这级操作中,在译码块13中执行的处理包括了对作为预测编码数据而输入的I-、P-和B-图象顺序译码的步骤。通过在这个步骤中对输入编码数据进行译码获得的视频数据是与图3B所示图象排列顺序相对应的帧数据。如此译码的数据被传送给RAM4的帧存贮区4b。
帧存贮区4b对于保留预定数量的I-、P-和B-类图象的帧数据而言是足够的。在读出所存贮的数据的过程中,按照再现顺序被连续选择的同时,该帧数据被再次传送给视频译码器2,且当需要时执行一个预定处理,借此,从视频译码器2中最终输出与图3A所示原始图象帧顺序相对应的视频译码输出VDO。
同时,从多路分配器1输出的音频流数据ADST被传送给音频译码器3,该译码器3执行所需的译码处理并从其中输出音频译码输出ADO。
由此,在图5所示的译码装置5中以上述方式执行了预定的译码处理。
从上面给出的描述中可以明显看出,在图5所示的译码装置中,通过时分多路转换所记录的视频和音频数据的位流信号被分离成视频数据和音频数据,并被单独译码。
因此,为了彼此同步地输出再现图象和再现声音,特别需要对从视频译码器2获得的视频译码输出VDO和从音频译码器3获得的音频译码输出ADO的同步加以控制。
所述的同步控制是以如下方式执行的,即把从位流信号BST中提取的该包标头中作为基准时钟索引而插入的PCR(图4B)与在该信息包中作为帧时间索引而插入的PTS进行比较,当二者相一致时,与PTS相对应的一系列帧数据将开始被译码,从而使得声音与图象最后彼此同步。
就这种同步控制而言,实际使用的译码装置需要如此构成,以使得在主处理机5中由输入的PTS所指示的帧数据一旦存入输入缓冲器11和代码缓冲区4a并随后由视频译码器2再次读出之后,检测开始其译码操作的一个定时,即分析器12开始分析该帧数据的定时。
作为用于识别该帧数据和该PTS之间一致性的定时检测方法,有一个公知的例子,其中,从多路分配器1的位流信号BST中一旦分离出PTS就被再次插入到视频流数据VDST的该帧的标头中,然后传送给视频译码器2。
至于在这种情况下的PTS的插入位置,在特定格式的基础上它被插入到视频流数据VDST中由MPEG系统规定的预定的user_data区中,或根据特殊的规定格式插入在预定位置处。
在视频译码器2的译码操作过程中,PTS数据被检测并利用分析器12从其中插入有PTS的视频流数据VDST中将PTS数据中提取出来。并根据对该PTS的检测,输出一个检测信号去中断主处理机5。根据这个PTS检测信号,主处理机5能够使插入到该帧数据中将被分析器12进行处理的PTS和已经输入到主处理机5内的PCR相互一致,借此以使视频译码器2和音频译码器3以一种方式变成可控的,从而使得视频数据输出VDO和音频数据输出ADO彼此相互同步。
根据另一种公知的方法,在RAM4的代码缓冲区4a中的写入和读出地址是由一个指针加以管理的。
特别是,当该PTS数据在例如多路分配器1中被从位流信号BST中分离出来并被传送给视频译码器2时,在主处理机5内识别其上附加有PTS的帧数据,并且当这个帧数据被写入RAM4的代码缓冲区4a时,相应的地址被写入单独设置的指针寄存器中。
与代码缓冲区4a相关的读出指针根据译码块13中译码处理的进展而增加,根据对应于该帧数据的值处指针的到达,输出一个检测信号以中断主处理机5,从而在分析器12之后的一个功能电路中开始对该帧数据的译码处理。然后,主处理机105就可以执行这样的控制,以使得视频数据输出VDO和音频数据输出ADO彼此相互同步。
但是,在上述两种相关技术的定时检测方法的形成中,多路分配器1中分离出来的PTS一旦被插入到视频流数据VDST的标头之中,由此就需要对视频流数据VDST的格式进行修改。由于这个原因,存在有对于其中根据不同格式插入有PTS的任一视频流数据VDST的不一致性,接着就产生了该译码装置缺少可互换性和通用性的问题。
同时,在RAM4代码缓冲区4a中管理写入和读出地址的后一种方法中,不需要对视频流数据VDST的格式进行修改就能连续地保证足够的通用性,但是,用于对代码缓冲区4a中的地址进行管理的地址计数器则需要具有很多位的明显大容量,由此又带来了在生产成本方面的某些缺陷。
因此,本发明的一个目的是提供一种改进的定时检测设备和方法,用于在视频和音频同步控制中检测一个定时,以对相应于再现输出时间管理信息的帧数据进行定时处理,其中,恰当的实现了可互换性并可以减少成本。
根据本发明的一个方面,提供了一种定时检测设备,该设备包括:一个计数器,用于对存贮在为存贮编码图象数据而预定的存贮区域中的编码图象数据的帧的数量进行计数;一个寄存器,当从写入到存贮区域中的编码图象数据的帧内提取到再现输出时间管理信息时,所述计数器的计数值在定时处被输入其中,并按照从所述存贮区域中读出的编码图象数据,根据完成对每一帧所进行的每个分析减少所输入的计数值;和一个检测电路,响应寄存器的计数值到其初始值的复位,用于输出一个定时检测信号,以表示该帧编码图象数据的读出,该再现输出时间管理信息是从上述帧中提取出来的。
根据本发明的另一个方面,提供了一种定时检测方法,该方法包括如下步骤:对存贮在为存贮编码图象数据而预定的存贮区域中的编码图象数据的帧数目进行计数;当从写入到所述存贮区域中的编码图象数据的帧中提取到再现输出时间管理信息时在该定时处,输入和保持存贮在该存贮区域中帧数目表示的计数值;按照从所述存贮区域中读出的编码图象数据,根据对每帧所进行的每个分析的完成减少所输入的计数值;和响应所输入的计数值到其初始值的复位,输出一个定时检测信号,用以表示该帧编码图象数据的读出,该再现输出时间管理信息是从上述帧中提取出来的。
在上述的构成中可以实现如下的有益效果,即当所输入的表示存贮区域中存贮的编码图象数据帧数目的计数值被复位到它的初始值时,接着要译码的帧数据能被识别为与在先被提取出来的再现输出时间管理信息相对应的帧数据,借此在再现模式下提供一种可能以执行视频和音频的同步控制,在这种信息识别的基础上使图象和声音彼此同步。
通过下面结合附图所给出的描述,本发明的上述和其它的特性和优点将变得更加明显。
图1简要地示出了一个译码装置的电路结构方框图,该装置包括一个表示本发明一个实施例的定时检测设备;
图2示出了在该实施例中所使用的帧计数器的结构方框图;
图3A和3B分别示出了帧间预测的结构和媒体帧的结构;
图4A至4C示出了在一个时分多路转换位流单元中的数据格式;知
图5简要地示出了一个相关技术译码装置的电路结构方框图,它包括了在相关技术中公知的一个定时检测设备。
图1的方框图简要地示出了一个译码装置的范例性结构,该装置包括一个本发明最佳实施例的定时检测设备。这个译码装置,如后面将要叙述的,执行对视频和音频的同步控制,以使得图象和声音彼此同步。在这种情况下,设定该译码装置是一种能够对MPEG系统编码的视频信号数据进行译码的装置。在该图中,与前述图5示例所对应的任一方框部分都具有相同的标号。尽管图1所示之译码装置可被应用于包括诸如DVD记录媒体、通信媒体以及广播媒体的各种媒体之中,但作为范例,下面的描述仅给出了用于对从DVD读出的编码图象进行译码的装置。
在图1所示的译码装置中,例如从DVD中读出的MPEG编码数据作为一个位流信号BST被输入给多路分配器1。在该位流信号BST中,由MPEG系统编码的视频数据和音频数据参照图4所说明的格式被进行时分多路复用。
在多路分配器1中,一个包(pack)标头(图4B)和一个信息包(packet)标头(图4C)被从输入位流信号BST中分离出来。
接着,参照插入到信息包标头中的Stream_ID。执行一个识别,以判断该信息包数据是音频流还是视频流,并将所识别的数据流分离出来。将视频流作为视频流数据VDST输出给视频译码器2,同时将音频流作为音频流数据ADST输出给音频译码器3。
从该信息包标头中提取出包括作为对再现输出时间进行管理的信息的PTS(表示时间标记)并随后将其传送给主处理机5,以便用于视频和音频的同步控制。这个PTS被插入到预定范围内每一个或多个帧数据之中,以指示与该PTS相对应的帧数据的再现输出时间。
在该实施例中,主处理机5用于执行对译码装置的整个控制。在对视频译码器2和音频译码器3的控制过程中,各种控制信号都分别通过内部主接口22和32向其传送。
在这个实施例中使用的视频译码器2包括一个输入缓冲器11、一个分析器12、一个译码块(block)13、一个帧计数器14和一个主接口2a,如图1所示。
RAM4具有一个代码缓冲区4a和一个帧存贮区4b,该存贮区用于在视频译码器2内执行的译码处理,关于这点后面将要描述。
在该实施例中,对视频译码器2中的视频数据译码的基本操作以下述方式执行。
从多路分配器1输入给视频译码器2的视频流数据VDST首先被传送给输入缓冲器11并立即存贮在其中。与下述的大容量RAM4相比较,这个输入缓冲器11具有相对小的容量。
来自该多路分配器1的输出视频流数据VDST被转移并被传送给帧计数器14。这个操作将在后面详加描述。
存贮在输入缓冲器11中的视频流数据VDST被传送给RAM4,而后被存贮在RAM4中的代码缓冲区4a中。在与视频译码器2的译码块13中执行的译码处理相一致的定时处,如此被存贮在RAM4中的视频流数据VDST被从其中读出并输入给视频译码器2的分析器12。
在该实施例中分析器12,按照输入视频流数据VDST执行一个预定分析,借此以提取在后续级译码块13中执行译码处理所需的数据,且所提取的数据被输出给译码块13。另外,根据对输入视频流数据VDST的每个帧的处理的完成,分析器12还要向帧计数器14输出一个减量信号S2。下面将描述响应该减量信号S2帧计数器14所执行的操作。
在译码块13中,按照从分析器12提供的数据执行一个预定的译码处理。
译码块13对例如从分析器12所接收的输入视频流数据VDST进行译码,借此以获得成功译码的I-、P-和B-图象类型的帧数据。在这级操作中,获得与图3B所示之图象配置顺序相对应的帧数据。
如此获得的帧数据被立即从译码块13传送给RAM4的帧存贮区4b关被写入和存贮在其中,从而使所安排的帧顺序与图3A所示的原始图象信号相对应。
RAM4的帧存贮区4b被如此设定,以使其能够保留预定数量的帧数据。帧存贮区4b以下述方式加以控制,即使得存贮在其中的帧数据能够以图3A所示之帧顺序被读出。如此被连续地从帧存贮区4b中读出的帧数据再次传送给例如视频译码器2。当需要时,还要执行一个预定处理,从而使从视频译码器2中最终输出与图3A所示原始图象帧顺序相对应的视频代码输出VDO。
同时,在音频译码器3中,参照从多路分配器1中所接收的输入音频流数据ADST执行所需的译码处理,并从其中提供音频译码输出ADO。
此后将说明有关在该实施例中执行的视频和音频同步控制。为此目的,如所述,当分析器12被致能开始对在主处理机5中保留的PTS以及与该PTS对应的帧数据进行处理时,需要识别所述定时。在这个实施例中,视频译码器2被装备有一个帧计数器14,以执行对该定时的这种识别。
图2的方框图示出了帧计数器14的内部结构,它包括一个帧起始码检测器21、一个计数器22,一个寄存器23和一个“0”检测器24。虽然在该图中未示出,但是帧计数器14通过一控制线路L连接到图1所示的主接口2a上,从而能够如下所述地使检测信号S3和输入命令信号S4被输入或输出,并能利用主处理机5将计数器22复位至初始状态,并且计数器22的计数值可以被读出。
帧计数器14的操作以下述方式执行。
例如,在视频译码器2的初始复位状态,帧计数器14中的计数器22也处于复位状态下。
参考图1所述的由多路分配器1传送给输入缓冲器11的视频流数据VDST被转移并输入给帧计数器14。这个视频流数据VDST首先被输入给帧起始码检测器21。
帧起始码检测器21从输入的视频流数据VDST中检测帧起始码。帧起始码被插入在每一帧数据的标头中,并指示视频流数据VDST中一单元帧数据的起始。随后,根据每一帧起始码的检测,帧起始码检测器21向计数器22输出一个增量信号S1。
响应该增量信号S1,计数器22增加它的计数值。特别是,计数器22在输入给视频译码器2的视频流数据VDST中依据接收的每一帧数据的接收执行一个结算(count up)动作。
于是当译码处理在视频译码器2的复位状态下被起始时,输入给视频译码器2的视频流数据VDST通过输入缓冲器11和RAM4的代码缓冲器4a被再次传送给视频译码器的分析器12,而后执行所需的分析。
在该实施例中,在如上所述的由分析器12完成对每一帧所作分析的基础上,输出一个减量信号S2。然后,计数器22响应输入给它的减量信号S2,减少它的计数值。
随后,由计数器22所指出的计数值总是表示存贮在RAM4代码缓冲区4a中的视频流数据VDST中帧的数目。
此后,如图1所述,多路分配器1从位流信号中提取PTS,并将该PTS传输给主处理机5。然后,当与该PTS相对应的帧数据被作为视频流数据VDTS输入给视频译码器2时根据该定时,主处理机5将例如来自主接口2a的一个输入命令信号S4通过控制线路L加到寄存器23上,借此在寄存器23中被输入并被保持计数器22在此时刻的计数值。
由于从分析器12输出的减量信号S2的线路被连接到寄存器23,所以,在分析器12完成对每一帧的处理的基础上,寄存器23中保持的计数值被逐一地减量。
因此,对应于在多路分配器1中在先分离出来并保持在主处理机5中的PTS,当帧数据在分析器12中开始被处理时,在该时间,由寄存器23表示的值对应于在分析器12中留下来应处理的帧数据数。
将寄存器23的输出传送给“0”检测器24。当该“0”检测器24检测到寄存器23中的值已经变成“0”(零)时,即当视频译码器2处于如下状态,即在分析器12中接着要被处理的数据被识别为与PTS相对应的帧数据时,“0”检测器24通过主接口2a向主处理机5传送一个检测信号S3,借此执行一个中断。
响应检测信号S3,主处理机5首先将与帧数据相对应的PTS和作为基准时间索引(index)附加到包标头上的PCR进行比较,然后以某种方式控制执行译码操作的定时,以使视频译码输出VDO和音频译码输出ADO彼此相互同步。
更具体的,和音频译码器3同步定时是通过在视频译码器2的分析器12和译码块13中停止帧数据处理或通过跳跃该帧数据然后执行后续帧数据的译码处理来控制的。
在这种方式下,该实施例需要在视频译码器2中配备一个帧计数器14,从而在帧计数器14的帧计数动作的基础上,就可以去检测该定时,以开始对与在多路分配器1中提取的PTS相对应的帧数据进行处理,借此,根据该检测信息(检测信号S3),主处理机5就可能执行同步控制。
上述帧计数器14的操作是与从视频译码器2的初始复位状态到执行同步控制的处理范围有关的。但是,根据在该实施例中所使用的帧计数器14的结构,在视频译码器2工作期间的任一时间点处都可以识别与PTS相对应的帧。另外,在包括快速正向模式在内的任一特定再现模式中,由于输入给视频译码器2的帧的数目被计数,所以它仍然可以识别在PTS和在分析器12中将被开始处理的帧数据之间的一致性。
装备有同步控制器等应用了本发明的译码装置的结构并不局限于图1和图2所示的译码装置或帧计数器示范结构,在本发明概念的范围之内可作出各种改变。
如上所述,根据本发明,一个帧计数器被应用于例如视频译码器,以检测对与PTS相对应的帧数据开始进行译码的定时,输入给视频译码器的视频流数据不需要作全部不同于相关技术的修改,因此实现了通用性的有益效果。
另外,在计数器或寄存器中用于检测定时的位的数目可以被设置得例如与在代码缓冲区中可存贮的帧的数目相一致,从而免除了对任一大量位的需要,特别是借此可以不增加电路规模并减少生产成本。
虽然结合某些实施例对本发明进行了上述描述,但应当理解,本发明并不局限于这些实施例本身,对于本专业技术领域的技术人员而言,在不脱离本发明构思的前提下,可以作出各种其它的修改和变化。
因此,本发明的范围完全由本发明的权利要求加以确定。

Claims (6)

1、一种定时检测设备,包括:
计数器装置,用于对存贮在为存贮编码图象数据而预定的存贮区内的编码图象数据的帧的数目进行计数;
寄存器装置,当再现输出时间管理信息已从写入所述存贮区的编码图象数据的帧中提取出来时的一定时处,将所述计数器装置的计数值输入该寄存器装置,并且,按照从所述存贮区中读出的编码图象数据,所输入的计数值是在完成对每个帧所进行的每个分析的基础上被减量的;和
检测装置,响应所述寄存器装置的计数值到其初始值的复位用于输出一个定时检测信号,以表示再现输出时间管理信息已从该帧中提取的该帧的编码图象数据的读出。
2、根据权利要求1所述的定时检测设备,其中,还具有一个检测装置,该装置根据对附加到所述编码图象数据中每个帧上的帧起始代码的每个检测,输出一个检测信号,其中,所述的计数装置响应所述检测信号的每个输入对它的计数值增量。
3、根据权利要求2所述的定时检测设备,其中,所述的编码图象数据是以MPEG系统为基础的编码图象数据,所述的再现输出定时管理信息是一个时间表示标记PTS。
4、一种定时检测方法,包括下述步骤:
对存贮在为存贮编码图象数据而预定的存贮区中的编码图象数据的帧的数目进行计数;
当再现输出时间管理信息已从写入到所述存贮区中的编码图象数据的该帧中提取出来时的该定时处,输入和保持表示存贮在所述存贮区中帧数量的计数值;
按照从所述存贮区读出的编码图象数据,在完成对每个帧所进行的每次分析的基础上对所输入的计数值减量;和
响应输入计数值到其初始值的复位,输出一个定时检测信号,以表示所述再现输出时间管理信息已从该帧中提取出来的该帧编码图象数据的读出。
5、根据权利要求4所述的方法,其中,根据对附加到所述编码数据中每个帧上的帧起始代码的每个检测,输出一个检测信号,并对输出的检测信号进行计数。
6、根据权利要求4的定时检测方法,其中,所述的编码图象数据是以MPEG系统为基础的编码图象数据,且所述的再现输出时间管理信息是一个时间表示标记PTS。
CN96110240A 1995-06-30 1996-06-28 定时检测设备和方法 Pending CN1140955A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP186616/95 1995-06-30
JP7186616A JPH0918870A (ja) 1995-06-30 1995-06-30 タイミング検出回路及びその方法

Publications (1)

Publication Number Publication Date
CN1140955A true CN1140955A (zh) 1997-01-22

Family

ID=16191703

Family Applications (1)

Application Number Title Priority Date Filing Date
CN96110240A Pending CN1140955A (zh) 1995-06-30 1996-06-28 定时检测设备和方法

Country Status (4)

Country Link
US (1) US5818547A (zh)
JP (1) JPH0918870A (zh)
KR (1) KR970004880A (zh)
CN (1) CN1140955A (zh)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6501810B1 (en) * 1998-10-13 2002-12-31 Agere Systems Inc. Fast frame synchronization
US5959684A (en) * 1997-07-28 1999-09-28 Sony Corporation Method and apparatus for audio-video synchronizing
EP0917147A3 (de) * 1997-11-11 1999-12-22 Deutsche Thomson-Brandt Gmbh Verfahren und Vorrichtung zur Steuerung eines Daten-Zwischenspeichers
DE19754296A1 (de) 1997-12-08 1999-06-10 Thomson Brandt Gmbh Synchronisationseinrichtung
US7020384B1 (en) * 1999-08-12 2006-03-28 Lg Electronics Inc. Method for creating and recording transport time information for data recorded on a disk
KR100376578B1 (ko) 1999-08-12 2003-03-17 엘지전자 주식회사 디지털 데이터 스트림 기록방법 및 그에 따른 표현제어정보 제공방법
JP2001157196A (ja) * 1999-11-30 2001-06-08 Ecchandesu:Kk 警戒装置及び警戒方法
US6654956B1 (en) * 2000-04-10 2003-11-25 Sigma Designs, Inc. Method, apparatus and computer program product for synchronizing presentation of digital video data with serving of digital video data
US7366402B2 (en) * 2000-06-02 2008-04-29 Lg Electronics Inc. Method and apparatus of recording a high definition digital television broadcast signal
JP2002016917A (ja) * 2000-06-30 2002-01-18 Toshiba Corp 動画像の時間情報復号方法
KR100470025B1 (ko) * 2001-06-15 2005-02-04 엘지전자 주식회사 디지털 데이터 스트림 기록장치 및 방법과, 그에 따른기록매체
JP4029630B2 (ja) * 2002-02-27 2008-01-09 ソニー株式会社 インタリーブ処理装置とインタリーブ処理方法及びインタリーブ処理プログラム
US7418190B2 (en) * 2002-08-22 2008-08-26 Microsoft Corporation Accelerated access to frames from a compressed digital video stream without keyframes
JP2005004840A (ja) 2003-06-10 2005-01-06 Mitsubishi Electric Corp ディスク再生装置
KR100849512B1 (ko) * 2007-02-09 2008-07-31 엠텍비젼 주식회사 이미지 센서, 상기 이미지 센서의 프레임 순서 식별 방법, 및 상기 방법의 프로그램을 기록하는 기록 매체
US9558787B2 (en) 2014-01-29 2017-01-31 Google Inc. Media application backgrounding

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5396497A (en) * 1993-02-26 1995-03-07 Sony Corporation Synchronization of audio/video information
CA2146801C (en) * 1994-05-27 1999-11-02 Barin Geoffry Haskell Timing recovery for variable bit-rate video on asynchronous transfer mode (atm) networks
US5559999A (en) * 1994-09-09 1996-09-24 Lsi Logic Corporation MPEG decoding system including tag list for associating presentation time stamps with encoded data units
US5815634A (en) * 1994-09-30 1998-09-29 Cirrus Logic, Inc. Stream synchronization method and apparatus for MPEG playback system
US5517250A (en) * 1995-02-28 1996-05-14 General Instrument Corporation Of Delaware Acquisition of desired data from a packetized data stream and synchronization thereto
US5598415A (en) * 1995-08-04 1997-01-28 General Instrument Corporation Of Delaware Transmission of high rate isochronous data in MPEG-2 data streams
US5715176A (en) * 1996-01-23 1998-02-03 International Business Machines Corporation Method and system for locating a frame position in an MPEG data stream

Also Published As

Publication number Publication date
JPH0918870A (ja) 1997-01-17
US5818547A (en) 1998-10-06
KR970004880A (ko) 1997-01-29

Similar Documents

Publication Publication Date Title
CN1140955A (zh) 定时检测设备和方法
KR100811962B1 (ko) 기록 장치 및 기록 방법, 재생 장치 및 재생 방법과 그기록 매체
CN102301730B (zh) 多路音视频传输和处理方法、装置及系统
CN1113540C (zh) 用于图象同步的具有一种接口功能的视频解码器
CN101600107A (zh) 调整视频录像播放速度的方法、系统及装置
CN1152775A (zh) 包数据的记录装置和重放装置
US6842485B2 (en) Method and apparatus for reproducing compressively coded data
CN101067952A (zh) 用于提供可浏览的幻灯片显示的解码数据的方法
CN1143302C (zh) 信息处理装置和信息处理方法
JP2868981B2 (ja) 圧縮信号生成装置及び方法及び再生装置及び方法
CN1698116A (zh) 再现设备和方法以及记录介质
CN1149840C (zh) 程序记录再现方法和装置
CN1288905C (zh) 数据解码器和数据解码方法
JP4288549B2 (ja) 記録装置および方法、並びに再生装置および方法
CN1196553A (zh) 数字图像信号记录和/或再生方法和装置
JP3900824B2 (ja) Mpegデータ記録装置
JP3542976B2 (ja) 圧縮符号化データ再生方法および装置
JPH1166754A (ja) 多チャンネルデータ記録媒体と伝送記録及び再生装置
JP3531324B2 (ja) 符号化・多重化装置,多重化前処理装置及び符号化・多重化方法
KR0151024B1 (ko) 엠펙기반의 디지탈 비디오디스크레코더의 시스템레이어엔코더
JP4314922B2 (ja) プログラム、データ処理方法およびその装置
JP3004105U (ja) 圧縮信号の再生及び同期装置
CN100364335C (zh) 图像编码装置和图像编码方法
JP2000041245A (ja) オーディオビデオ記録装置
JP2002033722A (ja) 復号装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication