CN114090493A - 基于rs485总线的数据传输控制方法以及相关装置 - Google Patents

基于rs485总线的数据传输控制方法以及相关装置 Download PDF

Info

Publication number
CN114090493A
CN114090493A CN202111429046.1A CN202111429046A CN114090493A CN 114090493 A CN114090493 A CN 114090493A CN 202111429046 A CN202111429046 A CN 202111429046A CN 114090493 A CN114090493 A CN 114090493A
Authority
CN
China
Prior art keywords
target
host
slave
data request
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111429046.1A
Other languages
English (en)
Inventor
饶亦然
曾少辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Kezhongyun Technology Co ltd
Original Assignee
Shenzhen Kezhongyun Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Kezhongyun Technology Co ltd filed Critical Shenzhen Kezhongyun Technology Co ltd
Priority to CN202111429046.1A priority Critical patent/CN114090493A/zh
Publication of CN114090493A publication Critical patent/CN114090493A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • G06F13/4286Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a handshaking protocol, e.g. RS232C link
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Bus Control (AREA)

Abstract

本申请适用于通讯技术领域,提供了一种基于RS485总线的数据传输控制方法以及相关装置,实现减少主机计算资源和成本的浪费。本申请的方法主要包括:应用于RS485总线控制系统,所述RS485总线控制系统的一端与一台从机电连接,所述RS485总线控制系统的另一端通过RS485总线与X台主机电连接,所述X为大于1的正整数,所述数据传输控制方法包括:接收目标数据请求,所述目标数据请求为目标主机向所述从机发送的数据请求,所述目标主机为X台所述主机中的一台或多台;仅向所述从机转发所述目标数据请求,以使得所述从机处理所述目标数据请求,得到对应的目标响应数据;接收所述从机反馈的所述目标响应数据;仅将所述目标响应数据转发所述目标主机。

Description

基于RS485总线的数据传输控制方法以及相关装置
技术领域
本申请属于通讯技术领域,尤其涉及一种基于RS485总线的数据传输控制方法以及相关装置。
背景技术
RS485总线是一个定义平衡数字多点系统中的驱动器和接收器的电气特性的标准,该标准由电信行业协会和电子工业联盟定义。RS485总线采用半双工工作方式,支持多点数据通信。RS485总线网络拓扑一般采用终端匹配的总线型结构,即采用一条总线将各个节点串接起来。RS485总线采用平衡发送和差分接收,因此具有抑制共模干扰的能力。
在现有技术多台主机通过RS485总线对一台从机获取数据的场景中,因各台主机都是统一挂接在RS485总线,会导致当一台主机向从机发送数据获取请求时,其他所有主机也会接收到该数据请求,这就需要对所有主机进行部署屏蔽其他主机数据请求的屏蔽程序,使得所有主机对其他主机的数据请求进行屏蔽,否则会导致各个主机之间的数据发生串扰,而在所有主机部署并运行屏蔽程序,会造成主机的计算资源和成本的浪费。
发明内容
本申请的目的在于提供一种于RS485总线的数据传输控制方法以及相关装置,旨在减少主机计算资源和成本的浪费。
本申请是这样实现的:
本申请第一方面提供一种基于RS485总线的数据传输控制方法,应用于RS485总线控制系统,所述RS485总线控制系统的一端与一台从机电连接,所述RS485总线控制系统的另一端通过RS485总线与X台主机电连接,所述X为大于1的正整数,所述数据传输控制方法包括:
接收目标数据请求,所述目标数据请求为目标主机向所述从机发送的数据请求,所述目标主机为X台所述主机中的一台或多台;
仅向所述从机转发所述目标数据请求,以使得所述从机处理所述目标数据请求,得到对应的目标响应数据;
接收所述从机反馈的所述目标响应数据;
仅将所述目标响应数据转发所述目标主机。
可选的,所述目标响应数据包括:目标主机标识;所述仅将所述目标响应数据转发所述目标主机包括:
根据所述目标主机标识确定所述RS485总线控制系统与所述目标主机之间的目标通信链路,所述目标通信链路仅通过所述RS485总线连通所述RS485总线控制系统与所述目标主机;
通过所述目标通信链路向所述目标主机发送所述目标响应数据。
可选的,在接收目标数据请求之前,所述方法还包括:
检测所述RS485总线控制系统连接的X台所述主机,所述X为大于零的正整数;
为每一台主机配置主机标识,X台所述主机的主机标识均不相同且唯一。
可选的,所述目标数据请求的数量为一个或一个以上,在接收目标数据请求之后,向所述从机转发所述目标数据请求之前,所述方法还包括:
按照预设的优先级顺序将所述目标数据请求放入先进先出存储器,所述优先级顺序为对X台所述主机预先设定的顺序;
所述向所述从机转发所述目标数据请求包括:
从所述先进先出存储器中依次将所述目标数据请求向所述从机转发。
可选的,在从所述先进先出存储器中依次将所述目标数据请求向所述从机转发之后,接收所述从机反馈的所述目标响应数据之前,所述方法还包括:
启动计时器进行计时,得到目标数据获取时长;
判断所述目标数据获取时长是否超过预设超时时长;
若所述目标数据获取时长超过预设超时时长,则停止执行接收所述从机反馈的所述目标响应数据的步骤,执行从所述先进先出存储器中依次将下一个所述目标数据请求向所述从机转发。
可选的,在为每一台主机配置主机标识之后,接收目标数据请求之前,所述方法还包括:
接收对每一台所述主机的优先级配置,确定X台所述主机的优先级顺序;
接收目标数据请求包括:
接收预设周期时长内的目标数据请求。
本申请第二方面提供一种RS485总线控制系统,所述RS485总线控制系统的一端与一台从机电连接,所述RS485总线控制系统的另一端通过RS485总线与X台主机电连接,所述X为大于1的正整数,所述系统包括:
第一接收单元,用于接收目标数据请求,所述目标数据请求为目标主机向所述从机发送的数据请求,所述目标主机为X台所述主机中的一台或多台;
第一转发单元,用于仅向所述从机转发所述目标数据请求,以使得所述从机处理所述目标数据请求,得到对应的目标响应数据;
第二接收单元,用于接收所述从机反馈的所述目标响应数据;
第二转发单元,用于仅将所述目标响应数据转发所述目标主机。
可选的,所述目标响应数据包括:目标主机标识;所述第二转发单元仅将所述目标响应数据转发所述目标主机时,具体用于:
根据所述目标主机标识确定所述RS485总线控制系统与所述目标主机之间的目标通信链路,所述目标通信链路仅通过所述RS485总线连通所述RS485总线控制系统与所述目标主机;
通过所述目标通信链路向所述目标主机发送所述目标响应数据。
可选的,所述系统还包括:
检测单元,用于检测所述RS485总线控制系统连接的X台所述主机,所述X为大于零的正整数;
配置单元,用于为每一台主机配置主机标识,X台所述主机的主机标识均不相同且唯一。
可选的,所述目标数据请求的数量为一个或一个以上,所述系统还包括:
放入单元,用于按照预设的优先级顺序将所述目标数据请求放入先进先出存储器,所述优先级顺序为对X台所述主机预先设定的顺序;
所述第一转发单元向所述从机转发所述目标数据请求时,具体用于:
从所述先进先出存储器中依次将所述目标数据请求向所述从机转发。
可选的,所述系统还包括:
启动单元,用于启动计时器进行计时,得到目标数据获取时长;
判断单元,用于判断所述目标数据获取时长是否超过预设超时时长;
停止单元,用于若所述目标数据获取时长超过预设超时时长,则停止执行接收所述从机反馈的所述目标响应数据的步骤;
执行单元,用于执行从所述先进先出存储器中依次将下一个所述目标数据请求向所述从机转发。
可选的,所述系统还包括:
第三接收单元,用于接收对每一台所述主机的优先级配置,确定X台所述主机的优先级顺序;
第一接收单元在接收目标数据请求时,具体用于:
接收预设周期时长内的目标数据请求。
本申请第三方面提供一种计算机设备,包括:
处理器、存储器、总线、输入输出接口、无线网络接口;
所述处理器通过总线与所述存储器、所述输入输出接口、所述无线网络接口相连;
所述存储器中存储有程序;
所述处理器执行所述存储器中存储的所述程序时,实现前述第一方面任意一项所述的方法。
本申请第四方面提供一种计算机可读存储介质,所述计算机存储介质中存储有指令,所述指令在计算机上执行时,使得所述计算机执行如前述第一方面中任一项所述的方法。
本申请第五方面提供一种计算机程序产品,所述计算机程序产品在计算机上执行时,使得所述计算机执行如前述第一方面中任一项所述的方法。
以上技术方案可以看出,本申请实施例具有以下优点:
本申请基于RS485总线的数据传输控制方法应用于RS485总线控制系统,且该RS485总线控制系统的一端与一台从机电连接,RS485总线控制系统的另一端通过RS485总线与X台主机电连接,X为大于1的正整数;本申请基于RS485总线的数据传输控制方法通过接收目标数据请求,该目标数据请求为目标主机向从机发送的数据请求,其中目标主机为X台所述主机中的一台或多台;向从机转发目标数据请求,以使得从机处理目标数据请求,得到对应的目标响应数据;接收从机反馈的目标响应数据;仅将目标响应数据转发至目标主机。可见,本申请实施例的RS485总线控制系统统一接收主机向从机发送的数据请求,然后再将该数据请求仅向从机发送,实现所有主机对其他主机的数据请求进行屏蔽,避免了各个主机之间的数据发生串扰,而且不需要在所有主机部署屏蔽程序,减少主机的计算资源和成本的浪费;从机处理该数据请求,得到对应的响应数据后,本申请实施例的RS485总线控制系统再仅仅将响应数据转发对应的主机;由此可见本申请实施例的RS485总线控制系统作为主机与从机之间的数据代理系统,可以有序地安排相应数据基于RS485总线的传输,减少资源浪费和节约成本。
附图说明
图1为本申请基于RS485总线的数据传输控制方法的一个实施例流程示意图;
图2为本申请基于RS485总线的数据传输控制方法的另一个实施例流程示意图;
图3为本申请中从机、RS485总线控制系统、RS485总线以及若干主机之间的一个实施例拓扑连接结构示意图;
图4为本申请RS485总线控制系统的一个实施例结构示意图;
图5为本申请计算机设备的一个实施例结构示意图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
需要说明的是,当元件被称为“固定于”或“设置于”另一个元件,它可以直接在另一个元件上或者可能同时存在居中元件。当一个元件被称为“连接于”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。
还需要说明的是,本实施例中的左、右、上、下等方位用语,仅是互为相对概念或是以产品的正常使用状态为参考的,而不应该认为是具有限制性的。
RS485总线的收发器具有高灵敏度,能检测低至200mv的电压,故传输信号能在千米以外得到恢复。有些RS485总线的收发器修改输入阻抗以便允许将多达8倍以上的节点数连接到相同总线。RS485总线最常见的应用是在工业环境下可编程逻辑控制器内部之间的通信。
请先参阅图3,图3为本申请中从机、RS485总线控制系统、RS485总线以及若干主机之间的一个实施例拓扑连接结构示意图,其中该RS485总线控制系统的一端与一台从机电连接,RS485总线控制系统的另一端通过RS485总线与X台主机(如图3所示的主机1、主机2、……、主机N)电分别电连接,其中X为大于1的正整数;这样的拓扑连接结构实现了所有主机的上下行信号都通过RS485总线先汇总到RS485总线控制系统,且从机与任意一台主机的上下行信号也必须先通过RS485总线控制系统,而RS485总线控制系统则作为主机与从机之间的数据代理系统,可以有序地安排相应数据基于RS485总线的传输,减少资源浪费和节约成本。
具体的,请参阅图1,本申请基于RS485总线的数据传输控制方法的一个实施例,包括:
101、接收目标数据请求,目标数据请求为目标主机向从机发送的数据请求,目标主机为X台主机中的一台或多台。
RS485总线控制系统会接收到X台主机中的一台或多台主机向从机发送的数据请求,本步骤可以将这一台或多台主机统称为目标主机,该目标主机向从机发送的目标数据请求均会被RS485总线控制系统于本步骤接收。由于RS485总线采用半双工工作方式,RS485总线控制系统可以对目标主机发送的目标数据请求先进行存储,这样其他主机不需要像传统那样必须等从机回复响应数据给对应的主机才能下发下一个数据请求,大大提高数据请求的数据密度。
102、仅向从机转发目标数据请求,以使得从机处理目标数据请求,得到对应的目标响应数据。
RS485总线控制系统在步骤101接收到目标数据请求后,仅向从机发送该目标数据请求,实现所有主机对其他主机的数据请求进行屏蔽,避免了各个主机之间的数据发生串扰,而且不需要在所有主机部署屏蔽程序,减少主机的计算资源和成本的浪费;由于RS485总线控制系统直接与从机连接,RS485总线控制系统可以按照预设的规则给从机转发目标数据请求,例如,当目标数据请求包括多台主机的多个数据请求时,按照时间先后顺序或优先级顺序逐个数据请求给从机转发,以使得从机逐条处理目标数据请求包括的多个数据请求,得到对应的目标响应数据。
103、接收从机反馈的目标响应数据。
在步骤102向从机转发目标数据请求之后,RS485总线控制系统会在本步骤接收到从机反馈的目标响应数据,该目标响应数据为对目标数据请求的响应。
104、仅将目标响应数据转发目标主机。
RS485总线控制系统仅将目标响应数据转发给对应的目标主机,避免其他无关主机接收到该目标响应数据,减少主机的计算资源和成本的浪费。
请参阅图2,本申请基于RS485总线的数据传输控制方法的另一个实施例,本实施例以两台主机(主机1与主机2)、RS485总线控制系统、一台从机之间的数据交互过程了阐述相关的技术方案,可以理解的是,多台主机(2台以上)通过RS485总线控制系统与从机进行交互的过程可以参考本实施例的技术方案,本实施例具体包括:
201、RS485总线控制系统检测连接的X台主机。
当RS485总线控制系统运行时,需要先进行检测RS485总线连接有多少台主机,以便后续步骤可以对各个主机进行分辨与管理。例如,本步骤RS485总线控制系统检测连接的X台主机,其中X为大于1的正整数。
202、RS485总线控制系统为每一台主机配置主机标识。
为了对步骤201中的X台主机进行准确分辨,本步骤中RS485总线控制系统为每一台主机配置主机标识,X台主机的主机标识均不相同且唯一。
203、RS485总线控制系统接收对每一台主机的优先级配置,确定X台主机的优先级顺序。
进一步的,在步骤202可以通过主机标识区别X台主机中的每一台主机之后,本步骤还可以接受用户对X台主机配置的优先级。例如,对X台主机中的A台主机设为一级优先,对X台主机中的B台主机设为二级优先,对X台主机中剩余的主机设为三级优先,其中一级优先>二级优先>三级优先,A和B分别为大于0且小于X的正整数。优先级越高的主机可以得到RS485总线控制系统基于一定规则内的优先数据转发,同一个优先级内的各台主机按照时间先后顺序排队进行数据转发和处理。
204、RS485总线控制系统接收主机1向从机发送的数据请求1。
在步骤203配置完成X台主机的优先级顺序之后,S485总线控制系统可以接收目标数据请求,该目标数据请求为目标主机向从机发送的数据请求,其中目标主机为X台主机中的一台或多台,目标数据请求一般包括目标主机标识、目标数据请求内容、从机标识等;例如,本步骤为主机1向从机发送的数据请求1,该数据请求1包括:主机1的主机1标识(ZJ001)、数据请求内容(当前从机剩余电量是多少?)、从机标识(CJ001)。
205、RS485总线控制系统接收主机2向从机发送的数据请求2。
在步骤203配置完成X台主机的优先级顺序之后,S485总线控制系统可以接收目标数据请求,该目标数据请求为目标主机向从机发送的数据请求,其中目标主机为X台主机中的一台或多台,目标数据请求一般包括目标主机标识、目标数据请求内容、从机标识等;例如,本步骤为主机2向从机发送的数据请求2,该数据请求2包括:主机2的主机2标识(ZJ002)、数据请求内容(当前从机工作环境温度是多少?)、从机标识(CJ001)。
206、RS485总线控制系统按照预设的优先级顺序将预设周期时长内的数据请求放入先进先出存储器。
值得注意的是,由于RS485总线控制系统通过RS485总线与X台主机电连接,且RS485总线采用半双工工作方式,为了提高RS485总线的通信效率,本步骤中RS485总线控制系统可以按照步骤203配置的优先级顺序将预设周期时长内的数据请求放入先进先出存储器,该预设周期时长可以根据实际需要设定,例如,预设周期时长为1秒,5秒等,也就是说,将在预设周期时长1秒(或5秒)内接收到的各台主机发送的数据请求按照各台主机的优先级顺序放入先进先出存储器。具体的,假设在1秒内先后接收到主机1和主机2发送的数据请求1和数据请求2,且主机1优先级为三级优先、主机2优先级为一级优先,那么先将数据请求2放入先进先出存储器,再将数据请求1放入先进先出存储器。
207、RS485总线控制系统从先进先出存储器中依次取出数据请求。
208、RS485总线控制系统向从机发送数据请求。
RS485总线控制系统每次仅向从机发送一个数据请求,并等待从机针对该数据请求的响应,即等待从机对该数据请求发回的响应数据,再向从机发送另一个数据请求,不断循环直至将先进先出存储器中的数据请求全部发送至从机。例如,先向从机发送从先进先出存储器中取出数据请求2,等待从机对该数据请求2返回对应的响应数据2,再向从机发送从先进先出存储器中取出数据请求1。
209、RS485总线控制系统启动计时器进行计时,得到目标数据获取时长。
值得注意的是,在步骤208中RS485总线控制系统向从机发送数据请求之后,很有可能从机并不会反馈对应的响应数据(例如出现故障),或者需要较长的时间才能反馈对应的响应数据,出于提高通信效率考虑,本步骤RS485总线控制系统会启动计时器进行计时,以得到目标数据获取时长。
210、RS485总线控制系统判断目标数据获取时长是否超过预设超时时长,若目标数据获取时长超过预设超时时长,则触发执行步骤207;若目标数据获取时长未超过预设超时时长,则触发执行步骤211。
将步骤209中的目标数据获取时长与预设超时时长对比,判断目标数据获取时长是否超过预设超时时长,若目标数据获取时长超过预设超时时长,则表明RS485总线控制系统等待该目标响应数据时间过长,出于提高通信效率考虑,不应再等待,应触发执行步骤207从先进先出存储器中依次取出下一个数据请求;若目标数据获取时长未超过预设超时时长,则会接收到从机发送的响应数据。
211、RS485总线控制系统接收从机发送的响应数据。
RS485总线控制系统接收从机发送的响应数据,并对步骤209中的计时器进行清零。例如,本步骤接收到对数据请求1的响应数据1,该响应数据1包括:主机1的主机1标识(ZJ001)、数据响应内容(当前从机剩余电量是800mAh)、从机标识(CJ001)等。又例如,本步骤接收到对数据请求2的响应数据2,该响应数据2包括:主机2的主机2标识(ZJ002)、数据请求内容(当前从机工作环境温度是27摄氏度)、从机标识(CJ001)等。
212、RS485总线控制系统根据目标主机标识确定与目标主机之间的目标通信链路。
由于步骤202已为每一台主机配置主机标识,并且步骤211反馈的响应数据中携带有主机标识,那么本步骤则可以根据主机标识确定RS485总线控制系统与主机之间的通信链路,该目标通信链路仅通过RS485总线连通RS485总线控制系统与主机。例如,通过响应数据1中的主机1的主机1标识(ZJ001)确定RS485总线控制系统与主机1之间的通信链路1;通过响应数据2中的主机2的主机2标识(ZJ002)确定RS485总线控制系统与主机2之间的通信链路2。
213、RS485总线控制系统向主机1发送响应数据1。
RS485总线控制系统通过通信链路1向主机1发送响应数据1,避免其他主机收到响应数据1,减少其他主机的计算资源和成本的浪费。
214、RS485总线控制系统向主机2发送响应数据2。
RS485总线控制系统通过通信链路2向主机2发送响应数据2,避免其他主机收到响应数据2,减少其他主机的计算资源和成本的浪费。
可见,现有技术的多台主机通过RS485总线对一台从机进行数据交互的过程中,每台主机均需要独立部署一套仲裁系统,以便实现各台主机自身不断地对RS485总线的监听,如果监听到RS485总线是空闲的,则可以向从机发送数据,如果监听到RS485总线有其他设备正在传输数据则需要等到再次监听到RS485总线空闲时再发送数据。可见,现有技术中需要每台主机均需要独立部署一套仲裁系统实现对RS485总线的监听,造成主机计算资源的浪费,RS485总线连接的主机越多,造成的计算资源浪费越多。由此可见,本申请实施例的RS485总线控制系统作为主机与从机之间的数据代理系统,可以有序地安排相应数据基于RS485总线的传输,减少资源浪费和节约成本。
上述实施例对本申请基于RS485总线的数据传输控制方法进行了描述,下面对本申请RS485总线控制系统进行描述,请参阅图4,RS485总线控制系统的一端与一台从机电连接,RS485总线控制系统的另一端通过RS485总线与X台主机电连接,其中X为大于1的正整数,系统包括:
第一接收单元401,用于接收目标数据请求,所述目标数据请求为目标主机向所述从机发送的数据请求,所述目标主机为X台所述主机中的一台或多台;
第一转发单元402,用于向所述从机转发所述目标数据请求,以使得所述从机处理所述目标数据请求,得到对应的目标响应数据;
第二接收单元403,用于接收所述从机反馈的所述目标响应数据;
第二转发单元404,用于仅将所述目标响应数据转发所述目标主机。
可选的,所述目标响应数据包括:目标主机标识;所述第二转发单元404仅将所述目标响应数据转发所述目标主机时,具体用于:
根据所述目标主机标识确定所述RS485总线控制系统与所述目标主机之间的目标通信链路,所述目标通信链路仅通过所述RS485总线连通所述RS485总线控制系统与所述目标主机;
通过所述目标通信链路向所述目标主机发送所述目标响应数据。
可选的,所述系统还包括:
检测单元405,用于检测所述RS485总线控制系统连接的X台所述主机,所述X为大于零的正整数;
配置单元406,用于为每一台主机配置主机标识,X台所述主机的主机标识均不相同且唯一。
可选的,所述目标数据请求的数量为一个或一个以上,所述系统还包括:
放入单元407,用于按照预设的优先级顺序将所述目标数据请求放入先进先出存储器,所述优先级顺序为对X台所述主机预先设定的顺序;
所述第一转发单元402向所述从机转发所述目标数据请求时,具体用于:
从所述先进先出存储器中依次将所述目标数据请求向所述从机转发。
可选的,所述系统还包括:
启动单元408,用于启动计时器进行计时,得到目标数据获取时长;
判断单元409,用于判断所述目标数据获取时长是否超过预设超时时长;
停止单元410,用于若所述目标数据获取时长超过预设超时时长,则停止执行接收所述从机反馈的所述目标响应数据的步骤;
执行单元411,用于执行从所述先进先出存储器中依次将下一个所述目标数据请求向所述从机转发。
可选的,所述系统还包括:
第三接收单元412,用于接收对每一台所述主机的优先级配置,确定X台所述主机的优先级顺序;
第一接收单元401在接收目标数据请求时,具体用于:
接收预设周期时长内的目标数据请求。
本申请实施例的RS485总线控制系统所执行的操作与前述图1或图2中执行的操作类似,在此不再进行赘述。
下面对本申请实施例中的计算机设备进行描述,请参阅图5,本申请实施例中计算机设备的一个实施例包括:
该计算机设备500可以包括一个或一个以上处理器(central processing units,CPU)501和存储器502,该存储器502中存储有一个或一个以上的应用程序或数据。其中,存储器502是易失性存储或持久存储。存储在存储器502的程序可以包括一个或一个以上模块,每个模块可以包括对计算机设备中的一系列指令操作。更进一步地,处理器501可以设置为与存储器502通信,在计算机设备500上执行存储器502中的一系列指令操作。一个或一个以上无线网络接口503,一个或一个以上输入输出接口504,和/或,一个或一个以上操作系统,例如Windows Server,Mac OS,Unix,Linux,FreeBSD等。该处理器501可以执行前述图1至图2所示实施例中所执行的操作,具体此处不再赘述。
在本申请实施例所提供的几个实施例中,本领域技术人员应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,该单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,read-only memory)、随机存取存储器(RAM,randomaccess memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内所作的任何修改、等同替换或改进等,均应包含在本申请的保护范围之内。

Claims (10)

1.一种基于RS485总线的数据传输控制方法,其特征在于,应用于RS485总线控制系统,所述RS485总线控制系统的一端与一台从机电连接,所述RS485总线控制系统的另一端通过RS485总线与X台主机电连接,所述X为大于1的正整数,所述数据传输控制方法包括:
接收目标数据请求,所述目标数据请求为目标主机向所述从机发送的数据请求,所述目标主机为X台所述主机中的一台或多台;
仅向所述从机转发所述目标数据请求,以使得所述从机处理所述目标数据请求,得到对应的目标响应数据;
接收所述从机反馈的所述目标响应数据;
仅将所述目标响应数据转发所述目标主机。
2.根据权利要求1所述的数据传输控制方法,其特征在于,所述目标响应数据包括:目标主机标识;所述仅将所述目标响应数据转发所述目标主机包括:
根据所述目标主机标识确定所述RS485总线控制系统与所述目标主机之间的目标通信链路,所述目标通信链路仅通过所述RS485总线连通所述RS485总线控制系统与所述目标主机;
通过所述目标通信链路向所述目标主机发送所述目标响应数据。
3.根据权利要求2所述的数据传输控制方法,其特征在于,在接收目标数据请求之前,所述方法还包括:
检测所述RS485总线控制系统连接的X台所述主机,所述X为大于零的正整数;
为每一台主机配置主机标识,X台所述主机的主机标识均不相同且唯一。
4.根据权利要求3所述的数据传输控制方法,其特征在于,所述目标数据请求的数量为一个或一个以上,在接收目标数据请求之后,仅向所述从机转发所述目标数据请求之前,所述方法还包括:
按照预设的优先级顺序将所述目标数据请求放入先进先出存储器,所述优先级顺序为对X台所述主机预先设定的顺序;
所述向所述从机转发所述目标数据请求包括:
从所述先进先出存储器中依次将所述目标数据请求向所述从机转发。
5.根据权利要求4所述的数据传输控制方法,其特征在于,在从所述先进先出存储器中依次将所述目标数据请求向所述从机转发之后,接收所述从机反馈的所述目标响应数据之前,所述方法还包括:
启动计时器进行计时,得到目标数据获取时长;
判断所述目标数据获取时长是否超过预设超时时长;
若所述目标数据获取时长超过预设超时时长,则停止执行接收所述从机反馈的所述目标响应数据的步骤,执行从所述先进先出存储器中依次将下一个所述目标数据请求向所述从机转发。
6.根据权利要求4所述的数据传输控制方法,其特征在于,在为每一台主机配置主机标识之后,接收目标数据请求之前,所述方法还包括:
接收对每一台所述主机的优先级配置,确定X台所述主机的优先级顺序;
接收目标数据请求包括:
接收预设周期时长内的目标数据请求。
7.一种RS485总线控制系统,其特征在于,所述RS485总线控制系统的一端与一台从机电连接,所述RS485总线控制系统的另一端通过RS485总线与X台主机电连接,所述X为大于1的正整数,所述系统包括:
第一接收单元,用于接收目标数据请求,所述目标数据请求为所述目标主机向所述从机发送的数据请求,所述目标主机为X台所述主机中的一台或多台;
第一转发单元,用于仅向所述从机转发所述目标数据请求,以使得所述从机处理所述目标数据请求,得到对应的目标响应数据;
第二接收单元,用于接收所述从机反馈的所述目标响应数据;
第二转发单元,用于仅将所述目标响应数据转发所述目标主机。
8.一种计算机设备,其特征在于,包括:
处理器、存储器、总线、输入输出接口、无线网络接口;
所述处理器通过总线与所述存储器、所述输入输出接口、所述无线网络接口相连;
所述存储器中存储有程序;
所述处理器执行所述存储器中存储的所述程序时,实现如权利要求1至6中任意一项所述数据传输控制方法。
9.一种计算机可读存储介质,其特征在于,所述计算机存储介质中存储有指令,所述指令在计算机上执行时,使得所述计算机执行如权利要求1至6中任意一项所述数据传输控制方法。
10.一种计算机程序产品,其特征在于,所述计算机程序产品在计算机上执行时,使得所述计算机执行如权利要求1至6中任意一项所述数据传输控制方法。
CN202111429046.1A 2021-11-29 2021-11-29 基于rs485总线的数据传输控制方法以及相关装置 Pending CN114090493A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111429046.1A CN114090493A (zh) 2021-11-29 2021-11-29 基于rs485总线的数据传输控制方法以及相关装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111429046.1A CN114090493A (zh) 2021-11-29 2021-11-29 基于rs485总线的数据传输控制方法以及相关装置

Publications (1)

Publication Number Publication Date
CN114090493A true CN114090493A (zh) 2022-02-25

Family

ID=80305239

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111429046.1A Pending CN114090493A (zh) 2021-11-29 2021-11-29 基于rs485总线的数据传输控制方法以及相关装置

Country Status (1)

Country Link
CN (1) CN114090493A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115664599A (zh) * 2022-12-08 2023-01-31 杭州云酷智能科技有限公司 一种数据传输方法、装置、电子设备及存储介质

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001282707A (ja) * 2000-03-31 2001-10-12 Nec Corp バス制御装置及びバス制御方法
US20010032282A1 (en) * 2000-01-13 2001-10-18 Marietta Bryan D. Bus protocol independent method and structure for managing transaction priority, ordering and deadlocks in a multi-processing system
JP2004078508A (ja) * 2002-08-16 2004-03-11 Nec Micro Systems Ltd バス調停回路、バス調停方法およびそのプログラム
CN108733604A (zh) * 2018-05-11 2018-11-02 深圳市脉联电子有限公司 一种基于modbus通讯协议的485总线智能扩展方法及装置
CN110674065A (zh) * 2019-10-09 2020-01-10 上海钧正网络科技有限公司 一种在总线上的竞争仲裁方法和系统
CN111159086A (zh) * 2019-12-31 2020-05-15 山东有人信息技术有限公司 一种多主机与多从机通信的系统及方法
CN112491680A (zh) * 2020-12-10 2021-03-12 上海镭隆科技发展有限公司 一种新型中间层fpga总线仲裁机制及其实施方法
CN113064723A (zh) * 2021-03-23 2021-07-02 瀚云科技有限公司 存储介质、电子设备、总线资源分配方法及装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010032282A1 (en) * 2000-01-13 2001-10-18 Marietta Bryan D. Bus protocol independent method and structure for managing transaction priority, ordering and deadlocks in a multi-processing system
JP2001282707A (ja) * 2000-03-31 2001-10-12 Nec Corp バス制御装置及びバス制御方法
JP2004078508A (ja) * 2002-08-16 2004-03-11 Nec Micro Systems Ltd バス調停回路、バス調停方法およびそのプログラム
CN108733604A (zh) * 2018-05-11 2018-11-02 深圳市脉联电子有限公司 一种基于modbus通讯协议的485总线智能扩展方法及装置
CN110674065A (zh) * 2019-10-09 2020-01-10 上海钧正网络科技有限公司 一种在总线上的竞争仲裁方法和系统
CN111159086A (zh) * 2019-12-31 2020-05-15 山东有人信息技术有限公司 一种多主机与多从机通信的系统及方法
CN112491680A (zh) * 2020-12-10 2021-03-12 上海镭隆科技发展有限公司 一种新型中间层fpga总线仲裁机制及其实施方法
CN113064723A (zh) * 2021-03-23 2021-07-02 瀚云科技有限公司 存储介质、电子设备、总线资源分配方法及装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115664599A (zh) * 2022-12-08 2023-01-31 杭州云酷智能科技有限公司 一种数据传输方法、装置、电子设备及存储介质
US11876629B1 (en) 2022-12-08 2024-01-16 Hangzhou Keencool Intelligent Technology Co., Ltd. Data transmission method, device, electronic equipment, and storage medium

Similar Documents

Publication Publication Date Title
CN111580995B (zh) 基于mqtt异步通信场景下的分布式云平台与物联网智能终端的同步通信方法与系统
CN106034084B (zh) 一种数据传输方法及装置
CN110808873B (zh) 一种检测链路故障的方法及装置
Tokoro et al. Acknowledging ethernet
CN109769029B (zh) 基于用电信息采集系统的通信连接方法及终端设备
US9588914B2 (en) Broadcast and unicast communication between non-coherent processors using coherent address operations
CN114090493A (zh) 基于rs485总线的数据传输控制方法以及相关装置
CN112260366B (zh) 充电方法、充电装置和充电器
CN106411655A (zh) 基于串行通讯设备状态诊断的通讯处理方法
CN107204924B (zh) 链路发现方法及装置
US20170171800A1 (en) Method for Triggering Registrar Protocol Interaction, Access Point, and Station
CN110708234A (zh) 消息发送的处理方法、消息发送的处理装置及存储介质
CN102271067A (zh) 网络检测方法、装置及系统
CN113312284A (zh) 数据传输方法、装置、系统、存储介质及电子装置
CN110445700A (zh) 主从机通信系统、方法及终端设备
CN113992740B (zh) 一种基于自主可控的中间件及数据传输方法
CN114697269A (zh) 数据通信方法、装置、设备和介质
CN107179970B (zh) 一种分布式设备中大规模oam检测系统及方法
CN114629792A (zh) 资源管理方法、装置及系统
CN117278505B (zh) 一种raid卡节点之间的消息传输方法、系统、设备以及介质
CN114422614B (zh) 控制多链路设备发送数据的方法、装置、设备及存储介质
CN112866118B (zh) 网络设备的端口能力信息的检测方法、装置及存储介质
CN117112237B (zh) 基于纯实物多路并发的实时数据采集方法
CN111580936B (zh) 虚拟化数据处理方法和系统
WO2019015050A1 (zh) 无线传感网络中继器异常处理方法及设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination