CN114021510A - 测试架原理图的生成方法、装置、设备及存储介质 - Google Patents

测试架原理图的生成方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN114021510A
CN114021510A CN202210002390.0A CN202210002390A CN114021510A CN 114021510 A CN114021510 A CN 114021510A CN 202210002390 A CN202210002390 A CN 202210002390A CN 114021510 A CN114021510 A CN 114021510A
Authority
CN
China
Prior art keywords
schematic diagram
test
information
file
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210002390.0A
Other languages
English (en)
Other versions
CN114021510B (zh
Inventor
钱航
刘国清
杨广
王启程
聂晓楠
谭开荣
胡帅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Youjia Innovation Technology Co.,Ltd.
Original Assignee
Shenzhen Minieye Innovation Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Minieye Innovation Technology Co Ltd filed Critical Shenzhen Minieye Innovation Technology Co Ltd
Priority to CN202210002390.0A priority Critical patent/CN114021510B/zh
Publication of CN114021510A publication Critical patent/CN114021510A/zh
Application granted granted Critical
Publication of CN114021510B publication Critical patent/CN114021510B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/32Circuit design at the digital level
    • G06F30/333Design for testability [DFT], e.g. scan chain or built-in self-test [BIST]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2115/00Details relating to the type of the circuit
    • G06F2115/12Printed circuit boards [PCB] or multi-chip modules [MCM]

Abstract

本申请公开了一种PCB测试架原理图的生成方法、装置、设备及存储介质,通过获取PCB原理图文件,并将PCB原理图文件中多个电路测试点信息同步到测试架的原理图模板文件中,以得到测试架原理图文件,从而无需用户手动设计测试架原理图;再根据测试架原理图文件,输出测试架原理图的测试架网络表,以能够采用测试架网络表与PCB测试架网络表进行对比检查,而无需用户手动检查;最后若测试架网络表与PCB网络表相同,则根据测试架原理图文件,生成测试架原理图,从而利用计算机技术保证测试架原理图生成结果的准确度,以及提高了测试架原理图的设计效率和检查效率。

Description

测试架原理图的生成方法、装置、设备及存储介质
技术领域
本申请涉及印制电路板技术领域,尤其涉及一种测试架原理图的生成方法、装置、设备及存储介质。
背景技术
印制电路板(Printed Circuit Board,PCB)在量产前需要进行硬件测试,所以在设计PCB硬件原理图设计时会预留电路测试点,并根据电路测试点设计测试架以用于对PCB进行测试。
目前,测试架原理图的生成方式是根据PCB硬件原理图中的电路测试点手动设计,并手动对测试架原理图与PCB硬件原理图进行匹配检查,人为操作繁琐,容易导致测试架原理图的生成结果不准确。
发明内容
本申请提供了一种PCB测试架原理图的生成方法、装置、设备及存储介质,以解决测试架原理图生成结果不准确的技术问题。
为了解决上述技术问题,本申请实施例提供了一种测试架原理图的生成方法,包括:
获取PCB原理图文件,所述PCB原理图文件包括多个电路测试点信息;
将多个所述电路测试点信息同步到测试架的原理图模板文件中,得到测试架原理图文件;
根据所述测试架原理图文件,输出测试架原理图的测试架网络表;
若所述测试架网络表与PCB网络表相同,则根据所述测试架原理图文件,生成测试架原理图。
本实施例通过获取PCB原理图文件,并将PCB原理图文件中多个电路测试点信息同步到测试架的原理图模板文件中,以得到测试架原理图文件,从而无需用户手动设计测试架原理图;再根据测试架原理图文件,输出测试架原理图的测试架网络表,以能够采用测试架网络表与PCB测试架网络表进行对比检查,而无需用户手动检查;最后若测试架网络表与PCB网络表相同,则根据测试架原理图文件,生成测试架原理图,从而利用计算机技术保证测试架原理图生成结果的准确度,以及提高了测试架原理图的设计效率和检查效率。
在一实施例中,所述将多个所述电路测试点信息同步到测试架的原理图模板文件中,得到测试架原理图文件,包括:
将多个所述电路测试点信息加载至所述原理图模板文件;
根据所述电路测试点信息,在所述原理图模板文件添加电路测试点;
配置所述电路测试点的位号、信号网络信息和功能属性信息,得到所述测试架原理图文件。
在一实施例中,所述配置所述电路测试点的位号、信号网络信息和功能属性信息,得到所述测试架原理图文件,包括:
根据所述电路测试点信息,配置所述电路测试点的位号和所述功能属性信息;
根据所述功能属性信息,配置所述电路测试点的信号网络信息和测试架功能信息,所述测试架功能信息包括输入通道信息和采样通道信息。
在一实施例中,所述功能属性信息包括电源电路信息、数字电路信息、模拟电路信息、CAN网络信息和以太网信息。
在一实施例中,所述若所述测试架网络表与PCB网络表相同,则根据所述测试架原理图文件,生成测试架原理图之前,包括:
利用所述PCB网络表,检查所述测试架网络表是否存在遗漏信息或重复信息;
若所述测试架网络表不存在遗漏信息或重复信息,则判定所述测试架网络表与所述PCB网络表相同;
若所述测试架网络表存在遗漏信息或重复信息,则根据所述遗漏信息和重复信息,生成检查结果表,以展示给用户。
在一实施例中,所述若所述测试架网络表存在遗漏信息或重复信息,则根据所述遗漏信息和重复信息,生成检查结果表,以展示给用户之后,还包括:
根据用户输入的修改指令,删除所述重复信息,并将遗漏信息同步至所述测试架原理图文件。
第二方面,本申请实施例提供一种测试架原理图的生成装置,包括:
获取模块,用于获取PCB原理图文件,所述PCB原理图文件包括多个电路测试点信息;
同步模块,用于将多个所述电路测试点信息同步到测试架的原理图模板文件中,得到测试架原理图文件;
输出模块,用于根据所述测试架原理图文件,输出测试架原理图的测试架网络表;
生成模块,用于若所述测试架网络表与PCB网络表相同,则根据所述测试架原理图文件,生成测试架原理图。
在一实施例中,同步模块,包括:
加载单元,用于将多个所述电路测试点信息加载至所述原理图模板文件;
添加单元,用于根据所述电路测试点信息,在所述原理图模板文件添加电路测试点;
配置单元,用于配置所述电路测试点的位号、信号网络信息和功能属性信息,得到所述测试架原理图文件。
第三方面,本申请实施例提供一种计算机设备,包括处理器和存储器,所述存储器用于存储计算机程序,所述计算机程序被所述处理器执行时实现如第一方面所述的测试架原理图的生成方法。
第四方面,本申请实施例提供一种计算机可读存储介质,其存储有计算机程序,所述计算机程序被处理器执行时实现如第一方面所述的测试架原理图的生成方法。
需要说明的是,上述第二方面至第四方面的有益效果请参见上述第一方面的相关描述,在此不再赘述。
附图说明
图1为本申请实施例提供的测试架原理图的生成方法的流程示意图;
图2为本申请实施例提供的PCB上的电路测试点的示意图;
图3为本申请实施例提供的测试架示意图;
图4为本申请实施例提供的测试架原理图的生成装置的结构示意图;
图5为本申请实施例提供的计算机设备的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
如相关技术记载,测试架原理图的生成方式是根据PCB硬件原理图中的电路测试点手动设计,并手动对测试架原理图与PCB硬件原理图进行匹配检查,人为操作繁琐,容易导致测试架原理图的生成结果不准确。
为此,本申请实施例提供一种PCB测试架原理图的生成方法、装置、设备及存储介质,通过获取PCB原理图文件,并将PCB原理图文件中多个电路测试点信息同步到测试架的原理图模板文件中,以得到测试架原理图文件,从而无需用户手动设计测试架原理图;再根据测试架原理图文件,输出测试架原理图的测试架网络表,以能够采用测试架网络表与PCB测试架网络表进行对比检查,而无需用户手动检查;最后若测试架网络表与PCB网络表相同,则根据测试架原理图文件,生成测试架原理图,从而利用计算机技术保证测试架原理图生成结果的准确度,以及提高了测试架原理图的设计效率和检查效率。
请参照图1,图1为本申请实施例提供的一种测试架原理图的生成方法的流程示意图。本申请实施例的测试架原理图的生成方法可应用于计算机设备,该计算机设备包括但不限于平板电脑、笔记本电脑和桌上型计算机等计算设备。如图1所示,测试架原理图的生成方法包括步骤S101至步骤S104,详述如下:
步骤S101,获取PCB原理图文件,所述PCB原理图文件包括多个电路测试点信息。
在本步骤中,PCB原理图文件为在原理图设计软件上运行以能够在计算机可视化界面展示PCB原理图的文件。如图2所示的PCB上的电路测试点的示意图,PCB上预留有多电路测试点,即图2中的圆孔。如图3所示,电路测试点能够与测试架上的测试针对齐,使测试针与电路测试点接触后,实现PCB硬件测试过程中的电信号传输。
可选地,电路测试点信息包括但不限于电路测试点的位号、信号网络信息以及功能属性。其中位号为表征电路测试点在PCB上位置的编号,信号网络信息为电路测试点所接收信号的信号类型信息,功能属性信息为PCB电路上各个电路模块对应的电路测试点的功能信息。
可选地,通过对电路测试点的功能属性进行分类,以能够在同步PCB原理图文件的电路测试点信息时,快速准确地配置测试架原理图文件的文件信息,提高设计效率。
可以理解的是,PCB原理图文件还包括元器件的名称、封装、位号、引脚连接关系、信号线名称等信息。
步骤S102,将多个所述电路测试点信息同步到测试架的原理图模板文件中,得到测试架原理图文件。
在本步骤中,原理图模板文件为测试架的通用模板文件,该模板文件的文件信息包括但不限于输入通道、采样通道和测试点原理图封装等基本要素。其中输入通道用于模拟待测PCB成品板的输入/控制信号,采样通道用于测试待测PCB成品板上信号的正确性,测试点原理图封装用于标准化测试针的PCB封装策略。
可选地,将电路测试点信息加载至原理图模板文件中,即将电路测试点信息移植到原理图模板文件的目标文件夹下,以使原理图模板文件包含电路测试点信息,再利用计算机技术运行该原理图模板文件,读取目标文件夹中的电路测试点信息,并通过预设配置策略,根据电路测试点信息配置原理图模板文件的文件信息,以生成测试架原理图文件。
步骤S103,根据所述测试架原理图文件,输出测试架原理图的测试架网络表。
在本步骤中,测试架网络表为电路上的元器件等信息的总称,其包括但不限于元器件的名称、位号、引脚连接关系和信号线名称,以及电路测试点的位号、信号网络信息和功能属性信息等。可选地,通过原理图设计软件的网表导出功能,输出测试架网络表。
步骤S104,若所述测试架网络表与PCB网络表相同,则根据所述测试架原理图文件,生成测试架原理图。
在本实施例中,利用所述PCB网络表与测试架网络表进行匹配,匹配范围包括但不限于电路测试点的功能属性信息、位号和信号网络名称等。当测试架网络表与PCB网络表在该匹配范围内相同,则计算机设备运行利用原理图设计软件运行该测试架原理图文件,生成测试架原理图。
在一实施例中,所述将多个所述电路测试点信息同步到测试架的原理图模板文件中,得到测试架原理图文件,包括:
将多个所述电路测试点信息加载至所述原理图模板文件;
根据所述电路测试点信息,在所述原理图模板文件添加电路测试点;
配置所述电路测试点的位号、信号网络信息和功能属性信息,得到所述测试架原理图文件。
在本实施例中,将电路测试点信息加载至原理图模板文件中,即将电路测试点信息移植到原理图模板文件的目标文件夹下,以使原理图模板文件包含电路测试点信息,再利用计算机技术运行该原理图模板文件,以读取目标文件夹中的电路测试点信息,并根据电路测试点信息,在测试架原理图进行批量增加电路测试点及信号网络名称,按照功能属性信息,选择测试点对应的信号网络。
可选地,功能属性信息包括电源电路信息、数字电路信息、模拟电路信息、CAN网络信息和以太网信息。
在一实施例中,所述配置所述电路测试点的位号、信号网络信息和功能属性信息,得到所述测试架原理图文件,包括:
根据所述电路测试点信息,配置所述电路测试点的位号和所述功能属性信息;
根据所述功能属性信息,配置所述电路测试点的信号网络信息和测试架功能信息,所述测试架功能信息包括输入通道信息和采样通道信息。
在本实施例中,通过对功能属性信息进行预分类,从而可以根据功能属性信息对应的功能属性类型,配置电路测试点的信号网络信息和测试架功能信息,提高配置效率。
示例性地,功能属性信息为CAN网络信息,则电路测试点的信号网络类型配置为CAN信号类型,信号网络名称可以配置为1号CAN信号,输入通道可以配置为待测PCB成品板的输入/控制信号为CAN信号,采样通道可以配置为检查待测PCB成品板的信号是否为CAN信号。
在一实施例中,在图1所示实施例的基础上,上述步骤S104若所述测试架网络表与PCB网络表相同,则根据所述测试架原理图文件,生成测试架原理图之前,包括:
利用所述PCB网络表,检查所述测试架网络表是否存在遗漏信息或重复信息;
若所述测试架网络表不存在遗漏信息或重复信息,则判定所述测试架网络表与所述PCB网络表相同;
若所述测试架网络表存在遗漏信息或重复信息,则根据所述遗漏信息和重复信息,生成检查结果表,以展示给用户。
在本实施例中,遗漏信息为PCB网络表有而测试架网络表没有的项目信息,重复信息为测试架网络表的重复项目信息。可选地,根据预设关键字,对测试架网络表上的项目信息与PCB网络表上的项目信息进行匹配,以检查测试架网络是否存在遗漏信息;根据对测试架网络表上的项目信息进行相互匹配,以检查测试架网络表是否存在重复信息。
示例性地,对电路测试点的位号进行检查,将测试架网络表上所有电路测试点的位号与PCB网络表进行匹配,若测试架网络表上所有电路测试点的位号均与PCB网络表上所有电路测试点的位号匹配,则测试架网络表不存在遗漏信息。
可以理解的是,本申请实施例所指的测试架网络表与PCB网络表相同是在预设检查项目范围内相同,例如,关于位号检查项目,则测试架网络表和PCB网络表应当有相同的位号,而关于PCB网络表上的元器件信息,则可以不需要出现在测试架网络表。
可选地,所述若所述测试架网络表存在遗漏信息或重复信息,则根据所述遗漏信息和重复信息,生成检查结果表,以展示给用户之后,还包括:
根据用户输入的修改指令,删除所述重复信息,并将遗漏信息同步至所述测试架原理图文件。
在本实施例中,修改指令可以是具体修改动作指令,也可以是修改确认指令。可选地,当修改指令为具体修改动作指令时,如删除重复的位号5的指令,则将位号5删除。可选地,当修改指令为修改确认指令时,则计算机自动对所有的重复信息进行删除,以及将遗漏信息同步至测试架原理图文件,并重新对测试架原理图文件进行检查,直至测试架原理图文件不存在遗漏信息或重复信息。
可以理解的是,具体修改动作指令有利于用户确认测试架原理图文件的文件信息,以保证测试架原理图文件的准确性。修改确认指令有利于快速修改测试架原理图文件,提高效率。
为了执行上述方法实施例对应的测试架原理图的生成方法,以实现相应的功能和技术效果。参见图4,图4示出了本申请实施例提供的一种测试架原理图的生成装置的结构框图。为了便于说明,仅示出了与本实施例相关的部分,本申请实施例提供的测试架原理图的生成装置,包括:
获取模块401,用于获取PCB原理图文件,所述PCB原理图文件包括多个电路测试点信息;
同步模块402,用于将多个所述电路测试点信息同步到测试架的原理图模板文件中,得到测试架原理图文件;
输出模块403,用于根据所述测试架原理图文件,输出测试架原理图的测试架网络表;
生成模块404,用于若所述测试架网络表与PCB网络表相同,则根据所述测试架原理图文件,生成测试架原理图。
在一实施例中,同步模块402,包括:
加载单元,用于将多个所述电路测试点信息加载至所述原理图模板文件;
添加单元,用于根据所述电路测试点信息,在所述原理图模板文件添加电路测试点;
配置单元,用于配置所述电路测试点的位号、信号网络信息和功能属性信息,得到所述测试架原理图文件。
在一实施例中,所述配置单元,包括:
第一配置子单元,用于根据所述电路测试点信息,配置所述电路测试点的位号和所述功能属性信息;
第二配置子单元,用于根据所述功能属性信息,配置所述电路测试点的信号网络信息和测试架功能信息,所述测试架功能信息包括输入通道信息和采样通道信息。
在一实施例中,所述功能属性信息包括电源电路信息、数字电路信息、模拟电路信息、CAN网络信息和以太网信息。
在一实施例中,所述生成装置,还包括:
检查模块,用于利用所述PCB网络表,检查所述测试架网络表是否存在遗漏信息或重复信息;
判定模块,用于若所述测试架网络表不存在遗漏信息或重复信息,则判定所述测试架网络表与所述PCB网络表相同;
第二生成模块,用于若所述测试架网络表存在遗漏信息或重复信息,则根据所述遗漏信息和重复信息,生成检查结果表,以展示给用户。
在一实施例中,所述生成装置,还包括:
修改模块,用于根据用户输入的修改指令,删除所述重复信息,并将遗漏信息同步至所述测试架原理图文件。
上述的测试架原理图的生成装置可实施上述方法实施例的测试架原理图的生成方法。上述方法实施例中的可选项也适用于本实施例,这里不再详述。本申请实施例的其余内容可参照上述方法实施例的内容,在本实施例中,不再进行赘述。
图5为本申请一实施例提供的计算机设备的结构示意图。如图5所示,该实施例的计算机设备5包括:至少一个处理器50(图5中仅示出一个)处理器、存储器51以及存储在所述存储器51中并可在所述至少一个处理器50上运行的计算机程序52,所述处理器50执行所述计算机程序52时实现上述任意方法实施例中的步骤。
所述计算机设备5可以是平板电脑、笔记本电脑和桌上型计算机等计算设备。该计算机设备可包括但不仅限于处理器50、存储器51。本领域技术人员可以理解,图5仅仅是计算机设备5的举例,并不构成对计算机设备5的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件,例如还可以包括输入输出设备、网络接入设备等。
所称处理器50可以是中央处理单元(Central Processing Unit,CPU),该处理器50还可以是其他通用处理器、数字信号处理器 (Digital Signal Processor,DSP)、专用集成电路 (Application Specific Integrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable Gate Array,FPGA) 或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
所述存储器51在一些实施例中可以是所述计算机设备5的内部存储单元,例如计算机设备5的硬盘或内存。所述存储器51在另一些实施例中也可以是所述计算机设备5的外部存储设备,例如所述计算机设备5上配备的插接式硬盘,智能存储卡(Smart Media Card,SMC),安全数字(Secure Digital, SD)卡,闪存卡(Flash Card)等。进一步地,所述存储器51还可以既包括所述计算机设备5的内部存储单元也包括外部存储设备。所述存储器51用于存储操作系统、应用程序、引导装载程序(BootLoader)、数据以及其他程序等,例如所述计算机程序的程序代码等。所述存储器51还可以用于暂时地存储已经输出或者将要输出的数据。
另外,本申请实施例还提供一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时实现上述任意方法实施例中的步骤。
本申请实施例提供了一种计算机程序产品,当计算机程序产品在终端设备上运行时,使得终端设备执行时实现上述各个方法实施例中的步骤。
在本申请所提供的几个实施例中,可以理解的是,流程图或框图中的每个方框可以代表一个模块、程序段或代码的一部分,所述模块、程序段或代码的一部分包含一个或多个用于实现规定的逻辑功能的可执行指令。也应当注意的是,在有些作为替换的实现方式中,方框中所标注的功能也可以以不同于附图中所标注的顺序发生。例如,两个连续的方框实际上可以基本并行地执行,它们有时也可以按相反的顺序执行,这依所涉及的功能而定。
所述功能如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台终端设备执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述的具体实施例,对本申请的目的、技术方案和有益效果进行了进一步的详细说明,应当理解,以上所述仅为本申请的具体实施例而已,并不用于限定本申请的保护范围。特别指出,对于本领域技术人员来说,凡在本申请的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (10)

1.一种测试架原理图的生成方法,其特征在于,包括:
获取PCB原理图文件,所述PCB原理图文件包括多个电路测试点信息;
将多个所述电路测试点信息同步到测试架的原理图模板文件中,得到测试架原理图文件;
根据所述测试架原理图文件,输出测试架原理图的测试架网络表;
若所述测试架网络表与PCB网络表相同,则根据所述测试架原理图文件,生成测试架原理图。
2.如权利要求1所述的测试架原理图的生成方法,其特征在于,所述将多个所述电路测试点信息同步到测试架的原理图模板文件中,得到测试架原理图文件,包括:
将多个所述电路测试点信息加载至所述原理图模板文件;
根据所述电路测试点信息,在所述原理图模板文件添加电路测试点;
配置所述电路测试点的位号、信号网络信息和功能属性信息,得到所述测试架原理图文件。
3.如权利要求2所述的测试架原理图的生成方法,其特征在于,所述配置所述电路测试点的位号、信号网络信息和功能属性信息,得到所述测试架原理图文件,包括:
根据所述电路测试点信息,配置所述电路测试点的位号和所述功能属性信息;
根据所述功能属性信息,配置所述电路测试点的信号网络信息和测试架功能信息,所述测试架功能信息包括输入通道信息和采样通道信息。
4.如权利要求3所述的测试架原理图的生成方法,其特征在于,所述功能属性信息包括电源电路信息、数字电路信息、模拟电路信息、CAN网络信息和以太网信息。
5.如权利要求1至4任一项所述的测试架原理图的生成方法,其特征在于,所述若所述测试架网络表与PCB网络表相同,则根据所述测试架原理图文件,生成测试架原理图之前,包括:
利用所述PCB网络表,检查所述测试架网络表是否存在遗漏信息或重复信息;
若所述测试架网络表不存在遗漏信息或重复信息,则判定所述测试架网络表与所述PCB网络表相同;
若所述测试架网络表存在遗漏信息或重复信息,则根据所述遗漏信息和重复信息,生成检查结果表,以展示给用户。
6.如权利要求5所述的测试架原理图的生成方法,其特征在于,所述若所述测试架网络表存在遗漏信息或重复信息,则根据所述遗漏信息和重复信息,生成检查结果表,以展示给用户之后,还包括:
根据用户输入的修改指令,删除所述重复信息,并将遗漏信息同步至所述测试架原理图文件。
7.一种测试架原理图的生成装置,其特征在于,包括:
获取模块,用于获取PCB原理图文件,所述PCB原理图文件包括多个电路测试点信息;
同步模块,用于将多个所述电路测试点信息同步到测试架的原理图模板文件中,得到测试架原理图文件;
输出模块,用于根据所述测试架原理图文件,输出测试架原理图的测试架网络表;
生成模块,用于若所述测试架网络表与PCB网络表相同,则根据所述测试架原理图文件,生成测试架原理图。
8.如权利要求7所述的测试架原理图的生成装置,其特征在于,所述同步模块,包括:
加载单元,用于将多个所述电路测试点信息加载至所述原理图模板文件;
添加单元,用于根据所述电路测试点信息,在所述原理图模板文件添加电路测试点;
配置单元,用于配置所述电路测试点的位号、信号网络信息和功能属性信息,得到所述测试架原理图文件。
9.一种计算机设备,其特征在于,包括处理器和存储器,所述存储器用于存储计算机程序,所述计算机程序被所述处理器执行时实现如权利要求1至6任一项所述的测试架原理图的生成方法。
10.一种计算机可读存储介质,其特征在于,其存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至6任一项所述的测试架原理图的生成方法。
CN202210002390.0A 2022-01-05 2022-01-05 测试架原理图的生成方法、装置、设备及存储介质 Active CN114021510B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210002390.0A CN114021510B (zh) 2022-01-05 2022-01-05 测试架原理图的生成方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210002390.0A CN114021510B (zh) 2022-01-05 2022-01-05 测试架原理图的生成方法、装置、设备及存储介质

Publications (2)

Publication Number Publication Date
CN114021510A true CN114021510A (zh) 2022-02-08
CN114021510B CN114021510B (zh) 2022-04-05

Family

ID=80069553

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210002390.0A Active CN114021510B (zh) 2022-01-05 2022-01-05 测试架原理图的生成方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN114021510B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1582088A (zh) * 2003-08-05 2005-02-16 华为技术有限公司 检查比较电路原理图和pcb布线图一致性的方法和装置
US20110035178A1 (en) * 2009-08-07 2011-02-10 Hon Hai Precision Industry Co., Ltd. System and method for generating a test file of a printed circuit board
US20120124544A1 (en) * 2010-11-17 2012-05-17 Inventec Corporation Method for setting test point
CN203643524U (zh) * 2013-10-31 2014-06-11 中环高科(天津)股份有限公司 一种测试电容式屏膜材感应器用pcb线路板
CN106021684A (zh) * 2016-05-16 2016-10-12 北京航天发射技术研究所 一种模块电源标准化设计系统及其设计方法、应用
CN107025362A (zh) * 2017-04-28 2017-08-08 无锡市同步电子科技有限公司 一种校验原理图和pcb生产数据一致性的方法
CN108830008A (zh) * 2018-06-28 2018-11-16 中国科学院微电子研究所 一种标准单元库全模型的测试方法及测试系统

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1582088A (zh) * 2003-08-05 2005-02-16 华为技术有限公司 检查比较电路原理图和pcb布线图一致性的方法和装置
US20110035178A1 (en) * 2009-08-07 2011-02-10 Hon Hai Precision Industry Co., Ltd. System and method for generating a test file of a printed circuit board
US20120124544A1 (en) * 2010-11-17 2012-05-17 Inventec Corporation Method for setting test point
CN203643524U (zh) * 2013-10-31 2014-06-11 中环高科(天津)股份有限公司 一种测试电容式屏膜材感应器用pcb线路板
CN106021684A (zh) * 2016-05-16 2016-10-12 北京航天发射技术研究所 一种模块电源标准化设计系统及其设计方法、应用
CN107025362A (zh) * 2017-04-28 2017-08-08 无锡市同步电子科技有限公司 一种校验原理图和pcb生产数据一致性的方法
CN108830008A (zh) * 2018-06-28 2018-11-16 中国科学院微电子研究所 一种标准单元库全模型的测试方法及测试系统

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
VSE: "Design for Testability Basics for PCB Design Engineers", 《TEST DEPARTMENT》 *
产文良 等: "基于数控系统输入输出测试架的设计", 《科技资讯》 *
王娟 等: "基于STM8S207单片机的测试架系统设计", 《现代电子技术》 *
钟秋霞: "一种通信设备机内测试系统的软件设计", 《中国优秀硕士学位论文全文数据库 信息科技辑》 *

Also Published As

Publication number Publication date
CN114021510B (zh) 2022-04-05

Similar Documents

Publication Publication Date Title
CN109828903B (zh) 自动化测试方法、装置、计算机装置及存储介质
US11604916B2 (en) Method, system, and electronic device for detecting open/short circuit of PCB design layout
CN108459962B (zh) 代码规范性检测方法、装置、终端设备及存储介质
WO2017088540A1 (zh) 一种基于元器件管脚连接关系进行网表比较的方法
CN109828905B (zh) 自动化测试方法、装置、计算机装置及存储介质
CN110222381B (zh) 用于pcb装配的动态安装指引文件生成方法、系统、介质及终端
CN112560401B (zh) Verilog文件转换方法、装置、存储介质及设备
CN114626324A (zh) Fpga电路后仿真验证方法、装置、电子设备及存储介质
JP3851357B2 (ja) トランジスタ回路のタイミング特性抽出方法、タイミング特性ライブラリを記憶した記憶媒体、lsiの設計方法、及びゲート抽出方法
CN111400169B (zh) 一种自动化生成用于测试软硬件的网表文件的方法及系统
CN108984868B (zh) 一种板卡互联网络数据的整合方法及装置
CN111400992A (zh) 一种自动化验证装箱布局布线的测试方法及系统
CN114676040A (zh) 一种测试覆盖率验证方法、装置及存储介质
CN114021510B (zh) 测试架原理图的生成方法、装置、设备及存储介质
JP2007094506A (ja) 回路検証システムと方法、及びプログラム
CN101017496A (zh) 基于最佳匹配测试结果类型自动格式化数据的方法和装置
CN112486589A (zh) 一种系统配置项管理方法、装置、电子设备及存储介质
CN114546823B (zh) 用于重现逻辑系统设计的调试场景的方法及相关设备
CN115470125B (zh) 基于日志文件的调试方法、设备以及存储介质
CN115757174A (zh) 一种数据库的差异检测方法及装置
CN110941932B (zh) 一种面向硬件逻辑设计的需求建模与验证方法
CN113822002A (zh) 数据处理方法、装置、计算机设备及存储介质
CN113705143A (zh) 一种自动化仿真系统和自动化仿真方法
CN110377972B (zh) 一种硬件原理图自动化集成排序方法和装置
JP2022520591A (ja) 三次元部品ライブラリに基づいてマウントデータを生成する方法、システム、媒体及びデバイス

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address

Address after: Floor 25, Block A, Zhongzhou Binhai Commercial Center Phase II, No. 9285, Binhe Boulevard, Shangsha Community, Shatou Street, Futian District, Shenzhen, Guangdong 518000

Patentee after: Shenzhen Youjia Innovation Technology Co.,Ltd.

Address before: 518051 401, building 1, Shenzhen new generation industrial park, No. 136, Zhongkang Road, Meidu community, Meilin street, Futian District, Shenzhen, Guangdong Province

Patentee before: SHENZHEN MINIEYE INNOVATION TECHNOLOGY Co.,Ltd.

CP03 Change of name, title or address