CN114006949A - Gmsl隧道模式下的mipi转化 - Google Patents
Gmsl隧道模式下的mipi转化 Download PDFInfo
- Publication number
- CN114006949A CN114006949A CN202110799621.0A CN202110799621A CN114006949A CN 114006949 A CN114006949 A CN 114006949A CN 202110799621 A CN202110799621 A CN 202110799621A CN 114006949 A CN114006949 A CN 114006949A
- Authority
- CN
- China
- Prior art keywords
- data packet
- phy
- protocol
- packet
- mipi
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000006243 chemical reaction Methods 0.000 title description 4
- 230000006854 communication Effects 0.000 claims abstract description 31
- 238000004891 communication Methods 0.000 claims abstract description 29
- 238000000034 method Methods 0.000 claims abstract description 22
- 238000001514 detection method Methods 0.000 claims abstract description 12
- 238000012937 correction Methods 0.000 claims description 9
- 230000008569 process Effects 0.000 claims description 7
- 125000004122 cyclic group Chemical group 0.000 claims description 3
- 238000012545 processing Methods 0.000 description 13
- 230000005540 biological transmission Effects 0.000 description 10
- 230000004044 response Effects 0.000 description 8
- 230000006870 function Effects 0.000 description 7
- 238000013507 mapping Methods 0.000 description 5
- 230000002093 peripheral effect Effects 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000008901 benefit Effects 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- 238000013519 translation Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 230000011664 signaling Effects 0.000 description 2
- 108010001267 Protein Subunits Proteins 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000004931 aggregating effect Effects 0.000 description 1
- 230000002776 aggregation Effects 0.000 description 1
- 238000004220 aggregation Methods 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000008929 regeneration Effects 0.000 description 1
- 238000011069 regeneration method Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/06—Notations for structuring of protocol data, e.g. abstract syntax notation one [ASN.1]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/26—Special purpose or proprietary protocols or architectures
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computing Systems (AREA)
- Communication Control (AREA)
Abstract
系统和方法提供安全的端到端高速数据编码和通信。在某些实施例中,这是通过以下方式来实现的:修改从第一设备接收的、并遵从一种移动行业处理器接口(MIPI)协议的数据分组的报头部分,以创建遵从更快MIPI协议的修改后的数据分组。在隧道模式操作期间使用错误检测过程来验证该修改后的数据分组的报头部分以验证该修改后的数据分组,然后,该修改后的数据分组然后可以安全地传输到遵从该更快MIPI协议的第二设备。
Description
相关申请的交叉引用
本申请根据35U.S.C.§119(e)要求于2020年7月16日提交的名称为“MIPITRANSLATION IN GMSL TUNNEL MODE[GMSL隧道模式下的MIPI转化]”的列为发明人PaulFuller、Yan Yan、Gary Murdock和Prem Ramachandran Nayar的共同未决的且共同受让的美国专利申请号63/052,557的优先权权益,该美国专利申请通过引用以其全部内容结合在此。
背景技术
本披露总体上涉及安全的高速数据通信系统。更具体地,本披露涉及利用基于分组的通信协议来进行端到端通信的信号处理系统中的数据传送和流量控制。
为在系统部件之间传递信息而传输的数据分组通常具有符合某种传输协议的分组结构,该传输协议通常包括用于促进可靠数据传输的保护机制。例如,移动行业处理器接口(MIPI)标准定义的分组构造在C-物理层(PHY)分组与D-PHY分组之间是不同的,这两者利用不同的保护算法。D-PHY(用于差分信号传输)保护使用纠错码(ECC)的分组,而C-PHY(使用3级信令)保护使用循环冗余校验(CRC)的分组。因此,利用隧道模式端到端CRC/ECC保护的现有MIPI方法的限制在于:传感器、片上系统(SoC)和类似设备必须在通信路径的两侧使用相同的MIPI协议。
具体地,为了实现端到端数据保护,传输部件(例如,传感器)所生成的CRC(或ECC)值必须由接收部件(例如,SoC中的处理器)接收,即,该值必须在不进行修改或重新生成的情况下通过串行器/解串器(serdes)路径(例如,包括串行器、串行链路和解串器)。如果在使用serdes方案(其通常旨在最大限度地减少I/O引脚和互连的数量)来进行从传感器输出到SoC输入的传输期间发生位错误,则该传输的传感器侧的ECC/CRC值将与SoC中的ECC/CRC校验不匹配。
尽管越来越多的SoC是兼容C-PHY技术的,但是几乎所有相机传感器都是基于MIPID-PHY技术的,即,C-PHY传感器几乎不存在。实际上,这使得端到端数据保护受限于D-PHY速度(例如,每通道(lane)2.5Gbps),这些速度比C-PHY的位率(例如,每通道5.7Gbps)慢得多。C-PHY包括允许每时钟周期传输2.28位的编码方案,而D-PHY传输被限制为每时钟周期1位。因此,常见的4通道C-PHY端口可以以高得多的吞吐量4×5.7Gbps(即22.8Gbps)进行传输。相比之下,常见的4通道D-PHY端口只能传输4×2.5Gbps(即10Gbps),这尤其限制了在解串器中聚合多个视频流并通过MIPI PHY进行传输的设计。例如,四个GMSL2 6Gbps(约5.2Gbps的数据吞吐量)相机需要大于20Gbps的MIPI接口来传输聚合的视频流。
因此,较慢MIPI接口的现有限制阻止系统设计人员在应用中安全地传输大量数据,诸如高级驾驶员辅助系统(ADAS)应用,这些应用大大受益于更高ASIL系统中的更高的相机分辨率和帧速率。因此,将期望具有克服在其他方面不兼容的协议的限制以在端到端系统中启用隧道模式并促进手机、视频、汽车和其他应用中的许多互连部件(诸如相机、显示器和处理器)之间的可靠、高带宽通信的系统和方法。
附图说明
将参考本披露的实施例,附图中可以展示这些实施例的示例。这些附图旨在为说明性的,并非限制性的。尽管总体上在这些实施例的背景下描述了随附披露,但是应当理解的是,其不旨在将本披露的范围限制于这些具体实施例。
图1示出了采用根据MIPI标准的常见数据结构的相机串行接口(CSI)-2分组流。
图2A示出了D-PHY物理层的常见长分组结构的分组报头和报尾细节。
图2B示出了D-PHY物理层的常见短分组结构的分组报头和报尾细节。
图3A示出了C-PHY物理层的长分组结构的分组报头和报尾细节。
图3B示出了C-PHY物理层的短分组结构的分组报头和报尾细节。
图4A展示了根据本披露的各种实施例的长分组结构物理层D-PHY数据分组与长分组结构物理层C-PHY数据分组之间的示例性映射。
图4B展示了根据本披露的各种实施例的短分组结构物理层D-PHY数据分组与短分组结构物理层C-PHY数据分组之间的示例性映射。
图4C展示了根据本披露的实施例的示例性数据标识符。
图5展示了根据本披露的各种实施例的D-PHY与C-PHY之间针对相应长分组和短分组的示例性映射。
图6展示了根据本披露的各种实施例的示例性通信系统。
图7是根据本披露的各种实施例的示例性高速数据通信过程的流程图。
图8描绘了根据本发明的实施例的信息处置系统的简化框图。
具体实施方式
在以下描述中,出于解释的目的,阐述了具体细节以便提供对本披露的理解。然而将明显的是,本领域技术人员可以在不具有这些细节的情况下实践本披露。此外,本领域技术人员将认识到,以下所描述的本披露的实施例可以在有形计算机可读介质上以诸如过程、装置、系统/设备、或方法等各种方式实施。
在图中示出的部件或模块展示了本披露的示例性实施例并且意在避免模糊本披露。还应当理解的是,贯穿本讨论,部件可以被描述为可以包括子单元的单独的功能单元,但是本领域技术人员将认识到的是,各种部件或其多个部分可以被分成单独的部件或者可以被集成在一起,包括集成在单个系统或部件中。应当注意的是,本文所讨论的功能或操作可以被实施为部件。部件可以以软件、硬件、或其组合来实施。
此外,附图内的部件或系统之间的连接不旨在局限于直接连接。相反,这些部件之间的数据可以通过中间部件进行修改、重新格式化、或以其他方式改变。而且,可以使用附加的连接或更少的连接。还应当注意的是,术语“耦合”、“连接”或“通信地耦合”应当被理解为包括直接连接、通过一个或多个中间设备的间接连接、以及无线连接。
在本说明书中,对“一个实施例”、“优选实施例”、“实施例”、或“多个实施例”的提及意味着结合实施例所描述的具体特征、结构、特性或功能包括在本披露的至少一个实施例中并且可以在多于一个实施例中。而且,在本说明书的不同地方出现的上述短语不一定都是指同一个实施例或多个实施例。
在本说明书中的不同地方使用某些术语是用于说明的并且不应当被解释为限制性的。术语“包括(include)”、“包括(including)”、包括(comprise)、和“包括(comprising)”应被理解为是开放性术语并且其后的任何列出项是示例,并不旨在限于所列出的项。
服务、功能、或资源不限于单个服务、功能、或资源;对这些术语的使用可以指可以是分散的或聚集的一组相关服务、功能、或资源。对存储器、数据库、信息库、数据存储设备、表、硬件等的使用可以在本文中用于指可以将信息输入或以其他方式记录到其中的一个或多个系统部件。术语“数据”、“信息”以及类似的术语可以由指代一组位的其他术语替换,并且可以互换使用。术语“分组”或“帧”应被理解为是指一组位。术语“帧”不应被解释为将本发明的实施例限制为2层网络;并且,术语“分组”不应被解释为将本发明的实施例限制为3层网络。术语“分组”、“帧”、“数据”或“数据流量”可以由指代一组位的其他术语替换,诸如“数据报”或“信元”。
应当注意的是:(1)可以可选地执行某些步骤;(2)步骤可以不限于本文阐述的特定顺序;(3)可以按不同的顺序执行某些步骤;并且(4)可以进行完成某些步骤。
图1示出了采用根据MIPI标准的常见数据结构的CSI-2分组流。流100包括位于传输开始104分组与传输结束106分组之间的短分组102和长分组116,包括数据(例如,112)。如所描绘的,传输结束106分组之后可以是低功率状态108。长分组116包括分组报头110、分组报尾114,并且如果适用,还包括分组填充符。流100中的CSI-2分组通常具有一些低级协议特征,诸如:(1)(与有效载荷无关的)任意数据的传输;(2)8位字长;(3)在同一链路上最多支持四个交错虚拟信道;(4)帧开始、帧结束、行开始和行结束信息的特殊分组;(5)用于专用有效载荷数据的类型、像素深度和格式的描述符;(6)用于错误检测的16位校验和码;以及(7)用于纠错(仅D-PHY物理层)和错误检测的8位ECC。图2A中展示了D-PHY物理层的长分组116结构的分组报头110和报尾114的细节。图2B示出了D-PHY物理层的短分组结构250的报头252。
图2A中的长分组结构200中的数据标识符(ID)202是8位数据标识符(DI),其包含2位虚拟信道(VC)信息和6位数据类型(DT)信息。VC(位7:6)表示D-PHY物理层选项的4位虚拟信道标识符的两个最低有效位。DT(位5:0)表示专用有效载荷数据的格式/内容。由专用层使用。接收器读取下一个16位字计数(WC)204的数据字,而与其值无关。接收器不会在有效载荷数据内寻找任何嵌入的同步序列,而是使用WC值来确定分组有效载荷的结束。字段206中的6位纠错码(ECC)(位5:0)使得能够纠正32位分组报头208内的1位错误并且能够检测到2位错误。2位VC扩展(VCX)。字段206中的VCX(位7:6)是D-PHY物理层选项的4位VC标识符的两个最高有效位。专用有效载荷210包括分组数据214,该分组数据的长度等于字计数(WC)乘以数据字宽度(8位)。对数据字的值没有限制。校验和/CRC 212包括16位分组报尾216。
图3A中展示了C-PHY物理层的长分组结构的分组报头和报尾的细节。字段302中的5位保留字段(RES)(位7:3)被设置为零并且被保留下来以供将来使用。字段302中的3位VCX字段(位2:0)是C-PHY物理层选项的5位VC标识符的三个最高有效位。专用层所使用的8位DI304包含2位VC信息和6位DT信息。VC(位7:6)是C-PHY物理层选项的5位虚拟信道标识符的两个最低有效位。DT(位5:0)表示专用有效载荷数据的格式/内容。关于16位WC 306、312,接收器读取分组报头之后的下一个WC 8位数据字,并使用WC值来确定分组有效载荷的结束。分组报头的16位CRC码308、314是根据保留字段、数据ID字段和字计数字段(4个字节)来计算的以使得能够检测多位错误。作为执行CSI-2PPI命令的结果,物理层在CRC码308、314之后的所有N个通道上同时插入同步字。
16位分组报尾包括根据WC分组数据字计算的16位分组数据CRC 318。分组报尾318之后是填充符320、322,这些填充符包括添加的FC 8位字节以确保所有通道传输相同数量的16位字。专用有效载荷316包括分组数据,该分组数据的长度等于WC*数据字宽度(8位)。与D-PHY分组结构一样,对数据字的值没有限制。
图3B展示了C-PHY物理层的短分组结构的细节。VCX字段352是LS 3位并且所有RES都为零。短分组350具有6N×16位350,其中,N是物理层计数。响应于单个CSI-2PPI命令,物理层在16位CRC码之后的所有N个通道上同时插入7符号同步字。
C-PHY协议和D-PHY协议不仅使用略有不同的报头信息,而且它们还使用不同的保护算法。D-PHY分组报头采用6位ECC值进行保护,而C-PHY分组报头采用16位CRC值进行保护。除了C-PHY分组中的5位“RES”字段之外,报头信息中保护的数据相同。该字段被保留下来以供“将来使用”,并且从CSI-2v3.0规范版本开始,所有5位都设置为零。
图4A展示了根据本披露的各种实施例的长分组结构物理层D-PHY数据分组与长分组结构物理层C-PHY数据分组之间的示例性映射。D-PHY数据分组400包括数据标识符402,如图4C所示,该数据标识符可以包括2位VC标识符482和6位DT信息484。图4A中的D-PHY数据分组400进一步包括:16位字计数404;ECC和VCX字段206,其中,ECC可以在包括字段402至406的分组报头中启用位错误检测和纠正;有效载荷408至410,例如,8位宽的像素数据;以及分组报尾412。相比之下,C-PHY数据分组401包括:RES和VCX字段420;数据标识符422;16位字计数424;16位校验和426,其中,分组报头包括字段420至426;有效载荷428至430;以及分组报尾432。
在实施例中,如图5所示,该图总结了根据本披露的各种实施例的D-PHY与C-PHY之间针对相应长分组和短分组的示例性映射,图4A中的长分组结构物理层D-PHY数据分组400中的数据标识符402和16位字计数404可以直接映射到长分组结构物理层C-PHY数据分组401中的相应数据标识符422和16位字计数424。类似地,图4B中的短分组结构物理层D-PHY数据分组460中的数据标识符440和16位短分组数据字段442可以直接映射到短分组结构物理层C-PHY数据分组461中的相应数据标识符452和16位短分组数据字段454。
从图5可以看出,该图突出了D-PHY和C-PHY长分组和短分组的报头结构和分组结构的异同,D-PHY和C-PHY长分组和短分组的报头结构包括16位字计数和VCX。D-PHY与C-PHY报头分组之间针对长分组和短分组的两个主要区别是:(1)ECC数据(即基于某些报头数据信息计算出的数字)与CRC数据(即基于其他报头数据信息计算出的数字)不匹配,以及(2)保留字段RES,其存在于C-PHY报头分组中,但不存在于D-PHY报头分组中。
注意,由于C-PHY协议和D-PHY协议使用不同的报头信息、分组结构和每个协议规定的数据保护机制,因此在现有系统和应用(诸如使用其中传输纯像素数据而无需过多关注数据保护的像素模式的系统和应用)中,由通信路径一端的设备发送并由串行器获得的分组与解串器输出到通信路径另一端的另一设备的分组不同,这就产生了在传输(例如,沿着15m的电缆)期间可能丢失数据、未检测到的数据损坏等问题。
相比之下,根据图4A至图4C和图5,本文提出的实施例将数据分组中保护所传输的数据的部分从遵从一种协议(例如,D-PHY)的一种格式转化为遵从不同协议(例如,C-PHY)的另一种格式,以协调在其他方面不兼容的协议,以便为安全关键应用实现可靠的高速端到端通信。各种实施例利用C-PHY报头和D-PHY报头中的某些数据相似或相同的事实。
图6展示了根据本披露的各种实施例的示例性通信系统。如所描绘的,通信系统600包括相机传感器602,该相机传感器可以是生成或处理图像数据(诸如LIDAR或雷达数据)的任何设备;通信串行器604,例如,多端口GMSL串行器;通信接口612,例如,MIPI D-PHY接口;以及链路614,例如,可以例如通过单根同轴电缆或屏蔽双绞线电缆实施的双向GMSL接口。通信系统600可以进一步包括解串器606,该解串器在输出接口618(例如,MIPI C-PHY接口)处输出数据620(例如,解串的GMSL流),该输出接口被设计成耦合到MIPI SoC 608或任何其他处理设备。
尽管图6中未示出,但是应当理解,可以采用其他和附加部件,诸如微控制器、存储器设备等,例如用于对串行器604、解串器606或任何外围设备进行编程,诸如以帮助数据聚合、转换、加密和执行信号处理和辅助功能从而实现本披露的目的。例如,串行化流可以包括可由锁相环(PLL)振荡器提供的参考时钟信号。根据本披露的各种实施例,串行器604和/或解串器606可以包括协议转换器,该协议转换器将与一种协议兼容的数据分组的至少一部分(例如,报头)转换为与另一种协议兼容。
在实施例中,响应于数据分组613到达串行器604,例如(在通信接口612上的差分数据通道上),串行器604可以串行化数据分组613并传输串行化数据616,例如,通过单线并且以相对较高的速率一次传输一位。所传输的数据616可以在解串器606处使用基于C-PHY的协议例如以相对较高的速率被接收和处理,然后被馈送到SoC 608以用于进一步的图像、音频等处理。
应当理解,接口612表示从任意数量的源接收数据分组的多个接口,并且串行化数据616可以与来自任意数量的通信串行器(例如,604)的数据聚合。进一步理解的是,可能基于不同数据结构的许多现有标准和协议类型可以同样受益于本披露的教导,即使本文中没有明确提及。
在实施例中,相机传感器602可以生成在其报头中包括MIPI D-PHY CSI-2ECC值的MIPI D-PHY分组613,并且例如在通信接口612处将分组613提供给串行器604。响应于串行器604在通信接口612处从相机传感器602接收到要传输的MIPI D-PHY CSI-2分组613,串行器604可以将接收到的分组例如转换成串行化的GMSL分组流616,该流可以通过有线GMSL接口被提供给解串器606。在实施例中,串行器604可以从分组613中提取传入的ECC值,并例如根据D-PHY协议、通过使用D-PHY算法执行错误校验或纠错,该算法计算ECC值并将其与接收到的报头中的ECC值进行比较以例如验证D-PHY分组中的数据ID、字计数和VCX是否已正确传输到串行器604。
在实施例中,在像素传输模式下,串行器604可以响应于验证传入的MIPI D-PHYCSI-2ECC,从CSI-2分组613中剥离ECC并且基本上仅将像素数据(例如616)传输到解串器606。在实施例中,独立于传输模式,为了保护在链路614上行进的数据,在通过链路614传输剥离的分组之前,串行器604可以通过向分组添加(例如,附加的)CRC(例如,GMSL CRC)来保护这样的分组。
在实施例中,解串器606响应于接收到包括GMSL CRC的MIPI CSI-2分组,可以例如在确定CSI-2CRC值是否与数据相匹配的CRC校验之后去除CRC。另外,解串器606在经由MIPIC-PHY接口618将分组传递到SoC 608之前,生成C-PHY CRC和/或向该分组添加C-PHY CRC。
在实施例中,根据图4A至图4B和图5,一旦已经启用转化或转换模式,串行器604或解串器606就可以对接收到的D-PHY分组报头重新排序,以将其转换成新的分组报头,该新的分组报头包括具有16位CRC字段的C-PHY分组报头结构。(相反,C-PHY报头分组可能会被重新排序为具有6位ECC值的D-PHY分组报头)。C-PHY CRC可以防止例如在串行器604校验D-PHY ECC与解串器606生成C-PHY MIPI CSI-2分组之间发生数据损坏。以这种方式,通信系统600可以确保新形成的C-PHY分组报头中的报头数据与传入的D-PHY MIPI CSI-2分组相匹配。在实施例中,为了形成C-PHY分组报头,D-PHY分组的数据ID和字计数可以用于直接转化为C-PHY报头的对应字段。根据图4A至图4B和图5,在实施例中,在转化VCX时,可能会添加一个位(例如,零)以满足C-PHY协议,与D-PHY协议不同,C-PHY协议使用第三位来提供VCX的32个选项。另外,RES值可以被设置为零。注意,在像素模式下,分组中包含像素数据的数据字段不需要被修改。
在实施例中,基于新生成的C-PHY分组的顺序及其报头信息,并且在传输分组之前,可以例如通过校验生成的C-PHY分组的报头中的数据来生成内部或本地CRC(例如,16位CRC)。这可以通过以下方式来实现:计算CRC值并将其与传入的D-PHY分组中的数据进行比较,以确保两个分组中的数据相互匹配,或者换句话说,确保D-PHY分组已正确转化为C-PHY分组并且没有位错误,从而确保数据的完整性。然后,新形成的分组可以传输到SoC 608以进行进一步处理。在实施例中,如果CRC操作确实揭露了可能已经发生在线路上的位错误(与ECC不同,这通常是不可纠正的),则可以采取一些预定的措施,例如,可以产生标志,并且可以丢弃有缺陷的分组。
在实施例中,代替从相机传感器602接收要传输的MIPI D-PHY CSI-2分组612,串行器604可以接收其报头中的MIPI C-PHY CSI-2CRC值的MIPI C-PHY CSI-2分组(未示出)。在像素模式下,串行器604可以从分组中提取CRC值,根据C-PHY协议执行错误校验以计算被与接收到的报头中的CRC值进行比较的CRC值。响应于验证CRC,串行器604可以从CSI-2分组中剥离CRC,添加GMSL CRC以保护在链路614上行进的数据,并将数据转换为串行化分组流,然后将包括添加的GMSL CRC的MIPI CSI-2像素数据传输给解串器606。然后,解串器606可以执行CRC校验以确定CSI-2CRC值是否与数据匹配相;去除GMSL CRC;并且在经由MIPI D-PHY接口(未示出)将分组传递到SoC 608之前,向该分组添加D-PHY ECC。
在实施例中,通信系统600可以在隧道模式下操作,该隧道模式促进从相机传感器602到SoC 608的端到端ECC或CRC保护。在隧道模式下,响应于验证了传入的MIPI D-PHYCSI-2ECC,串行器604可以例如在将GMSL CRC添加到D-PHY CSI-2分组之后以透传方式传输整个MIPI CSI-2分组,包括D-PHY ECC。如在像素模式下,响应于接收到包括GMSL CRC的分组,解串器606可以执行CRC校验;去除D-PHY CRC;校验并去除D-PHY ECC;并且向MIPI CSI-2分组添加C-PHY CRC以生成C-PHY MIPI CSI-2分组,然后经由MIPI C-PHY接口618将所生成的分组传递到SoC 608。
注意,尽管本文的示例被描绘为仅利用一个解串器606,但这并不旨在限制本披露的范围,因为可以使用任何数量的解串器(例如,606)。因此,实施例可以利用例如双解串器或四解串器,每个解串器都可以具有合适数量的MIPI端口,并且可以进行帧同步以聚合视频流。进一步注意的是,例如,出于冗余目的,修改后的数据分组中的报头信息可以例如基于通道的数量和/或使用的通信模式被不止一次地传输到第二接口。
图7是根据本披露的各种实施例的示例性高速数据通信过程的流程图。在实施例中,过程700可以开始于步骤705,此时,在第一接口处,例如在被设计成耦合到第一设备(诸如相机)的串行器接口中,接收到遵从第一通信协议(例如D-PHY协议)的数据分组,包括报头部分和有效载荷部分。
在实施例中,报头部分可以包括字段,在第二步骤710处,协议转换器可以例如取决于传输类型通过替换、去除或添加字段和/或位来修改这些字段,以生成修改后的数据分组,该修改后的数据分组包括可以遵从第二通信协议(例如,C-PHY协议)的错误检测或纠错字段(例如,可以基于一些修改后的字段的CRC或ECC字段)。
最后,在步骤715处,可以将修改后的数据分组传输给(例如,解串器中的)第二接口,该第二接口被设计成耦合到第二设备,例如SoC中的处理器。
在一个或多个实施例中,本专利文献的各方面可以涉及、可以包括一个或多个信息处置系统(或计算系统)或者可以实施在其上。信息处置系统/计算系统可以包括可操作用于算出、计算、确定、分类、处理、传输、接收、检索、引起、路由、切换、存储、显示、传递、彰显、检测、记录、再现、处置或利用任何形式的信息、情报或数据的任何工具或工具集合。例如,计算系统可以是或可以包括个人计算机(例如,膝上型计算机)、平板计算机、移动设备(例如,个人数字助理(PDA)、智能电话、平板电话、平板电脑等)、智能手表、服务器(例如,刀片服务器或机架式服务器)、网络存储设备、相机、或任何其他合适的设备,并且尺寸、形状、性能、功能和价格可以变化。计算系统可以包括随机存取存储器(RAM)、诸如中央处理单元(CPU)或硬件或软件控制逻辑等一个或多个处理资源、只读存储器(ROM)、和/或其他类型的存储器。计算系统的附加部件可以包括一个或多个磁盘驱动器、用于与外部设备通信的一个或多个网络端口、以及各种输入和输出(I/O)设备,诸如键盘、鼠标、触笔、触摸屏和/或视频显示器。计算系统还可以包括可操作用于在各个硬件部件之间传输通信的一条或多条总线。
图8描绘了根据本披露的实施例的信息处置系统(或计算系统)的简化框图。将理解的是,系统800的所示功能可以操作以支持计算系统的各种实施例,但是应当理解的是,计算系统可以以不同方式配置并且包括不同的部件、包括具有如图8中描绘的更少或更多的部件。
如图8所展示的,计算系统800包括一个或多个中央处理单元(CPU)801,该一个或多个CPU提供计算资源并且控制计算机。CPU 801可以利用微处理器等来实施,并且还可以包括一个或多个图形处理单元(GPU)802和/或用于数学计算的浮点协处理器。在一个或多个实施例中,可以将一个或多个GPU 802并入显示控制器809中,诸如一个或多个图形卡的一部分。系统800还可以包括系统存储器819,该系统存储器可以包括RAM、ROM或这两者。
还可以提供多个控制器和外围设备,如图8所示。输入控制器803表示到诸如键盘、鼠标、触摸屏和/或触笔等各种输入设备804的接口。计算系统800还可以包括用于与一个或多个存储设备808进行接口连接的存储控制器807,其中的每个存储设备包括诸如磁带或磁盘等存储介质,或者可以用于记录操作系统、实用程序和应用的指令程序的光学介质,这些程序可以包括实施本披露的各个方面的程序的实施例。(多个)存储设备808还可以用于存储经处理数据或者将根据本披露进行处理的数据。系统800还可以包括用于提供到显示设备811的接口的显示控制器809,该显示设备可以是阴极射线管(CRT)显示器、薄膜晶体管(TFT)显示器、有机发光二极管、电致发光板、等离子体面板或者任何其他类型的显示器。计算系统800还可以包括用于一个或多个外围设备806的一个或多个外围设备控制器或接口805。外围设备的示例可以包括一个或多个打印机、扫描仪、输入设备、输出设备、传感器等。通信控制器814可以与一个或多个通信设备815进行接口连接,这使得系统800能够通过各种网络(包括互联网、云资源(例如,以太网云、以太网光纤信道(FCoE)/数据中心桥接(DCB)云等)、局域网(LAN)、广域网(WAN)、存储区域网络(SAN))中的任何网络或者通过任何合适的电磁载波信号(包括红外信号)连接到远程设备。如所描绘的实施例中所示,计算系统800包括一个或多个风扇或风扇托盘818和一个或多个冷却子系统控制器817,该一个或多个冷却子系统控制器监测系统800(或其部件)的(多个)热温度并操作风扇/风扇托盘818以帮助调节温度。
在所展示的系统中,所有主要系统部件可以连接到总线816,该总线可以表示多于一条物理总线。然而,各个系统部件可以或者可以不在物理上彼此靠近。例如,输入数据和/或输出数据可以远程地从一个物理位置传输到另一个。此外,可以通过网络从远程位置(例如,服务器)访问实施本披露的各个方面的程序。这种数据和/或程序可以通过包括例如以下各项的各种机器可读介质中的任何一种进行传送:磁性介质,诸如硬盘、软盘和磁带;光学介质,诸如CD-ROM和全息设备;磁光介质;以及被专门配置用于存储或用于存储和执行程序代码的硬件设备,诸如专用集成电路(ASIC)、可编程逻辑器件(PLD)、闪存设备、其他非易失性存储器(NVM)设备(诸如基于3D XPoint的设备)、以及ROM设备和RAM设备。
本披露的各方面可以利用用于一个或多个处理器或处理单元以使得步骤得以执行的指令编码在一个或多个非暂态计算机可读介质上。应当注意的是,该一个或多个非暂态计算机可读介质应当包括易失性存储器和/或非易失性存储器。应当注意的是,替代性实施方式是可能的,包括硬件实施方式或软件/硬件实施方式。可以使用(多个)ASIC、可编程阵列、数字信号处理电路系统等来实现硬件实施的功能。因此,任何权利要求中的“手段”术语都旨在覆盖软件实施方式和硬件实施方式两者。类似地,如本文使用的术语“一种或多种计算机可读介质”包括具有在其上具体化的指令程序的软件和/或硬件或其组合。考虑到这些实施方式的替代方案,将理解的是,附图及随附描述提供了本领域技术人员写入程序代码(即,软件)和/或制造电路(即,硬件)以执行所需处理将需要的功能信息。
应当注意的是,本披露的实施例可以进一步涉及具有非暂态有形计算机可读介质的计算机产品,该非暂态有形计算机可读介质在其上具有用于执行各种计算机实施的操作的计算机代码。介质和计算机代码可以是专门设计和构造用于本披露的目的的介质和计算机代码,或者其可以属于相关领域的技术人员熟知或可用的种类。有形计算机可读介质的示例包括,例如:磁性介质,诸如硬盘、软盘和磁带;光学介质,诸如CD-ROM和全息设备;磁光介质;以及被专门配置用于存储或用于存储和执行程序代码的硬件设备,诸如专用集成电路(ASIC)、可编程逻辑器件(PLD)、闪存设备、其他非易失性存储器(NVM)设备(诸如基于3DXPoint的设备)、以及ROM设备和RAM设备。计算机代码的示例包括如由编译器产生的机器代码以及包含由计算机使用解释器执行的高级代码的文件。本披露的实施例可以全部或部分地实施为可以处于由处理设备执行的程序模块中的机器可执行指令。程序模块的示例包括库、程序、例程、对象、组件、以及数据结构。在分布式计算环境中,程序模块可以物理地位于本地、远程、或两者的环境中。
本领域技术人员将认识到的是,没有计算系统或编程语言对于本披露的实践是至关重要的。本领域技术人员还将认识到的是,以上所描述的多个元件可以被物理地和/或功能性地分成多个模块和/或子模块或组合在一起。
对于本领域技术人员将理解的是,前述示例和实施例是示例性的并且不限于本披露的范围。意图是,在阅读本说明书和研究附图之后对本领域技术人员而言显而易见的所有排列、增强、等效物、组合以及对其的改进都包括在本披露的真实精神和范围内。还应注意的是,任何权利要求的要素都可以以不同方式布置,包括具有多种依赖性、配置和组合。
Claims (10)
1.一种安全的端到端高速数据通信方法,该方法包括:
从第一设备接收遵从第一移动行业处理器接口(MIPI)协议的数据分组,该数据分组包括报头部分和有效载荷部分;
修改该数据分组的该报头部分,以创建遵从第二MIPI协议的修改后的数据分组;
在隧道模式操作期间基于应用于该报头部分内的至少一个字段的错误检测过程来验证该修改后的数据分组的该报头部分,以验证该修改后的数据分组从而获得经验证的修改后的数据分组;以及
将该经验证的修改后的数据分组传输到遵从该第二MIPI协议的第二设备。
2.如权利要求1所述的方法,其中,该第一MIPI协议是D-物理层(PHY)协议,而该第二MIPI协议是C-PHY协议,反之亦然。
3.如权利要求1所述的方法,其中,通过修改多个字段中的至少一个字段或者一个或多个字段中的多个位来生成该修改后的数据分组。
4.如权利要求1所述的方法,其中,该错误检测过程包括循环冗余校验(CRC)或纠错码(ECC)中的至少一者。
5.一种高速串行器,包括:
耦合到第一设备的输入接口,该输入接口接收遵从第一移动行业处理器接口(MIPI)协议的数据分组,该数据分组包括报头部分和有效载荷部分;
耦合到该输入接口的协议转换器,该协议转换器修改该数据分组的该报头部分,以创建遵从第二MIPI协议的修改后的数据分组;
耦合用于接收该修改后的数据分组的错误检测器,该错误检测器在隧道模式操作期间基于应用于该报头部分内的至少一个字段的错误检测过程来验证该修改后的数据分组从而获得经验证的修改后的数据分组;以及
耦合到第二设备的输出接口,该输出接口将该经验证的修改后的数据分组传输到该第二设备,该第二设备遵从该第二MIPI协议。
6.如权利要求8所述的高速串行器,其中,该第一MIPI协议是D-物理层(PHY)协议,而该第二MIPI协议是C-PHY协议,反之亦然。
7.如权利要求8所述的高速串行器,其中,通过修改多个字段中的至少一个字段或者一个或多个字段中的多个位来生成该修改后的数据分组。
8.如权利要求8所述的高速串行器,其中,该错误检测过程包括循环冗余校验(CRC)或纠错码(ECC)中的至少一者。
9.一种安全的端到端高速数据编码和通信方法,该方法包括:
从第一设备接收包括报头部分和有效载荷部分的D-物理层(PHY)数据分组;
修改该D-PHY数据分组的该报头部分,以创建C-PHY数据分组;
在隧道模式操作期间基于应用于该报头部分内的至少一个字段的错误检测过程来验证该C-PHY数据分组的该报头部分,以验证该C-PHY数据分组从而获得经验证的C-PHY数据分组;以及
将该经验证的C-PHY数据分组传输到遵从第二MIPI协议的第二设备。
10.如权利要求15所述的方法,其中,通过修改多个字段中的至少一个字段或者一个或多个字段中的多个位来生成该C-PHY数据分组。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202063052557P | 2020-07-16 | 2020-07-16 | |
US63/052,557 | 2020-07-16 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114006949A true CN114006949A (zh) | 2022-02-01 |
Family
ID=79921269
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110799621.0A Pending CN114006949A (zh) | 2020-07-16 | 2021-07-15 | Gmsl隧道模式下的mipi转化 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114006949A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115866179A (zh) * | 2023-03-02 | 2023-03-28 | 上海芯浦科技有限公司 | 一种避开视频低级协议解析的桥片视频传输系统及方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106464612A (zh) * | 2014-06-18 | 2017-02-22 | 高通股份有限公司 | 用于在物理传输介质上提供功率节省和干扰缓解的系统和方法 |
CN107645487A (zh) * | 2016-07-20 | 2018-01-30 | 三星电子株式会社 | 报头处理设备、处理器和电子设备 |
CN108351854A (zh) * | 2015-10-22 | 2018-07-31 | 高通股份有限公司 | 用于mipi csi-2 c-phy的交替伪随机二进制序列种子 |
CN109545116A (zh) * | 2018-12-10 | 2019-03-29 | 武汉精立电子技术有限公司 | 一种显示模组的驱动装置及检测系统 |
US20190215137A1 (en) * | 2018-01-09 | 2019-07-11 | Qualcomm Incorporated | Simplified c-phy high-speed reverse mode |
-
2021
- 2021-07-15 CN CN202110799621.0A patent/CN114006949A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106464612A (zh) * | 2014-06-18 | 2017-02-22 | 高通股份有限公司 | 用于在物理传输介质上提供功率节省和干扰缓解的系统和方法 |
CN108351854A (zh) * | 2015-10-22 | 2018-07-31 | 高通股份有限公司 | 用于mipi csi-2 c-phy的交替伪随机二进制序列种子 |
CN107645487A (zh) * | 2016-07-20 | 2018-01-30 | 三星电子株式会社 | 报头处理设备、处理器和电子设备 |
US20190215137A1 (en) * | 2018-01-09 | 2019-07-11 | Qualcomm Incorporated | Simplified c-phy high-speed reverse mode |
CN109545116A (zh) * | 2018-12-10 | 2019-03-29 | 武汉精立电子技术有限公司 | 一种显示模组的驱动装置及检测系统 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115866179A (zh) * | 2023-03-02 | 2023-03-28 | 上海芯浦科技有限公司 | 一种避开视频低级协议解析的桥片视频传输系统及方法 |
CN115866179B (zh) * | 2023-03-02 | 2023-05-05 | 上海芯浦科技有限公司 | 一种避开视频低级协议解析的桥片视频传输系统及方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3706005B1 (en) | Secure stream protocol for serial interconnect | |
US7249306B2 (en) | System and method for generating 128-bit cyclic redundancy check values with 32-bit granularity | |
US7159137B2 (en) | Synchronized communication between multi-processor clusters of multi-cluster computer systems | |
US7117419B2 (en) | Reliable communication between multi-processor clusters of multi-cluster computer systems | |
US10755156B2 (en) | Configurable integrity protected link for secure accelerator communication | |
EP3783517A1 (en) | Integrity and data encryption (ide) over computer buses | |
US20150256580A1 (en) | Video streaming system and method | |
US20050034049A1 (en) | Communication between multi-processor clusters of multi-cluster computer systems | |
US20130208630A1 (en) | Avionics full-duplex switched ethernet network | |
US7395347B2 (en) | Communication between and within multi-processor clusters of multi-cluster computer systems | |
US11962674B2 (en) | MIPI translation in gigabit multimedia serial link | |
WO2021147050A1 (zh) | 一种基于PCIe的数据传输方法及装置 | |
US20230370095A1 (en) | Encoder and decoder of forward error correction (fec) codec | |
CN114006949A (zh) | Gmsl隧道模式下的mipi转化 | |
WO2019223673A1 (zh) | 一种编码方法及相关设备 | |
US20040260832A1 (en) | Bandwidth, framing and error detection in communications between multi-processor clusters of multi-cluster computer systems | |
WO2021147051A1 (zh) | 一种基于PCIe的数据传输方法及装置 | |
CN108681516B (zh) | 提升mipi协议层传输速度的方法、快速传输的mipi接口和计算机可读存储介质 | |
US9256491B1 (en) | Method and system for data integrity | |
US20220303642A1 (en) | Securing video distribution | |
CN117897697A (zh) | 用于芯片到芯片接口的按需分组化 | |
US10176135B2 (en) | Multi-packet processing with ordering rule enforcement | |
US10846085B2 (en) | Multi-lane data processing circuit and system | |
EP4336752A1 (en) | Data transmission method, apparatus, and system, and computer-readable storage medium | |
US20060253768A1 (en) | Techniques to speculatively determine network protocol unit integrity |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |