CN113890496A - 四阶前馈补偿运算放大器及其设计方法 - Google Patents
四阶前馈补偿运算放大器及其设计方法 Download PDFInfo
- Publication number
- CN113890496A CN113890496A CN202111221171.3A CN202111221171A CN113890496A CN 113890496 A CN113890496 A CN 113890496A CN 202111221171 A CN202111221171 A CN 202111221171A CN 113890496 A CN113890496 A CN 113890496A
- Authority
- CN
- China
- Prior art keywords
- pmos transistor
- pmos
- tube
- drain
- nmos
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 37
- 230000000295 complement effect Effects 0.000 claims description 17
- 230000003321 amplification Effects 0.000 claims description 14
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 14
- 239000003990 capacitor Substances 0.000 claims description 13
- 230000008569 process Effects 0.000 claims description 8
- 238000004422 calculation algorithm Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 230000003071 parasitic effect Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 238000004364 calculation method Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 238000009795 derivation Methods 0.000 description 2
- 238000005457 optimization Methods 0.000 description 2
- 229910014455 Ca-Cb Inorganic materials 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45197—Pl types
- H03F3/45201—Non-folded cascode stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/4521—Complementary long tailed pairs having parallel inputs and being supplied in parallel
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/38—Positive-feedback circuit arrangements without negative feedback
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45264—Complementary cross coupled types
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45269—Complementary non-cross coupled types
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
本发明提供一种四阶前馈补偿运算放大器及其设计方法,基于“以四阶运放路径为主,相邻两阶运放路径中较低的一阶对较高的一阶递次进行前馈补偿”的结构设计,很容易得到传递函数的增益和三个零点,且只有前馈支路、不存在反馈支路,可由节点参数得到四个极点,根据得到的直流增益、三个零点和四个极点,即可得到该四阶前馈补偿运算放大器的传递函数,也就是说基于该电路结构设计,很容易就能得出传递函数;基于得出的传递函数及连续时间带通sigma‑delta调制器的增益需求,能推导出各跨导放大单元之间的跨导约束关系,按照对应的跨导约束关系对各跨导放大单元进行选择设计,形成的四阶前馈补偿运算放大器能有效满足连续时间带通sigma‑delta调制器的使用需求。
Description
技术领域
本发明涉及集成电路技术领域,特别是涉及一种四阶前馈补偿运算放大器及其设计方法。
背景技术
对于用于数百MHz中频的连续时间带通sigma-delta调制器,其环路滤波器中的运算放大器的增益需要满足两个性能要求:(1)、在信号带宽内需要至少40dB的增益;(2)、在调制器的奈奎斯特频率处需要有10-20dB的增益。传统的二阶Miller补偿的运算放大器难以满足这样的性能需求,高阶多路前馈补偿运算放大器正适用于这样的应用场景。
然而,由于随着其阶数的增加以及结构的复杂度增加使得设计者难以设计满足特定需求的高阶多路前馈补偿运算放大器。基于此,X.Yang等人通过计算四阶前馈补偿运算放大器的传递函数,得到了其运算放大器的四个极点和三个零点的位置,然后通过将运放放大器中主路跨导和前馈支路跨导进行约束使得三个零点大致相等,并且均处在放大器的单位增益带宽内,从而使得其设计的前馈运算放大器高达几百MHz带宽内保持至少40dB的增益,同时其满足条件稳定性;但是这样的设计方法在推导高阶多路前馈运算放大器的系统传递函数时需要进行繁琐的数学运算,随着放大器阶数的增加或者放大器系统结构变复杂的其传递函数计算的复杂度也随之增加。此外,F.T.Gebreyohannes等人提出了一种基于gm/ID方法设计用于连续时间带通sigma-delta调制器中运算放大器的算法,该算法将运算放大器中的每一个器件都设计成算法中的代码,通过对所需要设计的前馈运算放大器的性能的要求以及器件工艺物理约束且基于运放设计的gm/ID方法对代码进行编写来设计放大器。然而,利用这样的算法实现的运算放大器并没有对放大器电路本身进行分析和理解,失去了对高阶多路前馈运算放大器电路级的深入理解。
有鉴于此,目前亟需一种无需复杂的数学推导计算就能得出其系统传递函数且能有效深入分析其电路级结构的高阶多路前馈运算放大器。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种四阶前馈补偿运算放大器的技术方案,用于解决上述技术问题。
为实现上述目的及其他相关目的,本发明提供的技术方案如下。
一种四阶前馈补偿运算放大器,包括第一跨导放大单元、第二跨导放大单元、第三跨导放大单元、第四跨导放大单元、第五跨导放大单元、第六跨导放大单元及第七跨导放大单元;
所述第一跨导放大单元、所述第二跨导放大单元、所述第三跨导放大单元及所述第四跨导放大单元依次级联,所述第一跨导放大单元、所述第二跨导放大单元、所述第三跨导放大单元及所述第四跨导放大单元构成四阶运放路径;
所述第五跨导放大单元的输入端接所述第一跨导放大单元的输出端,所述第五跨导放大单元的输出端接所述第四跨导放大单元的输入端,所述第一跨导放大单元、所述第五跨导放大单元及所述第四跨导放大单元构成三阶运放路径;
所述第六跨导放大单元的输入端接所述第一跨导放大单元的输出端,所述第六跨导放大单元的输出端接所述第四跨导放大单元的输出端,所述第一跨导放大单元及所述第六跨导放大单元构成二阶运放路径;
所述第七跨导放大单元的输入端接所述第一跨导放大单元的输入端,所述第七跨导放大单元的输出端接所述第四跨导放大单元的输出端,所述第七跨导放大单元构成一阶运放路径;
其中,所述一阶运放路径对所述二阶运放路径进行前馈补偿,所述二阶运放路径对所述三阶运放路径进行前馈补偿,所述三阶运放路径对所述四阶运放路径进行前馈补偿。
可选地,所述第一跨导放大单元采用共源共栅的差分放大结构,所述第一跨导放大单元包括第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第一NMOS管、第二 NMOS管、第三NMOS管、第四NMOS管及第五NMOS管,所述第一PMOS管的源极接工作电压,所述第一PMOS管的栅极接所述第一PMOS管的漏极,所述第二PMOS管的源极接所述工作电压,所述第二PMOS管的栅极接所述第三PMOS管的漏极,所述第二PMOS 管的漏极接所述第三PMOS管的栅极,所述第二PMOS管的漏极还接所述第一PMOS管的漏极,所述第三PMOS管的源极接所述工作电压,所述第三PMOS管的漏极还接所述第四 PMOS管的漏极,所述第四PMOS管的源极接所述工作电压,所述第四PMOS管的栅极接所述第四PMOS管的漏极,所述第一NMOS管的漏极接所述第一PMOS管的漏极,且所述第一NMOS管的漏极作为差分输出负端,所述第一NMOS管的栅极接第一偏置电压,所述第一NMOS管的源极接所述第二NMOS管的漏极,所述第二NMOS管的栅极作为差分输入正端,所述第二NMOS管的源极接所述第三NMOS管的漏极,所述第三NMOS管的栅极接第二偏置电压,所述第三NMOS管的源极接地,所述第三NMOS管的漏极还接所述第四NMOS 管的源极,所述第四NMOS管的栅极作为差分输入负端,所述第四NMOS管的漏极接所述第五NMOS管的源极,所述第五NMOS管的栅极接所述第一偏置电压,所述第五NMOS管的漏极接所述第三PMOS管的漏极,且所述第五NMOS管的漏极作为差分输出正端。
可选地,所述第二跨导放大单元采用差分放大结构,所述第二跨导放大单元包括第五 PMOS管、第六PMOS管、第七PMOS管、第八PMOS管、第六NMOS管、第七NMOS管及第八NMOS管,所述第五PMOS管的源极接所述工作电压,所述第五PMOS管的栅极接所述第五PMOS管的漏极,所述第六PMOS管的源极接所述工作电压,所述第六PMOS管的栅极接所述第七PMOS管的漏极,所述第六PMOS管的漏极接所述第七PMOS管的栅极,所述第六PMOS管的漏极还接所述第五PMOS管的漏极,所述第七PMOS管的源极接所述工作电压,所述第七PMOS管的漏极还接所述第八PMOS管的漏极,所述第八PMOS管的源极接所述工作电压,所述第八PMOS管的栅极接所述第八PMOS管的漏极,所述第六NMOS 管的漏极接所述第五PMOS管的漏极,且所述第六NMOS管的漏极作为差分输出负端,所述第六NMOS管的栅极作为差分输入正端,所述第六NMOS管的源极接所述第七NMOS管的漏极,所述第七NMOS管的栅极接第三偏置电压,所述第七NMOS管的源极接地,所述第七NMOS管的漏极还接所述第八NMOS管的源极,所述第八NMOS管的栅极作为差分输入负端,所述第八NMOS管的漏极接所述第七PMOS管的漏极,且所述第八NMOS管的漏极作为差分输出正端。
可选地,所述第三跨导放大单元采用具有共模反馈的差分放大结构,所述第三跨导放大单元包括第九PMOS管、第十PMOS管、第十一PMOS管、第十二PMOS管、第九NMOS 管、第十NMOS管、第十一NMOS管、第一运算放大器、第一电阻及第二电阻,所述第九 PMOS管的源极接所述工作电压,所述第九PMOS管的栅极作为第一差分输入正端,所述第九PMOS管的漏极接所述第十PMOS管的漏极,所述第十PMOS管的源极接所述工作电压,所述第十PMOS管的栅极接所述第十一PMOS管的栅极,所述第十一PMOS管的源极接所述工作电压,所述第十一PMOS管的漏极接所述第十二PMOS管的漏极,所述第十二PMOS 管的源极接所述工作电压,所述第十二PMOS管的栅极作为第一差分输入负端,所述第九 NMOS管的漏极接所述第九PMOS管的漏极,且所述第九NMOS管的漏极作为差分输出负端,所述第九NMOS管的栅极作为第二差分输入正端,所述第九NMOS管的源极接所述第十NMOS管的漏极,所述第十NMOS管的栅极接第四偏置电压,所述第十NMOS管的源极接地,所述第十NMOS管的漏极还接所述第十一NMOS管的源极,所述第十一NMOS管的栅极作为第二差分输入负端,所述第十一NMOS管的漏极接所述第十一PMOS管的漏极,且所述第十一NMOS管的漏极作为差分输出正端,所述第一运算放大器的同相输入端经串联的所述第一电阻后接所述第九NMOS管的漏极,所述第一运算放大器的同相输入端还经串联的所述第二电阻后接所述第十一NMOS管的漏极,所述第一运算放大器的反相输入端接第一参考信号,所述第一运算放大器的输出端接所述第十PMOS管的栅极。
可选地,所述第四跨导放大单元采用具有共模反馈的互补差分放大结构,所述第四跨导放大单元包括第十三PMOS管、第十四PMOS管、第十五PMOS管、第十六PMOS管、第十七PMOS管、第十八PMOS管、第十二NMOS管、第十三NMOS管、第十四NMOS管、第二运算放大器、第三电阻及第四电阻,所述第十三PMOS管的源极接所述工作电压,所述第十三PMOS管的栅极作为第一差分输入正端,所述第十三PMOS管的漏极接所述第十四 PMOS管的漏极,所述第十四PMOS管的源极接所述工作电压,所述第十四PMOS管的栅极接所述第十五PMOS管的栅极,所述第十五PMOS管的源极接所述工作电压,所述第十五 PMOS管的漏极接所述第十六PMOS管的漏极,所述第十六PMOS管的源极接所述工作电压,所述第十六PMOS管的栅极作为第一差分输入负端,所述第十七PMOS管的源极接所述工作电压,所述第十七PMOS管的漏极接所述第十四PMOS管的漏极,所述第十八PMOS管的源极接所述工作电压,所述第十八PMOS管的漏极接所述第十五PMOS管的漏极,所述第十二NMOS管的漏极接所述第十四PMOS管的漏极,且所述第十二NMOS管的漏极作为差分输出负端,所述第十二NMOS管的栅极接所述第十七PMOS管的栅极并作为第二差分输入正端,所述第十二NMOS管的源极接所述第十三NMOS管的漏极,所述第十三NMOS管的栅极接第五偏置电压,所述第十三NMOS管的源极接地,所述第十三NMOS管的漏极还接所述第十四NMOS管的源极,所述第十四NMOS管的栅极接所述第十八PMOS管的栅极并作为第二差分输入负端,所述第十四NMOS管的漏极接所述第十五PMOS管的漏极,且所述第十四NMOS管的漏极作为差分输出正端,所述第二运算放大器的同相输入端经串联的所述第三电阻后接所述第十二NMOS管的漏极,所述第二运算放大器的同相输入端还经串联的所述第四电阻后接所述第十四NMOS管的漏极,所述第二运算放大器的反相输入端接第二参考信号,所述第二运算放大器的输出端接所述第十四PMOS管的栅极。
可选地,所述第五跨导放大单元采用具有共模反馈的差分放大结构,所述第五跨导放大单元包括第十九PMOS管、第二十PMOS管、第二十一PMOS管、第二十二PMOS管、第十五NMOS管、第十六NMOS管、第十七NMOS管、第三运算放大器、第五电阻及第六电阻,所述第十九PMOS管的源极接所述工作电压,所述第十九PMOS管的栅极作为第一差分输入正端,所述第十九PMOS管的漏极接所述第二十PMOS管的漏极,所述第二十PMOS 管的源极接所述工作电压,所述第二十PMOS管的栅极接所述第二十一PMOS管的栅极,所述第二十一PMOS管的源极接所述工作电压,所述第二十一PMOS管的漏极接所述第二十二 PMOS管的漏极,所述第二十二PMOS管的源极接所述工作电压,所述第二十二PMOS管的栅极作为第一差分输入负端,所述第十五NMOS管的漏极接所述第十九PMOS管的漏极,且所述第十五NMOS管的漏极作为差分输出负端,所述第十五NMOS管的栅极作为第二差分输入正端,所述第十五NMOS管的源极接所述第十六NMOS管的漏极,所述第十六NMOS 管的栅极接第六偏置电压,所述第十六NMOS管的源极接地,所述第十六NMOS管的漏极还接所述第十七NMOS管的源极,所述第十七NMOS管的栅极作为第二差分输入负端,所述第十七NMOS管的漏极接所述第二十一PMOS管的漏极,且所述第十七NMOS管的漏极作为差分输出正端,所述第三运算放大器的同相输入端经串联的所述第五电阻后接所述第十五NMOS管的漏极,所述第三运算放大器的同相输入端还经串联的所述第六电阻后接所述第十七NMOS管的漏极,所述第三运算放大器的反相输入端接第三参考信号,所述第三运算放大器的输出端接所述第二十PMOS管的栅极。
可选地,所述第六跨导放大单元采用具有共模反馈的互补差分放大结构,所述第六跨导放大单元包括第二十三PMOS管、第二十四PMOS管、第二十五PMOS管、第二十六PMOS管、第二十七PMOS管、第二十八PMOS管、第十八NMOS管、第十九NMOS管、第二十 NMOS管、第四运算放大器、第七电阻及第八电阻,所述第二十三PMOS管的源极接所述工作电压,所述第二十三PMOS管的栅极作为第一差分输入正端,所述第二十三PMOS管的漏极接所述第二十四PMOS管的漏极,所述第二十四PMOS管的源极接所述工作电压,所述第二十四PMOS管的栅极接所述第二十五PMOS管的栅极,所述第二十五PMOS管的源极接所述工作电压,所述第二十五PMOS管的漏极接所述第二十六PMOS管的漏极,所述第二十六PMOS管的源极接所述工作电压,所述第二十六PMOS管的栅极作为第一差分输入负端,所述第二十七PMOS管的源极接所述工作电压,所述第二十七PMOS管的漏极接所述第二十四PMOS管的漏极,所述第二十八PMOS管的源极接所述工作电压,所述第二十八PMOS 管的漏极接所述第二十五PMOS管的漏极,所述第十八NMOS管的漏极接所述第二十四 PMOS管的漏极,且所述第十八NMOS管的漏极作为差分输出负端,所述第十八NMOS管的栅极接所述第二十七PMOS管的栅极并作为第二差分输入正端,所述第十八NMOS管的源极接所述第十九NMOS管的漏极,所述第十九NMOS管的栅极接第七偏置电压,所述第十九NMOS管的源极接地,所述第十九NMOS管的漏极还接所述第二十NMOS管的源极,所述第二十NMOS管的栅极接所述第二十八PMOS管的栅极并作为第二差分输入负端,所述第二十NMOS管的漏极接所述第二十五PMOS管的漏极,且所述第二十NMOS管的漏极作为差分输出正端,所述第四运算放大器的同相输入端经串联的所述第七电阻后接所述第十八 NMOS管的漏极,所述第四运算放大器的同相输入端还经串联的所述第八电阻后接所述第二十NMOS管的漏极,所述第四运算放大器的反相输入端接第四参考信号,所述第四运算放大器的输出端接所述第二十四PMOS管的栅极。
可选地,所述第七跨导放大单元采用互补差分放大结构,所述第七跨导放大单元包括第二十九PMOS管、第三十PMOS管、第三十一PMOS管、第三十二PMOS管、第三十三PMOS管、第三十四PMOS管、第二十一NMOS管、第二十二NMOS管、第二十三NMOS管、第一电容及第二电容,所述第二十九PMOS管的源极接所述工作电压,所述第二十九PMOS管的栅极接所述第二十九PMOS管的漏极,所述第二十九PMOS管的漏极接所述第三十PMOS 管的漏极,所述第三十PMOS管的源极接所述工作电压,所述第三十PMOS管的栅极接所述第三十一PMOS管的漏极,所述第三十一PMOS管的源极接所述工作电压,所述第三十一 PMOS管的栅极接所述第三十PMOS管的漏极,所述第三十一PMOS管的漏极接所述第三十二PMOS管的漏极,所述第三十二PMOS管的源极接所述工作电压,所述第三十二PMOS 管的栅极接所述第三十二PMOS管的漏极,所述第三十三PMOS管的源极接所述工作电压,所述第三十三PMOS管的漏极接所述第三十PMOS管的漏极,所述第三十四PMOS管的源极接所述工作电压,所述第三十四PMOS管的漏极接所述第三十一PMOS管的漏极,所述第二十一NMOS管的漏极接所述第三十PMOS管的漏极,且所述第二十一NMOS管的漏极经串接的所述第一电容后作为差分输出负端,所述第二十一NMOS管的栅极接所述第三十三 PMOS管的栅极并作为差分输入正端,所述第二十一NMOS管的源极接所述第二十二NMOS 管的漏极,所述第二十二NMOS管的栅极接第八偏置电压,所述第二十二NMOS管的源极接地,所述第二十二NMOS管的漏极还接所述第二十三NMOS管的源极,所述第二十三 NMOS管的栅极接所述第三十四PMOS管的栅极并作为差分输入负端,所述第二十三NMOS 管的漏极接所述第三十一PMOS管的漏极,且所述第二十三NMOS管的漏极经串接的所述第二电容后作为差分输出正端。
可选地,所述四阶前馈补偿运算放大器基于65nm CMOS工艺设计完成。
一种四阶前馈补偿运算放大器的设计方法,包括步骤:
提供第一跨导放大单元、第二跨导放大单元、第三跨导放大单元、第四跨导放大单元、第五跨导放大单元、第六跨导放大单元及第七跨导放大单元;
利用所述第一跨导放大单元、所述第二跨导放大单元、所述第三跨导放大单元及所述第四跨导放大单元构成四阶运放路径;
利用所述第一跨导放大单元、所述第五跨导放大单元及所述第四跨导放大单元构成三阶运放路径,并通过所述三阶运放路径对所述四阶运放路径进行前馈补偿;
利用所述第一跨导放大单元及所述第六跨导放大单元构成二阶运放路径,并通过所述二阶运放路径对所述三阶运放路径进行前馈补偿;
利用所述第七跨导放大单元构成一阶运放路径,并通过所述一阶运放路径对所述二阶运放路径进行前馈补偿。
可选地,基于共源共栅的差分放大技术形成所述第一跨导放大单元,基于差分放大技术形成所述第二跨导放大单元,基于共模反馈的差分放大技术形成所述第三跨导放大单元和所述第五跨导放大单元,基于共模反馈的互补差分放大技术形成所述第四跨导放大单元和所述第六跨导放大单元,基于互补差分放大技术形成所述第七跨导放大单元。
如上所述,本发明的四阶前馈补偿运算放大器及其设计方法至少具有以下有益效果:
该四阶前馈补偿运算放大器的最高阶路径为四阶运放路径,而运算放大器的增益随着级联阶数的增加而增加,该四阶前馈补偿运算放大器的直流增益可以近似等于其四阶运放路径的直流增益,基于“一阶运放路径对二阶运放路径进行前馈补偿,二阶运放路径对三阶运放路径进行前馈补偿,三阶运放路径对四阶运放路径进行前馈补偿”的结构设计,相邻两阶运放路径产生的零点等于除开公用部分外的等效二阶前馈运算放大器的零点,从而很容易就能根据该结构设计得到对应传递函数的三个零点,并且该四阶前馈补偿运算放大器中只有前馈支路,不存在反馈支路,所以其传递函数的极点由其各个节点决定,根据各个节点的寄生电容和输出阻抗即可得到对应的极点,根据得到的直流增益、三个零点和四个极点,即可得到该四阶前馈补偿运算放大器的传递函数,基于该四阶前馈补偿运算放大器的电路结构设计,很容易就能得出其传递函数;此外,基于得出的传递函数及连续时间带通sigma-delta调制器的增益需求,能反向推导出该四阶前馈补偿运算放大器中各跨导放大单元之间的跨导约束关系,按照对应的跨导约束关系对各跨导放大单元进行选择设计,形成的四阶前馈补偿运算放大器能有效满足连续时间带通sigma-delta调制器的使用需求。
附图说明
图1显示为本发明中四阶前馈补偿运算放大器的设计方法的步骤示意图。
图2显示为本发明中四阶前馈补偿运算放大器的结构示意图。
图3显示为本发明一实施例中第一跨导放大单元gm1的电路结构图。
图4显示为本发明一实施例中第二跨导放大单元gm2的电路结构图。
图5显示为本发明一实施例中第三跨导放大单元gm3的电路结构图。
图6显示为本发明一实施例中第四跨导放大单元gm4的电路结构图。
图7显示为本发明一实施例中第五跨导放大单元gm5的电路结构图。
图8显示为本发明一实施例中第六跨导放大单元gm6的电路结构图。
图9显示为本发明一实施例中第七跨导放大单元gm7的电路结构图。
图10显示为本发明中四阶前馈补偿运算放大器的结构等效示意图。
图11显示为二阶前馈补偿运算放大器的结构等效示意图。
图12显示为本发明一实施例中四阶前馈补偿运算放大器的幅频响应曲线和相频响应曲线示意图。
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
请参阅图1至图12。需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。本说明书所附图式所绘示的结构、比例、大小等,均仅用以配合说明书所揭示的内容,以供熟悉此技术的人士了解与阅读,并非用以限定本发明可实施的限定条件,故不具技术上的实质意义,任何结构的修饰、比例关系的改变或大小的调整,在不影响本发明所能产生的功效及所能达成的目的下,均应仍落在本发明所揭示的技术内容得能涵盖的范围内。
如前述在背景技术中所述,发明人研究发现:对于用于数百MHz中频的连续时间带通 sigma-delta调制器,传统的二阶Miller补偿运算放大器难以满足其增益性能需求,只能采用高阶多路前馈补偿运算放大器,但随着高阶多路前馈补偿运算放大器阶数的增加以及其结构的复杂度增加,设计者很难设计出满足特定需求的高阶多路前馈补偿运算放大器;现有技术中,要么是基于繁琐的数学运算推导高阶多路前馈运算放大器的系统传递函数,而随着放大器阶数的增加或者放大器系统结构变复杂的其传递函数计算的复杂度也随之增加,要么是基于完全摒弃物理结构的代码编写算法,通过对所需要设计的前馈运算放大器的性能要求以及器件工艺物理约束且基于运放设计的gm/ID方法对代码进行编写来设计放大器,但该代码编写算法并没有对放大器电路本身进行分析和理解,失去了对高阶多路前馈运算放大器电路级的深入理解。
基于此,如图1-图2所示,本发明提出一种四阶前馈补偿运算放大器的设计方法,其包括步骤:
S1、提供第一跨导放大单元gm1、第二跨导放大单元gm2、第三跨导放大单元gm3、第四跨导放大单元gm4、第五跨导放大单元gm5、第六跨导放大单元gm6及第七跨导放大单元gm7;
S2、利用第一跨导放大单元gm1、第二跨导放大单元gm2、第三跨导放大单元gm3及第四跨导放大单元gm4构成四阶运放路径;
S3、利用第一跨导放大单元gm1、第五跨导放大单元gm5及第四跨导放大单元gm4构成三阶运放路径,并通过三阶运放路径对四阶运放路径进行前馈补偿;
S4、利用第一跨导放大单元gm1及第六跨导放大单元gm6构成二阶运放路径,并通过二阶运放路径对三阶运放路径进行前馈补偿;
S5、利用第七跨导放大单元gm7构成一阶运放路径,并通过一阶运放路径对二阶运放路径进行前馈补偿。
可选地,在步骤S1中,基于共源共栅的差分放大技术形成第一跨导放大单元gm1,基于差分放大技术形成第二跨导放大单元gm2,基于共模反馈的差分放大技术形成第三跨导放大单元gm3和第五跨导放大单元gm5,基于共模反馈的互补差分放大技术形成第四跨导放大单元gm4和第六跨导放大单元gm6,基于互补差分放大技术形成第七跨导放大单元gm7。
详细地,执行步骤S2~S5,得到如图2所示的四阶前馈补偿运算放大器,其包括第一跨导放大单元gm1、第二跨导放大单元gm2、第三跨导放大单元gm3、第四跨导放大单元gm4、第五跨导放大单元gm5、第六跨导放大单元gm6及第七跨导放大单元gm7;第一跨导放大单元gm1、第二跨导放大单元gm2、第三跨导放大单元gm3及第四跨导放大单元gm4依次级联,构成四阶运放路径;第五跨导放大单元gm5的输入端接第一跨导放大单元gm1的输出端,第五跨导放大单元gm5的输出端接第四跨导放大单元gm4的输入端,第一跨导放大单元gm1、第五跨导放大单元gm5及第四跨导放大单元gm4构成三阶运放路径;第六跨导放大单元gm6的输入端接第一跨导放大单元gm1的输出端,第六跨导放大单gm6元的输出端接第四跨导放大单元gm4的输出端,第一跨导放大单元gm1及第六跨导放大单元gm6构成二阶运放路径;第七跨导放大单元 gm7的输入端接第一跨导放大单元gm1的输入端,第七跨导放大单元gm7的输出端接第四跨导放大单元gm4的输出端,第七跨导放大单元gm7构成一阶运放路径;其中,一阶运放路径对二阶运放路径进行前馈补偿,二阶运放路径对三阶运放路径进行前馈补偿,三阶运放路径对四阶运放路径进行前馈补偿,即相邻两阶运放路径中较低的一阶对较高的一阶递次进行前馈补偿。
其中,本发明的四阶前馈补偿运算放大器基于65nm CMOS工艺设计完成。
在本发明的一可选实施例中,如图3所示,第一跨导放大单元gm1采用共源共栅的差分放大结构,第一跨导放大单元gm1包括第一PMOS管P1、第二PMOS管P2、第三PMOS管 P3、第四PMOS管P4、第一NMOS管N1、第二NMOS管N2、第三NMOS管N3、第四NMOS 管N4及第五NMOS管N5,第一PMOS管P1的源极接工作电压VDD,第一PMOS管P1 的栅极接第一PMOS管P1的漏极,第二PMOS管P2的源极接工作电压VDD,第二PMOS 管P2的栅极接第三PMOS管P3的漏极,第二PMOS管P2的漏极接第三PMOS管P3的栅极,第二PMOS管P2的漏极还接第一PMOS管P1的漏极,第三PMOS管P3的源极接工作电压VDD,第三PMOS管P3的漏极还接第四PMOS管P4的漏极,第四PMOS管P4的源极接工作电压VDD,第四PMOS管P4的栅极接第四PMOS管P4的漏极,第一NMOS管 N1的漏极接第一PMOS管P1的漏极,且第一NMOS管N1的漏极作为差分输出负端VA-,第一NMOS管N1的栅极接第一偏置电压VB1,第一NMOS管N1的源极接第二NMOS管 N2的漏极,第二NMOS管N2的栅极作为差分输入正端VIN+,第二NMOS管N2的源极接第三NMOS管N3的漏极,第三NMOS管N3的栅极接第二偏置电压VB2,第三NMOS管 N3的源极接地,第三NMOS管N3的漏极还接第四NMOS管N4的源极,第四NMOS管N4 的栅极作为差分输入负端VIN-,第四NMOS管N4的漏极接第五NMOS管N5的源极,第五 NMOS管N5的栅极接第一偏置电压VB1,第五NMOS管N5的漏极接第三PMOS管P3的漏极,且第五NMOS管N5的漏极作为差分输出正端VA+。
在本发明的一可选实施例中,如图4所示,第二跨导放大单元gm2采用差分放大结构,第二跨导放大单元gm2包括第五PMOS管P5、第六PMOS管P6、第七PMOS管P7、第八 PMOS管P8、第六NMOS管N6、第七NMOS管N7及第八NMOS管N8,第五PMOS管P5 的源极接工作电压VDD,第五PMOS管P5的栅极接第五PMOS管P5的漏极,第六PMOS 管P6的源极接工作电压VDD,第六PMOS管P6的栅极接第七PMOS管P7的漏极,第六 PMOS管P6的漏极接第七PMOS管P7的栅极,第六PMOS管P6的漏极还接第五PMOS管 P5的漏极,第七PMOS管P7的源极接工作电压VDD,第七PMOS管P7的漏极还接第八PMOS 管P8的漏极,第八PMOS管P8的源极接工作电压VDD,第八PMOS管P8的栅极接第八 PMOS管P8的漏极,第六NMOS管N6的漏极接第五PMOS管P5的漏极,且第六NMOS 管P6的漏极作为差分输出负端VB-,第六NMOS管N6的栅极作为差分输入正端VA+,第六 NMOS管N6的源极接第七NMOS管N7的漏极,第七NMOS管N7的栅极接第三偏置电压 VB3,第七NMOS管N7的源极接地,第七NMOS管N7的漏极还接第八NMOS管N8的源极,第八NMOS管N8的栅极作为差分输入负端VA-,第八NMOS管N8的漏极接第七PMOS 管P7的漏极,且第八NMOS管N8的漏极作为差分输出正端VB+。
在本发明的一可选实施例中,如图5所示,第三跨导放大单元gm3采用具有共模反馈的差分放大结构,第三跨导放大单元gm3包括第九PMOS管P9、第十PMOS管P10、第十一PMOS 管P11、第十二PMOS管P12、第九NMOS管N9、第十NMOS管N10、第十一NMOS管N11、第一运算放大器A1、第一电阻R1及第二电阻R2,第九PMOS管P9的源极接工作电压VDD,第九PMOS管P9的栅极作为第一差分输入正端VB+,第九PMOS管P9的漏极接第十PMOS管P10的漏极,第十PMOS管P10的源极接工作电压VDD,第十PMOS管P10 的栅极接第十一PMOS管P11的栅极,第十一PMOS管P11的源极接工作电压VDD,第十一PMOS管P11的漏极接第十二PMOS管P12的漏极,第十二PMOS管P12的源极接工作电压VDD,第十二PMOS管P12的栅极作为第一差分输入负端VB-,第九NMOS管N9的漏极接第九PMOS管P9的漏极,且第九NMOS管N9的漏极作为差分输出负端VC-,第九NMOS 管N9的栅极作为第二差分输入正端VA+,第九NMOS管N9的源极接第十NMOS管N10的漏极,第十NMOS管N10的栅极接第四偏置电压VB4,第十NMOS管N10的源极接地,第十NMOS管N10的漏极还接第十一NMOS管N11的源极,第十一NMOS管N11的栅极作为第二差分输入负端VA-,第十一NMOS管N11的漏极接第十一PMOS管P11的漏极,且第十一NMOS管N11的漏极作为差分输出正端VC+,第一运算放大器A1的同相输入端经串联的第一电阻R1后接第九NMOS管N9的漏极,第一运算放大器A1的同相输入端还经串联的第二电阻R2后接第十一NMOS管N11的漏极,第一运算放大器A1的反相输入端接第一参考信号Vref1,第一运算放大器A1的输出端接第十PMOS管P10的栅极。
在本发明的一可选实施例中,如图6所示,第四跨导放大单元gm4采用具有共模反馈的互补差分放大结构,第四跨导放大单元gm4包括第十三PMOS管P13、第十四PMOS管P14、第十五PMOS管P15、第十六PMOS管P16、第十七PMOS管P17、第十八PMOS管P18、第十二NMOS管N12、第十三NMOS管N13、第十四NMOS管N14、第二运算放大器A2、第三电阻R3及第四电阻R4,第十三PMOS管P13的源极接工作电压VDD,第十三PMOS 管P13的栅极作为第一差分输入正端VC+,第十三PMOS管P13的漏极接第十四PMOS管 P14的漏极,第十四PMOS管P14的源极接工作电压VDD,第十四PMOS管P14的栅极接第十五PMOS管P15的栅极,第十五PMOS管P15的源极接工作电压VDD,第十五PMOS 管P15的漏极接第十六PMOS管P16的漏极,第十六PMOS管P16的源极接工作电压VDD,第十六PMOS管P16的栅极作为第一差分输入负端VC-,第十七PMOS管P17的源极接工作电压VDD,第十七PMOS管P17的漏极接第十四PMOS管P14的漏极,第十八PMOS管P18 的源极接工作电压VDD,第十八PMOS管P18的漏极接第十五PMOS管P15的漏极,第十二NMOS管N12的漏极接第十四PMOS管P14的漏极,且第十二NMOS管N12的漏极作为差分输出负端VOUT-,第十二NMOS管N12的栅极接第十七PMOS管P12的栅极并作为第二差分输入正端VA+,第十二NMOS管N12的源极接第十三NMOS管N13的漏极,第十三NMOS 管N13的栅极接第五偏置电压VB5,第十三NMOS管N13的源极接地,第十三NMOS管N13 的漏极还接第十四NMOS管N14的源极,第十四NMOS管N14的栅极接第十八PMOS管 P18的栅极并作为第二差分输入负端VA+,第十四NMOS管N14的漏极接第十五PMOS管 P15的漏极,且第十四NMOS管N14的漏极作为差分输出正端VOUT+,第二运算放大器A2 的同相输入端经串联的第三电阻R3后接第十二NMOS管N12的漏极,第二运算放大器A2 的同相输入端还经串联的第四电阻R4后接第十四NMOS管N14的漏极,A2第二运算放大器的反相输入端接第二参考信号Vref2,第二运算放大器A2的输出端接第十四PMOS管P14 的栅极。
在本发明的一可选实施例中,如图7所示,第五跨导放大单元gm5采用具有共模反馈的差分放大结构,第五跨导放大单元gm5包括第十九PMOS管P19、第二十PMOS管P20、第二十一PMOS管P21、第二十二PMOS管P22、第十五NMOS管N15、第十六NMOS管N16、第十七NMOS管N17、第三运算放大器A3、第五电阻R5及第六电阻R6,第十九PMOS管 P19的源极接工作电压VDD,第十九PMOS管P19的栅极作为第一差分输入正端VB+,第十九PMOS管P19的漏极接第二十PMOS管P20的漏极,第二十PMOS管P20的源极接工作电压VDD,第二十PMOS管P20的栅极接第二十一PMOS管P21的栅极,第二十一PMOS 管P21的源极接工作电压VDD,第二十一PMOS管P21的漏极接第二十二PMOS管P22的漏极,第二十二PMOS管P22的源极接工作电压VDD,第二十二PMOS管P20的栅极作为第一差分输入负端VB-,第十五NMOS管N15的漏极接第十九PMOS管P19的漏极,且第十五NMOS管N15的漏极作为差分输出负端VC-,第十五NMOS管N15的栅极作为第二差分输入正端VA+,第十五NMOS管N15的源极接第十六NMOS管N16的漏极,第十六NMOS 管N16的栅极接第六偏置电压VB6,第十六NMOS管N16的源极接地,第十六NMOS管N16 的漏极还接第十七NMOS管N17的源极,第十七NMOS管N17的栅极作为第二差分输入负端VA-,第十七NMOS管N17的漏极接第二十一PMOS管P21的漏极,且第十七NMOS管 N17的漏极作为差分输出正端VC-,第三运算放大器A3的同相输入端经串联的第五电阻R5 后接第十五NMOS管N15的漏极,第三运算放大器A3的同相输入端还经串联的第六电阻 R6后接第十七NMOS管N17的漏极,第三运算放大器A3的反相输入端接第三参考信号Vref3,第三运算放大器A3的输出端接第二十PMOS管P20的栅极。
在本发明的一可选实施例中,如图8所示,第六跨导放大单元gm6采用具有共模反馈的互补差分放大结构,第六跨导放大单元gm6包括第二十三PMOS管P23、第二十四PMOS管P24、第二十五PMOS管P25、第二十六PMOS管P26、第二十七PMOS管P27、第二十八 PMOS管P28、第十八NMOS管N18、第十九NMOS管N19、第二十NMOS管N20、第四运算放大器A4、第七电阻R7及第八电阻R8,第二十三PMOS管P23的源极接工作电压VDD,第二十三PMOS管P23的栅极作为第一差分输入正端VC+,第二十三PMOS管P23的漏极接第二十四PMOS管P24的漏极,第二十四PMOS管P24的源极接工作电压VDD,第二十四 PMOS管P24的栅极接第二十五PMOS管P25的栅极,第二十五PMOS管P25的源极接工作电压VDD,第二十五PMOS管P25的漏极接第二十六PMOS管P26的漏极,第二十六PMOS 管P26的源极接工作电压VDD,第二十六PMOS管P26的栅极作为第一差分输入负端VC-,第二十七PMOS管P27的源极接工作电压VDD,第二十七PMOS管P27的漏极接第二十四 PMOS管P24的漏极,第二十八PMOS管P28的源极接工作电压VDD,所述第二十八PMOS 管的漏极接所述第二十五PMOS管的漏极,所述第十八NMOS管的漏极接所述第二十四 PMOS管的漏极,且所述第十八NMOS管的漏极作为差分输出负端,第十八NMOS管N18 的栅极接第二十七PMOS管P27的栅极并作为第二差分输入正端VA+,第十八NMOS管N18 的源极接第十九NMOS管N19的漏极,第十九NMOS管N19的栅极接第七偏置电压VB7,第十九NMOS管N19的源极接地,第十九NMOS管N19的漏极还接第二十NMOS管N20 的源极,第二十NMOS管N20的栅极接第二十八PMOS管P28的栅极并作为第二差分输入负端VA-,第二十NMOS管N20的漏极接第二十五PMOS管P25的漏极,且第二十NMOS 管N20的漏极作为差分输出正端VOUT+,第四运算放大器A4的同相输入端经串联的第七电阻R7后接第十八NMOS管N18的漏极,第四运算放大器A4的同相输入端还经串联的第八电阻R8后接第二十NMOS管N20的漏极,第四运算放大器A4的反相输入端接第四参考信号Vref4,第四运算放大器A4的输出端接第二十四PMOS管P24的栅极。
在本发明的一可选实施例中,如图9所示,第七跨导放大单元gm7采用互补差分放大结构,第七跨导放大单元gm7包括第二十九PMOS管P29、第三十PMOS管P30、第三十一PMOS 管P31、第三十二PMOS管P32、第三十三PMOS管P33、第三十四PMOS管P34、第二十一NMOS管N21、第二十二NMOS管N22、第二十三NMOS管N23、第一电容C1及第二电容C2,第二十九PMOS管P29的源极接工作电压VDD,第二十九PMOS管P29的栅极接第二十九PMOS管P29的漏极,第二十九PMOS管P29的漏极接第三十PMOS管P30的漏极,第三十PMOS管P30的源极接工作电压VDD,第三十PMOS管P30的栅极接第三十一 PMOS管P31的漏极,第三十一PMOS管P31的源极接工作电压VDD,第三十一PMOS管 P31的栅极接第三十PMOS管P30的漏极,第三十一PMOS管P31的漏极接第三十二PMOS 管P32的漏极,第三十二PMOS管P32的源极接工作电压VDD,第三十二PMOS管P32的栅极接第三十二PMOS管P32的漏极,第三十三PMOS管P33的源极接工作电压VDD,第三十三PMOS管P33的漏极接第三十PMOS管P30的漏极,第三十四PMOS管P34的源极接工作电压VDD,第三十四PMOS管P34的漏极接第三十一PMOS管P31的漏极,第二十一NMOS管N21的漏极接第三十PMOS管P30的漏极,且第二十一NMOS管的漏极经串接的第一电容C1后作为差分输出负端VOUT-,第二十一NMOS管N21的栅极接第三十三PMOS 管P33的栅极并作为差分输入正端VIN+,第二十一NMOS管N21的源极接第二十二NMOS 管N22的漏极,第二十二NMOS管N22的栅极接第八偏置电压VB8,第二十二NMOS管N22 的源极接地,第二十二NMOS管N22的漏极还接第二十三NMOS管N23的源极,第二十三 NMOS管N23的栅极接第三十四PMOS管P34的栅极并作为差分输入负端VIN-,第二十三 NMOS管N23的漏极接第三十一PMOS管P33的漏极,且第二十三NMOS管N23的漏极经串接的第二电容C2后作为差分输出正端VOUT+。
详细地,执行完步骤S1~S5,得到如图2或如图10所示的四阶前馈补偿运算放大器,第一跨导放大单元gm1、第二跨导放大单元gm2、第三跨导放大单元gm3及第四跨导放大单元gm4构成四阶运放路径,为主放大路径;余下的第五跨导放大单元gm5、第六跨导放大单元gm6及第七跨导放大单元gm7为三个前馈级,第一跨导放大单元gm1、第五跨导放大单元gm5及第四跨导放大单元gm4构成三阶运放路径,第一跨导放大单元gm1及第六跨导放大单元gm6构成二阶运放路径,第七跨导放大单元gm7构成一阶运放路径;且一阶运放路径对二阶运放路径进行前馈补偿,二阶运放路径对三阶运放路径进行前馈补偿,三阶运放路径对四阶运放路径进行前馈补偿。
更详细地,如图10所示,由于工艺问题,四阶前馈补偿运算放大器中各级跨导放大单元之间的连接节点不可避免地存在寄生电容,同时由于多级级联,对应节点输出阻抗的影响也不可不察。由于决定一个运算放大器的传递函数的主要参数为增益、极点以及零点,所以依次求解这三个参数便可以得到高阶多路前馈补偿运算放大器的传递函数。
首先,从图2和图10可以看出,此四阶前馈补偿运算放大器的最高阶路径为第一跨导放大单元gm1、第二跨导放大单元gm2、第三跨导放大单元gm3及第四跨导放大单元gm4构成的四阶运放路径,而运算放大器的增益随着级联阶数的增加而增加,所以此四阶前馈补偿运算放大器的直流增益可以近似等于其四阶运放路径的直流增益,即:
A0≈A1A2A3A4 (1)
其中,A0为此四阶前馈补偿运算放大器的增益,A1-A4分别为第一跨导放大单元gm1、第二跨导放大单元gm2、第三跨导放大单元gm3及第四跨导放大单元gm4的增益。
其次,由于该四阶前馈运算放大器中只有前馈支路,而不存在反馈支路,所以其传递函数的极点由其各个节点决定,即:
其中,电容C1-C3分别为节点A、B、C的寄生电容,电容C4为输出节点寄生电容与运算放大器负载电容之和,电阻r1-r3分别为节点A、B、C的输出阻抗,电阻r4为输出节点输出阻抗与负载阻抗的并联阻抗。
最后,对于一个最简单的二阶前馈补偿运算放大器,如图11所示,其主路由跨导放大单元gma和跨导放大单元gmb组成,前馈支路由跨导放大单元gmc组成,电容Ca-Cb分别为节点的寄生电容,电阻ra-rb分别为节点的输出阻抗。该前馈运算放大器系统传递函数存在一个零点,并且可以表示为:
其中,ωZ为频率零点,Gma~Gmc分别为跨导放大单元gma~gmc的跨导值。
在图2或图10所示的四阶前馈补偿运算放大器中,四阶运放路径由三阶运放路径进行补偿,三阶运放路径由二阶运放路径进行补偿,二阶运放路径由一阶运放路径进行补偿。这样经过三次补偿就会使得该运算放大器产生三个零点。
对于由四阶运放路径和三阶运放路径产生的零点,由于第一跨导放大单元gm1、第二跨导放大单元gm2被这两条路径公用,所以这两条路径产生的零点与第二跨导放大单元gm2、第三跨导放大单元gm3及第五跨导放大单元gm5产生的零点相等,利用式(3)可以得到该零点为:
其中,ωZ1为第一个频率零点,Gm2为第二跨导放大单元gm2的跨导值,Gm3为第三跨导放大单元gm3的跨导值,Gm5为第五跨导放大单元gm5的跨导值。
同理,对于三阶运放路径和二阶运放路径产生的零点,利用和ωZ1求解相同的方法,该零点与第四跨导放大单元gm4、第五跨导放大单元gm5及第六跨导放大单元gm6产生的零点相等,并且可以表示为:
其中,ωZ2为第二个频率零点,Gm4为第四跨导放大单元gm4的跨导值,Gm6为第六跨导放大单元gm6的跨导值。
同理,对于二阶运放路径和一阶运放路径产生的零点,利用和ωZ1求解相同的方法,该零点与第一跨导放大单元gm1、第六跨导放大单元gm6及第七跨导放大单元gm7产生的零点相等,利用式(3)可以得到该零点为:
其中,ωZ3为第三个频率零点,Gm1为第一跨导放大单元gm1的跨导值,Gm7为第七跨导放大单元gm7的跨导值。
需要注意的是,上面式(4)-(6)所表示的三个零点是忽略了前馈运算放大器另外两条运放路径下的零点,而不是整个四阶前馈运算放大器系统传递函数的真正的零点。根据式(1)-(2), (4)-(6),可以得到该四阶前馈运算放大器整体的系统传递函数为:
最后,通过对该四阶前馈补偿运算放大器中各级跨导的约束可以使得其满足增益和稳定性要求。本发明一可选实施例中采用的约束关系如下所示:
因此,本发明提出了一种无需复杂的数学推导计算而是通过对于高阶多路前馈运算放大器系统结构直观的理解得到其系统传递函数的方法,且本发明的四阶前馈补偿运算放大器基于65nm CMOS工艺设计实现。此外,该四阶前馈补偿运算放大器电路级实现上利用了如电流复用技术、共源共栅结构、相同尺寸的二极管连接的晶体管对与交叉耦合晶体管对并联结构以及互补差分AB类工作方式等放大器性能的优化技术。
详细地,为了提升运算放大器的性能,采用了多种优化技术。其一,第一跨导放大单元 gm1中第一NMOS管N1和第二NMOS管N2采用了共源共栅结构来实现高的增益以减小后级的噪声贡献。其二,第一跨导放大单元gm1、第二跨导放大单元gm2及第七跨导放大单元gm7中采用了相同尺寸的二极管连接的PMOS管和交叉耦合的PMOS管对来同时实现高增益和确定的输出直流电压,尽管如此,为了保证该运算放大器足够的输出电压摆幅,所以在第三跨导放大单元gm3、第四跨导放大单元gm4、第五跨导放大单元gm5及第六跨导放大单元gm6中并没有采用这样的技术。其三,从式(8)可以看出,运算放大器的前馈支路的跨导较大,所以第三跨导放大单元gm3及第四跨导放大单元gm4可以采用PMOS管差分对实现,而前馈支路跨导第五跨导放大单元gm5、第六跨导放大单元gm6及第七跨导放大单元gm7必须采用载流子迁移率更高的NMOS管差分对实现。其四,在第四跨导放大单元gm4、第六跨导放大单元gm6及第七跨导放大单元gm7中采用了电流复用技术来减小功耗。其五,由于输出级在第四跨导放大单元gm4、第六跨导放大单元gm6及第七跨导放大单元gm7中的跨导最高,所以这两级运算放大器采用了互补差分AB类工作模式。
在本发明的一可选实施例中,基于65nm CMOS工艺设计实现对应的四阶前馈补偿运算放大器,并且其在驱动400fF电容负载时的幅频响应和相频响应曲线如图12所示,如图12 所示,横坐标统一为Frequency(频率),对应单位为赫兹(Hz),纵坐标Magnitude、Phase分别为幅度和相位,对应单位为分贝(dB)和度(deg)。由图12可知,其在直流、250MHz、340MHz以及1GHz下的增益分别为64.6dB,44.0dB,40.1dB以及11.5dB,且其相位裕度和功耗分别为72.1°,12.96mW。因此,本发明提出的四阶前馈补偿运算放大器能满足中频高达340MHz、采样频率达2GHz的连续时间带通sigma-delta调制器中运算放大器的增益需求。
综上所述,在本发明所提供的四阶前馈补偿运算放大器及其设计方法中,基于“以四阶运放路径为主”的结构设计,其最高阶路径为四阶运放路径,而运算放大器的增益随着级联阶数的增加而增加,其直流增益可以近似等于其四阶运放路径的直流增益,基于“相邻两阶运放路径中较低的一阶对较高的一阶递次进行前馈补偿”的结构设计,相邻两阶运放路径产生的零点等于除开公用部分外的等效于二阶前馈运算放大器的零点,从而很容易就能根据该结构设计得到对应传递函数的三个零点,并且该四阶前馈补偿运算放大器中只有前馈支路,不存在反馈支路,所以其传递函数的极点由其各个节点决定,根据各个节点的寄生电容和输出阻抗即可得到对应的极点,根据得到的直流增益、三个零点和四个极点,即可得到该四阶前馈补偿运算放大器的传递函数,基于该四阶前馈补偿运算放大器的电路结构设计,很容易就能得出其传递函数;此外,基于得出的传递函数及连续时间带通sigma-delta调制器的增益需求,能反向推导出该四阶前馈补偿运算放大器中各跨导放大单元之间的跨导约束关系,按照对应的跨导约束关系对各跨导放大单元进行选择设计,形成的四阶前馈补偿运算放大器能有效满足连续时间带通sigma-delta调制器的使用需求。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
Claims (11)
1.一种四阶前馈补偿运算放大器,其特征在于,包括第一跨导放大单元、第二跨导放大单元、第三跨导放大单元、第四跨导放大单元、第五跨导放大单元、第六跨导放大单元及第七跨导放大单元;
所述第一跨导放大单元、所述第二跨导放大单元、所述第三跨导放大单元及所述第四跨导放大单元依次级联,所述第一跨导放大单元、所述第二跨导放大单元、所述第三跨导放大单元及所述第四跨导放大单元构成四阶运放路径;
所述第五跨导放大单元的输入端接所述第一跨导放大单元的输出端,所述第五跨导放大单元的输出端接所述第四跨导放大单元的输入端,所述第一跨导放大单元、所述第五跨导放大单元及所述第四跨导放大单元构成三阶运放路径;
所述第六跨导放大单元的输入端接所述第一跨导放大单元的输出端,所述第六跨导放大单元的输出端接所述第四跨导放大单元的输出端,所述第一跨导放大单元及所述第六跨导放大单元构成二阶运放路径;
所述第七跨导放大单元的输入端接所述第一跨导放大单元的输入端,所述第七跨导放大单元的输出端接所述第四跨导放大单元的输出端,所述第七跨导放大单元构成一阶运放路径;
其中,所述一阶运放路径对所述二阶运放路径进行前馈补偿,所述二阶运放路径对所述三阶运放路径进行前馈补偿,所述三阶运放路径对所述四阶运放路径进行前馈补偿。
2.根据权利要求1所述的四阶前馈补偿运算放大器,其特征在于,所述第一跨导放大单元采用共源共栅的差分放大结构,所述第一跨导放大单元包括第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管及第五NMOS管,所述第一PMOS管的源极接工作电压,所述第一PMOS管的栅极接所述第一PMOS管的漏极,所述第二PMOS管的源极接所述工作电压,所述第二PMOS管的栅极接所述第三PMOS管的漏极,所述第二PMOS管的漏极接所述第三PMOS管的栅极,所述第二PMOS管的漏极还接所述第一PMOS管的漏极,所述第三PMOS管的源极接所述工作电压,所述第三PMOS管的漏极还接所述第四PMOS管的漏极,所述第四PMOS管的源极接所述工作电压,所述第四PMOS管的栅极接所述第四PMOS管的漏极,所述第一NMOS管的漏极接所述第一PMOS管的漏极,且所述第一NMOS管的漏极作为差分输出负端,所述第一NMOS管的栅极接第一偏置电压,所述第一NMOS管的源极接所述第二NMOS管的漏极,所述第二NMOS管的栅极作为差分输入正端,所述第二NMOS管的源极接所述第三NMOS管的漏极,所述第三NMOS管的栅极接第二偏置电压,所述第三NMOS管的源极接地,所述第三NMOS管的漏极还接所述第四NMOS管的源极,所述第四NMOS管的栅极作为差分输入负端,所述第四NMOS管的漏极接所述第五NMOS管的源极,所述第五NMOS管的栅极接所述第一偏置电压,所述第五NMOS管的漏极接所述第三PMOS管的漏极,且所述第五NMOS管的漏极作为差分输出正端。
3.根据权利要求2所述的四阶前馈补偿运算放大器,其特征在于,所述第二跨导放大单元采用差分放大结构,所述第二跨导放大单元包括第五PMOS管、第六PMOS管、第七PMOS管、第八PMOS管、第六NMOS管、第七NMOS管及第八NMOS管,所述第五PMOS管的源极接所述工作电压,所述第五PMOS管的栅极接所述第五PMOS管的漏极,所述第六PMOS管的源极接所述工作电压,所述第六PMOS管的栅极接所述第七PMOS管的漏极,所述第六PMOS管的漏极接所述第七PMOS管的栅极,所述第六PMOS管的漏极还接所述第五PMOS管的漏极,所述第七PMOS管的源极接所述工作电压,所述第七PMOS管的漏极还接所述第八PMOS管的漏极,所述第八PMOS管的源极接所述工作电压,所述第八PMOS管的栅极接所述第八PMOS管的漏极,所述第六NMOS管的漏极接所述第五PMOS管的漏极,且所述第六NMOS管的漏极作为差分输出负端,所述第六NMOS管的栅极作为差分输入正端,所述第六NMOS管的源极接所述第七NMOS管的漏极,所述第七NMOS管的栅极接第三偏置电压,所述第七NMOS管的源极接地,所述第七NMOS管的漏极还接所述第八NMOS管的源极,所述第八NMOS管的栅极作为差分输入负端,所述第八NMOS管的漏极接所述第七PMOS管的漏极,且所述第八NMOS管的漏极作为差分输出正端。
4.根据权利要求3所述的四阶前馈补偿运算放大器,其特征在于,所述第三跨导放大单元采用具有共模反馈的差分放大结构,所述第三跨导放大单元包括第九PMOS管、第十PMOS管、第十一PMOS管、第十二PMOS管、第九NMOS管、第十NMOS管、第十一NMOS管、第一运算放大器、第一电阻及第二电阻,所述第九PMOS管的源极接所述工作电压,所述第九PMOS管的栅极作为第一差分输入正端,所述第九PMOS管的漏极接所述第十PMOS管的漏极,所述第十PMOS管的源极接所述工作电压,所述第十PMOS管的栅极接所述第十一PMOS管的栅极,所述第十一PMOS管的源极接所述工作电压,所述第十一PMOS管的漏极接所述第十二PMOS管的漏极,所述第十二PMOS管的源极接所述工作电压,所述第十二PMOS管的栅极作为第一差分输入负端,所述第九NMOS管的漏极接所述第九PMOS管的漏极,且所述第九NMOS管的漏极作为差分输出负端,所述第九NMOS管的栅极作为第二差分输入正端,所述第九NMOS管的源极接所述第十NMOS管的漏极,所述第十NMOS管的栅极接第四偏置电压,所述第十NMOS管的源极接地,所述第十NMOS管的漏极还接所述第十一NMOS管的源极,所述第十一NMOS管的栅极作为第二差分输入负端,所述第十一NMOS管的漏极接所述第十一PMOS管的漏极,且所述第十一NMOS管的漏极作为差分输出正端,所述第一运算放大器的同相输入端经串联的所述第一电阻后接所述第九NMOS管的漏极,所述第一运算放大器的同相输入端还经串联的所述第二电阻后接所述第十一NMOS管的漏极,所述第一运算放大器的反相输入端接第一参考信号,所述第一运算放大器的输出端接所述第十PMOS管的栅极。
5.根据权利要求4所述的四阶前馈补偿运算放大器,其特征在于,所述第四跨导放大单元采用具有共模反馈的互补差分放大结构,所述第四跨导放大单元包括第十三PMOS管、第十四PMOS管、第十五PMOS管、第十六PMOS管、第十七PMOS管、第十八PMOS管、第十二NMOS管、第十三NMOS管、第十四NMOS管、第二运算放大器、第三电阻及第四电阻,所述第十三PMOS管的源极接所述工作电压,所述第十三PMOS管的栅极作为第一差分输入正端,所述第十三PMOS管的漏极接所述第十四PMOS管的漏极,所述第十四PMOS管的源极接所述工作电压,所述第十四PMOS管的栅极接所述第十五PMOS管的栅极,所述第十五PMOS管的源极接所述工作电压,所述第十五PMOS管的漏极接所述第十六PMOS管的漏极,所述第十六PMOS管的源极接所述工作电压,所述第十六PMOS管的栅极作为第一差分输入负端,所述第十七PMOS管的源极接所述工作电压,所述第十七PMOS管的漏极接所述第十四PMOS管的漏极,所述第十八PMOS管的源极接所述工作电压,所述第十八PMOS管的漏极接所述第十五PMOS管的漏极,所述第十二NMOS管的漏极接所述第十四PMOS管的漏极,且所述第十二NMOS管的漏极作为差分输出负端,所述第十二NMOS管的栅极接所述第十七PMOS管的栅极并作为第二差分输入正端,所述第十二NMOS管的源极接所述第十三NMOS管的漏极,所述第十三NMOS管的栅极接第五偏置电压,所述第十三NMOS管的源极接地,所述第十三NMOS管的漏极还接所述第十四NMOS管的源极,所述第十四NMOS管的栅极接所述第十八PMOS管的栅极并作为第二差分输入负端,所述第十四NMOS管的漏极接所述第十五PMOS管的漏极,且所述第十四NMOS管的漏极作为差分输出正端,所述第二运算放大器的同相输入端经串联的所述第三电阻后接所述第十二NMOS管的漏极,所述第二运算放大器的同相输入端还经串联的所述第四电阻后接所述第十四NMOS管的漏极,所述第二运算放大器的反相输入端接第二参考信号,所述第二运算放大器的输出端接所述第十四PMOS管的栅极。
6.根据权利要求5所述的四阶前馈补偿运算放大器,其特征在于,所述第五跨导放大单元采用具有共模反馈的差分放大结构,所述第五跨导放大单元包括第十九PMOS管、第二十PMOS管、第二十一PMOS管、第二十二PMOS管、第十五NMOS管、第十六NMOS管、第十七NMOS管、第三运算放大器、第五电阻及第六电阻,所述第十九PMOS管的源极接所述工作电压,所述第十九PMOS管的栅极作为第一差分输入正端,所述第十九PMOS管的漏极接所述第二十PMOS管的漏极,所述第二十PMOS管的源极接所述工作电压,所述第二十PMOS管的栅极接所述第二十一PMOS管的栅极,所述第二十一PMOS管的源极接所述工作电压,所述第二十一PMOS管的漏极接所述第二十二PMOS管的漏极,所述第二十二PMOS管的源极接所述工作电压,所述第二十二PMOS管的栅极作为第一差分输入负端,所述第十五NMOS管的漏极接所述第十九PMOS管的漏极,且所述第十五NMOS管的漏极作为差分输出负端,所述第十五NMOS管的栅极作为第二差分输入正端,所述第十五NMOS管的源极接所述第十六NMOS管的漏极,所述第十六NMOS管的栅极接第六偏置电压,所述第十六NMOS管的源极接地,所述第十六NMOS管的漏极还接所述第十七NMOS管的源极,所述第十七NMOS管的栅极作为第二差分输入负端,所述第十七NMOS管的漏极接所述第二十一PMOS管的漏极,且所述第十七NMOS管的漏极作为差分输出正端,所述第三运算放大器的同相输入端经串联的所述第五电阻后接所述第十五NMOS管的漏极,所述第三运算放大器的同相输入端还经串联的所述第六电阻后接所述第十七NMOS管的漏极,所述第三运算放大器的反相输入端接第三参考信号,所述第三运算放大器的输出端接所述第二十PMOS管的栅极。
7.根据权利要求6所述的四阶前馈补偿运算放大器,其特征在于,所述第六跨导放大单元采用具有共模反馈的互补差分放大结构,所述第六跨导放大单元包括第二十三PMOS管、第二十四PMOS管、第二十五PMOS管、第二十六PMOS管、第二十七PMOS管、第二十八PMOS管、第十八NMOS管、第十九NMOS管、第二十NMOS管、第四运算放大器、第七电阻及第八电阻,所述第二十三PMOS管的源极接所述工作电压,所述第二十三PMOS管的栅极作为第一差分输入正端,所述第二十三PMOS管的漏极接所述第二十四PMOS管的漏极,所述第二十四PMOS管的源极接所述工作电压,所述第二十四PMOS管的栅极接所述第二十五PMOS管的栅极,所述第二十五PMOS管的源极接所述工作电压,所述第二十五PMOS管的漏极接所述第二十六PMOS管的漏极,所述第二十六PMOS管的源极接所述工作电压,所述第二十六PMOS管的栅极作为第一差分输入负端,所述第二十七PMOS管的源极接所述工作电压,所述第二十七PMOS管的漏极接所述第二十四PMOS管的漏极,所述第二十八PMOS管的源极接所述工作电压,所述第二十八PMOS管的漏极接所述第二十五PMOS管的漏极,所述第十八NMOS管的漏极接所述第二十四PMOS管的漏极,且所述第十八NMOS管的漏极作为差分输出负端,所述第十八NMOS管的栅极接所述第二十七PMOS管的栅极并作为第二差分输入正端,所述第十八NMOS管的源极接所述第十九NMOS管的漏极,所述第十九NMOS管的栅极接第七偏置电压,所述第十九NMOS管的源极接地,所述第十九NMOS管的漏极还接所述第二十NMOS管的源极,所述第二十NMOS管的栅极接所述第二十八PMOS管的栅极并作为第二差分输入负端,所述第二十NMOS管的漏极接所述第二十五PMOS管的漏极,且所述第二十NMOS管的漏极作为差分输出正端,所述第四运算放大器的同相输入端经串联的所述第七电阻后接所述第十八NMOS管的漏极,所述第四运算放大器的同相输入端还经串联的所述第八电阻后接所述第二十NMOS管的漏极,所述第四运算放大器的反相输入端接第四参考信号,所述第四运算放大器的输出端接所述第二十四PMOS管的栅极。
8.根据权利要求7所述的四阶前馈补偿运算放大器,其特征在于,所述第七跨导放大单元采用互补差分放大结构,所述第七跨导放大单元包括第二十九PMOS管、第三十PMOS管、第三十一PMOS管、第三十二PMOS管、第三十三PMOS管、第三十四PMOS管、第二十一NMOS管、第二十二NMOS管、第二十三NMOS管、第一电容及第二电容,所述第二十九PMOS管的源极接所述工作电压,所述第二十九PMOS管的栅极接所述第二十九PMOS管的漏极,所述第二十九PMOS管的漏极接所述第三十PMOS管的漏极,所述第三十PMOS管的源极接所述工作电压,所述第三十PMOS管的栅极接所述第三十一PMOS管的漏极,所述第三十一PMOS管的源极接所述工作电压,所述第三十一PMOS管的栅极接所述第三十PMOS管的漏极,所述第三十一PMOS管的漏极接所述第三十二PMOS管的漏极,所述第三十二PMOS管的源极接所述工作电压,所述第三十二PMOS管的栅极接所述第三十二PMOS管的漏极,所述第三十三PMOS管的源极接所述工作电压,所述第三十三PMOS管的漏极接所述第三十PMOS管的漏极,所述第三十四PMOS管的源极接所述工作电压,所述第三十四PMOS管的漏极接所述第三十一PMOS管的漏极,所述第二十一NMOS管的漏极接所述第三十PMOS管的漏极,且所述第二十一NMOS管的漏极经串接的所述第一电容后作为差分输出负端,所述第二十一NMOS管的栅极接所述第三十三PMOS管的栅极并作为差分输入正端,所述第二十一NMOS管的源极接所述第二十二NMOS管的漏极,所述第二十二NMOS管的栅极接第八偏置电压,所述第二十二NMOS管的源极接地,所述第二十二NMOS管的漏极还接所述第二十三NMOS管的源极,所述第二十三NMOS管的栅极接所述第三十四PMOS管的栅极并作为差分输入负端,所述第二十三NMOS管的漏极接所述第三十一PMOS管的漏极,且所述第二十三NMOS管的漏极经串接的所述第二电容后作为差分输出正端。
9.根据权利要求1-8中任一项所述的四阶前馈补偿运算放大器,其特征在于,所述四阶前馈补偿运算放大器基于65nm CMOS工艺设计完成。
10.一种四阶前馈补偿运算放大器的设计方法,其特征在于,包括步骤:
提供第一跨导放大单元、第二跨导放大单元、第三跨导放大单元、第四跨导放大单元、第五跨导放大单元、第六跨导放大单元及第七跨导放大单元;
利用所述第一跨导放大单元、所述第二跨导放大单元、所述第三跨导放大单元及所述第四跨导放大单元构成四阶运放路径;
利用所述第一跨导放大单元、所述第五跨导放大单元及所述第四跨导放大单元构成三阶运放路径,并通过所述三阶运放路径对所述四阶运放路径进行前馈补偿;
利用所述第一跨导放大单元及所述第六跨导放大单元构成二阶运放路径,并通过所述二阶运放路径对所述三阶运放路径进行前馈补偿;
利用所述第七跨导放大单元构成一阶运放路径,并通过所述一阶运放路径对所述二阶运放路径进行前馈补偿。
11.根据权利要求10所述的四阶前馈补偿运算放大器的设计方法,其特征在于,基于共源共栅的差分放大技术形成所述第一跨导放大单元,基于差分放大技术形成所述第二跨导放大单元,基于共模反馈的差分放大技术形成所述第三跨导放大单元和所述第五跨导放大单元,基于共模反馈的互补差分放大技术形成所述第四跨导放大单元和所述第六跨导放大单元,基于互补差分放大技术形成所述第七跨导放大单元。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111221171.3A CN113890496A (zh) | 2021-10-20 | 2021-10-20 | 四阶前馈补偿运算放大器及其设计方法 |
PCT/CN2021/140254 WO2023065522A1 (zh) | 2021-10-20 | 2021-12-22 | 四阶前馈补偿运算放大器及其设计方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111221171.3A CN113890496A (zh) | 2021-10-20 | 2021-10-20 | 四阶前馈补偿运算放大器及其设计方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113890496A true CN113890496A (zh) | 2022-01-04 |
Family
ID=79003923
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111221171.3A Pending CN113890496A (zh) | 2021-10-20 | 2021-10-20 | 四阶前馈补偿运算放大器及其设计方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN113890496A (zh) |
WO (1) | WO2023065522A1 (zh) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6549074B2 (en) * | 2000-12-05 | 2003-04-15 | Nippon Telegraph And Telephone Corporation | Transconductance amplifier, filter using the transconductance amplifier and tuning circuitry for transconductance amplifier in the filter |
CN104270107B (zh) * | 2014-10-28 | 2017-02-22 | 李梦雄 | 一种有源前馈电路构成频率补偿的差分运算放大器 |
CN105811889B (zh) * | 2016-04-20 | 2019-03-05 | 佛山臻智微芯科技有限公司 | 一种前馈补偿式跨导运算放大器 |
CN106027060B (zh) * | 2016-05-20 | 2019-02-26 | 复旦大学 | 一种输入前馈式Delta-Sigma调制器 |
CN109672418A (zh) * | 2018-12-19 | 2019-04-23 | 佛山臻智微芯科技有限公司 | 一种采用前馈补偿的高增益运算放大器 |
-
2021
- 2021-10-20 CN CN202111221171.3A patent/CN113890496A/zh active Pending
- 2021-12-22 WO PCT/CN2021/140254 patent/WO2023065522A1/zh unknown
Also Published As
Publication number | Publication date |
---|---|
WO2023065522A1 (zh) | 2023-04-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Szczepanski et al. | A linear fully balanced CMOS OTA for VHF filtering applications | |
Palmisano et al. | CMOS current amplifiers | |
US6335655B1 (en) | Filter circuit | |
Kasimis et al. | 1.2 V BiCMOS sinh-domain filters | |
CN107134984B (zh) | 失调电压消除电路 | |
Shahsavari et al. | A new frequency compensation method based on differential current conveyor | |
Hwang et al. | Design of current‐mode MOSFET‐C filters using OTRAs | |
CN107666312B (zh) | 一种宽输入电压范围高线性度cmos跨导单元电路 | |
CN106899272B (zh) | 一种跨导放大器及滤波器 | |
CN113890496A (zh) | 四阶前馈补偿运算放大器及其设计方法 | |
Xu et al. | A systematic approach in constructing fully differential amplifiers | |
Sun et al. | Explicit design formulas for current‐mode leap‐frog OTA‐C filters and 300 MHz CMOS seventh‐order linear phase filter | |
Lampinen et al. | An optimization approach to designing OTAs for low-voltage sigma-delta modulators | |
Duque-Carrillo et al. | Programmable switched-capacitor bump equalizer architecture | |
Castello et al. | A very linear BiCMOS transconductor for high-frequency filtering applications | |
US20240223140A1 (en) | Fourth-order feedforward-compensation operational amplifier and method for designing the same | |
Walker et al. | An approach to fully differential circuit design without common-mode feedback | |
Farshidi | Synthesis of class-AB log-domain filters based on nonlinear transconductance | |
Khoury et al. | Synthesis of arbitrary rational transfer functions in s using uniform distributed RC active circuits | |
Denisenko et al. | New and perspective directions for the development of active RC-and RLC-filter architectures of the Sallen-Key family | |
Palumbo et al. | Design guidelines for optimized nested miller compensation | |
Ndjountche et al. | Improved structures for programmable filters: Application in a switched-capacitor adaptive filter design | |
Leuciuc | A wide linear range low-voltage transconductor | |
Bayard | CFOA based inverting amplifier bandwidth enhancement | |
Matter et al. | CMOS single-stage fully differential telescopic cascode OTA with gain boosted technique for 14Bit lOOMSps pipelined ADC |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |