CN113760817B - 一种综合计算系统 - Google Patents

一种综合计算系统 Download PDF

Info

Publication number
CN113760817B
CN113760817B CN202111048248.1A CN202111048248A CN113760817B CN 113760817 B CN113760817 B CN 113760817B CN 202111048248 A CN202111048248 A CN 202111048248A CN 113760817 B CN113760817 B CN 113760817B
Authority
CN
China
Prior art keywords
module
sub
computing unit
custom
computing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111048248.1A
Other languages
English (en)
Other versions
CN113760817A (zh
Inventor
何其伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Sense Intelligent Technology Co ltd
Original Assignee
Shanghai Sense Intelligent Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Sense Intelligent Technology Co ltd filed Critical Shanghai Sense Intelligent Technology Co ltd
Priority to CN202111048248.1A priority Critical patent/CN113760817B/zh
Publication of CN113760817A publication Critical patent/CN113760817A/zh
Application granted granted Critical
Publication of CN113760817B publication Critical patent/CN113760817B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/161Computing infrastructure, e.g. computer clusters, blade chassis or hardware partitioning
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Bus Control (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明涉及一种综合计算系统,所述综合计算系统包括传统计算单元,协计算单元,自定义IPU总线插槽,定制计算单元、电源单元,本发明解决现有自动化设备的计算机系统体积大,可靠性低,实时性差,升级不灵活,成本高等诸多问题。

Description

一种综合计算系统
技术领域
本发明涉及新的计算架构,特别提供了一种综合计算系统。
背景技术
自动化控制现场需求各种各样,实时、冗余、高带宽、同步等多种个性化需求难以满足,进行针对性研制要花费大量成本。工作环境也十分恶劣,高温、高湿、粉尘、盐雾、振动、电磁干扰等都对设备的可靠性提出了严重挑战。一旦系统发生故障,将会直接导致经济损失,甚至影响人员生命安全。
尤其是在火箭的热强度试验中,需要设计一个巨大的温度场,模拟火箭上升中过程中温度的剧烈变化。因此,需要分布式高性能闭环控制器,它的控制周期必须小于0.1ms。传统的闭环控制由于闭环计算都是在传统计算单元完成,由于通信环节较多,以及依赖操作系统调度,传统的闭环控制周期往往无法满足该要求。
发明内容
本发明实施例的目的在于提供一种综合计算系统,旨在满足自动化控制现场各种各样的个性化需求。
本发明实施例是这样实现的,
一种综合计算系统,其特征在于,
所述综合计算系统包括一个传统计算单元、一个或多个协计算单元、一个或多个自定义IPU总线插槽,一个或多个定制计算单元,
所述传统计算单元直接连接一个或多个协计算单元,
所述传统计算单元、协计算单元、定制计算单元都与IPU总线插槽相连接,传统计算单元连接一个或多个自定义IPU总线插槽,每个协计算单元连接一个或多个自定义IPU总线插槽,每个定制计算单元连接一个自定义IPU总线插槽,
所述自定义IPU总线插槽包括一种或一种以上协议信号线与GPIO信号线,传统计算单元与协计算单元之间直接通过传统计算单元自带的协议信号线进行通信,传统计算单元与定制计算单元通过自定义IPU总线插槽中传统计算单元自带的协议信号线进行通信,协计算单元与定制计算单元通过自定义IPU总线插槽中GPIO信号线进行通信。
本发明通过传统计算单元、协计算单元和定制计算单元的相互配合,能够满足自动化控制现场各种各样的个性化需求。
附图说明
下面结合附图及实施方式对本发明作进一步详细的说明:
图1为 整体框图,
图2为 IPU总线插槽组成框图,
图3为 协计算单元组成框图,
图4为 协计算单元组成框图,
图5为 协计算单元组成框图,
图6为 协计算单元组成框图,
图7为 协计算单元通信模块组成框图,
图8为 协计算单元通信模块组成框图,
图9为 协计算单元通信模块组成框图,
图10为 协计算单元接口时序模块组成框图,
图11为 协计算单元接口时序模块组成框图,
图12为 协计算单元接口时序模块组成框图,
图13为 协计算单元接口时序模块组成框图,
图14为 协计算单元并行计算模块组成框图,
图15为 协计算单元握手模块组成框图,
图16为 定制计算单元组成框图,
图17为 定制计算单元组成框图,
图18为 定制计算单元组成框图,
图19为 定制计算单元组成框图,
图20为 定制计算单元组成框图,
图21为 定制计算单元组成框图,
图22为 定制计算单元组成框图,
图23为 定制计算单元组成框图,
图24为 定制计算单元组成框图,
图25为 定制计算单元组成框图,
图26为 定制计算单元组成框图,
图27为 定制计算单元组成框图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施示例仅仅用以解释本发明,并不用于限定本发明。
自动化控制现场需求各种各样,实时、冗余、高带宽、同步等多种个性化需求难以满足,进行针对性研制要花费大量成本。工作环境也十分恶劣,高温、高湿、粉尘、盐雾、振动、电磁干扰等都对设备的可靠性提出了严重挑战。一旦系统发生故障,将会直接导致经济损失,甚至影响人员生命安全。
比如现有的自动化控制现场需求的技术要求更高,在架构、计算能力、接口与总线方面有以下问题:
有的应用要求同步多个通道的采集过程,
有的应用输入输出通道之间存在逻辑关系,而且要实时响应,
有的应用要求保证整个系统的闭环控制精度,
这些通道有可能来自不同的功能板卡,而工控机的板卡间协同处理能力必须通过CPU完成,板卡的协同处理速度顶多在ms级别,难以满足要求,
有的应用稳定性要求非常高,如果操作系统发生崩溃或者重启,就不能正确的控制外部通道,有可能造成设备损坏,甚至人员伤亡。
经过大量硬件架构师的长期精心实践与设计,我们提出了一种综合计算系统,能够有效的解决以上问题。其具体方案如下(如图1所示):
一种综合计算系统,其特征在于,
所述综合计算系统包括一个传统计算单元、一个或多个协计算单元、一个或多个自定义IPU总线插槽,一个或多个定制计算单元,
所述传统计算单元直接连接一个或多个协计算单元,
所述传统计算单元、协计算单元、定制计算单元都与IPU总线插槽相连接,传统计算单元连接一个或多个自定义IPU总线插槽,每个协计算单元连接一个或多个自定义IPU总线插槽,每个定制计算单元连接一个自定义IPU总线插槽,
所述自定义IPU总线插槽包括一种或一种以上协议信号线与GPIO信号线(如图2所示),传统计算单元与协计算单元之间直接通过传统计算单元自带的协议信号线进行通信,传统计算单元与定制计算单元通过自定义IPU总线插槽中传统计算单元自带的协议信号线进行通信,协计算单元与定制计算单元通过自定义IPU总线插槽中GPIO信号线进行通信。
由于协计算单元与定制计算单元都相对独立于传统计算单元,所以如果传统计算单元发生崩溃或者重启,由协计算单元与定制计算单元正确的控制外部通道,不会造成设备损坏,更不会造成人员伤亡。
尤其有的场合温度稳定性要求极高。一般工控机的散热采用风扇,时间长了风扇会积攒灰尘,散热效果会变差,甚至会失灵,电脑因CPU温度过高产生故障。尤其有的场合因为加工粉尘很多,一般工控机设计有通风孔用于散热,粉尘通过这些孔洞大量进入机箱内部,积存在风扇内部或其他关键部位,导致CPU故障,并最终导致全系统故障,酿成巨大损失。而这种时候,本发明由协计算单元与定制计算单元正确的控制外部通道,不会造成设备损坏,更不会人员伤亡。
有些设备在现场调试时、甚至销售后才发现有设计缺陷,一般的硬件设备只能通过召回的方式解决。而这种时候,本发明只需远程升级协计算单元与定制计算单元的相关固件,即可解决问题,这大大降低了修复问题的成本,以及缩短了升级的时间。
优选的,传统计算单元与协计算单元之间直接通过传统计算单元自带的PCI/PCIe协议信号线进行通信。由于PCI/PCIe 协议信号线的带宽远远大于一般常见的总线协议,使得一个传统计算单元往往可以支持多个协计算单元、定制计算单元与传统计算单元的快速通信。
有的应用因为数据量非常大,如果通过扩展总线传至计算机,总线带宽会不够,只有处理滞后的计算数据传输至计算机才行,工控机难以满足。由于PCI/PCIe协议信号线的带宽远远大于一般常见的总线协议,使得一个传统计算单元往往可以支持多个协计算单元、定制计算单元与传统计算单元的快速通信。
优选的,传统计算单元与定制计算单元通过自定义IPU总线插槽中传统计算单元自带的PCI/PCIe或USB协议信号线进行通信。
一般的扩展卡,工控机的扩展必须设计成PCI或者PCIe接口,才能正常工作,接口设计难度大,成本高,且无法在同一 个接插件,支持一些常用的接口:如PCIe\USB\GPIO等。而我们自定义的IPU总线插槽支持PCI/PCIe或USB协议,接口设计难度低。
从总线的复杂上来看,PCIe>USB>GPIO,这就导致学习成本上PCIe>USB>GPIO。PCIe的带宽>USB的带宽>GPIO的带宽,越是高速的信号,信号走线的技巧要求就越高,出现问题调试的复杂度也越高。由于传统工控机只有PCIe和USB总线,一些简单低速的应用,也必须通过高速高带宽总线进行转换,这样大大提高了设计的门槛。IPU同时提供这三种总线给用户使用,用户可能过自己能力,过往经验和成功案例自由选择任何一种熟悉的总线开始开发。
在传统工控机的板卡设计中,不管是开发PCIe/PCI或者是USB总线的板卡,均是通过协议转换模块,将这些标准总线转换成本地总线,然后再在本地总线上外挂各种接口电路。对于不同功能的板卡,协议转换模块的结构和功能都类似。通常只要带宽能够满足要求,可以采用任何一种标准总线来转换本地总线。IPU的协计算单元将标准计算机总线,转换成多个GPIO,再将这些GPIO分成若干个小组给不同IPU插槽作为本地总线使用,这样用户设计不同的功能板卡的时候,可以直接从GPIO开始设计接口电路,即仅仅需要设计定制计算单元即可,这样大大降低了开发难度,并节省了开发时间以及生产、维护费用。
优选的,所述传统计算单元采用X86平台或ARM平台,所述协计算单元采用FPGA平台或CPLD平台。
有的应用现场环境非常复杂,设计人员前期选型的扩展硬件到使用现场时才发现并不适用,这个时候重新选购或者重新设计都来不及。因此迫切需要能够通过可编程的硬件,而FPGA平台或CPLD平台可以达到这个效果。
所述自定义IPU总线插槽为扁触角式金手指、或针孔式EuroCard接插件。
在采用扁触角式金手指时,在冲击或者振动的应用环境中,经常发生抖动而引起接触松动的故障,另外随着时间的推移,金手指也会发生氧化,导致接触不良而引起故障,但其结构简单,造价低廉,插板方便。
采用针孔式EuroCard接插件时,对于具体应用经常变化或需要升级的 场景,工控机更换成本低,且在一些冲击,振动环境中不会因为接触不好而失灵。有的场合的具体应用经常变化或需要升级,而工控机针对这种情况只能更换各种金手指结构的板卡,更换成本高,且更换过程容易破坏金手指,导致接触不良等问题,且在一些冲击,振动环境中容易接触不好而失灵。
以上技术方案可以适用于以下一些场景。
应用场景1:
有的应用数据处理的算法比较复杂,或者存在大量并行计算任务,无法直接由X86的CPU来承担。在一些木材加工厂,常常发生工人不小心切断手指的事故,一直以来也没有非常完美的解决方案,因为从人感觉到疼痛而做出反应至少需要100ms,这么长的时间足以酿成不可挽回的事故。
针对以上应用场景,具体技术方案如下:
所述协计算单元由通信模块、并行计算模块、握手模块、接口时序模块组成,
并行计算模块分别与通信模块和接口时序模块相连,握手模块分别与通信模块和接口时序模块相连,其中:
通信模块与传统计算单元相连,通过PCI/PCIe协议信号线,与传统计算单元的PCI/PCIe协议主控制器进行通信,
并行计算模块用于并行处理或计算,通过通信模块或接口时序模块获取计算任务,并向通信模块或接口时序模块输出计算结果,
握手模块用于处理接口时序模块的同步信号,
接口时序模块与定制计算单元相连接,用于控制定制计算单元的外部接口。
而使用综合计算系统就能很容易解决该问题,综合计算系统利用采集功能的定制计算单元电锯切割的振动数据,然后通过协计算单元的并行计算单元分析振动数据,识别当前切割的是木材还是人体,如果是人体的话,马上通过握手模块,通知制动功能的定制计算单元控制电锯马上停止,整个过程均是通过硬件计算完成,拥有高可靠性、高实时性,整个过程不会超过1ms。当发生这样的事故时,手指只会有一些皮外伤,而电锯已经停止。
应用场景2:
在分布式同步采集应用中,都是使用GPS的PPS信号进行同步,由于PPS信号是每秒一个的脉冲信号,当其他需要同步的子系统并不是接收脉冲作为同步信号时,就需要有进行同步信号转换;当其他系统的同步周期并不是1S时,就需要对同步信号进行锁相分频;现有的数据采集系统均需要其他被同步子系统进行定制才可以实现这些功能。
针对以上应用场景,具体技术方案如下:
所述协计算单元由通信模块、握手模块、接口时序模块组成,
握手模块分别与通信模块和接口时序模块相连,
其中:
通信模块与传统计算单元相连,通过PCI/PCIe协议信号线,与传统计算单元的PCI/PCIe协议主控制器进行通信,
握手模块用于处理接口时序模块的同步信号,
接口时序模块与定制计算单元相连接,用于控制定制计算单元的外部接口。
有的应用要求同步多个通道的采集过程,有的应用输入输出通道之间存在逻辑关系,而且要实时响应。有的应用要求保证整个系统的闭环控制精度。这些通道有可能来自不同的功能板卡,而工控机的板卡间协同处理能力必须通过CPU完成,板卡的协同处理速度顶多在ms级别,难以满足要求。而IPU可以直接利用协计算单元的握手模式实现各定制计算单元的各种同步要求。握手模块主要为接收时序模块提供同步时钟,以及帮助不同接口时序模块之间或者开始、停止等同步信号,以及模块间的实时数据传输。 有的任务是由两个不同的定制计算接口单元 轮流工作来完成的,这样在他们之间切换任务的时候,就会通过握手来通知对方,如果通过传统计算单元来通知对方的话,需要的时间太长,从而降低效率。
应用场景3:
在火箭的热强度试验中,需要设计一个巨大的温度场,模拟火箭上升过程中温度的剧烈变化。因此,需要分布式高性能闭环控制器,它的控制周期必须小于0.1ms。传统的闭环控制由于闭环计算都是在传统计算单元完成,由于通信环节较多,以及依赖操作系统调度,传统的闭环控制周期往往无法满足该要求。
针对以上应用场景,具体技术方案如下:
所述协计算单元由通信模块、并行计算模块、接口时序模块组成,
并行计算模块分别与通信模块和接口时序模块相连,
其中:
通信模块与传统计算单元相连,通过PCI/PCIe协议信号线,与传统计算单元的PCI/PCIe协议主控制器进行通信,
并行计算模块用于处理并行计算任务,
接口时序模块与定制计算单元相连接,用于控制定制计算单元的外部接口。
有的应用数据处理的算法比较复杂,或者存在大量并行计算任务,无法直接由X86的CPU来承担。在IPU的解决方案中,所有的闭环计算均通过协计算单元的并行计算模块完成,通信环节少,硬件实时计算判断,闭环控制周期轻松实现0.1ms。
应用场景4:
在一些数据采集应用中,由于需要采集的信号比较特殊,以至于无法购买到标准的货架产品,传统的做法是定制开发一个数据采集卡,这个采集卡包含外部接口、时序控制、通信接口组成,开发这样的板卡难度大、周期长、风险高。
针对以上应用场景,具体技术方案如下:
所述协计算单元由通信模块、接口时序模块组成,
通信模块与接口时序模块直接相连,
其中:
通信模块与传统计算单元相连,通过PCI/PCIe协议信号线,与传统计算单元的PCI/PCIe协议主控制器进行通信,
接口时序模块与定制计算单元相连接,用于控制定制计算单元的外部接口。
有的应用现场环境非常复杂,设计人员前期选型的扩展硬件到使用现场时才发现并不适用,这个时候重新选购或者重新设计都来不及。因此迫切需要能够通过可编程的硬件。而采用IPU系统,仅仅需要开发定制计算单元作为外部接口,时序控制和通信接口可以直接采用协计算单元的接口时序模块和通信模块实现,这样的话,整个开发过程难度大大降低、周期缩短、研发风险大大降低。
在传统工控机的板卡设计中,不管是开发PCIe/PCI或者是USB总线的板卡,均是通过协议转换模块,将这些标准总线转换成本地总线,然后再在本地总线上外挂各种接口电路。对于不同功能的板卡,协议转换模块的结构和功能都类似。通常只要带宽能够满足要求,可以采用任何一种标准总线来转换本地总线。IPU的协计算单元将标准计算机总线,转换成多个GPIO,再将这些GPIO分成若干个小组给不同IPU插槽作为本地总线使用,这样用户设计不同的功能板卡的时候,可以直接从GPIO开始设计接口电路,即仅仅需要设计定制计算单元即可,这样大大降低了开发难度, 并节省了开发时间以及生产、维护费用。
应用场景5:
在一些数据采集应用中,传统计算单元需要采集或者发送的数据量非常大,这样需要在系统中安装多张高速信号采集定制计算单元或者高速信号输出定制计算单元,如果采用纯粹的GPIO协议信号线,所有的定制计算单元都通过并行计算单元与传统计算单元通信,而并行计算单元与传统计算单元只有一个高速数据传输通道,这样就会带宽瓶颈问题。如果采用IPU总线的PCIe/PCI/USB 协议信号线进行传输,就可以为定制单元与传统计算单元增加新的数据传输通道,而且定制计算单元仍然可以使用GPIO协议信号线与传统计算单元通信,或者通过GPIO协议信号线与其他定制计算单元进行实时数据交换,从而进一步保证定制计算单元与传统计算单元的高带宽通道。
针对以上应用场景,具体技术方案如下:
所述IPU总线由包含GPIO、PCIe、USB协议信号线,
IPU总线分别与并行计算单元和定制计算单元相连,
并行计算单元与传统计算单元相连,
通信模块与接口时序模块直接相连,
其中:
通信模块与传统计算单元相连,通过PCI/PCIe协议信号线,与传统计算单元的PCI/PCIe协议主控制器进行通信,
并行计算模块用于处理并行计算任务,
接口时序模块与定制计算单元相连接,用于控制定制计算单元的外部接口。
有的应用现场中,客户已经由了基于PCI/PCIe/USB的传统解决方案,当他们需要移植到本综合计算系统时,如果不需要用到并行计算单元,只需要根据定制计算单元的结构尺寸重新设计PCB即可,如果需要用到并行计算单元,只需要增加该部分接口电路即可,这样大大减少了他们从现有方案移植到新的综合计算系统所需要的时间,降低了设计风险。
以上几种场景中,
所述通信模块用于传统计算单元与协计算单元的通信,由PCI/PCIe总线子模块、PCI/PCIe总线状态机子模块、FIFO子模块、本地总线状态机子模块、本地总线子模块、逻辑控制子模块、配置参数子模块各一个组成,
PCI/PCIe总线子模块、PCI/PCIe总线状态机子模块、FIFO子模块、本地总线状态子模块、本地总线状态机子模块依次相连,配置参数子模块与逻辑控制子模块相连,逻辑控制子模块与FIFO子模块相连,
PCI/PCIe总线子模块与传统计算单元的PCIe协议主控制器相连,本地总线子模块与接口时序模块、或者并行计算模块、或者握手模块相连,
其中:
PCI/PCIe总线子模块完成PCI/PCIe的数据、地址、控制等接口的信息传输,
PCI/PCIe总线状态机子模块完成PCI/PCIe工作状态的自动切换,
FIFO子模块按照先进先出模式存储管理数据,
本地总线状态机子模块用于控制本地总线多种工作状态的自动切换,
本地总线子模块用于实现本地总线的数据、地址、控制等信号传输。
逻辑控制子模块用于控制接口时序模块经过本地总线状态机子模块、FIFO子模块、PCI/PCIe 总线状态机子模块向传统计算单元传输,并用来控制传统计算单元的数据,依次经过PCI/PCIe总线状态机子模块、FIFO子模块、本地总线状态机子模块向接口时序模块传输,
配置参数子模块根据配置的相关参数,初始化逻辑控制子模块。
所述接口时序模块主要用于协计算单元通过GPIO信号控制定制计算单元并与其通信,由读写缓存子模块、时序逻辑子模块、读写控制子模块组成,
读写控制子模块与读写缓存子模块相连,读写缓存子模块与时序逻辑子模块相连,
读写控制子模块与通信模块的本地通信总线子模块相连,或者与并行计算模块的任务管理子模块相连,或者与握手模块的监控子模块相连,时序逻辑子模块与定制计算单元的控制模块相连,
其中:
读写控制子模块用于控制定制计算单元的数据依次经过时序逻辑子模块、读写缓存子模块向通信模块或者并行计算模块传输,以及控制通信模块数据或者并行计算数据依次经过读写缓存子模块、逻辑时序子模块向定制计算单元传输,
读写缓存子模块用于匹配时序逻辑子模块与读写控制子模块之间的不同的通信速度,
时序逻辑子模块用于实现时序逻辑总线的时钟、数据接口,
所述时序逻辑子模块包括SPI时序逻辑子模块或I2C时序逻辑子模块或并口时序逻辑子模块或UART时序逻辑子模块。
所述并行计算模块用于并行处理或计算,通过通信模块或接口时序模块获取计算任务,并向通信模块或接口时序模块输出计算结果,
由一个任务管理子模块、一个以上任务计算子模块、一个结果收集子模块组成,每一个任务计算子模块都独立与任务管理子模块、结果收集子模块相连接,
任务管理子模块与接口时序模块的读写控制子模块相连,与通信模块的本地总线通信子模块相连,
其中:
任务管理子模块用于将通信模块传输过来的任务,分成多个相互独立的计算子任务,并分配给不同的任务计算子模块,
任务计算子模块用于计算任务管理子模块分配的计算子任务,
结果收集子模块用于收集任务计算子模块的计算结果,并将结果返回给通信模块或接口时序模块。
所述握手模块用于定制计算单元的协同握手,不同定制计算单元可以利用握手模块实现相互同步工作,也可以利用握手模块传递控制信号实现相互协同工作,由一个监控子模块、一个时钟源子模块、一个触发总线子模块、一个自定义总线子模块组成,
时钟源子模块、触发总线子模块、自定义总线子模块均与监控子模块相连,
监控子模块与通信模块的本地总线通信子模块相连,与接口时序模块的读写控制子模块相连,
其中:
监控子模块用于管理信号的分配以及监控握手工作状态,
时钟子模块提供时钟基准,
触发总线子模块用于传递触发信号,
自定义总线子模块用于实现不同定制计算单元之间的数据传输。
以上应用场景1,3,4,5中,
所述定制计算单元,由信号调理模块,采样模块,以及控制模块组成,
信号调理模块与采样模块相连,采样模块与控制模块相连,
控制模块与接口时序模块的时序逻辑子模块相连,
其中
信号调理模块用于调理信号,
采样模块用于采样各路模拟通道,将其转换成数字信号,
控制模块用于控制采样模块的开始工作以及停止工作,并收集或者提供采样数据。以上应用场景1,3,4,5中,
所述定制计算单元由信号保持模块,数模转换模块,以及控制模块组成,
控制模块与模数转换模块相连、模数转换模块与信号保持模块相连,
控制模块与接口时序模块的时序逻辑子模块相连,
其中:
其中信号保持模块用于保持各通道模拟输出,
数模转换模块用于将数字信号转换成模拟信号,
控制模块控制量程切换,更新速率,以及与传统计算单元/协计算单元的数据通信。
以上应用场景1,2,4,5中,
所述定制计算单元由电平转换模块,以及控制模块组成,
控制模块与电平转换模块相连,
控制模块与接口时序模块的时序逻辑子模块相连,
其中:
其中电平转换模块用于将外部输入信号转换为内部工作信号,以及将内部工作信号转化为外部输出信号,
控制模块用于控制电平切换,输入输出时序。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (9)

1.一种综合计算系统,其特征在于,
所述综合计算系统包括一个传统计算单元、一个或多个协计算单元、一个或多个自定义IPU总线插槽,一个或多个定制计算单元,
所述传统计算单元直接连接一个或多个协计算单元,
所述传统计算单元、协计算单元、定制计算单元都与IPU总线插槽相连接,传统计算单元连接一个或多个自定义IPU总线插槽,每个协计算单元连接一个或多个自定义IPU总线插槽,每个定制计算单元连接一个自定义IPU总线插槽,所述自定义IPU总线插槽包括一种或一种以上协议信号线与GPIO信号线,传统计算单元与协计算单元之间直接通过传统计算单元自带的协议信号线进行通信,传统计算单元与定制计算单元通过自定义IPU总线插槽中传统计算单元自带的协议信号线进行通信,协计算单元与定制计算单元通过自定义IPU总线插槽中GPIO信号线进行通信,
所述传统计算单元采用X86平台或ARM平台,
所述协计算单元采用FPGA平台或CPLD平台,
所述协计算单元由通信模块、并行计算模块、接口时序模块组成,
并行计算模块分别与通信模块和接口时序模块相连,
其中:
通信模块与传统计算单元相连,通过传统计算单元自带的协议信号线,与传统计算单元的自带的协议主控制器进行通信,
并行计算模块用于处理并行计算任务,
接口时序模块与定制计算单元相连接,用于控制定制计算单元的外部接口。
2.一种如权利要求1所述的综合计算系统,其特征在于,
传统计算单元与协计算单元之间直接通过传统计算单元自带的PCI/PCIe协议信号线进行通信。
3.一种如权利要求1所述的综合计算系统,其特征在于,
传统计算单元与定制计算单元通过自定义IPU总线插槽中传统计算单元自带的PCI/PCIe或USB协议信号线进行通信。
4.一种如权利要求1所述的综合计算系统,其特征在于,
所述自定义IPU总线插槽为扁触角式金手指、或针孔式EuroCard接插件。
5.一种如权利要求1所述的综合计算系统,其特征在于,
所述通信模块用于传统计算单元与协计算单元的通信,由PCI/PCIe总线子模块、PCI/PCIe总线状态机子模块、FIFO子模块、本地总线状态机子模块、本地总线子模块、逻辑控制子模块、配置参数子模块各一个组成,
PCI/PCIe总线子模块、PCI/PCIe总线状态机子模块、FIFO子模块、本地总线状态子模块、本地总线状态机子模块依次相连,配置参数子模块与逻辑控制子模块相连,逻辑控制子模块与FIFO子模块相连,
PCI/PCIe总线子模块与传统计算单元的PCIe协议主控制器相连,本地总线子模块与接口时序模块、或者并行计算模块、或者握手模块相连,
其中:
PCI/PCIe总线子模块完成PCI/PCIe的数据、地址、控制等接口的信息传输,PCI/PCIe总线状态机子模块完成PCI/PCIe工作状态的自动切换,
FIFO子模块按照先进先出模式存储管理数据,
本地总线状态机子模块用于控制本地总线多种工作状态的自动切换,
本地总线子模块用于实现本地总线的数据、地址、控制等信号传输,
逻辑控制子模块用于控制接口时序模块经过本地总线状态机子模块、FIFO子模块、PCI/PCIe总线状态机子模块向传统计算单元传输,并用来控制传统计算单元的数据,依次经过PCI/PCIe总线状态机子模块、FIFO子模块、本地总线状态机子模块向接口时序模块传输,
配置参数子模块根据配置的相关参数,初始化逻辑控制子模块。
6.一种如权利要求1所述的综合计算系统,其特征在于,
所述接口时序模块主要用于协计算单元通过GPIO信号控制定制计算单元并与其通信,由读写缓存子模块、时序逻辑子模块、读写控制子模块组成,
读写控制子模块与读写缓存子模块相连,读写缓存子模块与时序逻辑子模块相连,
读写控制子模块与通信模块的本地通信总线子模块相连,或者与并行计算模块的任务管理子模块相连,或者与握手模块的监控子模块相连,时序逻辑子模块与定制计算单元的控制模块相连,
其中:
读写控制子模块用于控制定制计算单元的数据依次经过时序逻辑子模块、读写缓存子模块向通信模块或者并行计算模块传输,以及控制通信模块数据或者并行计算数据依次经过读写缓存子模块、逻辑时序子模块向定制计算单元传输,读写缓存子模块用于匹配时序逻辑子模块与读写控制子模块之间的不同的通信速度,
时序逻辑子模块用于实现时序逻辑总线的时钟、数据接口,
所述时序逻辑子模块包括SPI时序逻辑子模块或I2C时序逻辑子模块或并口时序逻辑子模块或UART时序逻辑子模块。
7.一种如权利要求1所述的综合计算系统,其特征在于,
所述并行计算模块用于并行处理或计算,通过通信模块或接口时序模块获取计算任务,并向通信模块或接口时序模块输出计算结果,
由一个任务管理子模块、一个以上任务计算子模块、一个结果收集子模块组成,每一个任务计算子模块都独立与任务管理子模块、结果收集子模块相连接,
任务管理子模块与接口时序模块的读写控制子模块相连,与通信模块的本地总线通信子模块相连,
其中:
任务管理子模块用于将通信模块传输过来的任务,分成多个相互独立的计算子任务,并分配给不同的任务计算子模块,
任务计算子模块用于计算任务管理子模块分配的计算子任务,
结果收集子模块用于收集任务计算子模块的计算结果,并将结果返回给通信模块或接口时序模块。
8.一种如权利要求1所述的综合计算系统,其特征在于,
所述定制计算单元,由信号调理模块,采样模块,以及控制模块组成,
信号调理模块与采样模块相连,采样模块与控制模块相连,
控制模块与接口时序模块的时序逻辑子模块相连,
其中
信号调理模块用于调理信号,
采样模块用于采样各路模拟通道,将其转换成数字信号,
控制模块用于控制采样模块的开始工作以及停止工作,并收集或者提供采样数据。
9.一种如权利要求1所述的综合计算系统,其特征在于,
所述定制计算单元由信号保持模块,数模转换模块,以及控制模块组成,
控制模块与模数转换模块相连、摸数转换模块与信号保持模块相连,
控制模块与接口时序模块的时序逻辑子模块相连,
其中:
其中信号保持模块用于保持各通道模拟输出,
数模转换模块用于将数字信号转换成模拟信号,
控制模块控制量程切换,更新速率,以及与传统计算单元/协计算单元的数据通信。
CN202111048248.1A 2017-03-28 2017-03-28 一种综合计算系统 Active CN113760817B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111048248.1A CN113760817B (zh) 2017-03-28 2017-03-28 一种综合计算系统

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201710193734.XA CN108664436B (zh) 2017-03-28 2017-03-28 一种综合计算系统
CN202111048248.1A CN113760817B (zh) 2017-03-28 2017-03-28 一种综合计算系统

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201710193734.XA Division CN108664436B (zh) 2017-03-28 2017-03-28 一种综合计算系统

Publications (2)

Publication Number Publication Date
CN113760817A CN113760817A (zh) 2021-12-07
CN113760817B true CN113760817B (zh) 2024-05-24

Family

ID=63786755

Family Applications (5)

Application Number Title Priority Date Filing Date
CN202111048248.1A Active CN113760817B (zh) 2017-03-28 2017-03-28 一种综合计算系统
CN202110991510.XA Active CN113721725B (zh) 2017-03-28 2017-03-28 一种综合计算系统
CN202110952618.8A Active CN113760814B (zh) 2017-03-28 2017-03-28 一种综合计算系统
CN202111017567.6A Active CN113721729B (zh) 2017-03-28 2017-03-28 一种综合计算系统
CN201710193734.XA Active - Reinstated CN108664436B (zh) 2017-03-28 2017-03-28 一种综合计算系统

Family Applications After (4)

Application Number Title Priority Date Filing Date
CN202110991510.XA Active CN113721725B (zh) 2017-03-28 2017-03-28 一种综合计算系统
CN202110952618.8A Active CN113760814B (zh) 2017-03-28 2017-03-28 一种综合计算系统
CN202111017567.6A Active CN113721729B (zh) 2017-03-28 2017-03-28 一种综合计算系统
CN201710193734.XA Active - Reinstated CN108664436B (zh) 2017-03-28 2017-03-28 一种综合计算系统

Country Status (1)

Country Link
CN (5) CN113760817B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111628686B (zh) * 2020-05-28 2023-06-16 上海中科深江电动车辆有限公司 永磁同步电机时序任务调度和空间状态调度协同控制系统
CN112000603B (zh) 2020-07-17 2023-01-10 苏州浪潮智能科技有限公司 一种握手协议电路、芯片及计算机设备

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1307257A (zh) * 2000-01-25 2001-08-08 西北工业大学 计算机结构/外设互连总线高速超声信号采样卡
CN101101583A (zh) * 2006-07-05 2008-01-09 友劲科技股份有限公司 PCI-Express多模扩充卡及具有所述扩充卡的通讯装置
CN201440266U (zh) * 2009-08-07 2010-04-21 航天信息股份有限公司 一体化pci总线主机共享装置
CN102662812A (zh) * 2012-04-11 2012-09-12 成都林海电子有限责任公司 基于pci总线单路接收解调器性能测试系统
TW201250475A (en) * 2011-06-03 2012-12-16 Hon Hai Prec Ind Co Ltd System and method for extending PCI-E
CN103207852A (zh) * 2013-04-03 2013-07-17 北京华清瑞达科技有限公司 多总线嵌入式处理装置
CN203133839U (zh) * 2013-04-03 2013-08-14 北京华清瑞达科技有限公司 多总线嵌入式处理装置
CN104636301A (zh) * 2015-02-15 2015-05-20 中南大学 一种基于pci-e接口的大规模plc高速背板总线系统

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55102033A (en) * 1979-01-31 1980-08-04 Fujitsu Ltd Data giving and reception system
US4964033A (en) * 1989-01-03 1990-10-16 Honeywell Inc. Microprocessor controlled interconnection apparatus for very high speed integrated circuits
US5276857A (en) * 1991-04-26 1994-01-04 Motorola, Inc. Data processing system with shared control signals and a state machine controlled clock
US5764934A (en) * 1996-07-03 1998-06-09 Intel Corporation Processor subsystem for use with a universal computer architecture
US5805844A (en) * 1996-10-07 1998-09-08 Gustin; Jay W. Control circuit for an interface between a PCI bus and a module bus
JP2000298654A (ja) * 1999-04-14 2000-10-24 Fuji Xerox Co Ltd プロセッサエレメント回路、並列計算システムおよびバスブリッジ方法
US6591320B1 (en) * 1999-06-01 2003-07-08 International Business Machines Corporation Method and system for selective disablement of expansion bus slots in a multibus data processing system
EP1451701A1 (en) * 2001-12-06 2004-09-01 The University Of Georgia Research Foundation, Inc. Floating point intensive reconfigurable computing system for iterative applications
US7664903B2 (en) * 2002-02-25 2010-02-16 Solid Access Technologies LLC Control unit with PCI and SCSI buses and computing system with electronic semiconductor disk
CN1203402C (zh) * 2003-02-21 2005-05-25 中国航天科技集团公司第九研究院七七一研究所 一种16位微处理器的系统结构
CN1558338A (zh) * 2004-02-13 2004-12-29 北京麦哲籁博科技有限公司 在冯·诺曼计算机体系下改进数据处理的系统
EP1894113B1 (de) * 2005-06-23 2020-06-03 Hilscher Gesellschaft für Systemautomation mbH Verfahren zur datenkommunikation von busteilnehmern eines offenen automatisierungssystems
DE502006001388D1 (de) * 2006-02-23 2008-10-02 Siemens Ag Verfahren zum betreiben einer Erweiterungskarte
US7447825B2 (en) * 2006-03-10 2008-11-04 Inventec Corporation PCI-E automatic allocation system
US8095699B2 (en) * 2006-09-29 2012-01-10 Mediatek Inc. Methods and apparatus for interfacing between a host processor and a coprocessor
US20090197641A1 (en) * 2008-02-06 2009-08-06 Broadcom Corporation Computing device with handheld and extended computing units
US8151100B2 (en) * 2008-02-06 2012-04-03 Broadcom Corporation Operating system for a computing device with handheld and extended computing units
TW201005541A (en) * 2008-07-31 2010-02-01 Aspeed Technology Inc Transmission device and data extended transmission method
CN201435024Y (zh) * 2009-05-14 2010-03-31 济南腾越电子有限公司 多总线计算机系统
JP4956827B2 (ja) * 2009-12-25 2012-06-20 有限会社タック リサーチ 8ビットベースのデータ処理システム
CN101963948B (zh) * 2010-08-26 2012-10-24 北京航空航天大学 基于cpci总线的bmch协议数据收发模块
TW201435600A (zh) * 2013-03-15 2014-09-16 Hon Hai Prec Ind Co Ltd Tbt晶片集成系統及方法
CN103259868B (zh) * 2013-05-31 2016-12-28 清华大学 一种基于智能网关的数据协同处理系统
CN103612287B (zh) * 2013-10-25 2015-05-20 南京航空航天大学 一种基于arm和fpga的推台锯控制系统
CN104132663A (zh) * 2014-05-27 2014-11-05 北京遥测技术研究所 一种基于fpga的导航计算机协处理器
US20160187958A1 (en) * 2014-12-24 2016-06-30 Intel Corporation Techniques for managing power and performance for a networking device
CN204496486U (zh) * 2015-02-03 2015-07-22 杭州士兰控股有限公司 扩展功能单元及计算设备扩展系统
CN104657330A (zh) * 2015-03-05 2015-05-27 浪潮电子信息产业股份有限公司 一种基于x86架构处理器和FPGA的高性能异构计算平台
CN106250349A (zh) * 2016-08-08 2016-12-21 浪潮(北京)电子信息产业有限公司 一种高能效异构计算系统

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1307257A (zh) * 2000-01-25 2001-08-08 西北工业大学 计算机结构/外设互连总线高速超声信号采样卡
CN101101583A (zh) * 2006-07-05 2008-01-09 友劲科技股份有限公司 PCI-Express多模扩充卡及具有所述扩充卡的通讯装置
CN201440266U (zh) * 2009-08-07 2010-04-21 航天信息股份有限公司 一体化pci总线主机共享装置
TW201250475A (en) * 2011-06-03 2012-12-16 Hon Hai Prec Ind Co Ltd System and method for extending PCI-E
CN102662812A (zh) * 2012-04-11 2012-09-12 成都林海电子有限责任公司 基于pci总线单路接收解调器性能测试系统
CN103207852A (zh) * 2013-04-03 2013-07-17 北京华清瑞达科技有限公司 多总线嵌入式处理装置
CN203133839U (zh) * 2013-04-03 2013-08-14 北京华清瑞达科技有限公司 多总线嵌入式处理装置
CN104636301A (zh) * 2015-02-15 2015-05-20 中南大学 一种基于pci-e接口的大规模plc高速背板总线系统

Also Published As

Publication number Publication date
CN108664436B (zh) 2021-10-15
CN113721729B (zh) 2024-05-14
CN113760817A (zh) 2021-12-07
CN113721725A (zh) 2021-11-30
CN113721725B (zh) 2024-05-24
CN113760814A (zh) 2021-12-07
CN113721729A (zh) 2021-11-30
CN108664436A (zh) 2018-10-16
CN113760814B (zh) 2024-05-10

Similar Documents

Publication Publication Date Title
CN105739299B (zh) 基于二乘二取二安全冗余系统的控制装置
US8255095B2 (en) Modular avionics system of an aircraft
CN105930580B (zh) 一种用于电力系统和信息通信系统联合仿真的时间同步与数据交换的装置及其方法
CN207281544U (zh) 基于EtherCAT总线的通用型实时运动控制系统
CN113760817B (zh) 一种综合计算系统
CN109885526B (zh) 一种基于OpenVPX总线的信息处理平台
CN109541642B (zh) 一种多装备数据同步录取系统
CN105608039B (zh) 一种基于fifo和arinc659总线的双余度计算机周期控制系统及方法
CN109450763A (zh) 一种总线扩展方法、网关和总线扩展系统
ATE118907T1 (de) Einrichtung zur funktionsüberwachung externer synchronisations-baugruppen in einem mehrrechnersystem.
CN105066985A (zh) 六自由度平台运动状态监测装置
CN106470141A (zh) 一种基于gjb289a总线的机电数据交换方法
CN207118040U (zh) 点灯控制系统
CN112822290A (zh) 列车网络通信装置、系统及方法
CN103472733A (zh) 一种基于光纤通信的电力系统数字实时仿真物理接口装置
CN202795349U (zh) 一种串行总线数据分析仪及分析系统
CN115344524A (zh) 一种基于soc平台的综合数据采集系统
CN103095739A (zh) 机柜服务器系统及其节点通信方法
CN213958044U (zh) 一种高可靠复杂SoC全功能验证板
CN201489526U (zh) 适配卡、电脑装置及单板电脑机板
EP3048760B1 (en) Modular signal interface unit
CN204089864U (zh) 一种用于连接mvb总线和can总线的网关
CN203102268U (zh) 带触发和时钟同步功能的控制总线
CN208110323U (zh) 一种基于多核SoC处理器的振动控制器
CN108197052B (zh) 一种新型测试测量仪器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant