CN113741990B - 一种交换机主备bios数据同步方法、装置、设备及可读介质 - Google Patents

一种交换机主备bios数据同步方法、装置、设备及可读介质 Download PDF

Info

Publication number
CN113741990B
CN113741990B CN202111035180.3A CN202111035180A CN113741990B CN 113741990 B CN113741990 B CN 113741990B CN 202111035180 A CN202111035180 A CN 202111035180A CN 113741990 B CN113741990 B CN 113741990B
Authority
CN
China
Prior art keywords
bios
configuration data
register
selection
standby
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111035180.3A
Other languages
English (en)
Other versions
CN113741990A (zh
Inventor
刘勇
王少美
车升娜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202111035180.3A priority Critical patent/CN113741990B/zh
Publication of CN113741990A publication Critical patent/CN113741990A/zh
Application granted granted Critical
Publication of CN113741990B publication Critical patent/CN113741990B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

本发明公开了一种交换机主备BIOS数据同步方法,包括以下步骤:响应于交换机进入开机自检阶段,则获取配置数据并进行加密以得到初始校验码,并将初始校验码保存到第一寄存器和第二寄存器中;响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码,并将校验码替换到第二寄存器中;判断第一寄存器和第二寄存器中的校验码是否一致;以及若是第一寄存器和第二寄存器中的校验码不一致,则将配置数据复制到备用BIOS中。本发明还公开了一种交换机主备BIOS数据同步装置、计算机设备和可读存储介质。本发明保证在主BIOS异常时,备用BIOS可以正常启动并且配置信息与主BIOS一致。

Description

一种交换机主备BIOS数据同步方法、装置、设备及可读介质
技术领域
本发明涉及数据同步技术领域,尤其涉及一种交换机主备BIOS数据同步方法、装置、设备及可读介质。
背景技术
BIOS(Basic Input/Output system,基本输入输出系统)保存着计算机最重要的基本输入输出的程序、系统设置信息、开机后自检程序和系统自启动程序。BIOS固化在只读存储器(ROM)中,为电脑提供最低级、最直接的硬件控制的程序,是连通软件程序和硬件设备之间的枢纽。也就是说,BIOS是硬件和软件程序之间的一个转换器或接口,负责解决硬件的即时要求,并按照软件对硬件的操作要求具体执行。
双BIOS技术在主板上设计两个BIOS芯片,当其中一个BIOS被破坏时启用另一个BIOS芯片,系统也可以正常工作。提高主机的安全性和使用稳定性,从而带来更好的体验。
由于数据中心对数据业务的可靠性要求极高,因此当前数据中心交换机在硬件链路设计时会考虑双BIOS的设计,从而避免主BIOS异常时机器无法继续使用的情况,但是存在一个问题,即两颗BIOS芯片是独立运行的,直接没有数据的交互。当对主BIOS芯片的配置进行了修改后,无法自动的同步到备用BIOS中,导致主BIOS出现异常,机器从备用BIOS启动后,备用BIOS芯片中所有的配置都是初始参数,而并不是主BIOS用户已经配置的数据,从而导致BIOS配置的丢失,严重情况下可能导致BIOS无法顺利加载上层操作系统,无法进行数据的转发和处理,影响交换机的功能。
发明内容
有鉴于此,本发明实施例的目的在于提出一种交换机主备BIOS数据同步方法、装置、设备及可读介质,解决了当前主备BIOS芯片无法实时同步配置参数的问题,实现交换机在开机时自动检查BIOS的配置参数是否进行了修改,一旦发现修改会自动进行主备BIOS配置参数的同步,保证每次重启完成后主备BIOS芯片中的配置参数信息保持一致。
基于上述目的,本发明实施例的一方面提供了一种交换机主备BIOS数据同步方法,包括以下步骤:响应于交换机进入开机自检阶段,则获取配置数据并进行加密以得到初始校验码,并将所述初始校验码保存到第一寄存器和第二寄存器中;响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码,并将所述校验码替换到所述第二寄存器中;判断所述第一寄存器和所述第二寄存器中的校验码是否一致;以及若是所述第一寄存器和所述第二寄存器中的校验码不一致,则将所述配置数据复制到所述备用BIOS中。
在一些实施方式中,将所述配置数据复制到所述备用BIOS中包括:将所述配置数据保存到CPU预设地址中,并向选择芯片发送选择消息以选择连接所述备用BIOS;将所述CPU预设地址中的所述配置数据复制到所述备用BIOS中;响应于复制完成,则向所述选择芯片发送选择消息以选择连接所述主BIOS。
在一些实施方式中,向选择芯片发送选择消息以选择连接所述备用BIOS包括:向交换板上的CPLD发送GPIO信号;响应于所述CPLD接收到所述GPIO信号,则根据所述GPIO信号向选择芯片发送选择消息以选择连接所述备用BIOS;向所述选择芯片发送选择消息以选择连接所述主BIOS包括:向所述CPLD发送选择信号;响应于所述CPLD接收到所述选择信号,则根据所述选择信号向选择芯片发送选择消息以选择连接所述主BIOS。
在一些实施方式中,将所述配置数据复制到所述备用BIOS中包括:将所述配置数据保存到BMC预设地址中,并向选择芯片发送选择消息以连接所述BMC和所述备用BIOS;将所述BMC预设地址中的所述配置数据复制到所述备用BIOS中;响应于复制完成,则向所述选择芯片发送选择消息以连接CPU和所述主BIOS。
在一些实施方式中,向选择芯片发送选择消息以连接所述BMC和所述备用BIOS包括:向第一选择芯片和第二选择芯片发送选择信号以选择连接所述BMC和所述备用BIOS;向所述选择芯片发送选择消息以连接CPU和所述主BIOS包括:向所述第一选择芯片和所述第二选择芯片发送选择信号以选择连接CPU和所述主BIOS。
在一些实施方式中,获取配置数据并进行加密以得到初始校验码包括:从CMOS存储器中ESCD区域获取配置数据,并进行MD5加密,以得到初始校验码。
在一些实施方式中,响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码包括:设置配置寄存器以检测是否执行进入和退出配置界面命令;响应于检测到执行退出配置界面命令,则配置寄存器数值发生变化;响应于所述配置寄存器数值发生变化,则重新获取配置数据并进行加密以得到校验码。
本发明实施例的另一方面,还提供了一种交换机主备BIOS数据同步装置,包括:第一模块,配置用于响应于交换机进入开机自检阶段,则获取配置数据并进行加密以得到初始校验码,并将所述初始校验码保存到第一寄存器和第二寄存器中;第二模块,配置用于响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码,并将所述校验码替换到所述第二寄存器中;第三模块,配置用于判断所述第一寄存器和所述第二寄存器中的校验码是否一致;以及第四模块,配置用于若是所述第一寄存器和所述第二寄存器中的校验码不一致,则将所述配置数据复制到所述备用BIOS中。
本发明实施例的再一方面,还提供了一种计算机设备,包括:至少一个处理器;以及存储器,存储器存储有可在处理器上运行的计算机指令,指令由处理器执行时实现上述方法的步骤。
本发明实施例的再一方面,还提供了一种计算机可读存储介质,计算机可读存储介质存储有被处理器执行时实现如上方法步骤的计算机程序。
本发明至少具有以下有益技术效果:解决了当前主备BIOS芯片无法实时同步配置参数的问题,实现交换机在开机时自动检查BIOS的配置参数是否进行了修改,一旦发现修改会自动进行主备BIOS配置参数的同步,保证每次重启完成后主备BIOS芯片中的配置参数信息保持一致。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为本发明提供的交换机主备BIOS数据同步方法的实施例的示意图;
图2为本发明提供的交换机主备BIOS数据同步装置的实施例的示意图;
图3为本发明提供的计算机设备的实施例的示意图;
图4为本发明提供的计算机可读存储介质的实施例的示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
基于上述目的,本发明实施例的第一个方面,提出了交换机主备BIOS数据同步方法的实施例。图1示出的是本发明提供的交换机主备BIOS数据同步方法的实施例的示意图。如图1所示,本发明实施例的交换机主备BIOS数据同步方法包括如下步骤:
S01、响应于交换机进入开机自检阶段,则获取配置数据并进行加密以得到初始校验码,并将初始校验码保存到第一寄存器和第二寄存器中;
S02、响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码,并将校验码替换到第二寄存器中;
S03、判断第一寄存器和第二寄存器中的校验码是否一致;以及
S04、若是第一寄存器和第二寄存器中的校验码不一致,则将配置数据复制到备用BIOS中。
在本实施例中,为了解决当前主备BIOS芯片无法实时同步配置参数的问题,通过在交换机开机时自动检查BIOS的配置参数是否进行了修改,一旦发现修改,会自动进行主备BIOS配合参数的同步,保证每次启动完成后主备BIOS芯片中的配置参数信息保持一致。
在本实施例中,当第一寄存器和第二寄存器的内容一致时,不会触发主备环境变量同步机制;当第一寄存器和第二寄存器的内容不一致时,考虑到数据中心交换机会有安装BMC和无BMC两种情况,CPU或者BMC会将ESCD的配置数据信息临时保存到自己的内存中,再由CPU或BMC复制到备用BIOS中。
在本发明的一些实施例中,将配置数据复制到备用BIOS中包括:将配置数据保存到CPU预设地址中,并向选择芯片发送选择消息以选择连接备用BIOS;将CPU预设地址中的配置数据复制到备用BIOS中;响应于复制完成,则向选择芯片发送选择消息以选择连接主BIOS。
在本发明的一些实施例中,向选择芯片发送选择消息以选择连接备用BIOS包括:向交换板上的CPLD发送GPIO信号;响应于CPLD接收到GPIO信号,则根据GPIO信号向选择芯片发送选择消息以选择连接备用BIOS;向选择芯片发送选择消息以选择连接主BIOS包括:向CPLD发送选择信号;响应于CPLD接收到选择信号,则根据选择信号向选择芯片发送选择消息以选择连接主BIOS。
在本实施例中,无BMC时,CPU输出GPIO1给交换板上的CPLD(ComplexProgrammable logic device,复杂可编程逻辑器件),默认为高电平,主备环境变量不一致时控制GPIO1为低电平。CPLD接收到GPIO1信号后,将Flash_SEL信号置为低电平并发送给CSSwitch(选择芯片),Flash_SEL信号默认为高电平,代表选择主BIOS;Flash_SEL信号为低电平时代表选择的是备用BIOS。切换到备用BIOS后,CPU将保存的ESCD的配置数据按照固定的位置写入到备用BIOS的ESCD中。写入完成后CPU输出CS_SEL给交换板上的CPLD,CS_SEL默认为高电平。CPLD接收到CS_SEL信号后,将Flash_SEL信号置为高电平并发送给CS Switch,选择主BIOS。
在本发明的一些实施例中,将配置数据复制到备用BIOS中包括:将配置数据保存到BMC预设地址中,并向选择芯片发送选择消息以连接BMC和备用BIOS;将BMC预设地址中的配置数据复制到备用BIOS中;响应于复制完成,则向选择芯片发送选择消息以连接CPU和主BIOS。
在本发明的一些实施例中,向选择芯片发送选择消息以连接BMC和备用BIOS包括:向第一选择芯片和第二选择芯片发送选择信号以选择连接BMC和备用BIOS;向选择芯片发送选择消息以连接CPU和主BIOS包括:向第一选择芯片和第二选择芯片发送选择信号以选择连接CPU和主BIOS。
在本实施例中,有BMC时,考虑到BMC是独立于CPU运行的,当交换机存在BMC时,可以借助BMC进行主备BIOS环境变量的同步,这样可以更好地节约CPU资源。当检查到主BIOS环境变量发生变化时,BMC会发送SPI_SEL低电平信号给SPI Switch(第一选择芯片)和交换板上的CPLD,默认为高电平时选择的CPU的SPI;为低电平时代表选择的BMC的SPI。CPLD接收到SPI_SEL的低电平信号后,将BIOS_SEL信号置为低电平并发送给CS Switch(第二选择芯片),默认为高电平时选择主BIOS,为低电平时代表选择的是备用BIOS。SPI Switch接收到SPI_SEL的低电平信号后,选择BMC的SPI连接CS Switch。切换到备用BIOS后,BMC将保存的ESCD的配置数据按照固定的位置写入到备用BIOS的ESCD中。写入完成后BMC输出CS_SEL给交换板上的CPLD和SPI Switch,默认为高电平。CPLD接收到CS_SEL信号后,将BIOS_SEL信号置为高电平并发送给CS Switch,默认为高电平,选择主BIOS。SPI Switch接收到SPI_SEL的高电平信号后,选择CPU的SPI连接CS Switch。
在本发明的一些实施例中,获取配置数据并进行加密以得到初始校验码包括:从CMOS存储器中ESCD区域获取配置数据,并进行MD5加密,以得到初始校验码。
在本实施例中,CMOS(Complementary Metal Oxide Semiconductor,互补金属氧化物半导体)的地址结构包括:从FFFF到FFFC区域是用于储存16Kbit容量的Boot Block(启动模块)、接着是8Kbit的即插即用延伸系统配置数据ESCD区、4Kbit的处理器微代码Microcode和4Kbit的DMI数据区,FFF8到FFF6是解压缩引擎区,最后一部分是安放BIOS主程序的地方,为了实现主备BIOS配置信息同步的功能,在CMOS最后预留两段1Kbit地址,分别为第一寄存器Check_Sum_Last和第二寄存器Check_Sum_Current,用于用户存放数据校验码。
在本实施例中,交换机在开机自检阶段会读取CMOS RAM中信息进行自检和初始化,在读取信息的同时对ESCD区域的配置数据信息进行MD5加密,并将加密后校验码存放到第一寄存器Check_Sum_Last中。
在本发明的一些实施例中,响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码包括:设置配置寄存器以检测是否执行进入和退出配置界面命令;响应于检测到执行退出配置界面命令,则配置寄存器数值发生变化;响应于配置寄存器数值发生变化,则重新获取配置数据并进行加密以得到校验码。
在本实施例中,BIOS在启动过程中会检查是否进入过Setup界面,一旦进入Setup界面,BIOS将Check_Setup位置1(默认为0),BIOS检测到Check_Setup的寄存器数值从1变为0时(即退出Setup)会触发新一轮的对ESCD区域的信息进行MD5加密过程,并将加密后校验码存放到第二寄存器Check_Sum_Current中。
需要特别指出的是,上述交换机主备BIOS数据同步方法的各个实施例中的各个步骤均可以相互交叉、替换、增加、删减,因此,这些合理的排列组合变换之于交换机主备BIOS数据同步方法也应当属于本发明的保护范围,并且不应将本发明的保护范围局限在实施例之上。
基于上述目的,本发明实施例的第二个方面,提出了一种交换机主备BIOS数据同步装置。图2示出的是本发明提供的交换机主备BIOS数据同步装置的实施例的示意图。如图2所示,本发明实施例的交换机主备BIOS数据同步装置包括如下模块:第一模块S11,配置用于响应于交换机进入开机自检阶段,则获取配置数据并进行加密以得到初始校验码,并将初始校验码保存到第一寄存器和第二寄存器中;第二模块S12,配置用于响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码,并将校验码替换到第二寄存器中;第三模块S13,配置用于判断第一寄存器和第二寄存器中的校验码是否一致;以及第四模块S14,配置用于若是第一寄存器和第二寄存器中的校验码不一致,则将配置数据复制到备用BIOS中。
在本发明的一些实施例中,第四模块S14进一步配置用于:将配置数据保存到CPU预设地址中,并向选择芯片发送选择消息以选择连接备用BIOS;将CPU预设地址中的配置数据复制到备用BIOS中;响应于复制完成,则向选择芯片发送选择消息以选择连接主BIOS。
在本发明的一些实施例中,第四模块S14进一步配置用于:向交换板上的CPLD发送GPIO信号;响应于CPLD接收到GPIO信号,则根据GPIO信号向选择芯片发送选择消息以选择连接备用BIOS;向CPLD发送选择信号;响应于CPLD接收到选择信号,则根据选择信号向选择芯片发送选择消息以选择连接主BIOS。
在本发明的一些实施例中,第四模块S14进一步配置用于:将配置数据保存到BMC预设地址中,并向选择芯片发送选择消息以连接BMC和备用BIOS;将BMC预设地址中的配置数据复制到备用BIOS中;响应于复制完成,则向选择芯片发送选择消息以连接CPU和主BIOS。
在本发明的一些实施例中,第四模块S14进一步配置用于:向第一选择芯片和第二选择芯片发送选择信号以选择连接BMC和备用BIOS;向第一选择芯片和第二选择芯片发送选择信号以选择连接CPU和主BIOS。
在本发明的一些实施例中,第一模块S11进一步配置用于:从CMOS存储器中ESCD区域获取配置数据,并进行MD5加密,以得到初始校验码。
在本发明的一些实施例中,第二模块S12进一步配置用于:设置配置寄存器以检测是否执行进入和退出配置界面命令;响应于检测到执行退出配置界面命令,则配置寄存器数值发生变化;响应于配置寄存器数值发生变化,则重新获取配置数据并进行加密以得到校验码。
基于上述目的,本发明实施例的第三个方面,提出了一种计算机设备。图3示出的是本发明提供的计算机设备的实施例的示意图。如图3所示,本发明实施例的计算机设备包括如下装置:至少一个处理器S21;以及存储器S22,存储器S22存储有可在处理器上运行的计算机指令S23,指令由处理器执行时实现方法的步骤包括:响应于交换机进入开机自检阶段,则获取配置数据并进行加密以得到初始校验码,并将初始校验码保存到第一寄存器和第二寄存器中;响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码,并将校验码替换到第二寄存器中;判断第一寄存器和第二寄存器中的校验码是否一致;以及若是第一寄存器和第二寄存器中的校验码不一致,则将配置数据复制到备用BIOS中。
在本发明的一些实施例中,将配置数据复制到备用BIOS中包括:将配置数据保存到CPU预设地址中,并向选择芯片发送选择消息以选择连接备用BIOS;将CPU预设地址中的配置数据复制到备用BIOS中;响应于复制完成,则向选择芯片发送选择消息以选择连接主BIOS。
在本发明的一些实施例中,向选择芯片发送选择消息以选择连接备用BIOS包括:向交换板上的CPLD发送GPIO信号;响应于CPLD接收到GPIO信号,则根据GPIO信号向选择芯片发送选择消息以选择连接备用BIOS;向选择芯片发送选择消息以选择连接主BIOS包括:向CPLD发送选择信号;响应于CPLD接收到选择信号,则根据选择信号向选择芯片发送选择消息以选择连接主BIOS。
在本发明的一些实施例中,将配置数据复制到备用BIOS中包括:将配置数据保存到BMC预设地址中,并向选择芯片发送选择消息以连接BMC和备用BIOS;将BMC预设地址中的配置数据复制到备用BIOS中;响应于复制完成,则向选择芯片发送选择消息以连接CPU和主BIOS。
在本发明的一些实施例中,向选择芯片发送选择消息以连接BMC和备用BIOS包括:向第一选择芯片和第二选择芯片发送选择信号以选择连接BMC和备用BIOS;向选择芯片发送选择消息以连接CPU和主BIOS包括:向第一选择芯片和第二选择芯片发送选择信号以选择连接CPU和主BIOS。
在本发明的一些实施例中,获取配置数据并进行加密以得到初始校验码包括:从CMOS存储器中ESCD区域获取配置数据,并进行MD5加密,以得到初始校验码。
在本发明的一些实施例中,响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码包括:设置配置寄存器以检测是否执行进入和退出配置界面命令;响应于检测到执行退出配置界面命令,则配置寄存器数值发生变化;响应于配置寄存器数值发生变化,则重新获取配置数据并进行加密以得到校验码。
本发明还提供了一种计算机可读存储介质。图4示出的是本发明提供的计算机可读存储介质的实施例的示意图。如图4所示,计算机可读存储介质S31存储有被处理器执行时执行如上方法的计算机程序S32。
最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,交换机主备BIOS数据同步方法的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,程序的存储介质可为磁碟、光盘、只读存储记忆体(ROM)或随机存储记忆体(RAM)等。上述计算机程序的实施例,可以达到与之对应的前述任意方法实施例相同或者相类似的效果。
此外,根据本发明实施例公开的方法还可以被实现为由处理器执行的计算机程序,该计算机程序可以存储在计算机可读存储介质中。在该计算机程序被处理器执行时,执行本发明实施例公开的方法中限定的上述功能。
此外,上述方法步骤以及系统单元也可以利用控制器以及用于存储使得控制器实现上述步骤或单元功能的计算机程序的计算机可读存储介质实现。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
在一个或多个示例性设计中,功能可以在硬件、软件、固件或其任意组合中实现。如果在软件中实现,则可以将功能作为一个或多个指令或代码存储在计算机可读介质上或通过计算机可读介质来传送。计算机可读介质包括计算机存储介质和通信介质,该通信介质包括有助于将计算机程序从一个位置传送到另一个位置的任何介质。存储介质可以是能够被通用或专用计算机访问的任何可用介质。作为例子而非限制性的,该计算机可读介质可以包括RAM、ROM、EEPROM、CD-ROM或其它光盘存储设备、磁盘存储设备或其它磁性存储设备,或者是可以用于携带或存储形式为指令或数据结构的所需程序代码并且能够被通用或专用计算机或者通用或专用处理器访问的任何其它介质。此外,任何连接都可以适当地称为计算机可读介质。例如,如果使用同轴线缆、光纤线缆、双绞线、数字用户线路(DSL)或诸如红外线、无线电和微波的无线技术来从网站、服务器或其它远程源发送软件,则上述同轴线缆、光纤线缆、双绞线、DSL或诸如红外线、无线电和微波的无线技术均包括在介质的定义。如这里所使用的,磁盘和光盘包括压缩盘(CD)、激光盘、光盘、数字多功能盘(DVD)、软盘、蓝光盘,其中磁盘通常磁性地再现数据,而光盘利用激光光学地再现数据。上述内容的组合也应当包括在计算机可读介质的范围内。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。
上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。

Claims (8)

1.一种交换机主备BIOS数据同步方法,其特征在于,包括以下步骤:
响应于交换机进入开机自检阶段,则获取配置数据并进行加密以得到初始校验码,并将所述初始校验码保存到第一寄存器和第二寄存器中;
响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码,并将所述校验码替换到所述第二寄存器中;
判断所述第一寄存器和所述第二寄存器中的校验码是否一致;以及
若是所述第一寄存器和所述第二寄存器中的校验码不一致,则将所述配置数据复制到备用BIOS中,
其中:
获取配置数据并进行加密以得到初始校验码包括:
从CMOS存储器中ESCD区域获取配置数据,并进行MD5加密,以得到初始校验码;
将所述配置数据复制到所述备用BIOS中包括:
将所述配置数据保存到CPU预设地址中,并向选择芯片发送选择消息以选择连接所述备用BIOS;
将所述CPU预设地址中的所述配置数据复制到所述备用BIOS中;
响应于复制完成,则向所述选择芯片发送选择消息以选择连接所述主BIOS。
2.根据权利要求1所述的交换机主备BIOS数据同步方法,其特征在于,向选择芯片发送选择消息以选择连接所述备用BIOS包括:向交换板上的CPLD发送GPIO信号;响应于所述CPLD接收到所述GPIO信号,则根据所述GPIO信号向选择芯片发送选择消息以选择连接所述备用BIOS;
向所述选择芯片发送选择消息以选择连接所述主BIOS包括:向所述CPLD发送选择信号;响应于所述CPLD接收到所述选择信号,则根据所述选择信号向选择芯片发送选择消息以选择连接所述主BIOS。
3.根据权利要求1所述的交换机主备BIOS数据同步方法,其特征在于,将所述配置数据复制到所述备用BIOS中还包括:
将所述配置数据保存到BMC预设地址中,并向选择芯片发送选择消息以连接所述BMC和所述备用BIOS;
将所述BMC预设地址中的所述配置数据复制到所述备用BIOS中;
响应于复制完成,则向所述选择芯片发送选择消息以连接CPU和所述主BIOS。
4.根据权利要求3所述的交换机主备BIOS数据同步方法,其特征在于,向选择芯片发送选择消息以连接所述BMC和所述备用BIOS包括:向第一选择芯片和第二选择芯片发送选择信号以选择连接所述BMC和所述备用BIOS;
向所述选择芯片发送选择消息以连接CPU和所述主BIOS包括:向所述第一选择芯片和所述第二选择芯片发送选择信号以选择连接CPU和所述主BIOS。
5.根据权利要求1所述的交换机主备BIOS数据同步方法,其特征在于,响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码包括:
设置配置寄存器以检测是否执行进入和退出配置界面命令;
响应于检测到执行退出配置界面命令,则配置寄存器数值发生变化;
响应于所述配置寄存器数值发生变化,则重新获取配置数据并进行加密以得到校验码。
6.一种交换机主备BIOS数据同步装置,其特征在于,包括:
第一模块,配置用于响应于交换机进入开机自检阶段,则获取配置数据并进行加密以得到初始校验码,并将所述初始校验码保存到第一寄存器和第二寄存器中,其中获取配置数据并进行加密以得到初始校验码包括:从CMOS存储器中ESCD区域获取配置数据,并进行MD5加密,以得到初始校验码;
第二模块,配置用于响应于主BIOS执行进入和退出配置界面命令,则重新获取配置数据并进行加密以得到校验码,并将所述校验码替换到所述第二寄存器中;
第三模块,配置用于判断所述第一寄存器和所述第二寄存器中的校验码是否一致;以及
第四模块,配置用于若是所述第一寄存器和所述第二寄存器中的校验码不一致,则将所述配置数据复制到备用BIOS中,其中将所述配置数据复制到所述备用BIOS中包括:将所述配置数据保存到CPU预设地址中,并向选择芯片发送选择消息以选择连接所述备用BIOS;将所述CPU预设地址中的所述配置数据复制到所述备用BIOS中;响应于复制完成,则向所述选择芯片发送选择消息以选择连接所述主BIOS。
7.一种计算机设备,其特征在于,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机指令,所述指令由所述处理器执行时实现权利要求1-5任意一项所述方法的步骤。
8.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1-5任意一项所述方法的步骤。
CN202111035180.3A 2021-09-05 2021-09-05 一种交换机主备bios数据同步方法、装置、设备及可读介质 Active CN113741990B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111035180.3A CN113741990B (zh) 2021-09-05 2021-09-05 一种交换机主备bios数据同步方法、装置、设备及可读介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111035180.3A CN113741990B (zh) 2021-09-05 2021-09-05 一种交换机主备bios数据同步方法、装置、设备及可读介质

Publications (2)

Publication Number Publication Date
CN113741990A CN113741990A (zh) 2021-12-03
CN113741990B true CN113741990B (zh) 2023-08-11

Family

ID=78735644

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111035180.3A Active CN113741990B (zh) 2021-09-05 2021-09-05 一种交换机主备bios数据同步方法、装置、设备及可读介质

Country Status (1)

Country Link
CN (1) CN113741990B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101308470A (zh) * 2007-05-17 2008-11-19 华硕电脑股份有限公司 主动恢复、备份及更新bios的电脑系统
CN105159719A (zh) * 2015-09-06 2015-12-16 浙江大华技术股份有限公司 一种主备用基本输入输出系统的启动方法及装置
CN108304282A (zh) * 2018-03-07 2018-07-20 郑州云海信息技术有限公司 一种双bios的控制方法及相关装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101308470A (zh) * 2007-05-17 2008-11-19 华硕电脑股份有限公司 主动恢复、备份及更新bios的电脑系统
CN105159719A (zh) * 2015-09-06 2015-12-16 浙江大华技术股份有限公司 一种主备用基本输入输出系统的启动方法及装置
CN108304282A (zh) * 2018-03-07 2018-07-20 郑州云海信息技术有限公司 一种双bios的控制方法及相关装置

Also Published As

Publication number Publication date
CN113741990A (zh) 2021-12-03

Similar Documents

Publication Publication Date Title
CN107329741B (zh) 一种基于指纹识别的软件分布式升级方法与装置
US10860425B2 (en) Method for recovering basic input/output system image file of a computer system and the computer system
JP2018509841A (ja) モバイル端末、メンテナンス・サーバーならびに仮想simカードをメンテナンスするための方法および装置
CN110968477B (zh) 一种获取备用bmc版本信息的方法、设备及介质
CN104036043A (zh) 一种mysql高可用的方法及管理节点
CN110781157B (zh) 一种基于nas的备份与恢复方法和装置
CN111142896A (zh) 一种存储设备固件升级的方法、设备及可读介质
CN112118132A (zh) 一种交换机固件的升级方法、装置、设备及可读介质
CN110764799A (zh) 一种优化远程更新fpga加速卡的方法、设备及介质
US11886305B2 (en) Method and apparatus for expanding cloud volume, and device and readable medium
CN113901473B (zh) 一种服务器安全启动的方法、装置、设备及可读介质
CN113741990B (zh) 一种交换机主备bios数据同步方法、装置、设备及可读介质
CN112162794B (zh) 一种单板启动方法、装置、单板以及网络设备
CN113010215A (zh) 一种操作系统快速重启的方法、装置、设备及可读介质
CN112527345A (zh) 一种扩展柜cpld在线升级的方法、装置、设备及可读介质
JP5868563B1 (ja) 分散型制御システム用制御機器及びユニット
CN110659156A (zh) 一种web服务器的数据处理方法、设备以及存储介质
CN113626792B (zh) PCIe Switch固件安全执行方法、装置、终端及存储介质
CN114995852A (zh) 一种设备升级方法、设备及计算机可读存储介质
CN115080538A (zh) 一种区块链版本验证方法及装置
CN110427199B (zh) 一种bmc和bios配套升级的方法、设备及可读介质
JP2019145910A (ja) 通信端末
CN114185720A (zh) 服务器动态热备份的方法、装置、设备及存储介质
CN113950044A (zh) 用户识别卡的识别方法、装置、终端设备及存储介质
CN109308234B (zh) 一种控制板卡上多个控制器进行主备切换的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant