CN113722003B - 一种phy芯片的工作模式调整方法、装置及设备 - Google Patents
一种phy芯片的工作模式调整方法、装置及设备 Download PDFInfo
- Publication number
- CN113722003B CN113722003B CN202110875890.0A CN202110875890A CN113722003B CN 113722003 B CN113722003 B CN 113722003B CN 202110875890 A CN202110875890 A CN 202110875890A CN 113722003 B CN113722003 B CN 113722003B
- Authority
- CN
- China
- Prior art keywords
- message
- phy
- phy chip
- working mode
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 39
- 230000002159 abnormal effect Effects 0.000 claims abstract description 26
- 238000004891 communication Methods 0.000 claims abstract description 15
- 238000004590 computer program Methods 0.000 claims description 10
- 230000008859 change Effects 0.000 claims description 4
- 230000005540 biological transmission Effects 0.000 claims description 3
- 238000012827 research and development Methods 0.000 abstract description 5
- 230000000694 effects Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000008439 repair process Effects 0.000 description 2
- 230000005856 abnormality Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/445—Program loading or initiating
- G06F9/44505—Configuring for program initiating, e.g. using registry, configuration files
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7807—System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/22—Parsing or analysis of headers
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Software Systems (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Communication Control (AREA)
- Debugging And Monitoring (AREA)
Abstract
本申请公开了一种PHY芯片的工作模式调整方法,该方法中,PHY驱动能够在初始化之后检测PHY芯片的工作模式是否正常,并在确定PHY芯片工作模式不正常时,通过调整PHY寄存器纠正PHY芯片的工作模式。实现自动调节PHY芯片的工作模式的目的,在PHY芯片无法正常通讯时,及时恢复PHY通讯。提高研发效率,提升产品竞争力。此外,本申请还提供了一种PHY芯片的工作模式调整装置、设备及可读存储介质,其技术效果与上述方法的技术效果相对应。
Description
技术领域
本申请涉及计算机技术领域,特别涉及一种PHY芯片的工作模式调整方法、装置、设备及可读存储介质。
背景技术
PHY芯片作为网络通讯中必不可少的芯片,其调试进度严重影响整个服务器的研发进程。如图1所示,现有技术中,系统加载内核的PHY驱动,通过PHY驱动对PHY芯片进行初始化,初始化完成后,PHY驱动无法根据PHY芯片的通讯状态对PHY芯片进行调整使网络通讯正常,无法对PHY芯片的工作模式进行检测和修复。
综上,如何检测PHY芯片的工作模式并在其异常时对其进行修复,是亟待本领域技术人员解决的问题。
发明内容
本申请的目的是提供一种PHY芯片的工作模式调整方法、装置、设备及可读存储介质,用以解决目前初始化完成后,PHY驱动无法检测PHY芯片工作模式是否正常,更无法在其异常时执行调整操作,导致PHY芯片可靠性较低的问题。其具体方案如下:
第一方面,本申请提供了一种PHY芯片的工作模式调整方法,包括:
加载PHY驱动;
通过所述PHY驱动向PHY芯片发送第一报文,并接收所述PHY芯片返回的第二报文;
判断所述第二报文是否正常;
若不正常,则通过所述PHY驱动向PHY芯片发送第三报文,记录发送时间,并确定所述PHY芯片返回报文的时间;
根据所述发送时间和所述返回报文的时间,判断所述PHY芯片的工作模式是否正常;
若不正常,则对PHY寄存器进行调整操作。
可选的,所述根据所述发送时间和所述返回报文的时间,判断所述PHY芯片的工作模式是否正常,包括:
计算所述返回报文的时间与所述发送时间的差值,判断所述差值是否为通信频率的整数倍,若是,则判定所述PHY芯片的工作模式正常,否则判定所述PHY芯片的工作模式不正常。
可选的,所述加载PHY驱动,包括:
在预设条件下,加载PHY驱动,所述预设条件包括系统发生重启和网络状态发生变更。
可选的,所述第一报文、所述第二报文和所述第三报文均为ARP协议的报文。
可选的,所述判断所述第二报文是否正常,包括:
根据ARP协议对所述第二报文进行解析,判断是否解析成功;若解析成功,则判定所述第二报文正常,否则判定所述第二报文不正常。
可选的,所述对PHY寄存器进行调整操作,包括:
通过媒体独立接口向所述PHY芯片发送调整命令,以实现对PHY寄存器的调整操作。
可选的,所述对PHY寄存器进行调整操作,包括:
对名称为GTXCLK CLOCK DELAY ENABLE的PHY寄存器进行调整操作,将寄存器数值从1’b1调整为1’b0。
第二方面,本申请提供了一种PHY芯片的工作模式调整装置,包括:
驱动加载模块,用于加载PHY驱动;
第一报文收发模块,用于通过所述PHY驱动向PHY芯片发送第一报文,并接收所述PHY芯片返回的第二报文;
报文判断模块,用于判断所述第二报文是否正常;
第二报文收发模块,用于在所述第二报文不正常时,通过所述PHY驱动向PHY芯片发送第三报文,记录发送时间,并确定所述PHY芯片返回报文的时间;
工作模式判断模块,用于根据所述发送时间和所述返回报文的时间,判断所述PHY芯片的工作模式是否正常;
调整模块,用于在所述PHY芯片的工作模式不正常时,对PHY寄存器进行调整操作。
第三方面,本申请提供了一种PHY芯片的工作模式调整设备,包括:
存储器:用于存储计算机程序;
处理器:用于执行所述计算机程序,以实现如上所述的PHY芯片的工作模式调整方法。
第四方面,本申请提供了一种可读存储介质,所述可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时用于实现如上所述的PHY芯片的工作模式调整方法。
本申请所提供的一种PHY芯片的工作模式调整方法,包括:加载PHY驱动;通过PHY驱动向PHY芯片发送第一报文,并接收PHY芯片返回的第二报文;判断第二报文是否正常;若不正常,则通过PHY驱动向PHY芯片发送第三报文,记录发送时间,并确定PHY芯片返回报文的时间;根据发送时间和PHY芯片返回报文的时间,判断PHY芯片的工作模式是否正常;若不正常,则对PHY寄存器进行调整操作。
可见,该方法中,PHY驱动能够在初始化之后检测PHY芯片的工作模式是否正常,并在确定PHY芯片工作模式不正常时,通过调整PHY寄存器纠正PHY芯片的工作模式。实现自动调节PHY芯片的工作模式的目的,在PHY芯片无法正常通讯时,及时恢复PHY通讯。提高研发效率,提升产品竞争力。
此外,本申请还提供了一种PHY芯片的工作模式调整装置、设备及可读存储介质,其技术效果与上述方法的技术效果相对应,这里不再赘述。
附图说明
为了更清楚的说明本申请实施例或现有技术的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为现有技术中PHY驱动的工作流程图;
图2为本申请所提供的PHY芯片的工作模式调整方法实施例一的流程图;
图3为本申请所提供的PHY芯片的工作模式调整方法实施例二的流程图;
图4为本申请所提供的PHY芯片的工作模式调整装置实施例的示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请方案,下面结合附图和具体实施方式对本申请作进一步的详细说明。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请的核心在于提供一种PHY芯片的工作模式调整方法、装置、设备及可读存储介质,实现自动调节PHY芯片的工作模式的目的,在PHY芯片无法正常通讯时,及时恢复PHY通讯。提高研发效率,提升产品竞争力。
下面对本申请提供的PHY芯片的工作模式调整方法实施例一进行介绍,参见图2,实施例一包括:
S11、加载PHY驱动;
具体的,在系统启动时或者网络状态发生变更时,都可以检测PHY芯片的工作模式并进行调整。所以,上述加载PHY驱动的过程具体可以为:在系统启动时或在网络状态发生变更时,加载PHY驱动。
S12、通过PHY驱动向PHY芯片发送第一报文,并接收PHY芯片返回的第二报文;
如S12所述的步骤的目的在于检测PHY芯片是否能够正常收发报文,所以可以发送任意类型的报文,只要保证PHY芯片能够反馈响应报文即可。至于选用何种通信协议,本实施例不做限定,例如可以选用ARP(Address Resolution Protocol,地址解析协议)。
S13、判断第二报文是否正常;若不正常,则进入S14,否则不做处理;
具体的,根据第二报文符不符合通信协议规范,或者第二报文能否正常解析,得出第二报文是否正常的结论。例如,根据ARP协议对第二报文进行解析,判断是否解析成功;若解析成功,则判定第二报文正常,否则判定第二报文不正常。
可以理解的是,若第二报文不正常,则表示PHY芯片存在异常,有较大可能处于不正常的工作模式,所以需要通过下面的步骤进一步验证PHY芯片的工作模式是否不正常。
S14、通过PHY驱动向PHY芯片发送第三报文,记录发送时间,并确定PHY芯片返回报文的时间;
S15、根据发送时间和PHY芯片返回报文的时间,判断PHY芯片的工作模式是否正常;若不正常,则进入S16,否则不做处理;
作为一种具体的实施方式,本实施例根据报文的收发时间判断PHY芯片的工作模式是否正常。具体的,计算PHY芯片返回报文的时间与发送时间的差值,判断差值是否为通信频率的整数倍,若是,则判定PHY芯片的工作模式正常,否则判定PHY芯片的工作模式不正常。
S16、对PHY寄存器进行调整操作。
具体的,通过媒体独立接口(MII)向所述PHY芯片发送调整命令,以实现对PHY寄存器的调整操作。
本实施例提供一种PHY芯片的工作模式调整方法,该方法中,PHY驱动能够在初始化之后检测PHY芯片的工作模式是否正常,并在确定PHY芯片工作模式不正常时,通过调整PHY寄存器纠正PHY芯片的工作模式。实现自动调节PHY芯片的工作模式的目的,在PHY芯片无法正常通讯时,及时恢复PHY通讯。提高研发效率,提升产品竞争力。
下面开始详细介绍本申请提供的PHY芯片的工作模式调整方法实施例二。
图3是自动调整PHY工作模式的方法的流程图,如图3所示,实施例二实施过程如下:
在S21中,在系统启动时加载PHY驱动。除系统启动时外,网络状态发生变更时,也会检查PHY芯片的工作模式,网络状态变更具体包括网络服务的重启,链路的断开和重新连接等。
在S22中,PHY驱动加载完成后,PHY驱动往PHY芯片发送一个ARP协议的报文,PHY驱动获取到PHY芯片返回的ARP协议的报文,检测该报文是否正常,如果该报文不正常,判断为PHY芯片工作异常。
具体的,通过以下方式判断报文是否正:已知,报文发送和接收均需符合标准的网络协议,ARP协议的报文需要符合ARP协议,所以,本实施例会根据ARP标准对PHY芯片返回的报文进行解析,若解析失败,则视为报文不正常。
在步骤S23中,PHY驱动重新往PHY芯片发送一个报文,记录发送时间,并截取PHY芯片返回报文的时间。
在步骤S24中,两个时间相减,判断得到的结果是否为一个通信频率的整数倍,若不是,则说明PHY芯片的工作模式错误。
以1000M PHY为例,PHY芯片的频率为2ns,因此需要两个时间的差值需要为2ns的整数倍,如果不是2ns的整数倍,PHY芯片的发送和接收不在误差允许范围内,就需要修改工作模式。
在步骤S25中,通过媒体独立接口MII向PHY芯片发送命令,调整PHY寄存器。调整后可以重复前述步骤,再次检测PHY芯片的工作模式是否正常。
以博通的PHY芯片54210s为例,存在一个名称为GTXCLK CLOCK DELAY ENABLE的寄存器,如果时钟不匹配,则将该寄存器使能,也就是将寄存器数值由1’b1调整为1’b0。
下面对本申请实施例提供的PHY芯片的工作模式调整装置进行介绍,下文描述的PHY芯片的工作模式调整装置与上文描述的PHY芯片的工作模式调整方法可相互对应参照。
如图4所示,本实施例的PHY芯片的工作模式调整装置,包括:
驱动加载模块41,用于加载PHY驱动;
第一报文收发模块42,用于通过所述PHY驱动向PHY芯片发送第一报文,并接收所述PHY芯片返回的第二报文;
报文判断模块43,用于判断所述第二报文是否正常;
第二报文收发模块44,用于在所述第二报文不正常时,通过所述PHY驱动向PHY芯片发送第三报文,记录发送时间,并确定所述PHY芯片返回报文的时间;
工作模式判断模块45,用于根据所述发送时间和所述返回报文的时间,判断所述PHY芯片的工作模式是否正常;
调整模块46,用于在所述PHY芯片的工作模式不正常时,对PHY寄存器进行调整操作。
在一些具体的实施例中,工作模式判断模块用于:
计算所述返回报文的时间与所述发送时间的差值,判断所述差值是否为通信频率的整数倍,若是,则判定所述PHY芯片的工作模式正常,否则判定所述PHY芯片的工作模式不正常。
在一些具体的实施例中,驱动加载模块用于:
在预设条件下,加载PHY驱动,所述预设条件包括系统发生重启和网络状态发生变更。
在一些具体的实施例中,所述第一报文、所述第二报文和所述第三报文均为ARP协议的报文。
在一些具体的实施例中,报文判断模块用于:
根据ARP协议对所述第二报文进行解析,判断是否解析成功;若解析成功,则判定所述第二报文正常,否则判定所述第二报文不正常。
在一些具体的实施例中,调整模块用于:
通过媒体独立接口向所述PHY芯片发送调整命令,以实现对PHY寄存器的调整操作。
在一些具体的实施例中,调整模块用于:
对名称为GTXCLK CLOCK DELAY ENABLE的PHY寄存器进行调整操作,将寄存器数值从1’b1调整为1’b0。
本实施例的PHY芯片的工作模式调整装置用于实现前述的PHY芯片的工作模式调整方法,因此该装置的具体实施方式可见前文中的PHY芯片的工作模式调整方法的实施例部分,这里不再赘述。
此外,本申请还提供了一种PHY芯片的工作模式调整设备,包括:
存储器:用于存储计算机程序;
处理器:用于执行所述计算机程序,以实现如上文所述的PHY芯片的工作模式调整方法。
最后,本申请提供了一种可读存储介质,所述可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时用于实现如上文所述的PHY芯片的工作模式调整方法。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
以上对本申请所提供的方案进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (7)
1.一种PHY芯片的工作模式调整方法,其特征在于,包括:
加载PHY驱动;
通过所述PHY驱动向PHY芯片发送第一报文,并接收所述PHY芯片返回的第二报文;
判断所述第二报文是否正常;
若不正常,则通过所述PHY驱动向PHY芯片发送第三报文,记录发送时间,并确定所述PHY芯片返回报文的时间;
根据所述发送时间和所述返回报文的时间,判断所述PHY芯片的工作模式是否正常;
若不正常,则对PHY寄存器进行调整操作;
其中,所述根据所述发送时间和所述返回报文的时间,判断所述PHY芯片的工作模式是否正常,包括:计算所述返回报文的时间与所述发送时间的差值,判断所述差值是否为通信频率的整数倍,若是,则判定所述PHY芯片的工作模式正常,否则判定所述PHY芯片的工作模式不正常;
所述判断所述第二报文是否正常,包括:根据ARP协议对所述第二报文进行解析,判断是否解析成功;若解析成功,则判定所述第二报文正常,否则判定所述第二报文不正常;
所述对PHY寄存器进行调整操作,包括:对名称为GTXCLK CLOCK DELAY ENABLE 的PHY寄存器进行调整操作,将寄存器数值从1’b1调整为1’b0。
2.如权利要求1所述的方法,其特征在于,所述加载PHY驱动,包括:
在预设条件下,加载PHY驱动,所述预设条件包括系统发生重启和网络状态发生变更。
3.如权利要求1所述的方法,其特征在于,所述第一报文、所述第二报文和所述第三报文均为ARP协议的报文。
4.如权利要求1所述的方法,其特征在于,所述对PHY寄存器进行调整操作,包括:
通过媒体独立接口向所述PHY芯片发送调整命令,以实现对PHY寄存器的调整操作。
5.一种PHY芯片的工作模式调整装置,其特征在于,包括:
驱动加载模块,用于加载PHY驱动;
第一报文收发模块,用于通过所述PHY驱动向PHY芯片发送第一报文,并接收所述PHY芯片返回的第二报文;
报文判断模块,用于判断所述第二报文是否正常;
第二报文收发模块,用于在所述第二报文不正常时,通过所述PHY驱动向PHY芯片发送第三报文,记录发送时间,并确定所述PHY芯片返回报文的时间;
工作模式判断模块,用于根据所述发送时间和所述返回报文的时间,判断所述PHY芯片的工作模式是否正常;
调整模块,用于在所述PHY芯片的工作模式不正常时,对PHY寄存器进行调整操作;
其中,所述工作模式判断模块,具体用于计算所述返回报文的时间与所述发送时间的差值,判断所述差值是否为通信频率的整数倍,若是,则判定所述PHY芯片的工作模式正常,否则判定所述PHY芯片的工作模式不正常;
所述报文判断模块,具体用于根据ARP协议对所述第二报文进行解析,判断是否解析成功;若解析成功,则判定所述第二报文正常,否则判定所述第二报文不正常;
所述调整模块,具体用于对名称为GTXCLK CLOCK DELAY ENABLE 的PHY寄存器进行调整操作,将寄存器数值从1’b1调整为1’b0。
6.一种PHY芯片的工作模式调整设备,其特征在于,包括:
存储器:用于存储计算机程序;
处理器:用于执行所述计算机程序,以实现如权利要求1至4任意一项所述的PHY芯片的工作模式调整方法。
7.一种可读存储介质,其特征在于,所述可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时用于实现如权利要求1至4任意一项所述的PHY芯片的工作模式调整方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110875890.0A CN113722003B (zh) | 2021-07-30 | 2021-07-30 | 一种phy芯片的工作模式调整方法、装置及设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110875890.0A CN113722003B (zh) | 2021-07-30 | 2021-07-30 | 一种phy芯片的工作模式调整方法、装置及设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113722003A CN113722003A (zh) | 2021-11-30 |
CN113722003B true CN113722003B (zh) | 2024-02-13 |
Family
ID=78674522
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110875890.0A Active CN113722003B (zh) | 2021-07-30 | 2021-07-30 | 一种phy芯片的工作模式调整方法、装置及设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113722003B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114675891B (zh) * | 2022-03-28 | 2023-07-21 | 苏州浪潮智能科技有限公司 | 一种PCIe交换芯片初始化的方法、装置、设备及介质 |
CN116009974B (zh) * | 2022-12-30 | 2024-06-25 | 龙芯中科(北京)信息技术有限公司 | Phy芯片驱动方法、装置、设备、介质及程序 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101447861A (zh) * | 2008-12-29 | 2009-06-03 | 中兴通讯股份有限公司 | Ieee 1588时间同步系统及其实现方法 |
CN103036734A (zh) * | 2011-10-10 | 2013-04-10 | 盛科网络(苏州)有限公司 | 网络芯片逻辑验证方法及系统 |
CN112152877A (zh) * | 2020-09-11 | 2020-12-29 | 苏州浪潮智能科技有限公司 | 双主模式网卡PCIe压力测试方法、系统、终端及存储介质 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7961746B2 (en) * | 2008-01-07 | 2011-06-14 | Asix Electronics Corporation | Advanced single-chip USB-to-ethernet controller with a dual-PHY mode capacity for ethernet PHY or USB-to-rev-MII bridging |
-
2021
- 2021-07-30 CN CN202110875890.0A patent/CN113722003B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101447861A (zh) * | 2008-12-29 | 2009-06-03 | 中兴通讯股份有限公司 | Ieee 1588时间同步系统及其实现方法 |
CN103036734A (zh) * | 2011-10-10 | 2013-04-10 | 盛科网络(苏州)有限公司 | 网络芯片逻辑验证方法及系统 |
CN112152877A (zh) * | 2020-09-11 | 2020-12-29 | 苏州浪潮智能科技有限公司 | 双主模式网卡PCIe压力测试方法、系统、终端及存储介质 |
Non-Patent Citations (1)
Title |
---|
一种收发逻辑环回测试方法的设计与实现;李仁刚;秦济龙;;科学技术与工程(第09期);第160-164页 * |
Also Published As
Publication number | Publication date |
---|---|
CN113722003A (zh) | 2021-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113722003B (zh) | 一种phy芯片的工作模式调整方法、装置及设备 | |
AU2021266341B2 (en) | Session processing method, device, and system | |
US20060174013A1 (en) | Data transfer method, data transfer program, information processing terminal device, and information system | |
WO2007068650A2 (en) | Simultaneous download to multiple targets | |
KR101198724B1 (ko) | 캔통신 에러 검출 및 대처방법 | |
US20230199534A1 (en) | Service producer health-check | |
CN102104531A (zh) | 一种报文处理装置、方法及系统 | |
CN117254884B (zh) | 通讯波特率调试方法、装置、设备及存储介质 | |
CN111679925B (zh) | 数据库故障处理方法、装置、计算设备和存储介质 | |
CN108763005B (zh) | 一种内存ecc故障报错方法及系统 | |
US20100254273A1 (en) | Network device and connection detection method thereof | |
CN105530110A (zh) | 一种网络故障检测方法以及相关网元 | |
CN109557453B (zh) | 一种多主控芯片识别处理方法及系统 | |
CN116582433A (zh) | 主机和多从机的升级方法、电子设备 | |
US20180248808A1 (en) | Communication method, communication apparatus, and program | |
CN106326042B (zh) | 一种运行状态确定方法及装置 | |
CN105741172B (zh) | 交易报文生成方法及装置、交易设备部件监控方法和系统 | |
CN115356561A (zh) | 线损校准方法、系统、电子设备和计算机可读存储介质 | |
EP2432167A1 (en) | Method and apparatus for implementing point to point remote loopback of ethernet | |
CN113326183A (zh) | Ui测试方法、电子设备及存储介质 | |
US20240290182A1 (en) | Automated teller machine (atm) transaction resliency using a long range wide area network | |
CN112241279A (zh) | 一种自适应的电子控制单元软件升级方法、系统及汽车 | |
US20100064056A1 (en) | Communication system and method | |
CN112749037B (zh) | 一种bmc的时钟信号传输方法及相关装置 | |
CN113132995B (zh) | 一种设备管控方法、装置、存储介质和计算机设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |