CN113656339B - Nvme热插拔的处理方法、bmc、装置、设备及介质 - Google Patents

Nvme热插拔的处理方法、bmc、装置、设备及介质 Download PDF

Info

Publication number
CN113656339B
CN113656339B CN202110795181.1A CN202110795181A CN113656339B CN 113656339 B CN113656339 B CN 113656339B CN 202110795181 A CN202110795181 A CN 202110795181A CN 113656339 B CN113656339 B CN 113656339B
Authority
CN
China
Prior art keywords
nvme
pnor
hot plug
hard disk
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110795181.1A
Other languages
English (en)
Other versions
CN113656339A (zh
Inventor
王启勇
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Power Commercial Systems Co Ltd
Original Assignee
Inspur Power Commercial Systems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Power Commercial Systems Co Ltd filed Critical Inspur Power Commercial Systems Co Ltd
Priority to CN202110795181.1A priority Critical patent/CN113656339B/zh
Publication of CN113656339A publication Critical patent/CN113656339A/zh
Application granted granted Critical
Publication of CN113656339B publication Critical patent/CN113656339B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Stored Programmes (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请公开了一种NVME热插拔的处理方法、BMC、装置、设备及介质,该方法包括:在接收PNOR开机时发送的第一指令后,向PNOR发送NVME硬盘的第一在位状态;实时监测CPLD是否有NVME硬盘热插拔事件产生;当监测到热插拔事件产生时,向PNOR发送通知信号,以使PNOR获知热插拔事件的产生并发送第二指令;在接收PNOR发送的第二指令后,向PNOR发送NVME硬盘的第二在位状态,以使PNOR通过对比第一在位状态和第二在位状态,判断出事件类型,并根据事件类型,进行相应的处理。这样通过BMC做中转连通PNOR和CPLD,可以实现NVME热插拔功能,大大提高CPU服务器的功能特性。

Description

NVME热插拔的处理方法、BMC、装置、设备及介质
技术领域
本发明涉及服务器技术领域,特别是涉及一种NVME热插拔的处理方法、BMC、装置、设备及介质。
背景技术
目前,客户为了追求更快、更好的数据传输性能,往往需要配置NVME(Non-Volatile Memory Express,非易失性内存管理主机系统控制器通过接口技术规范)硬盘。对于数据中心的运维人员来说,更换硬盘是一件经常做的事情。对于传统的硬盘而言,设备的热插拔(HotPlug)是由控制器管理的,例如:使用SAS硬盘时(以常用的MegaRAID为例),其定义了一个热插拔EVENT,当设备插入或者设备拔出时,MegaRAID会产生一个EVENT并交由MegaRAID驱动处理;使用SATA硬盘时,AHCI协议规定了控制器对热插拔的处理流程,并确定控制器必须在热插拔产生时触发一个中断,这样内核的AHCI驱动就可以在中断中处理热插拔事件。而对于NVME硬盘而言,它是直接连接到通用的PCIe Bus上,跟SAS/SATA控制器一个级别,所以NVME硬盘的热插拔完全依赖于HOST的PCIe处理机制。
当前的服务器常用架构包括X86、ARM、POWER;其中,POWER服务器由于其高性能、可靠性等技术优势被广泛应用于不同领域中。POWER8是新一代CPU服务器处理器,芯片规格很强大,因此如何在OpenPOWER8平台实现更多更有价值的功能,打破其自身架构的壁垒,显得越来越重要。但是,对OpenPOWER8平台而言,受限于架构设计,CPU无法与CPLD协作实现NVMEHotPlug功能。
发明内容
有鉴于此,本发明的目的在于提供一种NVME热插拔的处理方法、BMC、装置、设备及介质,可以打破OpenPOWER8平台CPU与CPLD无法直接协作的限制,实现NVME热插拔功能。其具体方案如下:
一种NVME热插拔的处理方法,包括:
在接收PNOR开机时发送的第一指令后,向所述PNOR发送NVME硬盘的第一在位状态;
实时监测CPLD是否有NVME硬盘热插拔事件产生;
当监测到热插拔事件产生时,向所述PNOR发送通知信号,以使所述PNOR获知热插拔事件的产生并发送第二指令;
在接收所述PNOR发送的所述第二指令后,向所述PNOR发送NVME硬盘的第二在位状态,以使所述PNOR通过对比所述第一在位状态和所述第二在位状态,判断出事件类型,并根据所述事件类型,进行相应的处理。
优选地,在本发明实施例提供的上述NVME热插拔的处理方法中,在所述向所述PNOR发送NVME硬盘的第一在位状态之前,还包括:
通过I2C访问硬盘背板,获取对应槽位的NVME盘的第一在位状态。
优选地,在本发明实施例提供的上述NVME热插拔的处理方法中,在所述向所述PNOR发送NVME硬盘的第二在位状态之前,还包括:
通过I2C访问硬盘背板,获取对应槽位的NVME盘的第二在位状态。
优选地,在本发明实施例提供的上述NVME热插拔的处理方法中,所述第一在位状态和所述第二在位状态均包括8个BIT的数据;每个BIT对应NVME RISER Port上对应NVME盘的状态,1表示NVME盘在位,0表示NVME盘不在位。
优选地,在本发明实施例提供的上述NVME热插拔的处理方法中,还包括:
在所述PNOR检测到NVME硬盘发生故障或需对NVME硬盘进行定位时,接收所述PNOR发送的第三指令;
在接收所述PNOR发送的所述第三指令后,根据所述第三指令,进行对应的点灯操作。
本发明实施例还提供了一种BMC,包括:
第一状态发送模块,用于在接收PNOR开机时发送的第一指令后,向所述PNOR发送NVME硬盘的第一在位状态;
事件监测模块,用于实时监测CPLD是否有NVME硬盘热插拔事件产生;
通知信号发送模块,用于当监测到热插拔事件产生时,向所述PNOR发送通知信号,以使所述PNOR获知热插拔事件的产生并发送第二指令;
第二状态发送模块,用于在接收所述PNOR发送的所述第二指令后,向所述PNOR发送NVME硬盘的第二在位状态,以使所述PNOR通过对比所述第一在位状态和所述第二在位状态,判断出事件类型,并根据所述事件类型,进行相应的处理。
优选地,在本发明实施例提供的上述BMC中,还包括:
点灯操作模块,用于在所述PNOR检测到NVME硬盘发生故障或需对NVME硬盘进行定位时,接收所述PNOR发送的第三指令;在接收所述PNOR发送的所述第三指令后,根据所述第三指令,进行对应的点灯操作。
本发明实施例还提供了一种NVME热插拔的处理装置,包括:PNOR和本发明实施例提供的上述BMC。
本发明实施例还提供了一种NVME热插拔的处理设备,包括处理器和存储器,其中,所述处理器执行所述存储器中存储的计算机程序时实现如本发明实施例提供的上述NVME热插拔的处理方法。
本发明实施例还提供了一种计算机可读存储介质,用于存储计算机程序,其中,所述计算机程序被处理器执行时实现如本发明实施例提供的上述NVME热插拔的处理方法。
从上述技术方案可以看出,本发明所提供的一种NVME热插拔的处理方法,基于OpenPOWER8平台,包括:在接收PNOR开机时发送的第一指令后,向PNOR发送NVME硬盘的第一在位状态;实时监测CPLD是否有NVME硬盘热插拔事件产生;当监测到热插拔事件产生时,向PNOR发送通知信号,以使PNOR获知热插拔事件的产生并发送第二指令;在接收PNOR发送的第二指令后,向PNOR发送NVME硬盘的第二在位状态,以使PNOR通过对比第一在位状态和第二在位状态,判断出事件类型,并根据事件类型,进行相应的处理。
本发明针对OpenPOWER8平台,突破OpenPOWER8本身的架构壁垒,通过BMC做中转连通PNOR和CPLD,实现了NVME HotPlug功能,大大提高了CPU服务器的功能特性,满足了客户对NVME硬盘支持热插拔的功能。此外,本发明还针对NVME热插拔的处理方法提供了相应的装置、设备及计算机可读存储介质,进一步使得上述方法更具有实用性,该装置、设备及计算机可读存储介质具有相应的优点。
附图说明
为了更清楚地说明本发明实施例或相关技术中的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例提供的NVME热插拔的处理方法的流程图之一;
图2为本发明实施例提供的NVME RISER与硬盘背板的连接关系示意图;
图3为本发明实施例提供的BMC向PNOR返回一个字节数据的结构示意图;
图4为本发明实施例提供的NVME热插拔的处理方法的流程图之二;
图5为本发明实施例提供的NVME热插拔的处理装置的结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明提供一种NVME热插拔的处理方法,如图1所示,包括以下步骤:
S1、PNOR(Parallel NOR Flash,并列式闪存)开机时向BMC(BaseboardManagement Controller,基板管理控制器)发送第一指令;需要说明的是,PNOR是OpenPOWER服务器的BIOS名称;
S2、在接收PNOR开机时发送的第一指令后,BMC向PNOR发送NVME硬盘的第一在位状态;
S3、BMC实时监测CPLD是否有NVME硬盘热插拔事件产生;具体地,BMC可以实时监测CPLD是否有NVME硬盘热插拔的中断产生(如GPIO_E0);
S4、当监测到热插拔事件产生时,BMC向PNOR发送通知信号;
S5、PNOR获知热插拔事件的产生并向BMC发送第二指令;
S6、在接收PNOR发送的第二指令后,BMC向PNOR发送NVME硬盘的第二在位状态;
S7、PNOR通过对比第一在位状态和第二在位状态,判断出事件类型,并根据事件类型,进行相应的处理;具体地,PNOR通过对比开机时获取的NVME在位状态,以及热插拔事件产生时的NVME在位状态,判断出事件类型(如插入/拔出),以进行处理。
在本发明实施例提供的上述NVME热插拔的处理方法中,针对OpenPOWER8平台,通过BMC做中转连通PNOR和CPLD,突破了OpenPOWER8本身的架构壁垒,进而实现了NVMEHotPlug功能,大大提高了CPU服务器的功能特性,满足了客户对NVME硬盘支持热插拔的功能。
需要说明的是,图2示出了NVME线缆连接,NVME RISER R0的Port1和硬盘背板0连接,NVME RISER R0的Port3和硬盘背板1连接,NVME RISER R1的Port1和硬盘背板2连接,NVME RISER R1的Port3和硬盘背板3连接。背板另有I2C线缆连接至主板。在进行物理连接确认以后,即可通过I2C访问硬盘背板,获取对应槽位的NVME盘的在位状态。
具体地,在具体实施时,在本发明实施例提供的上述NVME热插拔的处理方法中,在执行步骤S2向PNOR发送NVME硬盘的第一在位状态之前,还可以包括:通过I2C访问硬盘背板,获取对应槽位的NVME盘的第一在位状态。同理,在执行步骤S6向PNOR发送NVME硬盘的第二在位状态之前,还可以包括:通过I2C访问硬盘背板,获取对应槽位的NVME盘的第二在位状态。
在具体实施时,在本发明实施例提供的上述NVME热插拔的处理方法中,第一在位状态和第二在位状态均包括8个BIT的数据;每个BIT对应NVME RISER Port上对应NVME盘的状态,1表示NVME盘在位,0表示NVME盘不在位。如图3所示,PNOR获取NVME硬盘的在位状态时,BMC会返回一个字节(8个BIT)的数据给PNOR,每个BIT对应NVME RISER Port上对应NVME盘的状态。假如返回的数据为0x02(BIT1为1),表示NVME RISER0的Port1对应连接的NVME硬盘在位。
进一步地,在具体实施时,在本发明实施例提供的上述NVME热插拔的处理方法中,如图4所示,还可以包括以下步骤:
S8、PNOR检测NVME硬盘是否发生故障(FAULT)或是否需对NVME硬盘进行定位(LOCATE);
若是,则执行步骤S9;
S9、PNOR向BMC发送第三指令;
S10、在接收PNOR发送的第三指令后,根据第三指令,进行对应的点灯操作。
通过执行上述步骤S8至S10,可以实现对故障盘的点灯功能,方便客户快速筛查坏盘,提高故障处理效率。需要说明的是,点灯实际点的是NVME硬盘对应的背板位置的灯,所以跟硬盘背板的CPLD版本关系很大;CPLD模拟了两组PCA9555芯片来实现点灯功能。通过BMC I2C访问背板CPLD,实现点灯。
基于同一发明构思,本发明实施例还提供了一种BMC,由于该BMC解决问题的原理与前述一种NVME热插拔的处理方法相似,因此该BMC的实施可以参见NVME热插拔的处理方法的实施,重复之处不再赘述。
在具体实施时,本发明实施例提供的BMC,如图5所示,具体包括:
第一状态发送模块11,用于在接收PNOR开机时发送的第一指令后,向PNOR发送NVME硬盘的第一在位状态;
事件监测模块12,用于实时监测CPLD是否有NVME硬盘热插拔事件产生;
通知信号发送模块13,用于当监测到热插拔事件产生时,向PNOR发送通知信号,以使PNOR获知热插拔事件的产生并发送第二指令;
第二状态发送模块14,用于在接收PNOR发送的第二指令后,向PNOR发送NVME硬盘的第二在位状态,以使PNOR通过对比第一在位状态和第二在位状态,判断出事件类型,并根据事件类型,进行相应的处理。
在本发明实施例提供的上述BMC中,可以通过上述四个模块的相互作用,通过BMC做中转连通PNOR和CPLD,实现NVME HotPlug功能,大大提高CPU服务器的功能特性,满足客户对NVME硬盘支持热插拔的功能。
关于上述各个模块更加具体的工作过程可以参考前述实施例公开的相应内容,在此不再进行赘述。
进一步地,在具体实施时,在本发明实施例提供的上述BMC中,还可以包括:点灯操作模块,用于在PNOR检测到NVME硬盘发生故障或需对NVME硬盘进行定位时,接收PNOR发送的第三指令;在接收PNOR发送的第三指令后,根据第三指令,进行对应的点灯操作。这样补全了POWER平台下CPU服务器的一个功能短板,即通过BMC实现了NVME HOTPLUG功能,也能实现对故障盘的点灯功能。
基于同一发明构思,本发明实施例还提供了一种NVME热插拔的处理装置,包括:PNOR和本发明实施例提供的上述BMC。
关于上述BMC更加具体的工作过程可以参考前述实施例公开的相应内容,在此不再进行赘述。
相应地,本发明实施例还公开了一种NVME热插拔的处理设备,包括处理器和存储器;其中,处理器执行存储器中存储的计算机程序时实现前述实施例公开的NVME热插拔的处理方法。
关于上述方法更加具体的过程可以参考前述实施例中公开的相应内容,在此不再进行赘述。
进一步地,本发明还公开了一种计算机可读存储介质,用于存储计算机程序;计算机程序被处理器执行时实现前述公开的NVME热插拔的处理方法。
关于上述方法更加具体的过程可以参考前述实施例中公开的相应内容,在此不再进行赘述。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置、设备、存储介质而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
本发明实施例提供的一种NVME热插拔的处理方法,基于OpenPOWER8平台,包括:在接收PNOR开机时发送的第一指令后,向PNOR发送NVME硬盘的第一在位状态;实时监测CPLD是否有NVME硬盘热插拔事件产生;当监测到热插拔事件产生时,向PNOR发送通知信号,以使PNOR获知热插拔事件的产生并发送第二指令;在接收PNOR发送的第二指令后,向PNOR发送NVME硬盘的第二在位状态,以使PNOR通过对比第一在位状态和第二在位状态,判断出事件类型,并根据事件类型,进行相应的处理。本发明针对OpenPOWER8平台,突破OpenPOWER8本身的架构壁垒,通过BMC做中转连通PNOR和CPLD,实现了NVME HotPlug功能,大大提高了CPU服务器的功能特性,满足了客户对NVME硬盘支持热插拔的功能。此外,本发明还针对NVME热插拔的处理方法提供了相应的装置、设备及计算机可读存储介质,进一步使得上述方法更具有实用性,该装置、设备及计算机可读存储介质具有相应的优点。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的NVME热插拔的处理方法、BMC、装置、设备及介质进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (7)

1.一种NVME热插拔的处理方法,其特征在于,应用于BMC,针对OpenPOWER8平台,所述BMC做中转连通PNOR和CPLD,包括:
在接收所述PNOR开机时发送的第一指令后,向所述PNOR发送NVME硬盘的第一在位状态;
实时监测所述CPLD是否有NVME硬盘热插拔事件产生;
当监测到热插拔事件产生时,向所述PNOR发送通知信号,以使所述PNOR获知热插拔事件的产生并发送第二指令;
在接收所述PNOR发送的所述第二指令后,向所述PNOR发送NVME硬盘的第二在位状态,以使所述PNOR通过对比所述第一在位状态和所述第二在位状态,判断出事件类型,并根据所述事件类型,进行相应的处理;所述第一在位状态和所述第二在位状态均包括8个BIT的数据;每个BIT对应NVME RISER Port上对应NVME盘的状态,1表示NVME盘在位,0表示NVME盘不在位;
在所述PNOR检测到NVME硬盘发生故障或需对NVME硬盘进行定位时,接收所述PNOR发送的第三指令;
在接收所述PNOR发送的所述第三指令后,根据所述第三指令,进行对应的点灯操作。
2.根据权利要求1所述的NVME热插拔的处理方法,其特征在于,在所述向所述PNOR发送NVME硬盘的第一在位状态之前,还包括:
通过I2C访问硬盘背板,获取对应槽位的NVME盘的第一在位状态。
3.根据权利要求2所述的NVME热插拔的处理方法,其特征在于,在所述向所述PNOR发送NVME硬盘的第二在位状态之前,还包括:
通过I2C访问硬盘背板,获取对应槽位的NVME盘的第二在位状态。
4.一种BMC,其特征在于,针对OpenPOWER8平台,所述BMC做中转连通PNOR和CPLD,包括:
第一状态发送模块,用于在接收所述PNOR开机时发送的第一指令后,向所述PNOR发送NVME硬盘的第一在位状态;
事件监测模块,用于实时监测所述CPLD是否有NVME硬盘热插拔事件产生;
通知信号发送模块,用于当监测到热插拔事件产生时,向所述PNOR发送通知信号,以使所述PNOR获知热插拔事件的产生并发送第二指令;
第二状态发送模块,用于在接收所述PNOR发送的所述第二指令后,向所述PNOR发送NVME硬盘的第二在位状态,以使所述PNOR通过对比所述第一在位状态和所述第二在位状态,判断出事件类型,并根据所述事件类型,进行相应的处理;所述第一在位状态和所述第二在位状态均包括8个BIT的数据;每个BIT对应NVME RISER Port上对应NVME盘的状态,1表示NVME盘在位,0表示NVME盘不在位;
点灯操作模块,用于在所述PNOR检测到NVME硬盘发生故障或需对NVME硬盘进行定位时,接收所述PNOR发送的第三指令;在接收所述PNOR发送的所述第三指令后,根据所述第三指令,进行对应的点灯操作。
5.一种NVME热插拔的处理装置,其特征在于,包括:PNOR和如权利要求4所述的BMC。
6.一种NVME热插拔的处理设备,其特征在于,包括处理器和存储器,其中,所述处理器执行所述存储器中存储的计算机程序时实现如权利要求1至3任一项所述的NVME热插拔的处理方法。
7.一种计算机可读存储介质,其特征在于,用于存储计算机程序,其中,所述计算机程序被处理器执行时实现如权利要求1至3任一项所述的NVME热插拔的处理方法。
CN202110795181.1A 2021-07-14 2021-07-14 Nvme热插拔的处理方法、bmc、装置、设备及介质 Active CN113656339B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110795181.1A CN113656339B (zh) 2021-07-14 2021-07-14 Nvme热插拔的处理方法、bmc、装置、设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110795181.1A CN113656339B (zh) 2021-07-14 2021-07-14 Nvme热插拔的处理方法、bmc、装置、设备及介质

Publications (2)

Publication Number Publication Date
CN113656339A CN113656339A (zh) 2021-11-16
CN113656339B true CN113656339B (zh) 2024-02-02

Family

ID=78489471

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110795181.1A Active CN113656339B (zh) 2021-07-14 2021-07-14 Nvme热插拔的处理方法、bmc、装置、设备及介质

Country Status (1)

Country Link
CN (1) CN113656339B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114415939A (zh) * 2021-12-16 2022-04-29 中科可控信息产业有限公司 硬盘控制方法、装置、计算机设备、存储介质和程序产品
CN114185721B (zh) * 2022-02-17 2022-05-06 浪潮(山东)计算机科技有限公司 一种服务器的热存储备份系统及方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109918143A (zh) * 2019-03-20 2019-06-21 浪潮商用机器有限公司 OpenPOWER平台启动信息显示方法及相关装置
CN109933475A (zh) * 2019-03-19 2019-06-25 浪潮商用机器有限公司 一种硬盘热插拔处理系统、方法及装置
CN109960535A (zh) * 2019-03-20 2019-07-02 浪潮商用机器有限公司 一种服务器参数获取方法及装置
EP3511831A1 (en) * 2018-01-12 2019-07-17 Quanta Computer Inc. System and method for remote system recovery
CN110377484A (zh) * 2019-06-29 2019-10-25 苏州浪潮智能科技有限公司 判断硬盘状态的方法及系统
CN111209151A (zh) * 2019-12-31 2020-05-29 苏州浪潮智能科技有限公司 基于linux的NVME SSD热拔插测试方法、系统、终端及存储介质
CN112463689A (zh) * 2020-11-30 2021-03-09 苏州浪潮智能科技有限公司 一种ocp卡热插拔装置、方法及计算机可读存储介质
CN112732478A (zh) * 2021-01-08 2021-04-30 浪潮商用机器有限公司 一种服务器参数的修改方法、装置、设备及存储介质

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109086081B (zh) * 2018-06-29 2020-11-03 深圳市同泰怡信息技术有限公司 一种即时提示SATA和NVMe设备在位变化的方法、系统及介质

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3511831A1 (en) * 2018-01-12 2019-07-17 Quanta Computer Inc. System and method for remote system recovery
CN109933475A (zh) * 2019-03-19 2019-06-25 浪潮商用机器有限公司 一种硬盘热插拔处理系统、方法及装置
CN109918143A (zh) * 2019-03-20 2019-06-21 浪潮商用机器有限公司 OpenPOWER平台启动信息显示方法及相关装置
CN109960535A (zh) * 2019-03-20 2019-07-02 浪潮商用机器有限公司 一种服务器参数获取方法及装置
CN110377484A (zh) * 2019-06-29 2019-10-25 苏州浪潮智能科技有限公司 判断硬盘状态的方法及系统
CN111209151A (zh) * 2019-12-31 2020-05-29 苏州浪潮智能科技有限公司 基于linux的NVME SSD热拔插测试方法、系统、终端及存储介质
CN112463689A (zh) * 2020-11-30 2021-03-09 苏州浪潮智能科技有限公司 一种ocp卡热插拔装置、方法及计算机可读存储介质
CN112732478A (zh) * 2021-01-08 2021-04-30 浪潮商用机器有限公司 一种服务器参数的修改方法、装置、设备及存储介质

Also Published As

Publication number Publication date
CN113656339A (zh) 2021-11-16

Similar Documents

Publication Publication Date Title
US7555676B2 (en) Systems and methods for providing remotely accessible in-system emulation and/or debugging
US6892311B2 (en) System and method for shutting down a host and storage enclosure if the status of the storage enclosure is in a first condition and is determined that the storage enclosure includes a critical storage volume
US8200872B2 (en) Method for deterministic SAS discovery and configuration
CN113656339B (zh) Nvme热插拔的处理方法、bmc、装置、设备及介质
JP2018045688A (ja) プロキシ装置、その動作方法、及びプロキシ装置に係る装置の動作方法
US10127170B2 (en) High density serial over LAN management system
JP6602354B2 (ja) バスハング検出
US11068616B2 (en) Secure message handling
TWI735279B (zh) 自動偵測及警示計算裝置組件變更的方法和系統
US8560688B2 (en) Monitoring sensors for systems management
US20160098336A1 (en) Methods and systems for dynamic retimer programming
CN114003445B (zh) Bmc的i2c监控功能测试方法、系统、终端及存储介质
US9092404B2 (en) System and method to remotely recover from a system halt during system initialization
US9047190B2 (en) Intrusion protection for a client blade
CN115878356A (zh) 磁盘故障预测方法及装置
US11321246B2 (en) Support information provisioning system
CN109885420B (zh) 一种PCIe链路故障的分析方法、BMC及存储介质
CN116539992A (zh) 存储设备在位稳定状态检测装置、方法、逻辑模块及介质
CN114564334B (zh) 一种mrpc数据处理方法、系统及相关组件
CN114936135A (zh) 一种异常检测方法、装置及可读存储介质
CN110414278B (zh) 一种bmc固件信息的数据访问系统及方法
US10587678B2 (en) Production server management using a storage array
CN113076270A (zh) 一种io接口的协议配置装置、方法及相关组件
US20240169073A1 (en) Storage device power control based on a data security policy
US20240028713A1 (en) Trust-based workspace instantiation

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant