CN113641621A - 数据处理方法、装置、处理器芯片、电子设备和介质 - Google Patents
数据处理方法、装置、处理器芯片、电子设备和介质 Download PDFInfo
- Publication number
- CN113641621A CN113641621A CN202110819670.6A CN202110819670A CN113641621A CN 113641621 A CN113641621 A CN 113641621A CN 202110819670 A CN202110819670 A CN 202110819670A CN 113641621 A CN113641621 A CN 113641621A
- Authority
- CN
- China
- Prior art keywords
- instruction
- coprocessor
- relation
- confirmation information
- calculation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012545 processing Methods 0.000 title claims abstract description 53
- 238000003672 processing method Methods 0.000 title claims abstract description 48
- 238000004364 calculation method Methods 0.000 claims abstract description 126
- 238000012790 confirmation Methods 0.000 claims abstract description 103
- 238000000034 method Methods 0.000 claims abstract description 60
- 238000004590 computer program Methods 0.000 claims description 13
- 238000012544 monitoring process Methods 0.000 claims description 7
- 239000000126 substance Substances 0.000 claims description 3
- 230000001419 dependent effect Effects 0.000 claims description 2
- 238000013473 artificial intelligence Methods 0.000 abstract description 9
- 238000010586 diagram Methods 0.000 description 16
- 101000711846 Homo sapiens Transcription factor SOX-9 Proteins 0.000 description 8
- 101100232371 Hordeum vulgare IAT3 gene Proteins 0.000 description 8
- 102100034204 Transcription factor SOX-9 Human genes 0.000 description 8
- 238000004891 communication Methods 0.000 description 8
- 238000005516 engineering process Methods 0.000 description 8
- 230000008569 process Effects 0.000 description 8
- 101150044561 SEND1 gene Proteins 0.000 description 5
- 238000013135 deep learning Methods 0.000 description 5
- 230000000903 blocking effect Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 230000004913 activation Effects 0.000 description 2
- 230000004931 aggregating effect Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000001914 filtration Methods 0.000 description 2
- 230000003993 interaction Effects 0.000 description 2
- 238000010801 machine learning Methods 0.000 description 2
- 238000011176 pooling Methods 0.000 description 2
- 238000003491 array Methods 0.000 description 1
- 238000013528 artificial neural network Methods 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000007726 management method Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000003058 natural language processing Methods 0.000 description 1
- 239000013307 optical fiber Substances 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000001953 sensory effect Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30003—Arrangements for executing specific machine instructions
- G06F9/30076—Arrangements for executing specific machine instructions to perform miscellaneous control operations, e.g. NOP
- G06F9/30087—Synchronisation or serialisation instructions
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7807—System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Computing Systems (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Advance Control (AREA)
Abstract
本公开提供了一种数据处理方法、装置、处理器芯片、电子设备和介质,涉及人工智能芯片技术领域。具体实现方案为:获取第一关系指令,根据第一关系指令,执行第一关系指令之前获取的至少一个第一计算指令,在至少一个第一计算指令执行完成的情况下,根据第一关系指令,发送确认信息,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取第二协处理器获取到的第二关系指令之后的第二计算指令的状态。本公开中,第一协处理和第二协处理间根据第一关系指令,生成确认信息,根据确认信息实现协处理器间自行协调运行时间,提升了整体的运行效率。
Description
技术领域
本公开涉及人工智能芯片技术领域,具体涉及数据处理方法、装置、处理器芯片、电子设备和介质。
背景技术
在片上系统处理器中,存在着不同的处理器内核之间协作,以完成一个计算任务,例如,在面向深度学习的加速器或处理器,或是大数据处理的加速器或处理器中,通常需要构建异构处理器来共同实现一个计算任务,即在计算流程上异构处理器中前一个协处理器的输出数据需要被下一个处理器用到。
而如何控制协处理器间的协作,以提高异构处理器的整体运行效率是亟待解决的技术问题。
发明内容
本公开提供了一种用于提高运行效率的数据处理方法、处理器芯片、装置、电子设备和介质。
根据本公开的一方面,提供了一种数据处理方法,用于第一协处理器,所述方法包括:
获取第一关系指令;
根据所述第一关系指令,执行所述第一关系指令之前获取的至少一个计算指令;
在所述至少一个计算指令执行完成的情况下,根据所述第一关系指令,发送确认信息,以使得接收到所述确认信息的第二协处理器,根据所述确认信息,恢复获取计算指令的状态。
根据本公开的另一方面,提供了一种数据处理方法,用于第二协处理器,所述方法包括:
获取控制单元发送的第一关系指令;
在获取所述第一关系指令的情况下,停止从所述第二协处理器对应的命令队列中获取计算指令;
监听所述第一协处理器发送的确认信息;
根据所述确认信息,恢复从所述命令队列中获取计算指令,以根据获取的所述计算指令进行数据处理。
根据本公开的另一方面,提供了一种处理器芯片,包括控制单元、第一协处理器和第二协处理器;
所述控制单元用于向所述第一协处理器,发送第一计算指令和第一关系指令,以及向所述第二协处理器,发送第二计算指令和第二关系指令;
所述第一协处理器,用于执行前述一方面所述的数据处理方法;
所述第二协处理器,用于执行前述另一方面所述的数据处理方法。
根据本公开的另一方面,提供了一种数据处理装置,设置于第一协处理器,所述装置包括:
获取模块,用于获取第一关系指令;
执行模块,用于根据所述第一关系指令,执行所述第一关系指令之前获取的至少一个计算指令;
发送模块,用于在所述至少一个计算指令执行完成的情况下,根据所述第一关系指令,发送确认信息,以使得接收到所述确认信息的第二协处理器,根据所述确认信息,恢复获取计算指令的状态。
根据本公开的另一方面,提供了一种数据处理装置,设置于第二协处理器,所述装置包括:
获取模块,用于获取控制单元发送的第一关系指令;
处理模块,用于在获取所述第一关系指令的情况下,停止从所述第二协处理器对应的命令队列中获取计算指令;
监听模块,用于监听所述第一协处理器发送的确认信息;
所述处理模块,还用于根据所述确认信息,恢复从所述命令队列中获取计算指令,以根据获取的所述计算指令进行数据处理。
根据本公开的另一方面,提供了一种电子设备,包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行第一方面所述的方法,或执行第二方面所述的方法。
根据本公开的另一方面,提供了一种存储有计算机指令的非瞬时计算机可读存储介质,其中,所述计算机指令用于使所述计算机执行第一方面所述的方法,或执行第二方面所述的方法。
根据本公开的另一方面,提供了一种计算机程序产品,包括计算机程序,所述计算机程序在被处理器执行时实现第一方面所述的方法,或执行第二方面所述的方法。
应当理解,本部分所描述的内容并非旨在标识本公开的实施例的关键或重要特征,也不用于限制本公开的范围。本公开的其它特征将通过以下的说明书而变得容易理解。
附图说明
附图用于更好地理解本方案,不构成对本公开的限定。其中:
图1为现有技术中协处理器间协调的示意图;
图2为本公开实施例提供的一种数据处理方法的流程示意图
图3为本公开实施例提供的另一种数据处理方法的流程示意图;
图4为本公开实施例提供的确认信息发送的示意图之一;
图5为本公开实施例提供的另一种数据处理方法的流程示意图;
图6为本公开实施例提供的确认信息发送的示意图之二;
图7为本公开实施例提供的另一种数据处理方法的流程示意图;
图8为本公开实施例提供的一种数据处理方法的流程示意图;
图9为本公开实施例提供的另一种数据处理方法的流程示意图;
图10为本公开实施例提供的另一种数据处理方法的流程示意图;
图11为本公开实施例提供的另一种数据处理方法的流程示意图;
图12为本公开实施例提供的一种处理器芯片的结构示意图;
图13为本公开实施例提供的一种数据处理装置的结构示意图;
图14为本公开实施例提供的一种数据处理装置的结构示意图;
图15为本公开实施例提供的电子设备800的示意性框图。
具体实施方式
以下结合附图对本公开的示范性实施例做出说明,其中包括本公开实施例的各种细节以助于理解,应当将它们认为仅仅是示范性的。因此,本领域普通技术人员应当认识到,可以对这里描述的实施例做出各种改变和修改,而不会背离本公开的范围和精神。同样,为了清楚和简明,以下的描述中省略了对公知功能和结构的描述。
下面参考附图描述本公开实施例的数据处理方法、装置、处理器芯片、电子设备和介质。
异构处理器中包含多个协处理器和控制单元,各个协处理器经常需要协作完成一项计算任务,例如,人工智能的深度学习场景下,或者是大数据处理场景下,即在计算流程上前一个协处理器的输出数据需要被下一个处理器用到。在协处理器之间有数据依赖的场景下,需要实现一种同步机制,使得每个处理器在正确的时间点运行,而前一个协处理器处理完毕之前,后一个协处理器不能启动。
相关技术中的异构处理器,通过控制单元对各个协处理器进行同步,以使得各个协处理器在正确的时间点运行。如图1所示,假如有两条发往不同协处理的指令之间存在数据依赖关系,需要同步。控制单元产生第一条指令后,首先将指令发送给对应的协处理器1,然后阻塞等待协处理器1返回完成信号。控制单元收到前一个协处理器1的完成信号后,才会继续产生第二条指令,将指令发送给下一个协处理器2。这样就可以确保各个协处理器按照正确的顺序执行。
然而,这种处理方式,控制单元在协处理器1运行过程中,需要阻塞等待,控制单元本身的执行开销无法被掩盖,影响整体效率。同时,在控制单元和协处理器之间分时传递指令和完成信号有时间开销,影响整体效率。
为此,本公开提供了一种数据处理方法,应用于人工智能的第一协处理器中,第一协处理获取第一关系指令,根据第一关系指令,执行第一关系指令之前获取的至少一个计算指令,在至少一个计算指令执行完成的情况下,根据第一关系指令,发送确认信息,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取计算指令的状态。本公开中,第一协处理和第二协处理间根据第一关系指令,生成确认信息,根据确认信息实现协处理器间自行协调运行时间,提升了整体的运行效率。
图2为本公开实施例提供的一种数据处理方法的流程示意图。
如图2所示,该方法包含以下步骤:
步骤201,获取第一关系指令。
本公开实施例中设定了一种关系指令,用于描述各个协处理器之间的依赖关系,该依赖关系指示了在计算流程上,协处理器执行的依赖顺序,即一个协处理器的启动需要依赖存在依赖关系的另一个协处理的确认才能启动执行,本实施例中通过发送确认信息,以协调启动时间。从而,本实施例中为了便于说明,将存在依赖关系的协处理器中,发送确认信息的协处理器称为第一协处理器,在接收到确认信息后执行的协处理器称为第二处理器,从而,第一协处理器接收到的关系指令称为第一关系指令,第二协处理器接收到的关系指令称为第二关系指令。其中,关于第二协处理器后续实施例中会进行说明。
本公开实施例的执行主体为第一协处理器。
其中,第一关系指令可以通过编译器实现,使得本领域技术人员可以通过编程控制,从而自由灵活的设计多样的协处理器间的依赖关系,满足不同的计算任务需要。
在本公开实施例中,第一关系指令是控制单元生成的,第一协处理器从控制单元中获取第一关系指令。
步骤202,根据第一关系指令,执行第一关系指令之前获取的至少一个第一计算指令。
本实施例中,控制单元根据要运行的程序,对程序进行解析得到对应的指令,其中,解析得到的指令包含第一计算指令和第一关系指令,控制单元按照程序中设定的各个指令的先后顺序,将解析得到的第一计算指令和第一关系指令,依次发送给第一协处理器,第一协处理器在接收到第一计算指令后,会执行对应的第一计算指令,而第一协处理器在接收到第一关系指令后,会根据第一关系指令,统计在第一关系指令之前接收到的至少一个第一计算指令,并执行至少一个第一计算指令。
步骤203,在至少一个计算指令执行完成的情况下,根据第一关系指令,发送确认信息,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取第二计算指令的状态。
本实施例中,第一关系指令指示第一协处理器和第二协处理器之间的依赖关系,同时还可以确定第一指令之前接收到的至少一个第一计算指令,在第一指令之前获取到的至少一个第一计算指令执行完成的情况下,根据第一关系指令指示的第一协处理器和第二协处理器之间的依赖关系,生成确认信息,并将该确认信息发送至第二协处理器,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取第二计算指令的状态,也就是说第二协处理器在接收到确认信息之前,第二协处理器处于停止获取和执行第二关系指令后的第二计算指令的阻塞状态,实现了第二协处理器在开始特定计算任务前等待第一协处理器发出的确认信号,使得第一协处理器和第二协处理器之间可以自行协调运行时间,大大提升了处理器整体的运行效率。
需要说明的是,本公开实施例中,第一协处理器将确认信息发送至第二协处理器,可通过点对点的方式发送,或者是通过广播的方式发送,后续实施例中会采用不同的实施例针对确认信息的发送方式分别进行说明。
本公开实施例的数据处理方法中,获取第一关系指令,根据第一关系指令,执行第一关系指令之前获取的至少一个第一计算指令,在至少一个第一计算指令执行完成的情况下,根据第一关系指令,发送确认信息,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取第二协处理在第二关系指令之后的第二计算指令的状态。本公开中,第一协处理和第二协处理间根据第一关系指令,生成确认信息,根据确认信息实现协处理器间自行协调运行时间,提升了整体的运行效率。
基于上述实施例,本实施例提供了另一种数据处理方法,说明了第一协处理器接收到的第一关系指令中包含了和第一协处理器存在依赖关系的第二协处理器的标识,从而可将确认信息点对点的发送至第二协处理器。图3为本公开实施例提供的另一种数据处理方法的流程示意图,如图3所示,该方法包含以下步骤:
步骤301,获取第一关系指令。
其中,第一关系指令包含关键字,以及和第一协处理器存在依赖关系的第二协处理器的标识。其中,第二协处理器的标识可用于唯一标识该第二协处理器,具体的标识方法,本实施例中不进行限定。关键字指示了第一协处理器为发送方,也就是说,第一关系指令指示了第一协处理器需要向标识指示的第二协处理器发送确认信息。
其中,步骤201中的解释说明也适用于本公开实施例中,原理相同,本实施例中不再赘述。
在本公开实施例的一种实现方式中,第一关系指令可表示为:
关键字:发送信号 | 接收的第二协处理器标识 |
例如,SEND to P2为第一关系指令,其中,SEND to为关键字,P2为接收的第二协处理器标识。
本公开实施例中,第一协处理器是指在依赖关系中,第二协处理器需要依赖第一协处理器的执行结果,从而,第一协处理器在执行完相应的结果后,需要向第二协处理器发送确认信息,因此,第一关系指令中,指示了第一协处理器在执行完毕第一关系指令之前的计算任务后,需要向第二协处理器发送确认信息。
步骤302,根据第一关系指令,执行第一关系指令之前获取的至少一个第一计算指令。
本公开实施例中,第一协处理器收到第一关系指令后,需要确认在第一关系指令之前接收到多少个第一计算指令,也就是说需要记录当前有多少正在执行但未执行完的计算任务。
其中,步骤202中的解释说明也适用于本公开实施例中,原理相同,本实施例中不再赘述。
步骤303,在至少一个第一计算指令执行完成的情况下,根据第一关系指令指示的第二协处理器的标识,向第二协处理器发送确认信息,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取第二计算指令的状态。
本公开实施例中,根据第一关系指令包含的内容,在至少一个第一计算指令执行完成的情况下,也就是当相应的计算任务都执行完毕后,需要按照第一关系指令指示的内容,向指定的第二协处理器发送确认信号,以使得接收到确认信息的第二协处理器,根据确认信息,恢复执行在接收到第二关系指令后接收到的第二计算指令的状态。
需要理解的是,第一协处理器只需要记录收到第一关系指令时,尚未完成的第一计算指令,在第一关系指令之后收到的第一计算指令与第一关系指令需要发送的确认信号无关;第一协处理器用于发送确认信号,第一协处理器不需要阻塞,可以继续执行第一关系指令后面接收到的第一计算指令,只需要在第一关系指令之前接收到的至少一个第一计算指令全部执行完成后,可发送确认信息至第二协处理器。
为了清楚说明本公开实施例,本公开实施例提供一种示例,图4为本公开实施例提供的确认信息发送的示意图之一。如图4所示,第一协处理器P1连续收到的指令为CMD1、CMD2、SEND to P2和CMD3,其中CMD1、CMD2、CMD3为第一计算指令,SEND to P2为第一关系指令,其中,SEND to为关键字,P2为接收的第二协处理器标识。通常,协处理器具有较长的流水线,各条指令流水式的执行,所以在后续指令开始执行的时候,前序指令可能仍然正在执行。第一协处理器P1在接收到第一关系指令SEND to P2之前,已经收到第一计算指令CMD1和CMD2,故第一协处理器P1发送确认信号给第二协处理器P2的条件是第一计算指令CMD1和CMD2执行完毕。但第一关系指令SEND to P2并不会阻塞后续第一计算指令CMD3的执行。本公开实施例中,通过第一关系指令包含的关键字和第二协处理器的标识,使得第一协处理器在计算完成相应的计算任务后,根据指示的标识,发送确认信息给对应的第二协处理器,使得第二协处理器可以恢复执行第二关系指令后接收到的第二计算指令,以执行对应的处理器任务,实现了基于关系指令和确认信息,控制协处理器之间的同步过程,提升了异构处理器的整体运行效率。
需要说明的是,如果和第一协处理器之间存在依赖关系的第二协处理器可为多个,例如,为两个时,在第一关系指令中指示的用于接收的第二协处理器的标识部分,可以包含两个第二协处理器的标识,例如,第一协处理器P1,根据第一关系指令中指示的标识,将确认信息发送至第二协处理器P2和第二协处理器P3。
本公开实施例的数据处理方法中,获取第一关系指令,根据第一关系指令,执行第一关系指令之前获取的至少一个第一计算指令,在至少一个第一计算指令执行完成的情况下,根据第一关系指令,发送携带标识信息的确认信息,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取第二计算指令的状态。本公开中,第一协处理和第二协处理间根据第一关系指令,生成确认信息,根据确认信息实现协处理器间自行协调运行时间,提升了整体的运行效率。
基于上述实施例,本实施例提供了另一种数据处理方法,第一协处理器通过广播的方式发送确认信息,图5为本公开实施例提供的另一种数据处理方法的流程示意图,如图5所示,该方法包含以下步骤:
步骤501,获取第一关系指令。
本公开实施例中,第一关系指令包含设定关键字,以及事件标识。其中,事件标识每个事件编号可以对应一个有具体含义的事件,可以由软件编程人员自行规划,例如,事件为:设定时间内用户点击量。关键字指示了第一协处理器为发送方,也就是说,第一关系指令指示了第一协处理器需要将事件标识发送出去,本公开实施例中事件标识通过广播的方式发送。
在本公开实施例的一种实现方式中,第一关系指令可表示为:
关键字:发送信号 | 事件标识 |
例如,SEND 1为第一关系指令,其中,SEND为关键字,1为事件标识,例如,1指示了统计得到的设定时间内用户点击量。
本公开实施例中,第一协处理器是指在依赖关系中,第二协处理器需要依赖第一协处理器的执行结果,第一关系指令中,指示了第一协处理器在执行完毕第一关系指令之前的计算任务后,需要将确认信息发送出去,以使得需要依赖第一协处理器执行结果的第二协处理器可以根据确认信息,执行相应的计算指令。
步骤502,根据第一关系指令,执行第一关系指令之前获取的至少一个第一计算指令。
本公开实施例中,第一协处理器收到第一关系指令后,需要确认在第一关系指令之前接收到多少个第一计算指令,也就是说需要记录当前有多少正在执行但未执行完的计算任务。
步骤503,在至少一个第一计算指令执行完成的情况下,广播包含事件标识的确认信息,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取第二计算指令的状态。
本公开实施例中,根据第一关系指令包含的内容,在至少一个第一计算指令执行完成的情况下,也就是当相应的计算任务都执行完毕后,需要按照第一关系指令指示的内容,广播包含事件标识的确认信息,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取在接收到第二关系指令后的第二计算指令的状态。
需要理解的是,第一协处理器只需要记录收到第一关系指令时,尚未完成的第一计算指令,在第一关系指令之后收到的第一计算指令与第一关系指令需要发送的确认信号无关;第一协处理器用于发送确认信号,第一协处理器不需要阻塞,可以继续执行第一关系指令后面接收到的第一计算指令,只需要在第一关系指令之前接收到的至少一个第一计算指令全部执行完成后,可发送确认信息至第二协处理器。
为了清楚说明本公开实施例,本公开实施例提供一种示例,图6为本公开实施例提供的确认信息发送的示意图之二。如图4所示,第一协处理器P1连续收到的指令为CMD1、CMD2、SEND1和CMD3,其中CMD1、CMD2、CMD3为第一计算指令,SEND1为第一关系指令,其中,SEND为关键字“发送”,1为事件标识。通常,协处理器具有较长的流水线,各条指令流水式的执行,所以在后续指令开始执行的时候,前序指令可能仍然正在执行。第一协处理器P1在接收到第一关系指令SEND 1之前,已经收到第一计算指令CMD1和CMD2,故第一协处理器P1广播确认信号的条件是第一计算指令CMD1和CMD2执行完毕。但第一关系指令SEND 1并不会阻塞后续第一计算指令CMD3的执行。本公开实施例中,通过第一关系指令包含的关键字和事件标识,使得第一协处理器在计算完成相应的计算任务后,通过广播的方式发送事件标识,使得接收到事件标识的各个第二协处理器可以根据接收到的第二关系指令,确认恢复执行第二关系指令后接收到的第二计算指令,以执行对应的处理器任务,本公开中,在和第一协处理器存在依赖关系的第二协处理器为多个时,通过广播的方式发送确认信息,提高了第一协处理的发送效率,基于关系指令和确认信息,实现了控制协处理器之间的同步过程,提升了异构处理器的整体运行效率。
需要说明的是,第二协处理器在接收到第二关系指令后,对于第二关系指令后相邻的第二计算指令,可以在接收到第二关系指令后,继续从控制单元接收至第二协处理器中;或者可以在接收到第二关系指令,阻塞从控制单元中获取第二计算指令,而在接收到确认消息后,再从控制单元中获取第二计算指令并执行第二计算指令。
需要理解的是,步骤201-203中的解释说明,也适用于本公开实施例,原理相同,本公开实施例中不再赘述。
本公开实施例的数据处理方法中,获取第一关系指令,根据第一关系指令,执行第一关系指令之前获取的至少一个第一计算指令,在至少一个第一计算指令执行完成的情况下,根据第一关系指令,广播发送确认信息,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取计算指令的状态。本公开中,第一协处理和第二协处理间根据第一关系指令,生成确认信息,根据确认信息实现协处理器间自行协调运行时间,提升了整体的运行效率。
基于上述实施例,公开实施例提供了一种实现方式,图7为本公开实施例提供的另一种数据处理方法的流程示意图,如图7所示,步骤201、301和501之前包含以下步骤:
步骤701,获取控制单元发送的命令队列查询请求。
步骤702,根据查询请求,查询命令队列中包含的剩余存储空间。
步骤703,将查询到的剩余存储空间的指示信息发送至控制单元,以使得控制单元将第一关系指令或第一计算指令存储至剩余存储空间中。
其中,第一协处理器中设置了对应的命令队列,命令队列用于存储控制单元发送至第一协处理器的指令,如第一计算指令或第一关系指令。
本公开实施例中,第一协处理器根据获取的控制单元发送的命令队列查询请求,查询第一协处理器对应的命令队列中剩余的存储空间,并将查询到的剩余的存储空间的指示信息发送至控制单元,其中,指示信息可以为存储空间的地址信息,使得控制单元根据指示信息将第一关系指令或第一计算指令存储至剩余存储空间中,实现了在第一协处理器和第二协处理器间协调运行时间的过程中,控制单元可以将解析得到的指令先存储至第一协处理器对应的命令队列中,实现了控制单元无阻塞的向第一协处理器发送指令,使得控制单元和各个协处理器可并行运行,提高了异构处理器的运行效率。
基于上述实施例,本实施例提供了一种数据处理方法,应用于芯片中的第二协处理器。图8为本公开实施例提供的一种数据处理方法的流程示意图,如图8所示,该方法包含以下步骤:
步骤801,获取控制单元发送的第二关系指令。
关于第二关系指令的说明,可参照步骤201中的解释说明,原理相同,本实施例中不再赘述。
步骤802,在获取第二关系指令的情况下,停止从第二协处理器对应的命令队列中获取第二计算指令。
其中,命令队列用于存储从控制单元获取到的各个指令,包含第二关系指令和第二计算指令。
本公开实施例中,第二协处理器在获取到第二关系指令后,则需要停止从对应的命令队列中获取第二计算指令,也就是说在获取到第二关系指令后,需要阻塞指令的继续获取,以等待确认信息。
需要说明的是,第二协处理器会停止从命令队列中获取指令,但是控制单元可以继续将指令发送至命令队列,直至命令队列中无存储空间。
步骤803,监听第一协处理器发送的确认信息。
在本公开实施例的一种实现方式中,第二协处理器获取第一协处理器发送的确认信息。
在本公开实施例的一种实现方式中,第二协处理器获取第一协处理器通过广播的方式发送的确认信息。
其中,第一协处理器发送确认信息的相关解释说明,可参照前述实施例,本实施例中不再赘述。
步骤804,根据确认信息和第二关系指令,恢复从命令队列中获取第二计算指令的状态。
本公开实施例中,第二协处理器根据接收到的确认信息中携带的用于确认和接收到的第二关系指令中包含的标识信息是否匹配的信息,以使得第二协处理器在接收到确认信息后,通过和第二关系指令匹配,以确认是否可以恢复从命令队列中获取第二计算指令的状态,并在确认可以恢复从命令队列中获取第二计算指令的状态后,在第二关系指令之前获取到的第二计算指令执行完成后,执行第二关系指令之后获取的计算指令,实现了在第一协处理和第二协处理器之间可以自行协调运行时间,大大提升了处理器整体的运行效率。
本公开实施例的数据处理方法中,第二协处理器获取控制单元发送的第二关系指令,在获取第二关系指令的情况下,停止从第二协处理器对应的命令队列中获取第二计算指令,监听第一协处理器发送的确认信息,根据确认信息和第二关系指令,恢复从命令队列中获取第二计算指令的状态,实现了基于确认信息和第二关系指令,使得协处理器间自行协调运行时间,提升了整体的运行效率。
基于上述实施例,本实施例提供了另一种数据处理方法,说明了第二关系指令中包含第一协处理器的标识的情况下,如何根据关系信息协调不同的协处理器间的运行时间,图9为本公开实施例提供的另一种数据处理方法的流程示意图,如图9所示,该方法包含以下步骤:
步骤901,获取控制单元发送的第二关系指令。
其中,第二关系指令包含关键字,以及和第二协处理器存在依赖关系的第一协处理器的标识。其中,第一协处理器的标识可用于唯一标识该第一协处理器,具体的标识方法,本实施例中不进行限定。关键字指示了第二协处理器为接收方,也就是说,第二关系指令指示了第二协处理器需要获取标识指示的第一协处理器发送的确认信息。
其中,步骤201中的解释说明也适用于本公开实施例中,原理相同,本实施例中不再赘述。
在本公开实施例的一种实现方式中,第二关系指令可表示为:
关键字:接收信号 | 发送的第一协处理器标识 |
例如,RECV from P1为第二关系指令,其中,RECV from为关键字,P1为发送确认信息的第一协处理器标识。
步骤902,在获取第二关系指令的情况下,停止从第二协处理器对应的命令队列中获取第二计算指令。
如图4所示,第二协处理器P2可收到的指令为CMD4、CMD5、RECV from P1和CMD6,其中CMD4、CMD5、CMD6为第二计算指令,RECV to P1为第二关系指令。第二关系指令RECV fromP1之前第二协处理器P2已经收到第二计算指令CMD4和CMD5,其中,CMD4、CMD5会继续执行。但是,第二协处理器P2接收到来自第一协处理器P1的确认信息前,第二计算指令CMD6会被阻塞,也就是说第二协处理器P2会停止从命令队列中获取CMD6。
步骤903,监听第一协处理器发送的确认信息。
步骤901-步骤903可参照前述实施例中的解释说明,原理相同,本实施例中不再赘述。
步骤904,在确认信息中包含的第一协处理器的标识,和第二关系指令中包含的第一协处理器的标识匹配的情况下,恢复从命令队列中获取第二计算指令。
其中,第二关系指令中包含存在依赖关系的协处理器的标识。
而确认信息中包含第一协处理器的标识,第二协处理器在接收到确认信息后,将确认信息中包含的协处理器的标识和第二关系指令中包含的协处理器的标识进行匹配,在标识匹配的情况下,恢复从命令队列中获取第二计算指令。
进一步,作为一种实现方式,如图4所示,在接收到确认信息后,若标识信息匹配,则第二协处理器在第二关系指令RECV from P1之前接收到的第二计算指令CMD4和CMD5执行完毕后,执行第二关系指令RECV from P1之后接收到的第二计算指令CMD6。
本公开实施例的数据处理方法中,第二协处理器获取控制单元发送的第二关系指令,在获取第二关系指令的情况下,停止从第二协处理器对应的命令队列中获取第二计算指令,监听第一协处理器发送的确认信息,根据确认信息和第二关系指令,恢复从命令队列中获取第二计算指令的状态,实现了基于确认信息和第二关系指令,使得协处理器间自行协调运行时间,提升了整体的运行效率。
基于上述实施例,本实施例提供了另一种数据处理方法,说明了关系指令中包含事件的标识信息的情况下,如何根据关系信息协调不同的协处理器间的运行时间,图10为本公开实施例提供的另一种数据处理方法的流程示意图,如图10所示,该方法包含以下步骤:
步骤1001,获取控制单元发送的第二关系指令。
本公开实施例中,第二关系指令包含设定关键字,以及事件标识。其中,事件标识每个事件编号可以对应一个有具体含义的事件,可以由软件编程人员自行规划,例如,事件为:设定时间内用户点击量。关键字指示了第二协处理器为接收方,也就是说,第二关系指令指示了第二协处理器需要获取事件标识,本公开实施例中事件标识通过广播的方式发送。
在本公开实施例的一种实现方式中,第二关系指令可表示为:
关键字:接收信号 | 事件标识 |
例如,RECV 1为第二关系指令,其中,RECV为关键字,1为事件标识,例如,1指示了统计得到的设定时间内用户点击量。
步骤1002,在获取第二关系指令的情况下,停止从第二协处理器对应的命令队列中获取第二计算指令。
步骤1003,监听第一协处理器发送的确认信息。
步骤1001-步骤1003可参照前述实施例中的解释说明,原理相同,本实施例中不再赘述。
步骤1004,在确认信息中包含的事件标识,和第一关系指令中包含的事件标识匹配的情况下,恢复从命令队列中获取第二计算指令。
其中,第二关系指令中包含存在依赖关系的事件标识,例如,事件为:设定时间内用户点击量,用数字“1”标识。
而确认信息中包含第一协处理器的标识,第二协处理器在接收到确认信息后,将确认信息中包含的协处理器的标识和第二关系指令中包含的协处理器的标识进行匹配,在标识匹配的情况下,恢复从命令队列中获取第二计算指令。
进一步,作为一种实现方式,如图4所示,在接收到确认信息后,若事件标识匹配,则第二协处理器在第二关系指令RECV from P1之前接收到的第二计算指令CMD4和CMD5执行完毕后,执行第二关系指令RECV from P1之后接收到的第二计算指令CMD6。
本公开实施例的数据处理方法中,第二协处理器获取控制单元发送的第二关系指令,在获取第二关系指令的情况下,停止从第二协处理器对应的命令队列中获取第二计算指令,监听第一协处理器发送的确认信息,根据确认信息和第二关系指令,恢复从命令队列中获取第二计算指令的状态,实现了基于确认信息和第二关系指令,使得协处理器间自行协调运行时间,提升了整体的运行效率。
基于上述实施例,本实施例提供了一种实现方式,图11为本公开实施例提供的另一种数据处理方法的流程示意图,如图11所示,步骤801、901和1001之前包含以下步骤:
步骤1101,获取控制单元发送的命令队列查询请求。
步骤1102,根据查询请求,查询命令队列中包含的剩余存储空间。
步骤1103,将查询到的剩余存储空间的指示信息发送至控制单元,以使得控制单元将第二关系指令或第二计算指令存储至剩余存储空间中。
其中,第二协处理器中设置了对应的命令队列,命令队列用于存储控制单元发送至第二协处理器的指令,如第二计算指令或第二关系指令。
本公开实施例中,第二协处理器根据获取的控制单元发送的命令队列查询请求,查询第二协处理器对应的命令队列中剩余的存储空间,并将查询到的剩余的存储空间的指示信息发送至控制单元,其中,指示信息可以为存储空间的地址信息,使得控制单元根据指示信息将第二关系指令或第二计算指令存储至剩余存储空间中,实现了在第一协处理器和第二协处理器间协调运行时间的过程中,控制单元可以将解析得到的指令先存储至第二协处理器对应的命令队列中,实现了控制单元无阻塞的向第二协处理器发送指令,使得控制单元和各个协处理器可并行运行,提高了异构处理器的运行效率。
为了实现上述实施例,本公开实施例提供了一种处理器芯片。
图12为本公开实施例提供的一种处理器芯片的结构示意图,其中,处理器芯片例如为异构处理器,异构处理器可应用于深度学习的处理器或加速器,或者是大数据处理的处理器或加速器中,以实现计算任务。
在一种场景下,面向深度学习的加速器或处理器,会将神经网络的每层抽象为一个算子,比如卷积、全连接、池化、激活等,硬件会对应的分多个模块实现,比如卷积模块、全连接模块、池化模块、激活模块等,通过对这些模块的调用来共同实现一个计算任务。
在另一种场景下,大数据处理的加速器或处理器,会将数据库查询中的每个操作抽象为一个算子,比如过滤、连接、排序、聚合等,硬件会对应的分多个模块实现,比如过滤模块、连接模块、排序模块、聚合模块等,通过对这些模块的调用来共同实现一个计算任务。
如图12所示,该处理器芯片包含控制单元1201、第一协处理器1202和第二协处理器1203。
控制单元1201,用于向第一协处理器1202发送第一计算指令和第一关系指令,以及向第二协处理器1203发送第二计算指令和第二关系指令。
第一协处理器1202,用于执行图1-图7对应实施例中所述的数据处理方法。
第二协处理器1203,用于执行图8-图11对应实施例中所述的数据处理方法。
具体可参照前述图2-图11对应实施例中的解释说明,原理相同,本实施例中不再赘述。
本实施例中的处理器芯片中,第一协处理器根据从控制单元中获取的第一关系指令,生成确认信息,而第二协处理器根据从控制单元中获取到的第二关系指令,以及从第一协处理器获取到的确认消息,协调第一协处理器和第二协处理器之间的运行时间,而不需要有处理器来控制第一协处理器和第二协处理器之间的运行时间,避免了控制单元单独的开销,提高了整体的运行效率。
为了实现上述实施例,本公开实施例提供了一种数据处理装置。
图13为本公开实施例提供的一种数据处理装置的结构示意图,如图13所示,该装置包括:
获取模块131,用于获取第一关系指令。
执行模块132,用于根据所述第一关系指令,执行所述第一关系指令之前获取的至少一个第一计算指令.
发送模块133,用于在所述至少一个第一计算指令执行完成的情况下,根据所述第一关系指令,发送确认信息,以使得接收到所述确认信息的第二协处理器,根据所述确认信息,恢复获取第二计算指令的状态;其中,所述第二计算指令是所述第二协处理器在接收到第二关系指令之后获取到的。
进一步,作为本公开实施例的一种实现方式,
所述第一关系指令包含了和所述第一协处理器存在依赖关系的第二协处理器的标识;发送模块133,用于:
在所述至少一个计算指令执行完成的情况下,根据所述第一关系指令指示的第二协处理器的标识,向所述第二协处理器发送所述确认信息。
作为本公开实施例的一种实现方式,所述第一关系指令包含事件标识;发送模块133,用于:
在所述至少一个计算指令执行完成的情况下,广播包含所述事件标识的确认信息。
作为本公开实施例的一种实现方式,该装置还包括:
获取模块131,还用于获取控制单元发送的命令队列查询请求;
查询模块,用于根据所述查询请求,查询所述命令队列中包含的剩余存储空间;
发送模块133,还用于将查询到的所述剩余存储空间的指示信息发送至所述控制单元,以使得所述控制单元将所述第一关系指令或第一计算指令存储至所述剩余存储空间中。
需要说明的是,前述对方法实施例的解释说明,也适用于本实施例的装置,原理相同,本实施例中不再赘述。
本公开实施例的数据处理装置中,获取第一关系指令,根据第一关系指令,执行第一关系指令之前获取的至少一个第一计算指令,在至少一个第一计算指令执行完成的情况下,根据第一关系指令,发送确认信息,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取第二协处理在第二关系指令之后的第二计算指令的状态。本公开中,第一协处理和第二协处理间根据第一关系指令,生成确认信息,根据确认信息实现协处理器间自行协调运行时间,提升了整体的运行效率。
为了实现上述实施例,本公开实施例提供了一种数据处理装置。
图14为本公开实施例提供的一种数据处理装置的结构示意图,如图14所示,该装置包括:
获取模块141,用于获取控制单元发送的第一关系指令。
处理模块142,用于在获取所述第一关系指令的情况下,停止从所述第二协处理器对应的命令队列中获取第二计算指令。
监听模块143,用于监听所述第一协处理器发送的确认信息.
所述处理模块143,还用于根据所述确认信息和所述第二关系指令,恢复从所述命令队列中获取第二计算指令的状态。
进一步,在本公开实施例的一种实现方式中,第一关系指令包含所述第一协处理器的标识;处理模块143,用于:
在所述确认信息中包含的所述第一协处理器的标识,和所述第二关系指令中包含的所述第一协处理器的标识匹配的情况下,恢复从所述命令队列中获取第二计算指令。
在本公开实施例的一种实现方式中,第一关系指令包含事件标识;处理模块143,用于:
在所述确认信息中包含的所述事件标识,和所述第一关系指令中包含的所述事件标识匹配的情况下,恢复从所述命令队列中获取第二计算指令。
在本公开实施例的一种实现方式中,装置还包括:
获取模块141,还用于获取控制单元发送的命令队列查询请求。
查询模块,用于根据所述查询请求,查询所述命令队列中包含的剩余存储空间。
发送模块,用于将查询到的所述剩余存储空间的指示信息发送至所述控制单元,以使得所述控制单元将所述第二关系指令或第二计算指令存储至所述剩余存储空间中。
需要说明的是,前述对方法实施例的解释说明,也适用于本实施例的装置,原理相同,本实施例中不再赘述。
本公开实施例的数据处理装置中,获取第一关系指令,根据第一关系指令,执行第一关系指令之前获取的至少一个第一计算指令,在至少一个第一计算指令执行完成的情况下,根据第一关系指令,发送确认信息,以使得接收到确认信息的第二协处理器,根据确认信息,恢复获取第二协处理在第二关系指令之后的第二计算指令的状态。本公开中,第一协处理和第二协处理间根据第一关系指令,生成确认信息,根据确认信息实现协处理器间自行协调运行时间,提升了整体的运行效率。
为了实现上述实施例,本实施例提供了一种电子设备,包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行前述方法实施例所述的方法。
为了实现上述实施例,本实施例提供了一种存储有计算机指令的非瞬时计算机可读存储介质,其中,所述计算机指令用于使所述计算机执行前述方法实施例所述的方法。
为了实现上述实施例,本实施例提供了一种计算机程序产品,包括计算机程序,所述计算机程序在被处理器执行时实现前述方法实施例所述的方法。
根据本公开的实施例,本公开还提供了一种电子设备、一种可读存储介质和一种计算机程序产品。
图15为本公开实施例提供的电子设备800的示意性框图。电子设备旨在表示各种形式的数字计算机,诸如,膝上型计算机、台式计算机、工作台、个人数字助理、服务器、刀片式服务器、大型计算机、和其它适合的计算机。电子设备还可以表示各种形式的移动装置,诸如,个人数字处理、蜂窝电话、智能电话、可穿戴设备和其它类似的计算装置。本文所示的部件、它们的连接和关系、以及它们的功能仅仅作为示例,并且不意在限制本文中描述的和/或者要求的本公开的实现。
如图15所示,设备800包括计算单元801,其可以根据存储在ROM(Read-OnlyMemory,只读存储器)802中的计算机程序或者从存储单元808加载到RAM(Random AccessMemory,随机访问/存取存储器)803中的计算机程序,来执行各种适当的动作和处理。在RAM803中,还可存储设备800操作所需的各种程序和数据。计算单元801、ROM 802以及RAM 803通过总线804彼此相连。I/O(Input/Output,输入/输出)接口805也连接至总线804。
设备800中的多个部件连接至I/O接口805,包括:输入单元806,例如键盘、鼠标等;输出单元807,例如各种类型的显示器、扬声器等;存储单元808,例如磁盘、光盘等;以及通信单元809,例如网卡、调制解调器、无线通信收发机等。通信单元809允许设备800通过诸如因特网的计算机网络和/或各种电信网络与其他设备交换信息/数据。
计算单元801可以是各种具有处理和计算能力的通用和/或专用处理组件。计算单元801的一些示例包括但不限于CPU(Central Processing Unit,中央处理单元)、GPU(Graphic Processing Units,图形处理单元)、各种专用的AI(Artificial Intelligence,人工智能)计算芯片、各种运行机器学习模型算法的计算单元、DSP(Digital SignalProcessor,数字信号处理器)、以及任何适当的处理器、控制器、微控制器等。计算单元801执行上文所描述的各个方法和处理,例如数据处理方法。例如,在一些实施例中,数据处理方法可被实现为计算机软件程序,其被有形地包含于机器可读介质,例如存储单元808。在一些实施例中,计算机程序的部分或者全部可以经由ROM 802和/或通信单元809而被载入和/或安装到设备800上。当计算机程序加载到RAM 803并由计算单元801执行时,可以执行上文描述的数据处理方法的一个或多个步骤。备选地,在其他实施例中,计算单元801可以通过其他任何适当的方式(例如,借助于固件)而被配置为执行数据处理方法。
本文中以上描述的系统和技术的各种实施方式可以在数字电子电路系统、集成电路系统、FPGA(Field Programmable Gate Array,现场可编程门阵列)、ASIC(Application-Specific Integrated Circuit,专用集成电路)、ASSP(Application Specific StandardProduct,专用标准产品)、SOC(System On Chip,芯片上系统的系统)、CPLD(ComplexProgrammable Logic Device,复杂可编程逻辑设备)、计算机硬件、固件、软件、和/或它们的组合中实现。这些各种实施方式可以包括:实施在一个或者多个计算机程序中,该一个或者多个计算机程序可在包括至少一个可编程处理器的可编程系统上执行和/或解释,该可编程处理器可以是专用或者通用可编程处理器,可以从存储系统、至少一个输入装置、和至少一个输出装置接收数据和指令,并且将数据和指令传输至该存储系统、该至少一个输入装置、和该至少一个输出装置。
用于实施本公开的方法的程序代码可以采用一个或多个编程语言的任何组合来编写。这些程序代码可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器或控制器,使得程序代码当由处理器或控制器执行时使流程图和/或框图中所规定的功能/操作被实施。程序代码可以完全在机器上执行、部分地在机器上执行,作为独立软件包部分地在机器上执行且部分地在远程机器上执行或完全在远程机器或服务器上执行。
在本公开的上下文中,机器可读介质可以是有形的介质,其可以包含或存储以供指令执行系统、装置或设备使用或与指令执行系统、装置或设备结合地使用的程序。机器可读介质可以是机器可读信号介质或机器可读储存介质。机器可读介质可以包括但不限于电子的、磁性的、光学的、电磁的、红外的、或半导体系统、装置或设备,或者上述内容的任何合适组合。机器可读存储介质的更具体示例会包括基于一个或多个线的电气连接、便携式计算机盘、硬盘、RAM、ROM、EPROM(Electrically Programmable Read-Only-Memory,可擦除可编程只读存储器)或快闪存储器、光纤、CD-ROM(Compact Disc Read-Only Memory,便捷式紧凑盘只读存储器)、光学储存设备、磁储存设备、或上述内容的任何合适组合。
为了提供与用户的交互,可以在计算机上实施此处描述的系统和技术,该计算机具有:用于向用户显示信息的显示装置(例如,CRT(Cathode-Ray Tube,阴极射线管)或者LCD(Liquid Crystal Display,液晶显示器)监视器);以及键盘和指向装置(例如,鼠标或者轨迹球),用户可以通过该键盘和该指向装置来将输入提供给计算机。其它种类的装置还可以用于提供与用户的交互;例如,提供给用户的反馈可以是任何形式的传感反馈(例如,视觉反馈、听觉反馈、或者触觉反馈);并且可以用任何形式(包括声输入、语音输入或者、触觉输入)来接收来自用户的输入。
可以将此处描述的系统和技术实施在包括后台部件的计算系统(例如,作为数据服务器)、或者包括中间件部件的计算系统(例如,应用服务器)、或者包括前端部件的计算系统(例如,具有图形用户界面或者网络浏览器的用户计算机,用户可以通过该图形用户界面或者该网络浏览器来与此处描述的系统和技术的实施方式交互)、或者包括这种后台部件、中间件部件、或者前端部件的任何组合的计算系统中。可以通过任何形式或者介质的数字数据通信(例如,通信网络)来将系统的部件相互连接。通信网络的示例包括:LAN(LocalArea Network,局域网)、WAN(Wide Area Network,广域网)、互联网和区块链网络。
计算机系统可以包括客户端和服务器。客户端和服务器一般远离彼此并且通常通过通信网络进行交互。通过在相应的计算机上运行并且彼此具有客户端-服务器关系的计算机程序来产生客户端和服务器的关系。服务器可以是云服务器,又称为云计算服务器或云主机,是云计算服务体系中的一项主机产品,以解决了传统物理主机与VPS服务("Virtual Private Server",或简称"VPS")中,存在的管理难度大,业务扩展性弱的缺陷。服务器也可以为分布式系统的服务器,或者是结合了区块链的服务器。
其中,需要说明的是,人工智能是研究使计算机来模拟人的某些思维过程和智能行为(如学习、推理、思考、规划等)的学科,既有硬件层面的技术也有软件层面的技术。人工智能硬件技术一般包括如传感器、专用人工智能芯片、云计算、分布式存储、大数据处理等技术;人工智能软件技术主要包括计算机视觉技术、语音识别技术、自然语言处理技术以及机器学习/深度学习、大数据处理技术、知识图谱技术等几大方向。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本公开中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本公开公开的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本公开保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本公开的精神和原则之内所作的修改、等同替换和改进等,均应包含在本公开保护范围之内。
Claims (14)
1.一种数据处理方法,用于芯片中的第一协处理器,所述方法包括:
获取第一关系指令;
根据所述第一关系指令,执行所述第一关系指令之前获取的至少一个第一计算指令;
在所述至少一个第一计算指令执行完成的情况下,根据所述第一关系指令,发送确认信息,以使得接收到所述确认信息的第二协处理器,根据所述确认信息,恢复获取第二计算指令的状态;其中,所述第二计算指令是所述第二协处理器在接收到第二关系指令之后获取到的。
2.根据权利要求1所述的方法,所述第一关系指令包含了和所述第一协处理器存在依赖关系的第二协处理器的标识;
所述在所述至少一个计算指令执行完成的情况下,根据所述第一关系指令,发送确认信息,包括:
在所述至少一个计算指令执行完成的情况下,根据所述第一关系指令指示的第二协处理器的标识,向所述第二协处理器发送所述确认信息。
3.根据权利要求2所述的方法,所述第一关系指令包含事件标识;
所述在所述至少一个计算指令执行完成的情况下,根据所述第一关系指令,发送确认信息,包括:
在所述至少一个计算指令执行完成的情况下,广播包含所述事件标识的确认信息。
4.根据权利要求1-3任一所述的方法,所述方法还包括:
获取控制单元发送的命令队列查询请求;
根据所述查询请求,查询所述命令队列中包含的剩余存储空间;
将查询到的所述剩余存储空间的指示信息发送至所述控制单元,以使得所述控制单元将所述第一关系指令或第一计算指令存储至所述剩余存储空间中。
5.一种数据处理方法,用于芯片中的第二协处理器,所述方法包括:
获取控制单元发送的第二关系指令;
在获取所述第一关系指令的情况下,停止从所述第二协处理器对应的命令队列中获取计算指令;
监听所述第一协处理器发送的确认信息;
根据所述确认信息和所述第二关系指令,恢复从所述命令队列中获取第二计算指令的状态。
6.根据权利要求5所述的方法,所述第一关系指令包含所述第一协处理器的标识;所述根据所述确认信息和所述第二关系指令,恢复从所述命令队列中获取第二计算指令的状态,包括:
在所述确认信息中包含的所述第一协处理器的标识,和所述第二关系指令中包含的所述第一协处理器的标识匹配的情况下,恢复从所述命令队列中获取第二计算指令。
7.根据权利要求5所述的方法,所述第一关系指令包含事件标识;所述根据所述确认信息和所述第二关系指令,恢复从所述命令队列中获取第二计算指令的状态,包括:
在所述确认信息中包含的所述事件标识,和所述第一关系指令中包含的所述事件标识匹配的情况下,恢复从所述命令队列中获取第二计算指令。
8.根据权利要求5-7任一所述的方法,所述方法还包括:
获取控制单元发送的命令队列查询请求;
根据所述查询请求,查询所述命令队列中包含的剩余存储空间;
将查询到的所述剩余存储空间的指示信息发送至所述控制单元,以使得所述控制单元将所述第二关系指令或第二计算指令存储至所述剩余存储空间中。
9.一种处理器芯片,包括控制单元、第一协处理器和第二协处理器;
所述控制单元,用于向所述第一协处理器,发送第一计算指令和第一关系指令,以及向所述第二协处理器,发送第二计算指令和第二关系指令;
所述第一协处理器,用于执行权利要求1-4任一项所述的数据处理方法;
所述第二协处理器,用于执行权利要求5-8任一项所述的数据处理方法。
10.一种数据处理装置,所述装置包括:
获取模块,用于获取第一关系指令;
执行模块,用于根据所述第一关系指令,执行所述第一关系指令之前获取的至少一个第一计算指令;
发送模块,用于在所述至少一个第一计算指令执行完成的情况下,根据所述第一关系指令,发送确认信息,以使得接收到所述确认信息的第二协处理器,根据所述确认信息,恢复获取第二计算指令的状态;其中,所述第二计算指令是所述第二协处理器在接收到第二关系指令之后获取到的。
11.一种数据处理装置,所述装置包括:
获取模块,用于获取控制单元发送的第一关系指令;
处理模块,用于在获取所述第一关系指令的情况下,停止从所述第二协处理器对应的命令队列中获取第二计算指令;
监听模块,用于监听所述第一协处理器发送的确认信息;
所述处理模块,还用于根据所述确认信息和所述第二关系指令,恢复从所述命令队列中获取第二计算指令的状态。
12.一种电子设备,包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行权利要求1-4中任一项所述的方法,或执行权利要求5-8中任一项所述的方法。
13.一种存储有计算机指令的非瞬时计算机可读存储介质,其中,所述计算机指令用于使所述计算机执行根据权利要求1-4中任一项所述的方法,或执行权利要求5-8中任一项所述的方法。
14.一种计算机程序产品,包括计算机程序,所述计算机程序在被处理器执行时实现根据权利要求1-4中任一项所述的方法,或执行权利要求5-8中任一项所述的方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110819670.6A CN113641621A (zh) | 2021-07-20 | 2021-07-20 | 数据处理方法、装置、处理器芯片、电子设备和介质 |
US17/867,832 US11892970B2 (en) | 2021-07-20 | 2022-07-19 | Synchronizing coprocessors using synchronization instructions to force a second coprocessor to wait until receiving an acknowledgement signal from a first coprocessor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110819670.6A CN113641621A (zh) | 2021-07-20 | 2021-07-20 | 数据处理方法、装置、处理器芯片、电子设备和介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113641621A true CN113641621A (zh) | 2021-11-12 |
Family
ID=78417777
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110819670.6A Pending CN113641621A (zh) | 2021-07-20 | 2021-07-20 | 数据处理方法、装置、处理器芯片、电子设备和介质 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11892970B2 (zh) |
CN (1) | CN113641621A (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7032099B1 (en) * | 1998-10-23 | 2006-04-18 | Sony Corporation | Parallel processor, parallel processing method, and storing medium |
CN101833537A (zh) * | 2010-04-23 | 2010-09-15 | 浪潮电子信息产业股份有限公司 | 一种基于ccnuma多处理器架构下的多结点初始化同步方法 |
CN102446157A (zh) * | 2010-10-12 | 2012-05-09 | 无锡江南计算技术研究所 | 基于阵列结构的处理器核心的通信方法及通信装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11144417B2 (en) * | 2018-12-31 | 2021-10-12 | Texas Instruments Incorporated | Debug for multi-threaded processing |
US11010208B1 (en) * | 2019-10-25 | 2021-05-18 | Graphcore Limited | Sync groupings |
US11550585B2 (en) * | 2021-03-23 | 2023-01-10 | Arm Limited | Accelerator interface mechanism for data processing system |
-
2021
- 2021-07-20 CN CN202110819670.6A patent/CN113641621A/zh active Pending
-
2022
- 2022-07-19 US US17/867,832 patent/US11892970B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7032099B1 (en) * | 1998-10-23 | 2006-04-18 | Sony Corporation | Parallel processor, parallel processing method, and storing medium |
CN101833537A (zh) * | 2010-04-23 | 2010-09-15 | 浪潮电子信息产业股份有限公司 | 一种基于ccnuma多处理器架构下的多结点初始化同步方法 |
CN102446157A (zh) * | 2010-10-12 | 2012-05-09 | 无锡江南计算技术研究所 | 基于阵列结构的处理器核心的通信方法及通信装置 |
Also Published As
Publication number | Publication date |
---|---|
US20220350774A1 (en) | 2022-11-03 |
US11892970B2 (en) | 2024-02-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20230020324A1 (en) | Task Processing Method and Device, and Electronic Device | |
US11422817B2 (en) | Method and apparatus for executing instructions including a blocking instruction generated in response to determining that there is data dependence between instructions | |
US20210365285A1 (en) | Voice data procession method, apparatus, device and storage medium | |
CN111209310B (zh) | 基于流计算的业务数据处理方法、装置和计算机设备 | |
CN114428674A (zh) | 任务调度方法、装置、设备以及存储介质 | |
CN111737564A (zh) | 一种信息查询方法、装置、设备及介质 | |
CN110096521A (zh) | 日志信息处理方法及装置 | |
CN114489997A (zh) | 定时任务调度方法、装置、设备和介质 | |
CN113962229A (zh) | 异步翻译系统、方法、设备和存储介质 | |
CN113760242A (zh) | 一种数据处理方法、装置、服务器和介质 | |
CN113641621A (zh) | 数据处理方法、装置、处理器芯片、电子设备和介质 | |
CN116243983A (zh) | 处理器、集成电路芯片、指令处理方法、电子设备和介质 | |
US20220129418A1 (en) | Method for determining blood relationship of data, electronic device and storage medium | |
CN111435356A (zh) | 数据特征提取方法、装置、计算机设备以及存储介质 | |
CN115438056A (zh) | 一种数据获取方法、装置、设备以及存储介质 | |
CN115237574A (zh) | 人工智能芯片的调度方法、装置及电子设备 | |
CN114429211A (zh) | 用于生成信息的方法、装置、设备、介质和产品 | |
CN113722037A (zh) | 一种用户界面的刷新方法、装置、电子设备及存储介质 | |
CN113051510A (zh) | 交互处理方法、装置、前端设备、后端设备及存储介质 | |
CN114780022B (zh) | 追加写操作实现方法、装置、电子设备及存储介质 | |
CN113641404A (zh) | 程序运行方法、装置、处理器芯片、电子设备和存储介质 | |
CN115587091A (zh) | 数据入库方法、装置、设备以及存储介质 | |
CN115357641A (zh) | 数据查询方法、装置、电子设备和存储介质 | |
CN114549929A (zh) | 模型训练方法、装置、电子设备和介质 | |
CN117453712A (zh) | 一种数据管理方法、系统、设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
TA01 | Transfer of patent application right | ||
TA01 | Transfer of patent application right |
Effective date of registration: 20211111 Address after: Zone CW, 4th floor, building 1, No. 10, Shangdi 10th Street, Haidian District, Beijing 100086 Applicant after: Kunlun core (Beijing) Technology Co., Ltd Address before: 2 / F, baidu building, No. 10, Shangdi 10th Street, Haidian District, Beijing 100085 Applicant before: Beijing Baidu Netcom Science Technology Co., Ltd. |
|
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |