CN113626088A - 支持板卡混插的dc-scm板控制方法、系统及装置 - Google Patents

支持板卡混插的dc-scm板控制方法、系统及装置 Download PDF

Info

Publication number
CN113626088A
CN113626088A CN202110744268.6A CN202110744268A CN113626088A CN 113626088 A CN113626088 A CN 113626088A CN 202110744268 A CN202110744268 A CN 202110744268A CN 113626088 A CN113626088 A CN 113626088A
Authority
CN
China
Prior art keywords
mainboard
historical
board
scm
identification information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
CN202110744268.6A
Other languages
English (en)
Inventor
叶明洋
张敏
刘闻禹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202110744268.6A priority Critical patent/CN113626088A/zh
Publication of CN113626088A publication Critical patent/CN113626088A/zh
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • G06F8/654Updates using techniques specially adapted for alterable solid state memories, e.g. for EEPROM or flash memories

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

本申请公开了一种支持板卡混插的DC‑SCM板控制方法、系统及装置,该方法包括:获取DC‑SCM板的第一存储区的历史主板标识信息;历史主板标识信息具体为上一次工作时连接的历史主板的信息;若历史主板标识信息存在且当前主板不是历史主板,则读取初始BIOS程序并烧写到DC‑SCM板上BIOS默认路径对应的第一flash中,然后在第一存储区将历史主板标识信息更新为当前主板的信息;启动DC‑SCM板。本申请在确定历史主板标识信息存在且当前主板不是历史主板时,自动读取初始BIOS程序并烧写到第一flash中,保证了DC‑SCM板的正常启动,解决了板卡混插的开机异常问题,提高了DC‑SCM板的兼容程度。

Description

支持板卡混插的DC-SCM板控制方法、系统及装置
技术领域
本发明涉及服务器领域,特别涉及一种支持板卡混插的DC-SCM板控制方法、系统及装置。
背景技术
DC-SCM(Datacenter-ready Secure Control Module,数据中心安全控制模块)是一种设计规范,具有标准化数据中心安全接口,将服务器常见的管理、安全、控制功能从典型的处理器主板上集成到一个较小的通用模块上,包含了典型主板上的FW(firmware,固件)信息,为开发者和用户提供便利。
DC-SCM板主要包括以下基本元件:BMC(Baseboard Manager Controller,基板管理控制器),用于监控服务器的整体状态信息;BMC flash,用于存储BMC的firmware;BIOS(Basic Input Output System,基本输入/输出系统)Flash,用于存储BIOS firmware;CPLD(Complex Programming logic device,复杂可编程逻辑器件),用于逻辑控制和与主板的信息交互;TPM(Trusted Platform Module,可信平台模组),用于服务器的安全保护。
DC-SCM板独立后,可视为主板的一个部件使用,此时存在DC-SCM板与主板混插的情况,由于BIOS Flash位于DC-SCM板,一旦出现混插,DC-SCM板上BIOS Flash无法支持当前连接的主板。这是因为BIOS Flash内部在开机后会出现回写部分内容,再经过板卡交换混插,由于回写部分内容不同会导致开机异常。目前此问题只能通过工作人员重新烧录BIOSFlash来解决。
因此,如何提供一种解决上述技术问题的方案是目前本领域技术人员需要解决的问题。
发明内容
有鉴于此,本发明的目的在于提供一种支持板卡混插的DC-SCM板控制方法、系统及装置,以解决板卡混插时BIOS flash异常的问题。其具体方案如下:
一种支持板卡混插的DC-SCM板控制方法,包括:
获取DC-SCM板的第一存储区的历史主板标识信息;所述历史主板标识信息具体为所述DC-SCM板上一次工作时连接的历史主板的信息;
若所述历史主板标识信息存在且当前主板不是所述历史主板,则从所述DC-SCM板的第二存储区读取初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中,然后在所述第一存储区将所述历史主板标识信息更新为当前主板的信息;
启动所述DC-SCM板。
优选的,所述历史主板标识信息具体为:
所述历史主板的ID信息或与所述历史主板对应的序列码。
优选的,所述若所述历史主板标识信息存在且当前主板不是所述历史主板,则从第二存储区读取初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中之前,还包括:
若所述历史主板标识信息存在,获取当前主板的存储区域的序列码;
比较当前主板的所述序列码和所述历史主板的序列码,以判断当前主板是否为所述历史主板。
优选的,所述从所述DC-SCM板的第二存储区读取初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中的过程,具体包括:
比较所述DC-SCM板的第二存储区域的初始BIOS程序和第二flash中的所述初始BIOS程序是否一致;
若是,从所述第二存储区域读取所述初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中。
优选的,所述比较所述DC-SCM板的第二存储区域的初始BIOS程序和第二flash中的所述初始BIOS程序是否一致之后,还包括:
若否,将所述BIOS默认路径从所述第一flash切换到所述第二flash。
优选的,所述DC-SCM版控制方法还包括:
在当前主板版本更新时,在所述第二存储区更新所述初始BIOS程序。
优选的,所述初始BIOS程序具体为BIOS ME区域文件。
优选的,所述第一存储区和所述第二存储区均设置于所述DC-SCM板的FRU上。
相应的,本申请还公开了一种支持板卡混插的DC-SCM板控制系统,包括:
标识信息获取模块,用于获取DC-SCM板的第一存储区的历史主板标识信息;所述历史主板标识信息具体为所述DC-SCM板上一次工作时连接的历史主板的信息;
程序烧写模块,用于若所述历史主板标识信息存在且当前主板不是所述历史主板,则从所述DC-SCM板的第二存储区读取初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中;
标识信息更新模块,用于在所述第一存储区将所述历史主板标识信息更新为当前主板的信息;
启动模块,用于启动所述DC-SCM板。
相应的,本申请还公开了一种支持板卡混插的DC-SCM板控制装置,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上文任一项所述支持板卡混插的DC-SCM板控制方法的步骤。
本申请公开了一种支持板卡混插的DC-SCM板控制方法,包括:获取DC-SCM板的第一存储区的历史主板标识信息;所述历史主板标识信息具体为所述DC-SCM板上一次工作时连接的历史主板的信息;若所述历史主板标识信息存在且当前主板不是所述历史主板,则从所述DC-SCM板的第二存储区读取初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中,然后在所述第一存储区将所述历史主板标识信息更新为当前主板的信息;启动所述DC-SCM板。本申请在确定历史主板标识信息存在且当前主板不是历史主板时,自动读取初始BIOS程序并烧写到第一flash中,保证了DC-SCM板的正常启动,解决了现有技术中板卡混插的开机异常问题,提高了DC-SCM板的兼容程度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例中一种支持板卡混插的DC-SCM板控制方法的步骤流程图;
图2为本发明实施例中主板与DC-SCM板的结构分布图;
图3为本发明实施例中一种一种支持板卡混插的DC-SCM板控制系统的结构分布图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
由于BIOS Flash位于DC-SCM板,BIOS Flash内部在开机后会出现回写部分内容,再经过板卡交换混插,由于回写部分内容不同会导致开机异常。目前此问题只能通过工作人员重新烧录BIOS Flash来解决。本申请在确定历史主板标识信息存在且当前主板不是历史主板时,自动读取初始BIOS程序并烧写到第一flash中,保证了DC-SCM板的正常启动,解决了现有技术中板卡混插的开机异常问题,提高了DC-SCM板的兼容程度。
本发明实施例公开了一种支持板卡混插的DC-SCM板控制方法,该方法由位于DC-SCM板上的控制器执行,该控制器具体为BMC或CPLD,该方法的步骤流程图参见图1所示,包括:
S1:获取DC-SCM板的第一存储区的历史主板标识信息;历史主板标识信息具体为DC-SCM板上一次工作时连接的历史主板的信息;
S2:若历史主板标识信息存在且当前主板不是历史主板,则从DC-SCM板的第二存储区读取初始BIOS程序并烧写到DC-SCM板上BIOS默认路径对应的第一flash中;
S3:在第一存储区将历史主板标识信息更新为当前主板的信息;
S4:启动DC-SCM板。
可以理解的是,DC-SCM板的历史主板标识信息有三种情况,第一种情况是第一存储区的历史主板标识信息为空,则该DC-SCM板之前没有与主板连接过,不存在上次运行后第一flash内部出现新回写内容的可能,此时直接按步骤S4启动DC-SCM板即可;第二种情况是历史主板标识信息存在,但对应的历史主板与当前主板一致,虽然第一flash中存在回写内容,但该回写内容不会影响板卡正常启动,因此直接按步骤S4启动DC-SCM板即可;第三种情况是历史主板标识信息存在,且对应的历史主板不是当前主板,此时原本历史主板工作过程中第一flash中出现了回写内容,该回写内容会影响当前连接的主板,因此需要按照步骤S2重新烧写第一flash。
可以理解的是,历史主板标识信息具体为:
历史主板的ID信息或与历史主板对应的序列码。
这里的序列码可以是一串巧合几率极小的随机数码,存储于主板,可以由执行本实施例的控制器在DC-SCM板第一次连接主板时生成并发送到主板上进行存储,也可以是历史主板上原本已有的属性序列码,此处不作具体限制,只要能够对不同主板进行区分即可。可以理解的是,当前主板为该DC-SCM板连接的第一个主板或当前主板与历史主板不同时,均需要将第一存储器中的历史主板标识信息进行更新,当前主板就是历史主板的时候可以省去该步骤。
因此,步骤S2之前,还包括:
若历史主板标识信息存在,获取当前主板的存储区域的序列码;
比较当前主板的序列码和历史主板的序列码,以判断当前主板是否为历史主板。
进一步的,步骤S2从DC-SCM板的第二存储区读取初始BIOS程序并烧写到DC-SCM板上BIOS默认路径对应的第一flash中的过程,具体包括:
比较DC-SCM板的第二存储区域的初始BIOS程序和第二flash中的初始BIOS程序是否一致;
若是,从第二存储区域读取初始BIOS程序并烧写到DC-SCM板上BIOS默认路径对应的第一flash中。
可以理解的是,第二flash作为第一flash的冗余备用。对第二存储区域和第二flash中的初始BIOS程序进行比较,是为了保证烧写文件的正确无误,避免烧写文件错误,进一步的,如果二者的初始BIOS程序不一致,可将BIOS默认路径从第一flash切换到第二flash,或再从第二flash中调出初始BIOS程序烧写到第一flash中。
进一步的,考虑烧写文件的文件大小尽可能小,从而节省烧录时间和存储空间,初始BIOS程序可针对性选择回写部分内容对应的BIOS ME区域文件。
进一步的,DC-SCM版控制方法还包括:
在当前主板版本更新时,在第二存储区更新初始BIOS程序。
可以理解的是,如果当前主板的BIOS FW发生版本更新,需要对初始BIOS程序进行相应更新,如果第二flash存在,则在第二存储区和第二flash中均更新初始BIOS程序。
进一步的,在具体实践时,第一存储区和第二存储区均设置于DC-SCM板的FRU(Field Replace Unit,现场可更换单元)上。如图2所示的示例,其中DC-SCM板上包括CPLD、执行本实施例方法的BMC、设有第一存储器和第二存储区的FRU1,第一flash和第二flash,分别标记为flash1和flash2,以及多路复用器MUX0和MUX1,相应的主板MB上包括PCH(Platform Controller Hub,集成南桥)和设有存储区域、用于记录其序列码的FRU0。具体的,以图2为例,BMC启动执行本实施例的方法,首先读取FRU0和FRU1的序列码并比对,如果FRU1中没有序列码或与FRU0中序列码一致,则正常启动DC-SCM板,如果FRU1与FRU0的序列码不一致,则比较FRU1与flash2中初始BIOS程序是否一致,如果一致则选通MUX0的BMC SPI通道,读取FRU1中的初始BIOS程序并烧写到flash1中,即可进行正常启动。
本申请实施例公开了一种支持板卡混插的DC-SCM板控制方法,包括:获取DC-SCM板的第一存储区的历史主板标识信息;所述历史主板标识信息具体为所述DC-SCM板上一次工作时连接的历史主板的信息;若所述历史主板标识信息存在且当前主板不是所述历史主板,则从所述DC-SCM板的第二存储区读取初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中,然后在所述第一存储区将所述历史主板标识信息更新为当前主板的信息;启动所述DC-SCM板。本申请实施例在确定历史主板标识信息存在且当前主板不是历史主板时,自动读取初始BIOS程序并烧写到第一flash中,保证了DC-SCM板的正常启动,解决了现有技术中板卡混插的开机异常问题,提高了DC-SCM板的兼容程度。
相应的,本申请实施例还公开了一种支持板卡混插的DC-SCM板控制系统,参见图3所示,包括:
标识信息获取模块01,用于获取DC-SCM板的第一存储区的历史主板标识信息;所述历史主板标识信息具体为所述DC-SCM板上一次工作时连接的历史主板的信息;
程序烧写模块02,用于若所述历史主板标识信息存在且当前主板不是所述历史主板,则从所述DC-SCM板的第二存储区读取初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中;
标识信息更新模块03,用于在所述第一存储区将所述历史主板标识信息更新为当前主板的信息;
启动模块04,用于启动所述DC-SCM板。
本申请实施例在确定历史主板标识信息存在且当前主板不是历史主板时,自动读取初始BIOS程序并烧写到第一flash中,保证了DC-SCM板的正常启动,解决了现有技术中板卡混插的开机异常问题,提高了DC-SCM板的兼容程度。
在一些具体的实施例中,所述历史主板标识信息具体为:
所述历史主板的ID信息或与所述历史主板对应的序列码。
在一些具体的实施例中,标识信息获取模块01还用于:
若所述历史主板标识信息存在,获取当前主板的存储区域的序列码;
比较当前主板的所述序列码和所述历史主板的序列码,以判断当前主板是否为所述历史主板。
在一些具体的实施例中,程序烧写模块02具体用于:
比较所述DC-SCM板的第二存储区域的初始BIOS程序和第二flash中的所述初始BIOS程序是否一致;
若是,从所述第二存储区域读取所述初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中。
在一些具体的实施例中,程序烧写模块02还用于:
若否,将所述BIOS默认路径从所述第一flash切换到所述第二flash。
在一些具体的实施例中,标识信息更新模块03还用于:
在当前主板版本更新时,在所述第二存储区更新所述初始BIOS程序。
在一些具体的实施例中,所述初始BIOS程序具体为BIOS ME区域文件。
在一些具体的实施例中,所述第一存储区和所述第二存储区均设置于所述DC-SCM板的FRU上。
相应的,本申请还公开了一种支持板卡混插的DC-SCM板控制装置,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上文任一项所述支持板卡混插的DC-SCM板控制方法的步骤。
其中,具体有关所述支持板卡混插的DC-SCM板控制方法的细节内容,可以参照上文实施例中的细节描述,此处不再赘述。
其中,本实施例中所述支持板卡混插的DC-SCM板控制装置具有与上文实施例中所述支持板卡混插的DC-SCM板控制方法相同的技术效果,此处不再赘述。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种支持板卡混插的DC-SCM板控制方法、系统及装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种支持板卡混插的DC-SCM板控制方法,其特征在于,包括:
获取DC-SCM板的第一存储区的历史主板标识信息;所述历史主板标识信息具体为所述DC-SCM板上一次工作时连接的历史主板的信息;
若所述历史主板标识信息存在且当前主板不是所述历史主板,则从所述DC-SCM板的第二存储区读取初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中,然后在所述第一存储区将所述历史主板标识信息更新为当前主板的信息;
启动所述DC-SCM板。
2.根据权利要求1所述DC-SCM板控制方法,其特征在于,所述历史主板标识信息具体为:
所述历史主板的ID信息或与所述历史主板对应的序列码。
3.根据权利要求2所述DC-SCM板控制方法,其特征在于,所述若所述历史主板标识信息存在且当前主板不是所述历史主板,则从第二存储区读取初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中之前,还包括:
若所述历史主板标识信息存在,获取当前主板的存储区域的序列码;
比较当前主板的所述序列码和所述历史主板的序列码,以判断当前主板是否为所述历史主板。
4.根据权利要求1所述DC-SCM板控制方法,其特征在于,所述从所述DC-SCM板的第二存储区读取初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中的过程,具体包括:
比较所述DC-SCM板的第二存储区域的初始BIOS程序和第二flash中的所述初始BIOS程序是否一致;
若是,从所述第二存储区域读取所述初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中。
5.根据权利要求4所述DC-SCM板控制方法,其特征在于,所述比较所述DC-SCM板的第二存储区域的初始BIOS程序和第二flash中的所述初始BIOS程序是否一致之后,还包括:
若否,将所述BIOS默认路径从所述第一flash切换到所述第二flash。
6.根据权利要求1至5任一项所述DC-SCM板控制方法,其特征在于,还包括:
在当前主板版本更新时,在所述第二存储区更新所述初始BIOS程序。
7.根据权利要求6所述DC-SCM板控制方法,其特征在于,所述初始BIOS程序具体为BIOSME区域文件。
8.根据权利要求7所述DC-SCM板控制方法,其特征在于,所述第一存储区和所述第二存储区均设置于所述DC-SCM板的FRU上。
9.一种支持板卡混插的DC-SCM板控制系统,其特征在于,包括:
标识信息获取模块,用于获取DC-SCM板的第一存储区的历史主板标识信息;所述历史主板标识信息具体为所述DC-SCM板上一次工作时连接的历史主板的信息;
程序烧写模块,用于若所述历史主板标识信息存在且当前主板不是所述历史主板,则从所述DC-SCM板的第二存储区读取初始BIOS程序并烧写到所述DC-SCM板上BIOS默认路径对应的第一flash中;
标识信息更新模块,用于在所述第一存储区将所述历史主板标识信息更新为当前主板的信息;
启动模块,用于启动所述DC-SCM板。
10.一种支持板卡混插的DC-SCM板控制装置,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至8任一项所述支持板卡混插的DC-SCM板控制方法的步骤。
CN202110744268.6A 2021-06-30 2021-06-30 支持板卡混插的dc-scm板控制方法、系统及装置 Withdrawn CN113626088A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110744268.6A CN113626088A (zh) 2021-06-30 2021-06-30 支持板卡混插的dc-scm板控制方法、系统及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110744268.6A CN113626088A (zh) 2021-06-30 2021-06-30 支持板卡混插的dc-scm板控制方法、系统及装置

Publications (1)

Publication Number Publication Date
CN113626088A true CN113626088A (zh) 2021-11-09

Family

ID=78378811

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110744268.6A Withdrawn CN113626088A (zh) 2021-06-30 2021-06-30 支持板卡混插的dc-scm板控制方法、系统及装置

Country Status (1)

Country Link
CN (1) CN113626088A (zh)

Similar Documents

Publication Publication Date Title
CA2046356C (en) Method and apparatus for improved initialization of computer system features
US8751783B2 (en) Booting computing devices with EFI aware operating systems
US9448889B2 (en) BIOS failover update with service processor
US9448808B2 (en) BIOS update with service processor without serial peripheral interface (SPI) access
KR20130100879A (ko) 전자 장치, mbr 복원 방법 및 컴퓨터 판독가능 기록매체
CN113254286B (zh) 一种服务器的日志输出方法、系统及相关装置
US20060224874A1 (en) Method for updating system management basic input output system (SMBIOS) data
CN104424047A (zh) 一种nvram数据恢复方法和装置
CN114691025A (zh) 日志记录方法、装置、设备和存储介质
CN117130672A (zh) 服务器启动流程控制方法、系统、终端及存储介质
CN102479124B (zh) 一种测试方法
CN103294578A (zh) 取得触发功能的指令的方法
CN113849230A (zh) 服务器启动方法、装置、电子设备及可读存储介质
KR100824462B1 (ko) 하드웨어 호환성을 식별하고, 안정된 소프트웨어 이미지를가능하게 하는 방법 및 장치
US20080201572A1 (en) Method and system for uniformizing product data embedded in a computer platform
CN108009039B (zh) 终端信息的记录方法、装置、存储介质及电子设备
CN113626088A (zh) 支持板卡混插的dc-scm板控制方法、系统及装置
JP4735765B2 (ja) Linuxプログラム起動システム
JP3048792B2 (ja) オペレーティングシステムの自動入れ替え方法及びそれを利用した計算機システム
WO2008048581A1 (en) A processing device operation initialization system
CN114510375A (zh) 一种Flash芯片数据区域动态共享系统及方法
CN100511145C (zh) 更新系统管理基本输入输出系统数据的方法
CN111783162A (zh) 数据保护实现方法、装置及计算机设备
CN117806924B (zh) 一种指示装置的控制方法、装置、服务器及介质
KR101113342B1 (ko) 이동통신 단말기의 부트로더 버전 관리 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WW01 Invention patent application withdrawn after publication
WW01 Invention patent application withdrawn after publication

Application publication date: 20211109