CN113625813A - 一种低功耗电路及提高低功耗电路电流利用率的方法 - Google Patents

一种低功耗电路及提高低功耗电路电流利用率的方法 Download PDF

Info

Publication number
CN113625813A
CN113625813A CN202110925746.3A CN202110925746A CN113625813A CN 113625813 A CN113625813 A CN 113625813A CN 202110925746 A CN202110925746 A CN 202110925746A CN 113625813 A CN113625813 A CN 113625813A
Authority
CN
China
Prior art keywords
power supply
functional circuit
functional
circuit
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110925746.3A
Other languages
English (en)
Inventor
林少衡
陈伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xiamen UX High Speed IC Co Ltd
Original Assignee
Xiamen UX High Speed IC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xiamen UX High Speed IC Co Ltd filed Critical Xiamen UX High Speed IC Co Ltd
Priority to CN202110925746.3A priority Critical patent/CN113625813A/zh
Publication of CN113625813A publication Critical patent/CN113625813A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Amplifiers (AREA)
  • Logic Circuits (AREA)

Abstract

本发明涉及一种低功耗电路及提高低功耗电路电流利用率的方法,低功耗电路包括至少一去耦电容以及至少两组功能电路;功能电路设有电源输入端和接地端,第一个功能电路的电源输入端与电源连接,最后一个功能电路的接地端接地;两两相邻的功能电路中,前一功能电路的接地端与后一功能电路的电源输入端连接并形成连接节点,每一连接节点通过一去耦电容接地。将各连接节点通过一去耦电容接地,使得各连接节点构成交流地或虚拟地,进而将电源到地的电压空间分段成多个独立的电压空间供各功能电路使用,实现了多个功能电路复用同一路静态电流,且各功能电路均能独立正常工作,有效提高了电流的利用率,降低了功耗开销,实现低功耗目标。

Description

一种低功耗电路及提高低功耗电路电流利用率的方法
技术领域
本发明涉及低功耗电路技术领域,尤其涉及一种低功耗电路及提高低功耗电路电流利用率的方法。
背景技术
在现代的集成电路设计中,如放大器/比较器/驱动器等,都是采用如图1所示的方式进行连接,由一个供电电源供电(可由芯片外部供电或片上集成LDO供电等),一个物理地回流,电流由电源流向地,形成一个回路。这样的设计方法简介明了,电压空间较大,易于电路设计,是传统的电路设计方法。一路电流仅供一个功能电路使用,从功耗角度考虑,利用率较低, 对于对低功耗电路设计而言,并不是最优秀设计。
发明内容
针对现有技术存在的问题,本发明的目的在于提供一种低功耗电路及提高低功耗电路电流利用率的方法,其能够最大化利用电流能源,提高电流利用率。
为实现上述目的,本发明采用的技术方案是:
一种低功耗电路,其包括至少一去耦电容、以及依次串接在电源与地之间至少两组功能电路;所述功能电路设有电源输入端和接地端,自电源至地方向第一个功能电路的电源输入端与电源连接,最后一个功能电路的接地端接地;两两相邻的功能电路中,前一功能电路的接地端与后一功能电路的电源输入端连接并形成连接节点,每一连接节点通过一去耦电容接地。
优选地,所述功能电路的数量为两组,自电源至地方向依次为差分共源放大器功能电路和单端共源放大器功能电路;
所述差分共源放大器功能电路中,电阻R1和R2的一端均连接电源VCC,电阻R1的另一端连接MOS管M1的漏极,电阻R2的另一端则连接MOS管M2的漏极;所述MOS管M1的源极、MOS管M2的源极以及恒流源I1的输入端连接;所述MOS管M1的栅极、MOS管M2的栅极、MOS管M1的漏极和MOS管M2的漏极分别作为差分共源放大器功能电路的第一输入端IN1、第二输入端IN2、第一输出端OUT1和第二输出端OUT2;
所述单端共源放大器功能电路中,电阻R3的一端与所述恒流源I1的输出端以及去耦电容C的一端连接,电阻R3的另一端与MOS管M3的漏极连接;所述MOS管M3的源极与去耦电容C的另一端连接并接地GND;所述MOS管M3的栅极和漏极分别作为单端共源放大器功能电路的输入端IN3和输出端OUT3。
本发明还公开了一种提高低功耗电路电流利用率的方法,其为在电源与地之间依次串联有至少两组功能电路,所有的功能电路复用同一路静态电流;
每一功能电路设有电源输入端和接地端,自电源至地方向的第一个功能电路的电源输入端与电源连接,最后一个功能电路的接地端接地;两两相邻的功能电路中,前一功能电路的接地端与后一功能电路的电源输入端连接并形成连接节点,各连接节点均通过一去耦电容接地,利用去耦电容使得各连接节点成为交流地或虚拟地,为各功能电路构建出独立的电压空间。
优选地,所述功能电路的数量为两组。
采用上述方案后,本发明将两两相邻的功能电路的连接节点通过一去耦电容接地,使得各连接节点构成为交流地或虚拟地,进而将电源到地的电压空间分段成多个独立的电压空间,每个独立的电压空间对应一个功能电路使用,实现了多个功能电路复用同一路静态电流,且各功能电路均能独立正常工作,有效提高了电流的利用率,降低了功耗开销,实现低功耗目标。
附图说明
图1为现有功能电路的连接示意图;
图2为本发明功能电路的连接示意图;
图3为本发明低功耗电路的示意图。
标记说明:
差分共源放大器功能电路1;单端共源放大器功能电路2。
具体实施方式
如图2所示,本发明揭示了一种低功耗电路,其包括至少一去耦电容、以及依次串接在电源与地之间至少两组功能电路。每个功能电路均设有电源输入端和接地端,自电源至地方向第一个功能电路的电源输入端与电源连接,最后一个功能电路的接地端接地。两两相邻的功能电路中,前一功能电路的接地端与后一功能电路的电源输入端连接并形成连接节点,每一连接节点通过一去耦电容接地。
因为现代集成电路先进工艺的电路供电电源一般为3.3V或更低,为保持功能电路有足够的电压空间,故功能电路的数量为两组为宜。
如图3所示,作为一较优实施例,两组功能电路自电源至地方向依次为差分共源放大器功能电路1和单端共源放大器功能电路2。
在差分共源放大器功能电路1中,电阻R1和R2的一端均连接电源VCC,电阻R1的另一端连接MOS管M1的漏极,电阻R2的另一端则连接MOS管M2的漏极。MOS管M1的源极、MOS管M2的源极和恒流源I1的输入端连接。MOS管M1的栅极、MOS管M2的栅极、MOS管M1的漏极和MOS管M2的漏极则分别作为差分共源放大器功能电路1的第一输入端IN1、第二输入端IN2、第一输出端OUT1和第二输出端OUT2。
在单端共源放大器功能电路2中,电阻R3的一端与恒流源I1的输出端以及去耦电容C1的一端连接,电阻R3的另一端与MOS管M3的漏极连接。MOS管M3的源极则与去耦电容C1的另一端连接并接地GND。MOS管M3的栅极和漏极则分别作为单端共源放大器功能电路2的输入端IN3和输出端OUT3。
在差分共源放大器功能电路1中,恒流源I1的输出端为该电路的接地端,在单端共源放大器功能电路2中,电阻R3不与MOS管M3的漏极连接的一端为电源接入端,差分共源放大器功能电路1和接地端和单端共源放大器功能电路2电源接入端连接形成连接节点K,那么差分共源放大器功能电路1则工作在VCC与X之间的电压空间,单端共源放大器功能电路2则工作在X与GND之间的电压空间,通过合理的参数调节设计,可以使得这两个功能电路都有合适的工作电压空间,而这两个功能电路都能正常独立工作,且共享复用同一路电流。
有鉴于此,本发明还公开了一种提高低功耗电路电流利用率的方法,其为在电源与地之间依次串联有至少两组功能电路,所有的功能电路复用同一路静态电流。每一功能电路都设有电源输入端和接地端,自电源至地方向的第一个功能电路的电源输入端与电源连接,最后一个功能电路的接地端接地。两两相邻的功能电路中,前一功能电路的接地端与后一功能电路的电源输入端连接并形成连接节点,各连接节点均通过一去耦电容接地,利用去耦电容使得各连接节点成为交流地或虚拟地,为各功能电路构建出独立的电压空间。独立电压空间的数量取决于电压空间分配裕度。此外,为适应现代集成电路先进工艺,功能电路的数量为两组为宜。
本发明的关键在于,通过将两两相邻的功能电路的连接节点通过一去耦电容接地,使得各连接节点构成为交流地或虚拟地,进而将电源到地的电压空间分段成多个独立的电压空间,每个独立的电压空间对应一个功能电路使用,实现了多个功能电路复用同一路静态电流,且各功能电路均能独立正常工作,有效提高了电流的利用率,降低了功耗开销,实现低功耗目标。
以上所述,仅是本发明实施例而已,并非对本发明的技术范围作任何限制,故凡是依据本发明的技术实质对以上实施例所作的任何细微修改、等同变化与修饰,均仍属于本发明技术方案的范围内。

Claims (4)

1.一种低功耗电路,其特征在于:包括至少一去耦电容、以及依次串接在电源与地之间至少两组功能电路;所述功能电路设有电源输入端和接地端,自电源至地方向的第一个功能电路的电源输入端与电源连接,最后一个功能电路的接地端接地;两两相邻的功能电路中,前一功能电路的接地端与后一功能电路的电源输入端连接并形成连接节点,每一连接节点通过一去耦电容接地。
2.根据权利要求1所述的一种低功耗电路,其特征在于:所述功能电路的数量为两组,自电源至地方向依次为差分共源放大器功能电路和单端共源放大器功能电路;
所述差分共源放大器功能电路中,电阻R1和R2的一端均连接电源VCC,电阻R1的另一端连接MOS管M1的漏极,电阻R2的另一端则连接MOS管M2的漏极;所述MOS管M1的源极、MOS管M2的源极以及恒流源I1的输入端连接;所述MOS管M1的栅极、MOS管M2的栅极、MOS管M1的漏极和MOS管M2的漏极分别作为差分共源放大器功能电路的第一输入端IN1、第二输入端IN2、第一输出端OUT1和第二输出端OUT2;
所述单端共源放大器功能电路中,电阻R3的一端与所述恒流源I1的输出端以及去耦电容C的一端连接,电阻R3的另一端与MOS管M3的漏极连接;所述MOS管M3的源极与去耦电容C的另一端连接并接地GND;所述MOS管M3的栅极和漏极分别作为单端共源放大器功能电路的输入端IN3和输出端OUT3。
3.一种提高低功耗电路电流利用率的方法,其特征在于:在电源与地之间依次串联有至少两组功能电路,所有的功能电路复用同一路静态电流;
每一功能电路设有电源输入端和接地端,自电源至地方向的第一个功能电路的电源输入端与电源连接,最后一个功能电路的接地端接地;两两相邻的功能电路中,前一功能电路的接地端与后一功能电路的电源输入端连接并形成连接节点,各连接节点均通过一去耦电容接地,利用去耦电容使得各连接节点成为交流地或虚拟地,为各功能电路构建出独立的电压空间。
4.根据权利要求1所述的一种提高低功耗电路电流利用率的方法,其特征在于:所述功能电路的数量为两组。
CN202110925746.3A 2021-08-12 2021-08-12 一种低功耗电路及提高低功耗电路电流利用率的方法 Pending CN113625813A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110925746.3A CN113625813A (zh) 2021-08-12 2021-08-12 一种低功耗电路及提高低功耗电路电流利用率的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110925746.3A CN113625813A (zh) 2021-08-12 2021-08-12 一种低功耗电路及提高低功耗电路电流利用率的方法

Publications (1)

Publication Number Publication Date
CN113625813A true CN113625813A (zh) 2021-11-09

Family

ID=78385026

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110925746.3A Pending CN113625813A (zh) 2021-08-12 2021-08-12 一种低功耗电路及提高低功耗电路电流利用率的方法

Country Status (1)

Country Link
CN (1) CN113625813A (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040000952A1 (en) * 2000-12-27 2004-01-01 Lautzenhiser Barry Arthur Shared-current electronic systems
US20050221790A1 (en) * 2004-04-05 2005-10-06 Persico Charles J Power saving mode for receiver circuit blocks based on transmitter activity
CN102522951A (zh) * 2011-12-20 2012-06-27 东南大学 一种电流复用低噪放和混频器的融合结构
CN103078594A (zh) * 2012-12-24 2013-05-01 上海集成电路研发中心有限公司 一种电流复用射频前端电路
CN108962872A (zh) * 2018-07-21 2018-12-07 安徽矽磊电子科技有限公司 一种电感的片上实现结构及放置方法
CN110621061A (zh) * 2019-09-30 2019-12-27 上海华虹宏力半导体制造有限公司 电流复用的射频前端结构

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040000952A1 (en) * 2000-12-27 2004-01-01 Lautzenhiser Barry Arthur Shared-current electronic systems
US20050221790A1 (en) * 2004-04-05 2005-10-06 Persico Charles J Power saving mode for receiver circuit blocks based on transmitter activity
CN102522951A (zh) * 2011-12-20 2012-06-27 东南大学 一种电流复用低噪放和混频器的融合结构
CN103078594A (zh) * 2012-12-24 2013-05-01 上海集成电路研发中心有限公司 一种电流复用射频前端电路
CN108962872A (zh) * 2018-07-21 2018-12-07 安徽矽磊电子科技有限公司 一种电感的片上实现结构及放置方法
CN110621061A (zh) * 2019-09-30 2019-12-27 上海华虹宏力半导体制造有限公司 电流复用的射频前端结构

Similar Documents

Publication Publication Date Title
CN101969305B (zh) 电位转换电路
CN102208898B (zh) 差动放大电路
US8405459B2 (en) Folded cascode differential amplifier and semiconductor device
CN107395162B (zh) 箝位电路及箝位电压的方法
CN102543146A (zh) Flash灵敏放大器
CN101839941A (zh) 信号感测放大器
CN104579260B (zh) 用于射频识别的迟滞比较器
CN205265629U (zh) 具有有源电感结构的前馈共栅跨阻放大器电路
CN113625813A (zh) 一种低功耗电路及提高低功耗电路电流利用率的方法
CN105024658A (zh) 一种差分对管的保护电路
US6518816B2 (en) Voltage translator, particularly of the CMOS type
CN104900266A (zh) Eeprom存储单元门极控制信号产生电路
CN103163927B (zh) 电压调整电路
JP3764158B2 (ja) データ出力回路
CN103440013B (zh) 基于标准cmos工艺的不含无源元件的带隙基准电压源结构
CN107222200B (zh) 基于FinFET器件的电流模RM或非-异或单元电路
CN108023464B (zh) 一种用于电机驱动芯片的超低待机功耗电路
CN105720948A (zh) 一种基于FinFET器件的时钟控制触发器
CN106411312A (zh) 低电压差分信号驱动电路
KR940010834B1 (ko) 반도체 집적회로장치
CN105162423A (zh) 放大器及其放大方法
CN111654244A (zh) 一种具有pvt鲁棒性的高线性度gω级等效电阻电路
US7176724B1 (en) High speed chip-to-chip communication links
CN102064777B (zh) 放大电路
CN112104226A (zh) 宽电压低功耗强驱动能力pump电路及非易失性存储器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20211109