CN113611250A - 显示基板及显示装置 - Google Patents

显示基板及显示装置 Download PDF

Info

Publication number
CN113611250A
CN113611250A CN202110914813.1A CN202110914813A CN113611250A CN 113611250 A CN113611250 A CN 113611250A CN 202110914813 A CN202110914813 A CN 202110914813A CN 113611250 A CN113611250 A CN 113611250A
Authority
CN
China
Prior art keywords
circuit
driving
sub
transistor
node
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110914813.1A
Other languages
English (en)
Inventor
赵辉
王文博
殷新社
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110914813.1A priority Critical patent/CN113611250A/zh
Publication of CN113611250A publication Critical patent/CN113611250A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本公开提供一种显示基板及显示装置,属于显示技术领域,其可解决现有的驱动电流采集精度较低的问题。本公开的显示基板包括:交叉设置的多条第一栅线和多条第一数据线、位于第一栅线和第一数据线限定区域内的第一像素单元;显示基板还包括:第二栅线、第二数据线、第二像素单元、电流采集电路和降噪电路;第二像素单元与第二栅线及第二数据线连接;电流采集电路与各个第一像素单元及第二像素单元均连接,用于采集不同时刻各个第一像素单元及第二像素单元的驱动电流;降噪电路与电流采集电路连接,用于根据不同时刻第一像素单元和第二像素单元的驱动电流,计算不同时刻各个第一像素单元中的噪声电流,并将噪声电流滤除。

Description

显示基板及显示装置
技术领域
本公开属于显示技术领域,具体涉及一种显示基板及显示装置。
背景技术
有机电致发光二极管(Organic Light-Emitting Device,OLED)是一种利用有机固态半导体作为发光材料的发光器件,由于其具有制备工艺简单、成本低、功耗低、发光亮度高、工作温度适应范围广等优点,因而有着广阔的应用前景。在应用过程中,OLED显示基板中一般设置有像素电路以驱动其中的发光器件进行发光,由于发光器件的驱动电流的大小与驱动晶体管的阈值电压Vth相关,为了避免驱动晶体管值电压Vth随着时间发生漂移,需要对驱动晶体管的阈值电压Vth进行补偿。
目前,一般通过内部补偿和外部补偿两种方式进行驱动晶体管的阈值补偿,其中,内部补偿需要设置较多的薄膜晶体管和信号线,影响像素单元的开口率,容易造成显示基板的亮度降低,而采用外部补偿一般不会影响显示基板的显示亮度。但是外部补偿需要采集发光器件的驱动电流,由于像素电路中一般会存在寄生电容,容易产生噪声,由于噪声的干扰,容易使得不同时刻采集的驱动电流值会有一定的波动,影响驱动电流采集的精度,从而影响驱动晶体管的阈值电压Vth补偿,造成亮度不均匀等显示不良。
发明内容
本公开旨在至少解决现有技术中存在的技术问题之一,提供一种显示基板及显示装置。
第一方面,本公开实施例提供一种显示基板,所述显示基板包括:交叉设置的多条第一栅线和多条第一数据线、位于所述第一栅线和所述第一数据线限定区域内的第一像素单元;每一行所述第一像素单元与同一条所述第一栅线连接,每一列所述第一像素单元与同一条所述第一数据线连接;所述显示基板还包括:第二栅线、第二数据线、第二像素单元、电流采集电路和降噪电路;
所述第二栅线与所述第一栅线的延伸方向相同;
所述第二数据线与所述第一数据线的延伸方向相同;
所述第二像素单元与所述第二栅线及所述第二数据线连接;
所述电流采集电路与各个所述第一像素单元及所述第二像素单元均连接,用于采集不同时刻各个所述第一像素单元及所述第二像素单元的驱动电流;
所述降噪电路与所述电流采集电路连接,用于根据不同时刻所述第一像素单元和所述第二像素单元的驱动电流,计算不同时刻各个所述第一像素单元中的噪声电流,并将噪声电流滤除。
可选地,所述第二栅线与各条所述第一栅线均连接。
可选地,所述第一像素单元包括:第一像素电路;所述第一像素电路包括:第一输入子电路、第一驱动子电路、第一存储子电路、发光控制子电路和发光器件;
所述第一输入子电路用于在第一扫描信号的控制下,将所述第一数据线中的第一数据信号传输至所述第一驱动子电路;
所述第一驱动子电路用于在所述第一数据信号的控制下,将第一电源电压信号传输至所述发光器件;
所述第一存储子电路用于存储输入至所述第一驱动子电路的所述第一数据信号;
所述发光控制子电路用于在发光控制信号的控制下,控制所述发光器件进行发光;
所述发光器件用于在第一电源电压信号的驱动下,进行发光。
可选地,所述第一输入子电路包括:第一开关晶体管;所述第一驱动子电路包括:第一驱动晶体管;所述第一存储子电路包括:第一存储电容;所述发光控制电路包括:发光控制晶体管;
所述第一开关晶体管的栅极连接所述第一栅线,第一极连接所述第一数据线,第二极连接第一节点;所述第一节点为所述第一开关晶体管的第二极、第一存储电容的第一端和所述第一驱动晶体管的栅极之间的连接点;
所述第一驱动晶体管的栅极连接所述第一节点,第一极连接第一电源电压端,第二极连接第二节点;所述第二节点为所述第一驱动晶体管与所述第一存储电容的第二端之间的连接点;
所述第一存储电容的第一端连接所述第一节点,第二端连接所述第二节点;
所述发光控制晶体管的栅极连接发光控制信号端,第一极连接所述第二节点,第二极连接所述发光器件的第一电极;
所述发光器件的第一电极连接所述发光控制晶体管的第二极,第二电极连接第二电源电压端。
可选地,所述电流采集电路与所述第二节点连接。
可选地,所述第二像素单元包括:第二像素电路;所述第二像素电路包括:第二输入子电路、第二驱动子电路和第二存储子电路;
所述第二输入子电路用于在第二扫描信号的控制下,将所述第二数据线中的第二数据信号传输至所述第二驱动子电路;
所述第二驱动子电路用于在所述第二数据信号的控制下,将第一电源电压信号进行传输;
所述第二存储子电路用于存储输入至所述第二驱动子电路的所述第二数据信号。
可选地,所述第二输入子电路包括:第二开关晶体管;所述第二驱动子电路包括:第二驱动晶体管;所述第二存储子电路包括:第二存储电容;
所述第二开关晶体管的栅极连接所述第二栅线,第一极连接所述第二数据线,第二极连接第三节点;所述第三节点为所述第二开关晶体管的第二极、第二存储电容的第一端和所述第二驱动晶体管的栅极之间的连接点;
所述第二驱动晶体管的栅极连接所述第三节点,第一极连接第一电源电压端,第二极连接第四节点;所述第四节点为所述第二驱动晶体管与所述第二存储电容的第二端之间的连接点;
所述第二存储电容的第一端连接所述第三节点,第二端连接所述第四节点。
可选地,所述电流采集电路与所述第四节点连接。
可选地,所述显示基板还包括:电流电压转换电路和第一源极驱动电路;
所述电流电压转换电路与所述降噪电路连接,用于将经过降噪处理的驱动电流转换为驱动电压;
所述第一源极驱动电路与所述电流电压转换电路连接,且所述第一源极驱动电路与所述第一数据线及所述第二数据线均连接,用于根据所述驱动电压,调整输入所述第一数据线中的第一数据信号的电压,以及为所述第二数据线提供第二数据信号。
可选地,所述显示基板还包括:第二源极驱动电路;
所述第二源极驱动电路与所述降噪电路连接,且所述第二源极驱动电路与所述第一数据线及所述第二数据线均连接,用于根据经过降噪处理的驱动电流,调整输入所述第一数据线的第一数据信号的电流,以及为所述第二数据线提供第二数据信号。
第二方面,本公开实施例提供一种显示装置,包括如上述提供的显示基板。
附图说明
图1为一种示例性的显示基板的结构示意图;
图2a为本公开实施例提供的一种显示基板的结构示意图;
图2b为本公开实施例提供的一种显示基板中第一扫描信号和第二扫描信号的时序图;
图3为本公开实施例提供的另一种显示基板的结构示意图;
图4为本公开实施例提供的第一像素电路的结构示意图;
图5为本公开实施例提供的第二像素电路的结构示意图。
具体实施方式
为使本领域技术人员更好地理解本公开的技术方案,下面结合附图和具体实施方式对本公开作进一步详细描述。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
在此需要说明的是,本公开实施例中的所采用的晶体管可以为薄膜晶体管或场效应管或其他特性的相同器件,由于采用的晶体管的源极和漏极是对称的,所以其源极、漏极是没有区别的。在本公开实施例中,为区分晶体管的源极和漏极,将其中一极称为第一极,另一极称为第二极。此外按照晶体管的特性区分可以将晶体管分为N型和P型,以下实施例中是以N型晶体管进行说明的,当采用N型晶体管时,第一极为N型晶体管的源极,第二极为N型晶体管的漏极,栅极输入高电平时,源漏极导通,P型相反。可以想到的是采用P型晶体管实现是本领域技术人员可以在没有付出创造性劳动前提下轻易想到的,因此也是在本公开实施例的保护范围内的。其中,第一电源电压端被写入第一电源电压,第二电源电压端被写入第二电源电压,在本公开实施例中以第一电源电压为高电源电压,第二电源电压为低电源电压为例。在本公开实施例中发光器件包括但不限于有机电致发光二极管OLED,以下以发光器件为OLED为例进行说明。其中,OLED的第一电极为阳极,第二电极则为阴极。
图1为一种示例性的显示基板的结构示意图,如图1所示,该显示基板包括:交叉设置的多条第一栅线G1n和多条第一数据线D1n、及位于第一栅线G1n和第一数据线D1n限定区域内的第一像素单元101;每一行第一像素单元101与同一条第一栅线G1n连接,每一列第一像素单元101与同一条第一数据线D1n连接;显示基板还包括:电流采集电路102;电流采集电路102与各个第一像素单元101连接,用于采集各个第一像素单元101的驱动电流。其中,各个第一栅线G1n上的扫描信号可以由栅极驱动电路(图中未示出)提供,各个第一数据线D1n上的数据信号可以由源极驱动电路(图中未示出)提供。
在实际应用过程中,每一行的第一像素单元101可以在各个第一栅线G1n传输的第一扫描信号的控制下逐行开启,以使得各个第一数据线D1n传输的第一数据信号输入至各个第一像素单元101,从而使得各个第一像素单元101被点亮。在本公开实施例中,每一行中的第一像素单元101包括红色像素单元R、绿色像素单元G和蓝色像素单元B,不同颜色的第一像素单元101被点亮,可以实现显示基板的多彩显示。可以理解的是,每一行的第一像素单元101还可以包括白色像素单元W,白色像素单元W发出的光线可以对其他颜色的第一像素单元101的亮度进行补充,可以提升显示亮度。
在各个第一像素单元101中一般设置有像素电路,驱动其中的发光器件进行发光,电流采集电路102可以与各个第一像素单元101连接,采集经过其中的驱动晶体管的驱动电流大小,并根据各个第一像素单元101中驱动晶体管的驱动电流大小,利用外部补偿的方式对各个驱动晶体管的阈值电压Vth进行补偿,避免驱动晶体管值电压Vth随着时间而发生漂移。由于像素电路中一般会存在寄生电容,容易产生噪声,由于噪声的干扰,容易使得不同时刻采集的驱动电流值会有一定的波动,影响驱动电流采集的精度,从而影响驱动晶体管的阈值电压Vth补偿,造成亮度不均匀等显示不良。
为了解决至少上述的技术问题之一,本公开实施例提供了一种显示基板及显示装置,下面将结合附图和具体实施方式对本公开实施例提供的显示基板及显示装置作进一步详细描述。
第一方面,本公开实施例提供了一种显示基板,图2a为本公开实施例提供的一种显示基板的结构示意图,如图2a所示,显示基板包括:交叉设置的多条第一栅线G1n和多条第一数据线D1n、位于第一栅线G1n和第一数据线D1n限定区域内的第一像素单元101;每一行第一像素单元101与同一条第一栅线G1n连接,每一列第一像素单元101与同一条第一数据线D1n连接;显示基板还包括:第二栅线G2、第二数据线D2、第二像素单元103、电流采集电路102和降噪电路104;第二栅线G2与第一栅线G1n的延伸方向相同;第二数据线D2与第一数据线D1n的延伸方向相同;第二像素单元103与第二栅线G2及第二数据线D2连接;电流采集电路102与各个第一像素单元101及第二像素单元103均连接,用于采集不同时刻各个第一像素单元101及第二像素单元103的驱动电流;降噪电路104与电流采集电路102连接,用于根据不同时刻第一像素单元101和第二像素单元103的驱动电流,计算不同时刻各个第一像素单元101中的噪声电流,并将噪声电流滤除。
本公开实施例提供的显示基板中,可以按照如图2b所示的时序,对显示基板中的各条第一栅线G1n和第二栅线G2分别输入第一扫描信号和第二扫描信号,每一行的第一像素单元101可以在各个第一栅线G1n传输的第一扫描信号的控制下逐行开启,以使得各个第一数据线D1n传输的第一数据信号输入至各个第一像素单元101,从而使得各个第一像素单元101被点亮,以实现显示功能。在每一行第一像素单元101被点亮的同时,第二像素单元103也被点亮,此时,电流采集电路102可以第一像素单元101和第二像素单元103的驱动电流,可以将第一像素单元101的驱动电流与第二像素单元103的驱动电流进行比较,通过计算可以获得不同时刻第一像素单元101中的噪声电流,并可以将噪声电流滤除,从而可以得到在某一时刻流经各个第一像素单元101实际的驱动电流,这样可以提高显示基板中各个第一像素单元101的驱动电流的采集精度,从而可以对第一像素单元101中的驱动晶体管的阈值电压Vth进行精确补偿,进而可以避免显示基板出现亮度不均等显示不良。同时,采用外部补偿方式对第一像素单元101中的驱动晶体管的阈值电压Vth进行补偿,可以避免设置较多的薄膜晶体管和信号线,从而可以提高整体显示基板的亮度。
图3为本公开实施例提供的另一种显示基板的结构示意图,图3所示的显示基板与图2所示的显示基板的不同之处在于,如图3所示,该显示基板中第二栅线G2与各条第一栅线G1n均连接。
第二栅线G2与各条第一栅线G1n均连接,栅极驱动电路(图中未示出)在输入至各条第一栅线G1n的第一扫描信号时,可以同时将第一扫描信号输入至第二栅线G2,这样也可以保证在扫描每一行第一像素单元101的同时,可以将第二像素单元103开启,以使得电流采集电流可以同时采集第一像素单元101和第二像素单元103的驱动电流,从而可以将第一像素单元101中的噪声电流滤除,这样可以提高显示基板中各个第一像素单元101的驱动电流的采集精度,从而可以对第一像素单元101中的驱动晶体管的阈值电压Vth进行精确补偿,进而可以避免显示基板出现亮度不均等显示不良。另一方面,可以不必将第二栅线G2单独连接栅极驱动电路,以减少栅极驱动电路中移位寄存器单元的数量,减少栅极驱动电路中信号线的数量,从而可以降低栅极驱动电路的制备工艺难度,节约制备成本。
在一些实施例中,第一像素单元101包括:第一像素电路。图4为本公开实施例提供的第一像素电路的结构示意图,如图4所示,第一像素电路包括:第一输入子电路401、第一驱动子电路402、第一存储子电路403、发光控制子电路404和发光器件D;第一输入子电路401用于在第一扫描信号的控制下,将第一数据线中的第一数据信号传输至第一驱动子电路402;第一驱动子电路402用于在第一数据信号的控制下,将第一电源电压信号传输至发光器件D;第一存储子电路403用于存储输入至第一驱动子电路402的第一数据信号;发光控制子电路404用于在发光控制信号的控制下,控制发光器件D进行发光;发光器件D用于在第一电源电压信号的驱动下,进行发光。
具体地,如图4所示,第一输入子电路包括401:第一开关晶体管T1;第一驱动子电路402包括:第一驱动晶体管T2;第一存储子电路403包括:第一存储电容C1;发光控制电路404包括:发光控制晶体管T3;第一开关晶体管T1的栅极连接第一栅线G1n,源极连接第一数据线D1n,漏极连接第一节点N1;第一节点N1为第一开关晶体管T1的漏极、第一存储电容C1的第一端和第一驱动晶体管T2的栅极之间的连接点;第一驱动晶体管T2的栅极连接第一节点N1,源极连接第一电源电压端VDD,漏极连接第二节点N2;第二节点N2为第一驱动晶体管T2与第一存储电容C1的第二端之间的连接点;第一存储电容C1的第一端连接第一节点N1,第二端连接第二节点N2;发光控制晶体管T3的栅极连接发光控制信号端EM,源极连接第二节点N2,漏极连接发光器件D的阳极;发光器件D的阳极连接发光控制晶体管T3的漏极,阴极连接第二电源电压端VSS。
在第一阶段,第一栅线G1n传输的第一扫描信号为高电平信号,第一开关晶体管T1在第一扫描信号的控制下开启,使第一数据线D1n中的第一数据信号传输至第一驱动晶体管T2的栅极。
在第二阶段,在第一数据信号的控制下,第一驱动晶体管T2开启,同时,发光控制晶体管T3在发光控制信号的控制下开启,使得第一电源电压端VDD、发光器件D及第二电源电压端VSS之间形成电流回路,从而使得发光器件发光。并且,第一存储电容C1可以存储第一驱动晶体管T2栅极的电压,这样在第一开关晶体管T1关闭的情况下仍然可以控制第二驱动晶体管T2保持开启,以维持发光器件D的发光时间。
在一些实施例中,电流采集电路102与第二节点N2连接。
在发光器件D发光时,在第二节点N2形成有驱动电流,电流采集电路102可以采集第二节点N2的驱动电流,以根据第二节点N2的驱动电流,对第一驱动晶体管T2的阈值电压Vth进行补偿。
在一些实施例中,第二像素单元103包括:第二像素电路。图5为本公开实施例提供的第二像素电路的结构示意图,如图5所示,第二像素电路包括:第二输入子电路501、第二驱动子电路502和第二存储子电路503;第二输入子电路501用于在第二扫描信号的控制下,将第二数据线中的第二数据信号传输至第二驱动子电路502;第二驱动子电路502用于在第二数据信号的控制下,将第一电源电压信号进行传输;第二存储子电路503用于存储输入至第二驱动子电路502的第二数据信号。
具体地,如图5所示,第二输入子电路501包括:第二开关晶体管T4;第二驱动子电路502包括:第二驱动晶体管T5;第二存储子电路503包括:第二存储电容C2;第二开关晶体管T4的栅极连接第二栅线G2,源极连接第二数据线D2,漏极连接第三节点N3;第三节点N3为第二开关晶体管T4的漏极、第二存储电容C2的第一端和第二驱动晶体管T5的栅极之间的连接点;第二驱动晶体管T5的栅极连接第三节点N3,源极连接第一电源电压端VDD,漏极连接第四节点N4;第四节点N4为第二驱动晶体管T5与第二存储电容C2的第二端之间的连接点;第二存储电容C2的第一端连接第三节点N3,第二端连接第四节点N4。
在本公开实施例中,图5所示的第二像素电路与图4所示的第一像素电路的不同之处在于,在图5所示的第二像素电路中,由于不需要进行发光,其中未设置发光器件D以及发光控制晶体管T3,其工作原理与与上述的第一像素单元的工作原理基本相同,在此不在赘述。
在一些实施例中,电流采集电路102与第四节点N4连接。
在第一像素电路中的发光器件D发光时,第二像素电路也同时进行工作,第二像素电路中的第四节点N4中形成有驱动电流,电流采集电路102可以采集第四节点N4的驱动电流,以将第一像素电路中的驱动电流与第二像素电流中的驱动电流进行比较,通过计算可以获得不同时刻第一像素单元101中的噪声电流,并可以将噪声电流滤除,从而可以得到在某一时刻流经各个第一像素单元101实际的驱动电流,这样可以提高显示基板中各个第一像素单元101的驱动电流的采集精度,从而可以对第一像素单元101中的驱动晶体管的阈值电压Vth进行精确补偿,进而可以避免显示基板出现亮度不均等显示不良。
在一些实施例中,显示基板还包括:电流电压转换电路(图中未示出)和第一源极驱动电路(图中未示出);电流电压转换电路与降噪电路104连接,用于将经过降噪处理的驱动电流转换为驱动电压;第一源极驱动电路与电流电压转换电路连接,且第一源极驱动电路与第一数据线D1n及第二数据线D2均连接,用于根据驱动电压,调整输入第一数据线中的第一数据电压,以及为第二数据线提供第二数据电压。
在本公开实施例中,显示基板中的各个第一像素电路和第二像素电路均采用电压驱动方式,各条第一数据线D1n和第二数据线D2中均输入数据信号,可以通过调整数据信号的电压来调节对应的发光器件D的亮度。电流电压转换电路可以将采集到的驱动电流转换为驱动电压,可以根据驱动电压来调整第一数据信号线D1n中的数据信号的电压,来对第一像素电路中的第一驱动晶体管T2的阈值电压Vth进行补偿,从而避免显示基板由于其中的驱动晶体管的阈值电压Vth漂移而出现亮度不均等显示不良。同时,第一源极驱动电路还可以为第二数据线D2提供第二数据信号,以使得第二像素电路正常工作。
在一些实施例中,显示基板还包括:第二源极驱动电路(图中未示出);第二源极驱动电路与降噪电路104连接,且第二源极驱动电路与第一数据线D1n及第二数据线D2均连接,用于根据经过降噪处理的驱动电流,调整输入第一数据线的第一数据电流,以及为第二数据线提供第二数据电流。
在本公开实施例中,显示基板中的各个第一像素电路和第二像素电路均采用电流驱动方式,各条第一数据线D1n和第二数据线D2中均输入数据信号,可以通过调整数据信号的电流来调节对应的发光器件D的亮度。可以根据采集的驱动电流来调整第一数据信号线D1n中的数据信号的电流,来对第一像素电路中的第一驱动晶体管T2的阈值电压Vth进行补偿,从而避免显示基板由于其中的驱动晶体管的阈值电压Vth漂移而出现亮度不均等显示不良。同时,第二源极驱动电路还可以为第二数据线D2提供第二数据信号,以使得第二像素电路正常工作。
第二方面,本公开实施例提供了一种显示装置,该显示装置包括如上述任一实施例提供的显示基板,本发明实施例提供的显示装置可以为电子纸、手机、智能电视、平板电脑、显示器或笔记本电脑等,其实现原理与上述任一实施例提供的显示基板的实现原理类似,在此不再赘述。
可以理解的是,以上实施方式仅仅是为了说明本公开的原理而采用的示例性实施方式,然而本公开并不局限于此。对于本领域内的普通技术人员而言,在不脱离本公开的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本公开的保护范围。

Claims (11)

1.一种显示基板,其特征在于,所述显示基板包括:交叉设置的多条第一栅线和多条第一数据线、位于所述第一栅线和所述第一数据线限定区域内的第一像素单元;每一行所述第一像素单元与同一条所述第一栅线连接,每一列所述第一像素单元与同一条所述第一数据线连接;所述显示基板还包括:第二栅线、第二数据线、第二像素单元、电流采集电路和降噪电路;
所述第二栅线与所述第一栅线的延伸方向相同;
所述第二数据线与所述第一数据线的延伸方向相同;
所述第二像素单元与所述第二栅线及所述第二数据线连接;
所述电流采集电路与各个所述第一像素单元及所述第二像素单元均连接,用于采集不同时刻各个所述第一像素单元及所述第二像素单元的驱动电流;
所述降噪电路与所述电流采集电路连接,用于根据不同时刻所述第一像素单元和所述第二像素单元的驱动电流,计算不同时刻各个所述第一像素单元中的噪声电流,并将噪声电流滤除。
2.根据权利要求1所述的显示基板,其特征在于,所述第二栅线与各条所述第一栅线均连接。
3.根据权利要求1所述的显示基板,其特征在于,所述第一像素单元包括:第一像素电路;所述第一像素电路包括:第一输入子电路、第一驱动子电路、第一存储子电路、发光控制子电路和发光器件;
所述第一输入子电路用于在第一扫描信号的控制下,将所述第一数据线中的第一数据信号传输至所述第一驱动子电路;
所述第一驱动子电路用于在所述第一数据信号的控制下,将第一电源电压信号传输至所述发光器件;
所述第一存储子电路用于存储输入至所述第一驱动子电路的所述第一数据信号;
所述发光控制子电路用于在发光控制信号的控制下,控制所述发光器件进行发光;
所述发光器件用于在第一电源电压信号的驱动下,进行发光。
4.根据权利要求3所述的显示基板,其特征在于,所述第一输入子电路包括:第一开关晶体管;所述第一驱动子电路包括:第一驱动晶体管;所述第一存储子电路包括:第一存储电容;所述发光控制电路包括:发光控制晶体管;
所述第一开关晶体管的栅极连接所述第一栅线,第一极连接所述第一数据线,第二极连接第一节点;所述第一节点为所述第一开关晶体管的第二极、第一存储电容的第一端和所述第一驱动晶体管的栅极之间的连接点;
所述第一驱动晶体管的栅极连接所述第一节点,第一极连接第一电源电压端,第二极连接第二节点;所述第二节点为所述第一驱动晶体管与所述第一存储电容的第二端之间的连接点;
所述第一存储电容的第一端连接所述第一节点,第二端连接所述第二节点;
所述发光控制晶体管的栅极连接发光控制信号端,第一极连接所述第二节点,第二极连接所述发光器件的第一电极;
所述发光器件的第一电极连接所述发光控制晶体管的第二极,第二电极连接第二电源电压端。
5.根据权利要求4所述的显示基板,其特征在于,所述电流采集电路与所述第二节点连接。
6.根据权利要求1所述的显示基板,其特征在于,所述第二像素单元包括:第二像素电路;所述第二像素电路包括:第二输入子电路、第二驱动子电路和第二存储子电路;
所述第二输入子电路用于在第二扫描信号的控制下,将所述第二数据线中的第二数据信号传输至所述第二驱动子电路;
所述第二驱动子电路用于在所述第二数据信号的控制下,将第一电源电压信号进行传输;
所述第二存储子电路用于存储输入至所述第二驱动子电路的所述第二数据信号。
7.根据权利要求6所述的显示基板,其特征在于,所述第二输入子电路包括:第二开关晶体管;所述第二驱动子电路包括:第二驱动晶体管;所述第二存储子电路包括:第二存储电容;
所述第二开关晶体管的栅极连接所述第二栅线,第一极连接所述第二数据线,第二极连接第三节点;所述第三节点为所述第二开关晶体管的第二极、第二存储电容的第一端和所述第二驱动晶体管的栅极之间的连接点;
所述第二驱动晶体管的栅极连接所述第三节点,第一极连接第一电源电压端,第二极连接第四节点;所述第四节点为所述第二驱动晶体管与所述第二存储电容的第二端之间的连接点;
所述第二存储电容的第一端连接所述第三节点,第二端连接所述第四节点。
8.根据权利要求7所述的显示基板,其特征在于,所述电流采集电路与所述第四节点连接。
9.根据权利要求1所述的显示基板,其特征在于,所述显示基板还包括:电流电压转换电路和第一源极驱动电路;
所述电流电压转换电路与所述降噪电路连接,用于将经过降噪处理的驱动电流转换为驱动电压;
所述第一源极驱动电路与所述电流电压转换电路连接,且所述第一源极驱动电路与所述第一数据线及所述第二数据线均连接,用于根据所述驱动电压,调整输入所述第一数据线中的第一数据信号的电压,以及为所述第二数据线提供第二数据信号。
10.根据权利要求1所述的显示基板,其特征在于,所述显示基板还包括:第二源极驱动电路;
所述第二源极驱动电路与所述降噪电路连接,且所述第二源极驱动电路与所述第一数据线及所述第二数据线均连接,用于根据经过降噪处理的驱动电流,调整输入所述第一数据线的第一数据信号的电流,以及为所述第二数据线提供第二数据信号。
11.一种显示装置,其特征在于,包括如权利要求1-10任一项所述的显示基板。
CN202110914813.1A 2021-08-10 2021-08-10 显示基板及显示装置 Pending CN113611250A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110914813.1A CN113611250A (zh) 2021-08-10 2021-08-10 显示基板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110914813.1A CN113611250A (zh) 2021-08-10 2021-08-10 显示基板及显示装置

Publications (1)

Publication Number Publication Date
CN113611250A true CN113611250A (zh) 2021-11-05

Family

ID=78308036

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110914813.1A Pending CN113611250A (zh) 2021-08-10 2021-08-10 显示基板及显示装置

Country Status (1)

Country Link
CN (1) CN113611250A (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103003864A (zh) * 2010-07-12 2013-03-27 夏普株式会社 显示装置及其驱动方法
CN104637441A (zh) * 2013-11-14 2015-05-20 三星显示有限公司 有机发光显示器及其驱动方法
CN106940979A (zh) * 2017-05-23 2017-07-11 京东方科技集团股份有限公司 像素补偿电路及其驱动方法、显示装置
CN107210022A (zh) * 2015-02-03 2017-09-26 夏普株式会社 显示装置及其驱动方法
CN107665671A (zh) * 2016-07-29 2018-02-06 乐金显示有限公司 有机发光显示器及其感测方法
KR102020587B1 (ko) * 2019-06-17 2019-09-10 주식회사 티엘아이 내부 픽셀의 특성 편차 평가가 가능한 amoled 디스플레이 장치
CN110335565A (zh) * 2019-05-09 2019-10-15 京东方科技集团股份有限公司 像素电路及其驱动方法、和显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103003864A (zh) * 2010-07-12 2013-03-27 夏普株式会社 显示装置及其驱动方法
CN104637441A (zh) * 2013-11-14 2015-05-20 三星显示有限公司 有机发光显示器及其驱动方法
CN107210022A (zh) * 2015-02-03 2017-09-26 夏普株式会社 显示装置及其驱动方法
CN107665671A (zh) * 2016-07-29 2018-02-06 乐金显示有限公司 有机发光显示器及其感测方法
CN106940979A (zh) * 2017-05-23 2017-07-11 京东方科技集团股份有限公司 像素补偿电路及其驱动方法、显示装置
CN110335565A (zh) * 2019-05-09 2019-10-15 京东方科技集团股份有限公司 像素电路及其驱动方法、和显示装置
KR102020587B1 (ko) * 2019-06-17 2019-09-10 주식회사 티엘아이 내부 픽셀의 특성 편차 평가가 가능한 amoled 디스플레이 장치

Similar Documents

Publication Publication Date Title
US10490136B2 (en) Pixel circuit and display device
US20210118361A1 (en) Amoled pixel driving circuit, driving method, and display panel
US10235937B2 (en) Organic light-emitting display panel and driving method thereof, and organic light-emitting display device
US10679556B2 (en) Pixel circuit having a switching circuit, a shared circuit, a first sub-pixel circuit and a second sub-pixel circuit and driving method thereof, display panel
US11282915B2 (en) Display panel and display device
EP3588480B1 (en) Pixel driving circuit and driving method thereof, and layout structure of transistor
CN104282257B (zh) 显示装置、用于显示装置的驱动方法和电子设备
US11315481B2 (en) Pixel circuit and its drive method, display panel, and display device
CN107342043A (zh) 像素驱动电路及其控制方法、显示面板和显示装置
US10380946B2 (en) OLED pixel circuitry, driving method thereof and display device
US20180247592A1 (en) Pixel Driving Circuit and Driving Method Thereof, Array Substrate, and Display Device
US11424294B2 (en) Display panel including sub-pixels arranged in an array that comprises N rows and 4M columns and display device having the same
WO2019037285A1 (zh) 顶发射amoled像素电路及其驱动方法
CN103295519B (zh) 显示器与驱动像素方法
CN112785961A (zh) 像素驱动电路及显示面板
CN113241036B (zh) 像素驱动电路、像素驱动方法及显示装置
WO2020206857A1 (zh) 像素驱动电路及显示面板
WO2020177258A1 (zh) 像素驱动电路及显示面板
US20210358389A1 (en) Pixel driving circuit, pixel driving method and display device
US6975293B2 (en) Active matrix LED display driving circuit
CN111369944A (zh) 像素结构及其驱动方法、显示装置
CN111564138A (zh) 像素电路及其驱动方法、显示面板和显示装置
CN114724516B (zh) 显示面板及其控制方法、显示装置
WO2020252913A1 (zh) 像素驱动电路及显示面板
CN113611250A (zh) 显示基板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination