CN113574396A - D类放大器中基于模拟的扬声器热保护 - Google Patents

D类放大器中基于模拟的扬声器热保护 Download PDF

Info

Publication number
CN113574396A
CN113574396A CN202080021327.0A CN202080021327A CN113574396A CN 113574396 A CN113574396 A CN 113574396A CN 202080021327 A CN202080021327 A CN 202080021327A CN 113574396 A CN113574396 A CN 113574396A
Authority
CN
China
Prior art keywords
coupled
resistor
input
circuit
amplifier circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202080021327.0A
Other languages
English (en)
Inventor
J·S·查达
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Texas Instruments Inc
Original Assignee
Texas Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Texas Instruments Inc filed Critical Texas Instruments Inc
Publication of CN113574396A publication Critical patent/CN113574396A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/52Circuit arrangements for protecting such amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R3/00Circuits for transducers, loudspeakers or microphones
    • H04R3/007Protection circuits for transducers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/181Low frequency amplifiers, e.g. audio preamplifiers
    • H03F3/183Low frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only
    • H03F3/187Low frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2171Class D power amplifiers; Switching amplifiers with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers without distortion of the input signal
    • H03G3/005Control by a pilot signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers without distortion of the input signal
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3005Automatic control in amplifiers having semiconductor devices in amplifiers suitable for low-frequencies, e.g. audio amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/03Indexing scheme relating to amplifiers the amplifier being designed for audio applications
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/435A peak detection being used in a signal measuring circuit in a controlling circuit of an amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45151At least one resistor being added at the input of a dif amp
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45528Indexing scheme relating to differential amplifiers the FBC comprising one or more passive resistors and being coupled between the LC and the IC
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R2430/00Signal processing covered by H04R, not provided for in its groups
    • H04R2430/01Aspects of volume control, not necessarily automatic, in sound systems

Abstract

一种电路(200)包括具有电阻Rs的感测电阻器(Rs)、具有第一增益因子G的第一放大器电路(210)、具有第二增益因子(1/A)的第二放大器电路(245)、第三放大器电路、电流镜(255)、缓冲器(275)和峰值电压检测器。第一放大器电路在第一节点(205)和第二节点(124)处耦合到感测电阻器并耦合到第二放大器电路,该第二放大器电路进一步耦合到电流镜。缓冲器耦合到电流镜和第三放大器电路,该第三放大器电路进一步耦合到峰值电压检测器并被配置为接收负载两端的电压和接地节点上的电压。在一些实现方式中,负载是扬声器(120)。在一些实现方式中,滤波器(150)耦合在第一和第二放大器电路之间。

Description

D类放大器中基于模拟的扬声器热保护
背景技术
扬声器经常被过度驱动以获得音频输出信号的期望响度。然而,过度驱动扬声器可导致扬声器过热并对扬声器造成永久性损坏。扬声器过热可导致扬声器振膜的形状上的变化,从而使扬声器输出的音频信号失真。扬声器过热还可使扬声器内的组件熔化,包括将音圈固定到扬声器驱动器上的胶水、将放大器连接到扬声器的焊料以及音圈上的绝缘材料。熔化音圈上的绝缘材料导致音圈短路并限制扬声器的响度,降低扬声器的电阻并进一步增加扬声器的温度。
由于温度升高而导致的扬声器内的这些机械故障可导致扬声器发生故障。为了减少这些机械故障的可能性,控制施加到扬声器的功率以减少过热。一些音频放大器系统使用电流和电压传感器检测扬声器温度,该电流和电压传感器检测所连接扬声器两端的电流和电压。感测到的电流和电压经由Σ-Δ模数转换器(ADC)提供给数字信号处理器,该数字信号处理器确定扬声器电阻并基于扬声器的热特性将确定的电阻转换为扬声器温度。然而,ADC、电流和电压传感器以及数字信号处理器在半导体管芯上占用大量空间。
一些音频放大器系统依赖于用于所连接扬声器的前馈热保护。检测音频输出信号峰值。响应于信号电平超过预定阈值,多级自动增益控制电路按规定顺序降低输出信号功率,其确保扬声器能够在短时间段内播放高功率信号,但不会加热扬声器。然而,多级自动增益控制电路对音频输出信号实现了保守的阈值,因为没有感测到实际的扬声器温度,并且音频放大器系统依赖于扬声器的前馈保护。保守的阈值导致音频放大器系统的较低的最大允许功率。
发明内容
电路包括具有电阻Rs的感测电阻器、具有第一增益因子G的第一放大器电路、具有第二增益因子(1/A)的第二放大器电路、第三放大器电路、电流镜、缓冲器和峰值电压检测器。第一放大器电路在第一节点和第二节点处耦合到感测电阻器,并耦合到第二放大器电路,该第二放大器电路进一步耦合到电流镜。缓冲器耦合到电流镜和第三放大器电路,该第三放大器电路进一步耦合到峰值电压检测器并被配置为接收负载两端的电压和接地节点上的电压。在一些实现方式中,负载是扬声器。在一些实现方式中,滤波器耦合在第一和第二放大器电路之间。
在一些示例中,第一放大器电路包括耦合到第一节点的第一输入、耦合到第二节点的第二输入以及耦合到第二放大器电路的第一输出。第一放大器电路包括具有第一负输入、第一正输入和第一输出的第一差分放大器。第一和第二电阻器具有第一电阻。第一电阻器耦合在第一输入与第一负输入之间。第二电阻器耦合在第二输入与第一正输入之间。第三和第四电阻器具有第二电阻,使得第一电阻与第二电阻的比率为第一增益因子G。第三电阻器耦合在电源电压节点和第一正输入之间。第四电阻器耦合在第一负输入与第一输出之间。
在一些示例中,第二放大器电路包括第二差分放大器,该第二差分放大器具有耦合到第一放大器电路的第二负输入以及耦合到电流镜的第二正输入和第二输出。电流镜包括第一和第二晶体管以及第五和第六电阻器。第一晶体管具有耦合到第二放大器电路的第一控制输入和第一电流端子,以及耦合到电源电压节点的第二电流端子。第五电阻器耦合到第一电流端子与第二放大器电路。第二晶体管具有耦合到第二放大器电路的第二控制输入、耦合到电源电压节点的第三电流端子,以及耦合到缓冲器的第四电流端子。第六电阻器耦合到第四电流端子与缓冲器。第五电阻器具有电阻(A*Rs),并且第六电阻器具有电阻(A*Rload/G),其中Rload表示负载的初始电阻。
在一些示例中,第三放大器电路包括第三差分放大器和具有第三电阻的第七、第八、第九、第十、第十一和第十二电阻器。第三差分放大器具有第三负输入、第三正输入和耦合到峰值电压检测器的第三输出。第七电阻器耦合到第三负输入与第二节点,并且第八电阻器耦合到第三负输入与接地节点。第九电阻器耦合到第三正输入和缓冲器,并且第十电阻器耦合到第三正输入和第三节点,其中,负载被配置为耦合在第二和第三节点之间。第十一电阻器耦合到第三负输入和第三输出,而第十二电阻器耦合到第三正输入和电源电压节点。
在一些实现方式中,该电路被包括在包括增益控制电路、D类放大器和功率限制器电路的系统中。增益控制电路接收输入信号并将增益因子应用于输入信号。D类放大器耦合到增益控制电路并被配置为耦合到负载。功率限制器电路耦合到电路并且被配置为降低增益因子。在一些示例中,滤波器耦合在电路和功率限制器电路之间。功率限制器电路包括参考电压发生器和差分放大器。参考电压发生器耦合到电路并且被配置为使用电路的输出和负载的电阻的预定阈值差来生成参考电压。差分放大器具有耦合到参考电压发生器的正输入、耦合到电路的负输入以及耦合到增益控制电路的输出。
附图说明
对于各种示例的详细描述,现在将参考附图,在附图中:
图1以框图形式示出用于扬声器的热保护的示例反馈系统。
图2示出用于确定通过扬声器的电流和参考电阻器上的所得电压的示例电路。
图3示出用于确定扬声器的实时电阻相对于已知参考电阻的差的示例电路,该参考电阻对应于在静止条件下某个时间t0的扬声器的电阻。
图4示出用于基于扬声器的实时电阻相对于已知参考电阻的差来确定对扬声器增益的调节的示例电路,该参考电阻对应于在静止条件下某个时间t0的扬声器的电阻。
具体实施方式
所公开的用于音频放大器系统的热保护电路是模拟电路并且比依赖于数字信号处理和相关联的ADC的热保护电路在半导体管芯上占据更少的面积。与依赖前馈热保护的音频放大器系统相比,示例热保护电路还确定了所连接扬声器的温度,并允许音频放大器系统实现不太保守的音频输出信号阈值并增加最大允许功率。
示例热保护电路将输出负载电流与已知参考电流进行比较。参考电流被校准以匹配扬声器在已知温度下的电阻,其在本文称为扬声器在静止条件下时间t0的电阻,并且可以在制造时确定。两个电流之间的差是由于输出音频信号导致扬声器温度升高或环境温度升高导致所连接扬声器的电阻变化引起的。随着所连接扬声器变热,电流差增加并被过滤以对应于扬声器的热时间常数。将使用电流差生成的差电压与阈值电压进行比较,该阈值电压表示由于可接受或不可接受的扬声器温度引起的扬声器电阻的可接受和不可接受的变化。D类增益响应于确定扬声器温度不可接受而降低,并且增益响应于扬声器温度返回到可接受范围而增加。增益的降低降低扬声器的输出功率,并有助于保护扬声器免受热损坏。
示例热保护电路包括被配置为确定所连接负载的电阻变化的电路。该电路(ΔR检测电路)包括耦合在D类放大器和扬声器之间的感测电阻器、三个放大器电路、缓冲器、电流镜和峰值电压检测器。第一放大器电路耦合到感测电阻器并以第一增益因子G放大感测电阻器两端的电压。第二放大器电路耦合到第一放大器电路与电流镜,并通过将第一放大器电路输出缓冲到与感测电阻器匹配的电阻器上来生成输出电流。由电流镜生成的输出电流可具有第二增益因子(1/A)。在一些实现方式中,滤波器耦合在第一放大器电路和第二放大器电路之间并且将第一放大器电路的输出滤波为添加到音频输入信号的导频音频率。
电流镜基于第二放大器电路的输出生成电流并且具有基于第一和第二增益因子的电流镜比。电流被施加到参考电阻器,该参考电阻器经过校准以匹配扬声器在静止条件下在时间t0的电阻。缓冲器耦合到电流镜的输出和第三放大器电路,该第三放大器电路输出由电流镜和参考电阻器的输出电流生成的参考电压与扬声器两端的电压之间的电压差。电压差提供给峰值电压检测器,该峰值电压检测器基于负载的峰值电流和扬声器因温度变化而导致的电阻差来输出电压。
图1以框图形式示出用于扬声器系统100的热保护的示例反馈系统170。扬声器系统100包括增益控制电路110、D类放大器115、扬声器120和反馈系统170。反馈系统170包括参考电阻器130、电阻差ΔR检测电路140、滤波器150和功率限制器电路160。模拟输入信号105被输入到增益控制电路110,该增益控制电路110耦合到D类放大器115。D类放大器115在节点124和128处耦合到扬声器120。扬声器120具有温度相关的电阻Rspk。
在反馈系统170中,参考电阻器130在节点124和128处与扬声器120并联耦合。通过Rspk和参考电阻器130的电流被提供给ΔR检测电路140,该ΔR检测电路140确定Rspk和参考电阻器130之间的差。Rspk和参考电阻器130之间的差被提供给滤波器150,该滤波器将输出信号过滤为导频音。导频音可以被添加到模拟输入信号105,并且在一些示例中是大约60赫兹(Hz)并且输出功率小于10毫瓦(mW)。在一些示例中,滤波器150是低通滤波器。在一些示例中,滤波器150是以导频音频率为中心的带通滤波器。
通过将信号过滤为导频音,反馈系统170可以简化其它组件以仅检测导频音,而不是扬声器120可能输出的所有频率。在该示例中,滤波器150耦合在ΔR检测电路140和功率限制器160之间,但在其它实现方式中,滤波器150包括在ΔR检测电路140中。滤波器150的输出被提供给功率限制器电路160,该功率限制器电路160将Rspk和参考电阻器130之间的差与电阻的一个或多个阈值差进行比较并且基于比较限制由增益控制电路110施加到模拟输入信号105的增益。
在一些实现方式中,增益控制电路110实现快攻(fast attack)和缓释(slowrelease),以提高音频输出质量。在快攻中,增益控制电路110快速衰减施加到模拟输入信号105的增益。在缓释中,增益控制电路110在实现增益增加之前将增益的任何增加延迟预定时间段。在一些示例中,增益控制电路110实现的快攻和缓释被绕过并且由滤波器150引起延迟,该滤波器150调制增益增加和减少并且可以被调节以提高音频输出质量。
图2示出用于确定通过扬声器的电流和参考电阻器上的所得电压的示例电路200。为了便于解释,参考图1中的扬声器系统100来描述示例电路200。示例电路200可以包括ΔR检测电路140的一部分,并且包括感测电阻器Rs、放大器210和240以及电流源和缓冲电路260。感测电阻器Rs耦合在D类放大器115和扬声器120之间,并且具有很小的电阻,例如60毫欧(mΩ)。通过感测电阻器Rs和扬声器120的负载电流IL被提供给放大器210,该放大器210将感测电阻器Rs两端的电压放大了因子G。
在该示例中,放大器210包括一个差分放大器220、两个电阻器Rf和两个电阻器G*Rf。一个电阻器Rf在节点205处耦合到感测电阻器Rs和D类放大器115,并耦合到差分放大器220的负输入。第二电阻器Rf在节点124处耦合到感测电阻器Rs和扬声器120,并且耦合到差分放大器220的正输入。一个电阻器G*Rf耦合到电压源Vcm 215和差分放大器220的正输入。第二电阻器G*Rf耦合到差分放大器220的负输入和差分放大器220的输出。
从差分放大器220输出的信号225是电流IL乘以感测电阻器Rs的电阻和放大器增益G,即IL*Rs*G。在该示例中,信号225被提供给滤波器150。通过在信号链的早期将信号225过滤为导频音,放大器240和电路260可以被简化以检测比扬声器120输出的整个频率范围更少的频率。滤波器150还允许电路200基于扬声器120的热时间常数以扬声器120的温度可以增加的速率跟踪Rspk的变化。
滤波的输出信号235被提供给放大器240,该放大器240通过将信号235除以感测电阻器Rs的副本来提取负载电流IL并将其放大了因子(1/A)。放大器240包括差分放大器245、电阻器A*Rs和p型金属氧化物半导体场效应晶体管(PMOS)MP1。在其它示例中,MP1可以实现为n型金属氧化物半导体场效应晶体管(NMOS)或双极结型晶体管(BJT)。MP1具有控制输入和一对电流端子。在MP1是BJT的实现方式中,控制输入是晶体管的基极,并且电流端子是晶体管的集电极和发射极。在NMOS或PMOS器件的情况下,控制输入是晶体管的栅极,并且电流端子是晶体管的源极和漏极。
差分放大器245在负输入处接收信号235。MP1的栅极端子耦合到差分放大器245的输出,并且MP1的源极端子耦合到电源电压节点250。MP1的漏极端子耦合到电阻器A*Rs和差分放大器245的正输入。电阻器A*Rs进一步耦合到接地节点。通过MP1的电流I 265是负载电流IL乘以增益因子G并除以增益因子A,即(IL*G/A)。电流I 265通过电路260中的第二PMOSMP2镜像,该电路260还包括参考电阻器Rref和缓冲器275。MP2的栅极端子耦合到差分放大器245的输出,并且MP2的源极端子耦合到电源电压节点250。MP2的漏极端子耦合到参考电阻器Rref和缓冲器275的输入。MP1、MP2、电阻器A*Rs和参考电阻器Rref包括电流镜255。
选择参考电阻器Rref的电阻来表示在它从使用中被加热之前在周围环境温度下某个初始时间t0处的Rspk电阻,并去除增益因子G和A。参考电阻器Rref的电阻表示为:
Figure BDA0003262879450000061
在一些实现方式中,Rref的电阻可以由用户基于耦合到音频放大器系统的特定扬声器120来设置。在一些实现方式中,可以在制造包括半导体管芯和音频放大器系统的音频系统期间基于所包括的特定扬声器120来设置Rref的电阻。输入到缓冲器275的信号270表示为:
Figure BDA0003262879450000062
其是从缓冲器275作为缓冲输出280的输出。
图3示出用于确定扬声器电阻差的示例电路300。为了便于解释,参考图2中的电路200和图1中的扬声器系统100来描述示例电路300。示例电路300可以包括ΔR检测电路140的一部分,并且包括差分放大器310、峰值电压检测器320和六个电阻器:R 305A、R 305B、R305C、R 305D、R 305E和R 305F。R 305A和R 305B耦合到差分放大器310的负输入。R 305A进一步被配置为接收节点124处的电压,并且R 305B进一步耦合到接地节点。
R 305C和R 305D耦合到不同放大器310的正输入。R 305C进一步被配置为接收缓冲输出280,并且R 305D进一步被配置为接收节点128处的电压。R 305D耦合到差分放大器310的负输入和差分放大器310的输出。R 305E耦合到差分放大器310的负输入和输出。R305F耦合到差分放大器310的正输入和电压源Vcm 350,该电压源Vcm 350对应于图2中所示的电压源Vcm 215。差分放大器310的输出315是由于温度变化引起的Rspk电阻差的函数,其可以用IL*(Rspk-Rspk(t0))或IL*ΔRspk表示。输出315被输入到峰值电压检测器320,其基于添加到模拟输入信号105的已知导频音幅度的峰值信号Ipk将输出315转换为DC信号330。输出信号330表示为Ipk*ΔRspk。
图4以框图形式示出示例功率限制器电路和示例增益控制电路,用于基于扬声器电阻的差来确定对扬声器增益的调节。为便于说明,参考图3中的电路300和图1中的扬声器系统100来描述图4。示例功率限制器电路410包括差分放大器430,该差分放大器430在负输入处从电路300中的峰值电压检测器320接收输出信号330。差分放大器430在正输入处接收信号420。信号420表示扬声器120的电阻的阈值变化threshold(ΔRspk),高于该值时,施加到模拟输入信号105的增益由增益控制电路110限制以降低扬声器120的温度。信号420可由Ipk*threshold(ΔRspk)表示,其使用峰值信号Ipk生成以跟踪扬声器的负载电流分布。
响应于输出信号Ipk*ΔRspk 330大于阈值信号Ipk*threshold(ΔRspk)420,增益控制电路110通过改变可变电阻器112的电阻来降低施加到模拟输入信号105的增益,该可变电阻器112在该示例中包括在增益控制电路110中。电阻器440耦合到D类放大器115的输入和输出,并与可变电阻器112结合,为D类放大器115和模拟输入105设置增益因子。D类放大器115的输出是输出信号450,该输出信号450表示提供给扬声器120以降低扬声器120使用的功率并进而降低扬声器120的温度的具有修改增益的信号。如本文先前参考图1所述,增益控制电路110可以实现快攻和缓释以改善音频伪像。
在一些示例中,功率限制器410实现扬声器120的电阻的多个阈值变化,并且增益控制电路110基于多个阈值变化实现可变电阻器112的增益和电阻的不同变化。例如,功率限制器410实现第一阈值变化threshold1(ΔRspk)和第二阈值变化threshold2(ΔRspk),其中第一阈值表示第一较小的电阻差,而第二阈值表示第二较大的电阻差。响应于输出信号330大于第一阈值但小于第二阈值,与响应于输出信号330大于第二阈值的较大增益减小相比,增益控制电路110将增益减小第一较小的量。
在本说明书中,术语“耦合(couple)”或“耦合(couples)”是指间接或直接有线或无线连接。因此,如果第一设备耦合到第二设备,则该连接可以通过直接连接或通过经由其它设备和连接的间接连接进行。“基于”的意思是“至少部分地基于”。因此,如果X基于Y,则X可能是Y和任何数量的其它因素的函数。
在权利要求的范围内,在所描述的实施例中进行的修改是可能的,并且其它实施例也是可能的。

Claims (22)

1.一种电路,包括:
感测电阻器,其耦合在第一节点与第二节点之间,其中,所述感测电阻器具有电阻Rs;
第一放大器电路,其在所述第一节点和所述第二节点处耦合到所述感测电阻器,其中,所述第一放大器电路具有第一增益因子G;
第二放大器电路,其耦合到所述第一放大器电路和电流镜,其中,所述第二放大器电路具有第二增益因子(1/A);
缓冲器,其耦合到所述电流镜;
第三放大器电路,其耦合到所述缓冲器并被配置为接收负载两端的电压和接地节点上的电压;以及
峰值电压检测器,其耦合到所述第三放大器电路。
2.根据权利要求1所述的电路,其中,所述负载包括扬声器。
3.根据权利要求1所述的电路,其中,所述第一放大器电路包括第一输入、第二输入和第一输出,其中,所述第一输入耦合到所述第一节点,其中,所述第二输入耦合到所述第二节点,并且所述第二放大器电路耦合到所述第一输出。
4.根据权利要求3所述的电路,其中,所述第一放大器电路进一步包括:
第一差分放大器,其具有第一负输入、第一正输入和所述第一输出;
第一电阻器,其耦合在所述第一输入与所述第一负输入之间;
第二电阻器,其耦合在所述第二输入与所述第一正输入之间,其中,所述第一电阻器与所述第二电阻器具有第一电阻;
第三电阻器,其耦合在电源电压节点与所述第一正输入之间;以及
第四电阻器,其耦合在所述第一负输入与所述第一输出之间,其中,所述第三电阻器和所述第四电阻器具有第二电阻,以及其中,所述第一电阻与所述第二电阻的比率为所述第一增益因子G。
5.根据权利要求1所述的电路,其中,所述第二放大器电路包括第二差分放大器,其具有:
第二负输入,其耦合到所述第一放大器电路;以及
第二正输入和第二输出,它们耦合到所述电流镜。
6.根据权利要求1所述的电路,其中,所述电流镜包括:
第一晶体管,其具有耦合到所述第二放大器电路的第一控制输入和第一电流端子,所述第一晶体管进一步具有耦合到电源电压节点的第二电流端子;
第五电阻器,其耦合到所述第一电流端子与所述第二放大器电路;
第二晶体管,其具有耦合到所述第二放大器电路的第二控制输入、耦合到所述电源电压节点的第三电流端子以及耦合到所述缓冲器的第四电流端子;以及
第六电阻器,其耦合到所述第四电流端子与所述缓冲器。
7.根据权利要求6所述的电路,其中,所述第五电阻器具有电阻(A*Rs),以及其中,所述第六电阻器具有电阻(A*Rload/G),其中Rload表示所述负载的初始电阻。
8.根据权利要求1所述的电路,其中,所述第三放大器电路包括:
第三差分放大器,其具有第三负输入、第三正输入和第三输出,其中,所述第三输出耦合到所述峰值电压检测器;以及
具有第三电阻的第七电阻器、第八电阻器、第九电阻器、第十电阻器、第十一电阻器和第十二电阻器,其中:
所述第七电阻器耦合到所述第三负输入与所述第二节点;
所述第八电阻器耦合到所述第三负输入与所述接地节点;
所述第九电阻器耦合到所述第三正输入与所述缓冲器;
所述第十电阻器耦合到所述第三正输入与第三节点,其中,所述第二节点与所述第三节点被配置为耦合到所述负载;
所述第十一电阻器耦合到所述第三负输入与所述第三输出;以及
所述第十二电阻器耦合到所述第三正输入与电源电压节点。
9.根据权利要求1所述的电路,进一步包括耦合在所述第一放大器电路和所述第二放大器电路之间的滤波器。
10.一种系统,包括:
增益控制电路,其被配置为接收输入信号并应用增益因子;
D类放大器,其耦合到所述增益控制电路并被配置为耦合到负载;
ΔR检测电路,其耦合到所述D类放大器和参考电阻器,并被配置为确定所述负载和所述参考电阻器之间的电阻差,其中,所述参考电阻器具有等于所述负载的初始电阻的电阻;以及
功率限制器电路,其耦合到所述ΔR检测电路并配置为降低所述增益因子。
11.根据权利要求10所述的系统,进一步包括耦合在所述ΔR检测电路和所述功率限制器电路之间的滤波器。
12.根据权利要求10所述的系统,其中,所述负载包括扬声器。
13.根据权利要求10所述的系统,其中,所述ΔR检测电路包括:
感测电阻器,其耦合到所述D类放大器并被配置为耦合到所述负载,其中,所述感测电阻器具有电阻Rs;
第一放大器电路,其耦合到所述感测电阻器,其中,所述第一放大器电路具有第一增益因子G;
第二放大器电路,其耦合到所述第一放大器电路与电流镜,其中,所述第二放大器电路具有第二增益因子(1/A);
缓冲器,其耦合到所述电流镜;
第三放大器电路,其耦合到所述缓冲器、所述感测电阻器、接地节点以及所述参考电阻器,其中,所述第三放大器电路被配置为耦合到所述负载;以及
峰值电压检测器,其耦合到所述第三放大器电路。
14.根据权利要求13所述的系统,其中,所述第一放大器电路包括第一输入、第二输入和第一输出,其中,所述第一输入耦合到所述感测电阻器,其中,所述第二输入耦合到所述感测电阻器并被配置为耦合到所述负载,以及其中,所述第二放大器电路耦合到所述第一输出。
15.根据权利要求14所述的系统,其中,所述第一放大器电路进一步包括:
第一差分放大器,其具有第一负输入、第一正输入和所述第一输出;
第一电阻器,其耦合在所述第一输入与所述第一负输入之间;
第二电阻器,其耦合在所述第二输入与所述第一正输入之间,其中,所述第一电阻器与所述第二电阻器具有第一电阻;
第三电阻器,其耦合在电源电压节点和所述第一正输入之间;以及
第四电阻器,其耦合在所述第一负输入与所述第一输出之间,其中,所述第三电阻器和所述第四电阻器具有第二电阻,以及其中,所述第一电阻与所述第二电阻的比率为所述第一增益因子G。
16.根据权利要求13所述的系统,其中,所述第二放大器电路包括第二差分放大器,所述第二差分放大器具有:
第二负输入,其耦合到所述第一放大器电路;以及
第二正输入和第二输出,它们耦合到所述电流镜。
17.根据权利要求13所述的系统,其中,所述电流镜包括:
第一晶体管,其具有耦合到所述第二放大器电路的第一控制输入和第一电流端子,所述第一晶体管进一步具有耦合到电源电压节点的第二电流端子;
第五电阻器,其耦合到所述第一电流端子与所述第二放大器电路;以及
第二晶体管,其具有耦合到所述第二放大器电路的第二控制输入、耦合到所述电源电压节点的第三电流端子,以及耦合到所述缓冲器和所述参考电阻器的第四电流端子。
18.根据权利要求17所述的系统,其中,所述第五电阻器具有电阻(A*Rs),以及其中,所述参考电阻器具有电阻(A*Rload/G),其中,Rload表示所述负载的所述初始电阻。
19.根据权利要求13所述的系统,其中,所述第三放大器电路包括:
第三差分放大器,其具有第三负输入、第三正输入和第三输出,其中,所述第三输出耦合到所述峰值电压检测器;以及
具有第三电阻的第七电阻器、第八电阻器、第九电阻器、第十电阻器、第十一电阻器和第十二电阻器,其中:
所述第七电阻器,其耦合到所述第三负输入与所述感测电阻器,其中,所述第七电阻器被配置为耦合到所述负载;
所述第八电阻器,其耦合到所述第三负输入与所述接地节点;
所述第九电阻器,其耦合到所述第三正输入与所述缓冲器;
所述第十电阻器,其耦合到所述第三正输入并被配置为耦合到所述负载;
所述第十一电阻器,其耦合到所述第三负输入与所述第三输出;以及
所述第十二电阻器,其耦合到所述第三正输入与电源电压节点。
20.根据权利要求13所述的系统,进一步包括耦合在所述第一放大器电路和所述第二放大器电路之间的滤波器。
21.根据权利要求10所述的系统,其中,所述功率限制器电路包括:
参考电压发生器,其耦合到所述ΔR检测电路,并被配置为使用所述ΔR检测电路的输出和所述负载电阻的阈值差来生成参考电压;以及
差分放大器,其具有耦合到所述参考电压发生器的正输入、耦合到所述ΔR检测电路的负输入,以及耦合到所述增益控制电路的输出。
22.一种方法,包括:
确定通过负载的电流;
基于通过所述负载的电流和所述负载的初始电阻来确定参考电压;
确定所述参考电压和所述负载两端的电压之间的电压差;
比较所述电压差与阈值电压差,其中,所述阈值电压差对应于所述负载电阻的阈值差;以及
基于所述比较修改通过所述负载的所述电流。
CN202080021327.0A 2019-02-01 2020-01-31 D类放大器中基于模拟的扬声器热保护 Pending CN113574396A (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
IN201941003984 2019-02-01
IN201941003984 2019-02-01
US16/553,369 2019-08-28
US16/553,369 US10903802B2 (en) 2019-02-01 2019-08-28 Analog based speaker thermal protection in class-D amplifiers
PCT/US2020/016076 WO2020160393A1 (en) 2019-02-01 2020-01-31 Analog based speaker thermal protection in class-d amplifiers

Publications (1)

Publication Number Publication Date
CN113574396A true CN113574396A (zh) 2021-10-29

Family

ID=71837922

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202080021327.0A Pending CN113574396A (zh) 2019-02-01 2020-01-31 D类放大器中基于模拟的扬声器热保护

Country Status (4)

Country Link
US (1) US10903802B2 (zh)
EP (1) EP3918351A4 (zh)
CN (1) CN113574396A (zh)
WO (1) WO2020160393A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116436418A (zh) * 2023-06-09 2023-07-14 尚睿微电子(上海)有限公司 一种保护电路及放大电路

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103262422A (zh) * 2010-12-07 2013-08-21 马维尔国际贸易有限公司 数模转换器电路以及方法
US20180014119A1 (en) * 2016-07-06 2018-01-11 Texas Instruments Incorporated Amplifier speaker drive current sense
US20180212570A1 (en) * 2017-01-20 2018-07-26 Cirrus Logic International Semiconductor Ltd. Closed-loop digital compensation scheme
WO2018183186A1 (en) * 2017-03-27 2018-10-04 Waveguide Corporation Integrated sensors
US20180358943A1 (en) * 2017-06-07 2018-12-13 Realtek Semiconductor Corporation Audio playback device and audio control circuit of the same

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4180706A (en) * 1976-04-30 1979-12-25 Bang & Olufsen A/S Loudspeaker motional feedback system
JPS57109014A (en) 1980-12-26 1982-07-07 Onkyo Corp Direct-current regulated power source
KR0151495B1 (ko) 1995-12-02 1998-12-15 김광호 배터리 충전 모드 제어 회로
US9316695B2 (en) 2012-12-28 2016-04-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9626950B2 (en) * 2015-02-13 2017-04-18 Dennis McNutt Audio system and method for reduction and/or elimination of distortion
US9794687B2 (en) 2015-09-28 2017-10-17 Cirrus Logic, Inc. Loudspeaker protection circuitry and methods
US10110182B2 (en) * 2015-12-15 2018-10-23 Texas Instruments Incorporated Estimating voltage on speaker terminals driven by a class-D amplifier
EP3480952A3 (en) * 2017-11-01 2019-06-12 Xiamen Fourier Electronics Co., Ltd. Temperature detecting and controlling integration device and the temperature controlling method applied for micro speaker

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103262422A (zh) * 2010-12-07 2013-08-21 马维尔国际贸易有限公司 数模转换器电路以及方法
US20180014119A1 (en) * 2016-07-06 2018-01-11 Texas Instruments Incorporated Amplifier speaker drive current sense
US20180212570A1 (en) * 2017-01-20 2018-07-26 Cirrus Logic International Semiconductor Ltd. Closed-loop digital compensation scheme
WO2018183186A1 (en) * 2017-03-27 2018-10-04 Waveguide Corporation Integrated sensors
US20180358943A1 (en) * 2017-06-07 2018-12-13 Realtek Semiconductor Corporation Audio playback device and audio control circuit of the same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116436418A (zh) * 2023-06-09 2023-07-14 尚睿微电子(上海)有限公司 一种保护电路及放大电路
CN116436418B (zh) * 2023-06-09 2023-09-08 尚睿微电子(上海)有限公司 一种保护电路及放大电路

Also Published As

Publication number Publication date
WO2020160393A1 (en) 2020-08-06
EP3918351A1 (en) 2021-12-08
US20200252034A1 (en) 2020-08-06
EP3918351A4 (en) 2022-04-27
US10903802B2 (en) 2021-01-26

Similar Documents

Publication Publication Date Title
JP2574953B2 (ja) 磁気抵抗素子の信号増幅兼短絡保護回路
US9948250B2 (en) Sensor amplifier arrangement and method of amplifying a sensor signal
EP3145216B1 (en) Amplifier system
US10211792B2 (en) Sensor amplifier arrangement and method of amplifying a sensor signal
CN110326215B (zh) 放大器和前置电路的偏移校准
CN110583026B (zh) 在反馈回路中具有麦克风换能器的麦克风系统
JP2019192987A (ja) 電力増幅器の制御回路
NL193076C (nl) Versterkerregelketen.
JPWO2013002388A1 (ja) 自動利得調整回路
TW200915719A (en) Amplifier
EP1928087B1 (en) Variable gain amplifier circuit
CN113574396A (zh) D类放大器中基于模拟的扬声器热保护
US7695085B2 (en) Variable gain amplifier having variable gain DC offset loop
JP2008227948A (ja) 光受信器
JP2016072876A (ja) 電力増幅装置および電力増幅方法
JP6229628B2 (ja) 電力増幅装置および電力増幅方法
US10079578B2 (en) Total harmonic distortion (THD) controlled clip detector and automatic gain limiter (AGL)
CN114584080A (zh) 一种功率放大器及电子设备
JPH0712128B2 (ja) 増幅器
JPS6048609A (ja) 自動レベル調整回路
JPS58213568A (ja) ビデオ・クランプ補正回路
KR102151825B1 (ko) 신호부와 오프셋부가 결합된 부궤환회로
KR102222086B1 (ko) 플로팅 방지용 전자회로
JP2009004956A (ja) 自動利得制御装置
JP2004228710A (ja) 可変減衰回路

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination