CN113396229B - 测序芯片及其制备方法 - Google Patents

测序芯片及其制备方法 Download PDF

Info

Publication number
CN113396229B
CN113396229B CN201980090338.1A CN201980090338A CN113396229B CN 113396229 B CN113396229 B CN 113396229B CN 201980090338 A CN201980090338 A CN 201980090338A CN 113396229 B CN113396229 B CN 113396229B
Authority
CN
China
Prior art keywords
oxide layer
transition metal
metal oxide
chip
wafer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201980090338.1A
Other languages
English (en)
Other versions
CN113396229A (zh
Inventor
李世峰
李腾跃
李元
王照辉
江雪芹
陈家诚
王奥立
黄扶兴
宋晓刚
彭玲玲
李汉东
章文蔚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BGI Shenzhen Co Ltd
Original Assignee
BGI Shenzhen Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BGI Shenzhen Co Ltd filed Critical BGI Shenzhen Co Ltd
Publication of CN113396229A publication Critical patent/CN113396229A/zh
Application granted granted Critical
Publication of CN113396229B publication Critical patent/CN113396229B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02271Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
    • H01L21/02274Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition in the presence of a plasma [PECVD]
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01LCHEMICAL OR PHYSICAL LABORATORY APPARATUS FOR GENERAL USE
    • B01L7/00Heating or cooling apparatus; Heat insulating devices
    • B01L7/52Heating or cooling apparatus; Heat insulating devices with provision for submitting samples to a predetermined sequence of different temperatures, e.g. for treating nucleic acid samples
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01JCHEMICAL OR PHYSICAL PROCESSES, e.g. CATALYSIS OR COLLOID CHEMISTRY; THEIR RELEVANT APPARATUS
    • B01J19/00Chemical, physical or physico-chemical processes in general; Their relevant apparatus
    • B01J19/0046Sequential or parallel reactions, e.g. for the synthesis of polypeptides or polynucleotides; Apparatus and devices for combinatorial chemistry or for making molecular arrays
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01LCHEMICAL OR PHYSICAL LABORATORY APPARATUS FOR GENERAL USE
    • B01L3/00Containers or dishes for laboratory use, e.g. laboratory glassware; Droppers
    • B01L3/50Containers for the purpose of retaining a material to be analysed, e.g. test tubes
    • B01L3/502Containers for the purpose of retaining a material to be analysed, e.g. test tubes with fluid transport, e.g. in multi-compartment structures
    • CCHEMISTRY; METALLURGY
    • C12BIOCHEMISTRY; BEER; SPIRITS; WINE; VINEGAR; MICROBIOLOGY; ENZYMOLOGY; MUTATION OR GENETIC ENGINEERING
    • C12QMEASURING OR TESTING PROCESSES INVOLVING ENZYMES, NUCLEIC ACIDS OR MICROORGANISMS; COMPOSITIONS OR TEST PAPERS THEREFOR; PROCESSES OF PREPARING SUCH COMPOSITIONS; CONDITION-RESPONSIVE CONTROL IN MICROBIOLOGICAL OR ENZYMOLOGICAL PROCESSES
    • C12Q1/00Measuring or testing processes involving enzymes, nucleic acids or microorganisms; Compositions therefor; Processes of preparing such compositions
    • C12Q1/68Measuring or testing processes involving enzymes, nucleic acids or microorganisms; Compositions therefor; Processes of preparing such compositions involving nucleic acids
    • C12Q1/6813Hybridisation assays
    • C12Q1/6834Enzymatic or biochemical coupling of nucleic acids to a solid phase
    • CCHEMISTRY; METALLURGY
    • C12BIOCHEMISTRY; BEER; SPIRITS; WINE; VINEGAR; MICROBIOLOGY; ENZYMOLOGY; MUTATION OR GENETIC ENGINEERING
    • C12QMEASURING OR TESTING PROCESSES INVOLVING ENZYMES, NUCLEIC ACIDS OR MICROORGANISMS; COMPOSITIONS OR TEST PAPERS THEREFOR; PROCESSES OF PREPARING SUCH COMPOSITIONS; CONDITION-RESPONSIVE CONTROL IN MICROBIOLOGICAL OR ENZYMOLOGICAL PROCESSES
    • C12Q1/00Measuring or testing processes involving enzymes, nucleic acids or microorganisms; Compositions therefor; Processes of preparing such compositions
    • C12Q1/68Measuring or testing processes involving enzymes, nucleic acids or microorganisms; Compositions therefor; Processes of preparing such compositions involving nucleic acids
    • C12Q1/6869Methods for sequencing
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • C23C28/04Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D only coatings of inorganic non-metallic material
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C28/00Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D
    • C23C28/04Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D only coatings of inorganic non-metallic material
    • C23C28/042Coating for obtaining at least two superposed coatings either by methods not provided for in a single one of groups C23C2/00 - C23C26/00 or by combinations of methods provided for in subclasses C23C and C25C or C25D only coatings of inorganic non-metallic material including a refractory ceramic layer, e.g. refractory metal oxides, ZrO2, rare earth oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02183Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing tantalum, e.g. Ta2O5
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/02112Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
    • H01L21/02172Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
    • H01L21/02175Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
    • H01L21/02186Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing titanium, e.g. TiO2
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02282Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process liquid deposition, e.g. spin-coating, sol-gel techniques, spray coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02301Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment in-situ cleaning
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02296Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
    • H01L21/02299Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
    • H01L21/02307Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a liquid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01JCHEMICAL OR PHYSICAL PROCESSES, e.g. CATALYSIS OR COLLOID CHEMISTRY; THEIR RELEVANT APPARATUS
    • B01J2219/00Chemical, physical or physico-chemical processes in general; Their relevant apparatus
    • B01J2219/00274Sequential or parallel reactions; Apparatus and devices for combinatorial chemistry or for making arrays; Chemical library technology
    • B01J2219/00277Apparatus
    • B01J2219/00497Features relating to the solid phase supports
    • B01J2219/00527Sheets
    • B01J2219/00529DNA chips
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01JCHEMICAL OR PHYSICAL PROCESSES, e.g. CATALYSIS OR COLLOID CHEMISTRY; THEIR RELEVANT APPARATUS
    • B01J2219/00Chemical, physical or physico-chemical processes in general; Their relevant apparatus
    • B01J2219/00274Sequential or parallel reactions; Apparatus and devices for combinatorial chemistry or for making arrays; Chemical library technology
    • B01J2219/00583Features relative to the processes being carried out
    • B01J2219/00603Making arrays on substantially continuous surfaces
    • B01J2219/00605Making arrays on substantially continuous surfaces the compounds being directly bound or immobilised to solid supports
    • B01J2219/00608DNA chips
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01JCHEMICAL OR PHYSICAL PROCESSES, e.g. CATALYSIS OR COLLOID CHEMISTRY; THEIR RELEVANT APPARATUS
    • B01J2219/00Chemical, physical or physico-chemical processes in general; Their relevant apparatus
    • B01J2219/00274Sequential or parallel reactions; Apparatus and devices for combinatorial chemistry or for making arrays; Chemical library technology
    • B01J2219/00583Features relative to the processes being carried out
    • B01J2219/00603Making arrays on substantially continuous surfaces
    • B01J2219/00605Making arrays on substantially continuous surfaces the compounds being directly bound or immobilised to solid supports
    • B01J2219/00612Making arrays on substantially continuous surfaces the compounds being directly bound or immobilised to solid supports the surface being inorganic
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01JCHEMICAL OR PHYSICAL PROCESSES, e.g. CATALYSIS OR COLLOID CHEMISTRY; THEIR RELEVANT APPARATUS
    • B01J2219/00Chemical, physical or physico-chemical processes in general; Their relevant apparatus
    • B01J2219/00274Sequential or parallel reactions; Apparatus and devices for combinatorial chemistry or for making arrays; Chemical library technology
    • B01J2219/00583Features relative to the processes being carried out
    • B01J2219/00603Making arrays on substantially continuous surfaces
    • B01J2219/00605Making arrays on substantially continuous surfaces the compounds being directly bound or immobilised to solid supports
    • B01J2219/00614Delimitation of the attachment areas
    • B01J2219/00621Delimitation of the attachment areas by physical means, e.g. trenches, raised areas
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01JCHEMICAL OR PHYSICAL PROCESSES, e.g. CATALYSIS OR COLLOID CHEMISTRY; THEIR RELEVANT APPARATUS
    • B01J2219/00Chemical, physical or physico-chemical processes in general; Their relevant apparatus
    • B01J2219/00274Sequential or parallel reactions; Apparatus and devices for combinatorial chemistry or for making arrays; Chemical library technology
    • B01J2219/00583Features relative to the processes being carried out
    • B01J2219/00603Making arrays on substantially continuous surfaces
    • B01J2219/00605Making arrays on substantially continuous surfaces the compounds being directly bound or immobilised to solid supports
    • B01J2219/00623Immobilisation or binding
    • B01J2219/00626Covalent
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01JCHEMICAL OR PHYSICAL PROCESSES, e.g. CATALYSIS OR COLLOID CHEMISTRY; THEIR RELEVANT APPARATUS
    • B01J2219/00Chemical, physical or physico-chemical processes in general; Their relevant apparatus
    • B01J2219/00274Sequential or parallel reactions; Apparatus and devices for combinatorial chemistry or for making arrays; Chemical library technology
    • B01J2219/00583Features relative to the processes being carried out
    • B01J2219/00603Making arrays on substantially continuous surfaces
    • B01J2219/00659Two-dimensional arrays
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01LCHEMICAL OR PHYSICAL LABORATORY APPARATUS FOR GENERAL USE
    • B01L2200/00Solutions for specific problems relating to chemical or physical laboratory apparatus
    • B01L2200/06Fluid handling related problems
    • B01L2200/0647Handling flowable solids, e.g. microscopic beads, cells, particles
    • B01L2200/0663Stretching or orienting elongated molecules or particles
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01LCHEMICAL OR PHYSICAL LABORATORY APPARATUS FOR GENERAL USE
    • B01L2200/00Solutions for specific problems relating to chemical or physical laboratory apparatus
    • B01L2200/12Specific details about manufacturing devices
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01LCHEMICAL OR PHYSICAL LABORATORY APPARATUS FOR GENERAL USE
    • B01L2300/00Additional constructional details
    • B01L2300/08Geometry, shape and general structure
    • B01L2300/0809Geometry, shape and general structure rectangular shaped
    • B01L2300/0819Microarrays; Biochips
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B01PHYSICAL OR CHEMICAL PROCESSES OR APPARATUS IN GENERAL
    • B01LCHEMICAL OR PHYSICAL LABORATORY APPARATUS FOR GENERAL USE
    • B01L2300/00Additional constructional details
    • B01L2300/16Surface properties and coatings
    • CCHEMISTRY; METALLURGY
    • C12BIOCHEMISTRY; BEER; SPIRITS; WINE; VINEGAR; MICROBIOLOGY; ENZYMOLOGY; MUTATION OR GENETIC ENGINEERING
    • C12QMEASURING OR TESTING PROCESSES INVOLVING ENZYMES, NUCLEIC ACIDS OR MICROORGANISMS; COMPOSITIONS OR TEST PAPERS THEREFOR; PROCESSES OF PREPARING SUCH COMPOSITIONS; CONDITION-RESPONSIVE CONTROL IN MICROBIOLOGICAL OR ENZYMOLOGICAL PROCESSES
    • C12Q1/00Measuring or testing processes involving enzymes, nucleic acids or microorganisms; Compositions therefor; Processes of preparing such compositions
    • C12Q1/68Measuring or testing processes involving enzymes, nucleic acids or microorganisms; Compositions therefor; Processes of preparing such compositions involving nucleic acids
    • C12Q1/6869Methods for sequencing
    • C12Q1/6874Methods for sequencing involving nucleic acid arrays, e.g. sequencing by hybridisation

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Organic Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Proteomics, Peptides & Aminoacids (AREA)
  • Zoology (AREA)
  • General Health & Medical Sciences (AREA)
  • Wood Science & Technology (AREA)
  • Molecular Biology (AREA)
  • Analytical Chemistry (AREA)
  • Biochemistry (AREA)
  • Mechanical Engineering (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Biophysics (AREA)
  • Microbiology (AREA)
  • Immunology (AREA)
  • Biotechnology (AREA)
  • Genetics & Genomics (AREA)
  • Bioinformatics & Cheminformatics (AREA)
  • General Engineering & Computer Science (AREA)
  • Clinical Laboratory Science (AREA)
  • Inorganic Chemistry (AREA)
  • Hematology (AREA)
  • Plasma & Fusion (AREA)
  • Ceramic Engineering (AREA)
  • Measuring Or Testing Involving Enzymes Or Micro-Organisms (AREA)
  • Apparatus Associated With Microorganisms And Enzymes (AREA)
  • Inorganic Compounds Of Heavy Metals (AREA)
  • Silicon Compounds (AREA)

Abstract

一种芯片基质、测序芯片及其制备方法,该芯片基质包括:晶圆层(111),所述晶圆层(111)上具有均匀分布的切割线;第一氧化硅层(112),所述第一氧化硅层(112)由氧化硅构成,形成在所述晶圆层(111)的上表面;过渡金属氧化物层(113),所述过渡金属氧化物层(113)由过渡金属氧化物构成,形成在所述第一氧化硅层(112)的上表面。该芯片基质具有耐高温、耐高湿度等苛刻环境的特点,同时,通过改变含有待测序序列溶液的pH及表面活性剂等成分,可以使得芯片基质表面功能区特异性吸附待测序序列。

Description

测序芯片及其制备方法
优先权信息
技术领域
本发明涉及生物技术领域,具体地,本发明涉及测序芯片及其制备方法。
背景技术
微阵列测序芯片是实现高通量测序的必备条件之一,目前使用的DNA纳米球(DNB,DNA Nano Ball)测序技术需要将DNB固定在测序芯片上进行下一步的测序生化反应。以目前使用的测序芯片为例,每张芯片表面带有近2亿个DNB结合位点。为了将DNB稳定地固定在结合位点上,测序芯片表面需进行氨基化处理。除此之外芯片表面非结合位点以外的区域需进行其他处理尽可能减少非特异性吸附,降低背景,提高测序质量。因此高效、低成本地制备带有微阵列的测序芯片是实现高质量测序的基础工作之一。
目前测序芯片的制作步骤主要包括:首先借助半导体工艺在硅晶圆上制备包含纳米阵列的图案化光刻胶层,该图案化层可包含多个相同的单元结构,每个单元可形成一张测序芯片;然后将带有图案化层的晶圆进行化学气相沉积处理,在晶圆功能区域形成氨基化层;然后在经过组装工艺,将晶圆分割成单颗芯片并组装成可进行测试的测序芯片。
其中在硅晶圆上形成图案化光刻胶层的工艺包括:首先,提供一张硅晶圆,并在硅晶圆表面形成一层氧化硅层。然后在使用化学气相淀积(CVD)或旋凃方法在氧化硅层上形成一层HMDS(Hexamethyldisiloxane,六甲基二硅胺)层,并通过标准光刻、显影、氧等离子体刻蚀工艺形成图案化的光刻胶层,其中光刻胶层中被显影掉并经过氧等离子体处理的部分将暴露出底层的氧化硅层。该图案化光刻胶层包括多个含相同纳米阵列结构的单元,每个单元可形成一个测序芯片。
其中在功能区形成氨基化层的工艺为:将形成了图案化光刻胶层的硅晶圆通过化学气相沉积的方法进行氨基化处理,在无光刻胶并暴露出氧化硅的区域,氨基化层形成在氧化硅层上,而在其他光刻胶覆盖的区域,氨基化层形成在光刻胶层上。
其中组装工艺包括:将进行过氨基化处理的晶圆涂覆第二层起保护作用的光刻胶,并采用晶圆切割工艺切割晶圆形成多个单颗芯片,这种单颗芯片在经过光刻胶去除工艺后,表面将形成具有氨基化区域和HMDS区域交替存在的功能化阵列图案,再通过胶水或其他粘合剂将框架、盖玻片及芯片组装成含流体通道及进出液口的测序芯片,流体通道形成在盖玻片及硅芯片之间并被胶水或粘合剂分隔开,进出液口可在框架或盖玻片上。
在形成测序芯片之后,将待测DNB样品通过进出液口注入流体通道内,并接触到硅芯片上的氨基化区域和HMDS区域交替排布的表面功能化阵列,DNB将选择性的被氨基化区域吸附,而被HMDS区域排斥,因此在表面形成阵列排布的DNB阵列。在采用光学方法采集DNB阵列发出的信号,则可识别出DNB上碱基的排布,从而进行测序应用。
此种方法制备的测序芯片主要通过硅芯片表面的氨基化区域和HMDS区域选择性的吸附DNB来进行测序,但氨基化区域和HMDS区域都为氧化硅表面上的单分子层,在将硅芯片组装成测序芯片的过程中或测序芯片使用过程中,表面单分子层很容易被物理、化学接触损坏(如表面刮擦、高温或其与他可与其反应的化学试剂接触),从而影响测序芯片的性能,甚至使芯片无法使用。这不仅影响了使用测序芯片进行测序应用时产出有效数据的效率,还使测序芯片制备的成品率低,降低了测序芯片的产出,间接提高了测序芯片的成本。
因而,开发高效、低成本、环境友好型的测序芯片迫在眉睫。
发明内容
基于上述现有测序芯片存在的问题,本发明提出了更稳定可靠、性能更好的新型测序芯片结构及制备方法。本发明不采用表面的单分子层来形成DNB阵列,而是采用在硅晶圆表面宏观存在一种金属氧化物区域和氧化硅区域交替存在图案化阵列(井字形或斑点形)来选择性的吸附DNB,并形成可用于测序的DNB阵列。本发明所述的测序芯片同样用半导体工艺制备,首先在一张晶圆上形成具有过渡金属氧化物区域和氧化硅区域交替存在的图案化阵列,然后利用切片工艺将晶圆切割成多张单颗芯片,并通过组装工艺将单颗芯片组装成一张测序芯片。利用过渡金属氧化物和氧化硅表面性质的不同可实现芯片表面DNB结合位点区域(即功能区,过渡金属氧化物区域)与非结合位点区域(即非功能区,氧化硅)的选择性修饰,同时,为了进一步提高芯片表面功能区(即DNB的结合位点区域)对DNB的特异性结合,发明人还首次提出了在过渡金属氧化物上特异性地引入氨基基团,以进一步提高芯片表面功能区对DNB的特异性结合,同时发明人还首次提出了利用具有较好生物兼容性的共聚物(如聚乙二醇类化合物)对芯片表面非功能区(即DNB非结合位点区域)进行修饰,来降低芯片表面非功能区对DNB的结合,更进一步提高芯片表面功能区对DNB的特异性结合,进而提高测序质量。本发明的测序芯片的优点为硅晶圆表面为金属氧化物区域、氧化硅区域交替存在形成的阵列,相比于由单分子层形成的阵列更稳定、可靠,可提高测序芯片数据产出效率,提高测序芯片的产出,从而降低成本。并且本发明还根据光学仿真结果提出了该种测序芯片的较优结构尺寸,该较优的结构尺寸可以使待测样品发出的信号得到增强,从而提升测序芯片的性能。
在本发明的第一方面,本发明提出了一种芯片基质。根据本发明的实施例,所述芯片基质包括:晶圆,所述晶圆上具有均匀分布的切割线;第一氧化硅层,所述第一氧化硅层由氧化硅构成,形成在所述晶圆的上表面;过渡金属氧化物层,所述过渡金属氧化物层由过渡金属氧化物构成,形成在所述第一氧化硅层的上表面。
如无特别说明,本发明所述的“芯片基质”是指可用于分割成芯片颗粒的测序芯片单元,例如,利用根据本发明实施例的芯片基质可分割成芯片颗粒,进而所述芯片颗粒可进一步组合成测序芯片主体,所述测序芯片主体与具有进出液口的支撑框架形成测序芯片。
根据本发明的实施例,所述芯片基质进一步包括第二氧化硅层;所述过渡金属氧化物层为连续层结构,所述第二氧化硅层由氧化硅呈数个相连的具有凹陷的井字格形成在所述过渡金属氧化物层上表面。可以理解为第二氧化硅层为井字格结构覆盖位于所述过渡金属氧化物层上表面,即井字格格体为氧化硅,井字格凹陷处为过渡金属氧化物。也可理解为第二氧化硅层像水井一样凹陷下去,在过渡金属氧化物层上表面形成了井字格形状。根据本发明实施例的芯片基质由于具有由过渡金属氧化物构成的过渡金属氧化物层和由氧化硅构成的氧化硅层,而过渡金属氧化物与氧化硅具有不同的性质,因此,可以通过改变含有待测序序列,尤其是DNB的溶液的pH及表面活性剂成分等,实现待测序序列选择性的吸附在根据本发明实施例的芯片基质的过渡金属氧化物区域上,此时,根据本发明实施例的芯片基质可划分为包括两个区域,即待测序序列结合位点区域(即功能区),和测序序列非结合位点区域(即非功能区),可以理解的是,此时测序基质上的过渡金属氧化物层就构成了特异性结合待测序序列的功能区,而不能结合测序序列的氧化硅层就构成了非功能区。此外,还可以对测序序列结合位点区域和非结合位点区域进行选择性修饰,进一步增强待测序列在过渡金属氧化物区域的选择性吸附能力。根据本发明实施例的芯片基质具有耐高温、耐高湿度等苛刻环境的特点。
在本发明的第二方面,本发明提出了一种测序芯片。根据本发明的实施例,所述测序芯片包括芯片主体,所述芯片主体包括数个芯片颗粒,所述芯片颗粒是将前面所述的芯片基质沿着晶圆的切割线进行切割后获得的。发明人发现,仅通过改变含有待测序序列,尤其是DNB的溶液的pH及表面活性剂成分等,就可实现待测序序列的选择性的吸附在过渡金属氧化物层上。根据本发明实施例的测序芯片更稳定,测序结果更可靠,能显著提高测序芯片数据产出效率,提高测序芯片的产出,显著降低测序成本。
根据本发明的实施例,所述测序芯片可重复利用。
在本发明的第三方面,本发明提出了一种制备前面所述的芯片基质的方法。根据本发明的实施例,所述方法包括:对晶圆进行表面修饰,所述表面修饰包括利用过渡金属氧化物对所述晶圆的表面进行处理,以便形成过渡金属氧化物层,所述晶圆的上表面具有第一氧化硅层,氧化硅层由氧化硅构成,所述过渡金属层形成在所述第一氧化硅层的上表面,所述晶圆上具有均匀分布的切割线。根据本发明实施例的方法操作简单,环境友好。
在本发明的第四方面,本发明提出了一种制备测序芯片的方法。根据本发明的实施例,所述方法包括:将芯片颗粒进行组装,所述芯片颗粒是将芯片基质沿着晶圆的切割线进行切割后获得的,所述芯片基质如前面所述限定的或依据前面所述的方法获得。根据本发明实施例的方法操作简单,制备的测序芯片的成品率高。
在本发明的第五方面,本发明提出了一种测序方法。根据本发明的实施例,所述方法包括:利用测序芯片进行测序,所述测序芯片如前面所限定的或依据前面所述的方法制备的。根据本发明实施例的方法,测序的结果更加准确,成本更加低廉。
附图说明
图1-5为本发明的一方面所述的具有阵列式“斑点”结构的图案化过渡金属氧化物层测序芯片制备过程的各工艺过程截面图,其中,
图1为根据本发明实施例的在表面具有氧化硅层的晶圆上形成一层具有阵列式“斑点”结构的过渡金属氧化物层薄膜的晶圆结构1-10的截面图;
图2为根据本发明实施例的将图1中的晶圆结构1-10进行切片工艺之后形成的多个单颗芯片1-20的截面图;
图3为根据本发明实施例的将图2中的芯片进行组装工艺之后形成的测序芯片1-30的截面图;
图4为根据本发明实施例的将图3中的测序芯片1-30进行表面功能化修饰之后的测序芯片1-40;
图5A为根据本发明实施例的对图4中进行过表面修饰的测序芯片1-40进行DNB装载之后形成的包含DNB阵列的测序芯片1-50A的截面图;
图5B为根据本发明实施例的一种更简洁的、不需要进行表面修饰即可在测序芯片中形成DNB阵列的测序芯片1-50B的截面图;
图5C为根据本发明实施例的荧光信号强度与氧化硅层厚度的关系;
图5D为根据本发明实施例的荧光信号强度与过渡金属氧化物厚度的关系(‘斑点’结构);
图6-11为本发明的另一方面所述的具有阵列式“井”结构的图案化过渡金属氧化物层测序芯片制备过程的各工艺过程截面图,其中,
图6为根据本发明实施例的在表面具有氧化硅层的晶圆上形成一层过渡金属氧化物层薄膜的晶圆结构2-10的截面图;
图7为在根据本发明实施例的图6所示的具有过渡金属氧化物层薄膜的晶圆结构2-10上形成一层具有阵列式“井”结构的氧化硅层之后形成的晶圆2-20的截面图;
图8为根据本发明实施例的将图7所示的具有阵列式“井”结构的晶圆结构2-20进行切片工艺之后形成的多个单颗芯片2-30的截面图;
图9为根据本发明实施例的将图8中的单颗芯片进行组装工艺之后形成的测序芯片2-40的截面图;
图10为根据本发明实施例的将图9所示的测序芯片进行表面功能化修饰处理之后形成的测序芯片2-50的截面图;
图11A为根据本发明实施例的对图10中所示的进行过表面功能化修饰处理的测序芯片2-50进行DNB装载之后形成的具有DNB阵列的测序芯片2-60A的截面图;
图11B为根据本发明实施例的一种更简洁的、不需要进行表面修饰即可在测序芯片中形成DNB阵列的测序芯片2-60B的截面图;
图11C为根据本发明实施例的基于硅衬底的不同“井”结构的荧光信号与第二层氧化层的关系;
图11D为根据本发明实施例的荧光信号强度与过渡金属氧化物厚度的关系;
图12-17为本发明的另一方面所述的具有另一种阵列式“井”结构的图案化过渡金属氧化物层测序芯片制备过程的各工艺过程截面图,其中,
图12为根据本发明实施例的在表面具有氧化硅层的晶圆上形成一层具有阵列式“斑点”结构的过渡金属氧化物层的晶圆结构3-10的截面图;
图13为根据本发明实施例的在图12所示的具有过渡金属氧化物层薄膜的晶圆结构3-10上形成一层具有阵列式“井”结构的氧化硅层之后形成的晶圆3-20的截面图;
图14为根据本发明实施例的将图13所示的具有阵列式“井”结构的晶圆结构3-20进行切片工艺之后形成的多个单颗芯片3-30的截面图;
图15为根据本发明实施例的将图14中的单颗芯片进行组装工艺之后形成的测序芯片3-40的截面图;
图16为根据本发明实施例的将图15所示的测序芯片进行表面功能化修饰处理之后形成的测序芯片3-50的截面图;
图17A为根据本发明实施例的对图16中所示的进行过表面功能化修饰处理的测序芯片3-50进行DNB装载之后形成的具有DNB阵列的测序芯片3-60A的截面图;
图17B为根据本发明实施例的一种更简洁的、不需要进行表面修饰即可在测序芯片中形成DNB阵列的测序芯片3-60B的截面图;
图17C为根据本发明实施例的另一种基于硅衬底的不同“井”结构的荧光信号与第二层氧化层的关系;
图18-22为本发明的另一方面所述的背照式、具有阵列式“斑点”结构的图案化过渡金属氧化物层测序芯片制备过程的各工艺过程截面图;
图18为根据本发明实施例的在表面具有氧化硅层的晶圆上形成一层具有阵列式“斑点”结构的过渡金属氧化物层薄膜的晶圆结构4-10的截面图;
图19为根据本发明实施例的将图18所示的具有阵列式“井”结构的晶圆结构4-10进行切片工艺之后形成的多个单颗芯片4-20的截面图;
图20为根据本发明实施例的将图19中的单颗芯片4-20进行组装工艺之后形成的测序芯片4-30的截面图,此组装工艺为将芯片图案化层朝下与框架进行组装,从而激发光源和照相机从芯片背部透过石英或玻璃衬底照射DNB并收集信号;
图21为根据本发明实施例的将图20所示的测序芯片进行表面功能化修饰处理之后形成的测序芯片4-40的截面图;
图22A为根据本发明实施例的对图21中所示的进行过表面功能化修饰处理的测序芯片4-40进行DNB装载之后形成的具有DNB阵列的测序芯片4-50A的截面图;
图22B为根据本发明实施例的一种更简洁的、不需要进行表面修饰即可在测序芯片中形成DNB阵列的测序芯片4-50B的截面图;
图22C为根据本发明实施例的基于石英衬底的荧光信号与第二层氧化层的关系(背照式“斑点”结构);
图23-28为本发明的另一方面所述的背照式、具有阵列式“井”结构的图案化过渡金属氧化物层测序芯片制备过程的各工艺过程截面图;
图23为根据本发明实施例的在表面具有氧化硅层的晶圆上形成一层过渡金属氧化物层薄膜的晶圆结构5-10的截面图;
图24为根据本发明实施例的在图23所示的具有过渡金属氧化物层薄膜的晶圆结构5-10上形成一层具有阵列式“井”结构的氧化硅层之后形成的晶圆5-20的截面图;
图25为根据本发明实施例的将图24所示的具有阵列式“井”结构的晶圆结构5-20进行切片工艺之后形成的多个单颗芯片5-30的截面图;
图26为根据本发明实施例的将图25中的单颗芯片5-30进行组装工艺之后形成的测序芯片5-40的截面图,此组装工艺为将芯片图案化层朝下与框架进行组装,从而激发光源和照相机从芯片背部透过石英或玻璃衬底照射DNB并收集信号;
图27为根据本发明实施例的将图26所示的测序芯片进行表面功能化修饰处理之后形成的测序芯片5-50的截面图;
图28A为根据本发明实施例的对图27中所示的进行过表面功能化修饰处理的测序芯片5-50进行DNB装载之后形成的具有DNB阵列的测序芯片5-60A的截面图;
图28B为根据本发明实施例的一种更简洁的、不需要进行表面修饰即可在测序芯片中形成DNB阵列的测序芯片5-60B的截面图;
图28C为根据本发明实施例的基于石英衬底的不同“井”结构的荧光信号与第二层氧化层的关系(背照式“井”结构);
图29-34为本发明的另一方面所述的背照式、具有另一种阵列式“井”结构的图案化过渡金属氧化物层测序芯片制备过程的各工艺过程截面图,其中,
图29为根据本发明实施例的在表面具有氧化硅层612的晶圆611上形成一层具有阵列式“斑点”结构的过渡金属氧化物层613的晶圆结构6-10的截面图;
图30为根据本发明实施例的在图29所示的具有过渡金属氧化物层薄膜的晶圆结构6-10上形成一层具有阵列式“井”结构的氧化硅层之后形成的晶圆6-20的截面图;
图31为根据本发明实施例的将图30所示的具有阵列式“井”结构的晶圆结构6-20进行切片工艺之后形成的多个单颗芯片6-30的截面图;
图32为根据本发明实施例的将图31中的单颗芯片6-30进行组装工艺之后形成的测序芯片6-40的截面图,此组装工艺为将芯片图案化层朝下与框架进行组装,从而激发光源和照相机从芯片背部透过石英或玻璃衬底照射DNB并收集信号;
图33为根据本发明实施例的将图32所示的测序芯片进行表面功能化修饰处理之后形成的测序芯片6-50的截面图;
图34A为根据本发明实施例的对图33中所示的进行过表面功能化修饰处理的测序芯片6-50进行DNB装载之后形成的具有DNB阵列的测序芯片6-60A的截面图;
图34B为根据本发明实施例的一种更简洁的、不需要进行表面修饰即可在测序芯片中形成DNB阵列的测序芯片6-60B的截面图;
图34C为根据本发明实施例的另一种基于石英衬底的不同“井”结构的荧光信号与第二层氧化层的关系(另一种背照式“井”结构);
图35-41为本发明的另一方面所述的在CMOS图像传感器晶圆上制备具有阵列式“斑点”结构或“井”结构图案化过渡金属氧化物层测序芯片制备过程的各工艺步骤截面图;
图35为根据本发明实施例的带有表面氧化层的CMOS图像传感器晶圆7-10的截面图;
图36A为根据本发明实施例的在图35所示的CMOS晶圆7-10上形成阵列式“斑点”结构图案化过渡金属氧化物层之后的晶圆结构7-20A的截面图;
图36B为根据本发明实施例的在图35所示的CMOS晶圆7-10上形成阵列式“井”结构图案化过渡金属氧化物层之后的晶圆结构7-20B的截面图;
图36C为根据本发明实施例的在图35所示的CMOS晶圆7-10上形成另一种阵列式“井”结构图案化过渡金属氧化物层之后的晶圆结构7-20C的截面图;
图37为根据本发明实施例的对图36所示的具有图案化过渡金属氧化物层的CMOS晶圆7-20进行切片工艺后形成的多个单颗芯片7-30的截面图;
图38为根据本发明实施例的图37所示的单颗芯片进行芯片贴装及引线键合之后形成的芯片结构7-40的截面图;
图39为根据本发明实施例的对图38所示的进行过芯片贴装及引线键合工艺之后的芯片7-50进行盖子结构贴合而形成的测序芯片7-50的截面图;
图40为根据本发明实施例的对图39所示的测序芯片进行表面功能化修饰处理之后形成的测序芯片7-60的截面图;
图41A为根据本发明实施例的对图40所示的经过表面功能化修饰处理的芯片7-60进行DNB装载之后形成的具有DNB阵列的测序芯片7-70A的截面图;
图41B为根据本发明实施例的一种更简洁的、不需要进行表面修饰即可在测序芯片中形成DNB阵列的测序芯片7-70B的截面图;
图41C为根据本发明实施例的基于CMOS结构的荧光强度与顶层氧化层厚度关系;
图41D为根据本发明实施例的基于CMOS结构的荧光强度与“斑点”金属氧化层厚度关系;
图41E为根据本发明实施例的基于CMOS结构的荧光强度与薄膜金属氧化层厚度关系;
图41F为根据本发明实施例的基于CMOS结构的荧光强度与第二层氧化物厚度的关系(薄膜金属氧化层);
图42为根据本发明实施例的具有阵列式“斑点”结构的过渡金属氧化物层的晶圆结构8-10的截面图;
图43为根据本发明实施例的将图42所示的晶圆结构8-10进行切片工艺后形成的多个单颗芯片81和82后的晶圆结构8-20的截面图;
图44为根据本发明实施例的将图43中形成的单颗芯片81或82与一个把手结构831组装后形成的可重复利用的测序芯片8-30的截面图;
图45为根据本发明实施例的将图44中所示的组装好的测序芯片浸入到一个装了试剂842的容器841中的示意图;
图46为根据本发明实施例的对过渡金属氧化物芯片表面未进行修饰,但改变DNB装载条件的荧光图像;
图47为根据本发明实施例的Zebra平台上进行上机测序结果图;
图48为根据本发明实施例的对过渡金属氧化物芯片表面进行选择性氨基化修饰之后进行DNB加载后的荧光图像;
图49为根据本发明实施例的对过渡金属氧化物区域进行氨基化并对二氧化硅非功能区域进行共聚物修饰后进行DNB加载后的荧光图像,左:对照组,右:实验组;以及
图50为根据本发明实施例的使用含有聚乙二醇的硅烷偶联剂对非功能区域的进一步修饰的效果检测的荧光图像,左:对照组,右:实验组。
附图标记:
1-10:晶圆结构,
11和12:晶圆上的单颗芯片,
111:晶圆衬底结构,
112:氧化硅层,
113:图案化过渡金属氧化物层(即过渡金属氧化物“斑点”),
1-20:多个单颗晶圆结构,
121:切割槽,
1-30:单颗芯片组装成测序芯片,
131:框架结构,
132:盖玻片,
133:进出液口,
134:流体通道,
1-40:功能化表面修饰后形成的测序芯片,
141:氨基基团,
142:聚乙二醇分子层,
1-50A:DNB装载后形成的含DNB阵列的测序芯片,
1-50B:在测序芯片中形成DNB阵列的测序芯,
151:DNB样品,
152:光源和相机,
2-10:在裸晶圆上形成一层氧化硅层及过渡金属氧化物层之后的晶圆结构,
21和22:单颗芯片,
211:晶圆衬底,
212:氧化硅层,
213:过渡金属氧化物层,
2-20:在含过渡金属氧化物层的晶圆上形成图案化的“井”结构氧化硅层之后的晶圆,
221:氧化硅层,
222:离散排布的阵列式“井”结构,
2-30:晶圆结构进行切片工艺后形成的多个单颗芯片,
231:切割槽,
2-40:将单颗芯片进行组装之后形成的测序芯片,
241:框架,
242:盖玻片,
243:进出液口,
244:流体通道,
2-50:进行表面功能化修饰处理之后形成的测序芯片,
251:氧化硅层,
252:过渡金属氧化物层,2-60A:测序芯片上进行DNB装载之后形成的具有DNB阵列的测序芯片,
2-60B:在测序芯片中形成DNB阵列的测序芯片;
261:DNB,
262:激发光源及照相机结构,
3-10:含图案化过渡金属氧化物层的晶圆结构,
31和32:单颗芯片,
311:晶圆,
312:氧化硅层,
313:过渡金属氧化物层,
3-20:含图案化过渡金属氧化物层的晶圆上,再形成具有图案化“井”结构的氧化硅层之后的晶圆结构,
321:氧化硅层,
322:氧化硅层上的“井”结构,
3-30:晶圆结构进行切片工艺之后形成的被切割槽分隔开的多个单颗芯片,
331:切割槽,
3-40:单颗芯片进行组装工艺之后形成的测序芯片,
341:框架,
342:盖玻片,
343:进出液口,
344:流体通道,
3-50:测序芯片进行表面功能化修饰处理之后形成的测序芯片,
351:氧化硅层,
352:过渡金属氧化物层,
3-60A:进行过表面功能化处理的测序芯片进行DNB装载工艺之后形成的具有DNB阵列的测序芯片,
361:DNB,
362:激发光源及照相机结构,
3-60B:在测序芯片中形成DNB阵列的测序芯片,
4-10:具有氧化硅层的石英晶圆上形成图案化过渡金属氧化物层的晶圆结构,
41和42:晶圆上的单颗芯片,
411:石英晶圆,
412:氧化硅层,
413:图案化过渡金属氧化物层,
4-20:晶圆上进行切片工艺后,形成的被切割槽分隔开的多个单颗芯片,
421:切割槽,
4-30:单颗芯片进行封装工艺之后形成的测序芯片,
431:框架,
432:进出液口,
433:流体通道,
4-40:测序芯片进行表面功能化修饰处理之后形成的测序芯片,
441:氧化硅层,
442:过渡金属氧化物层,
4-50A:经过功能化修饰处理的测序芯片进行DNB装载之后形成的具有DNB阵列的测序芯片,
4-50B:在测序芯片中形成DNB阵列的测序芯片,
451:DNB,
452:激发光源与照相机,
5-10:在裸晶圆上形成一层氧化硅层及过渡金属氧化物层之后的晶圆结构,
51和52:晶圆上的单颗芯片,
511:晶圆衬底结构,
512:氧化硅层,
513:图案化过渡金属氧化物层,5-20:含过渡金属氧化物层的晶圆上形成图案化的“井”结构氧化硅层之后的晶圆,
521:氧化硅层,
522:过渡金属氧化物层,
5-30:晶圆结构进行切片工艺后形成的多个单颗芯片,
531:切割槽,
5-40:单颗芯片进行组装工艺之后形成的测序芯片,
541:框架,
542:进出液口,
5-50:测序芯片进行表面功能化修饰处理之后形成的测序芯片,
551:氧化硅层,
552:过渡金属氧化物层,
5-60A:经过功能化修饰处理的测序芯片进行DNB装载之后形成的具有DNB阵列的测序芯片,
5-60B:在测序芯片中形成DNB阵列的测序芯片,
561:DNB,
562:激发光源与照相机;
6-10:含图案化过渡金属氧化物层的晶圆结构,
61和62:晶圆上的单颗芯片,
611:晶圆,
612:氧化硅层,
613:过渡金属氧化物层,
6-20:含图案化过渡金属氧化物层的晶圆上,再形成具有图案化“井”结构的氧化硅层之后的晶圆结,
621:氧化硅层,
622:氧化硅层上的“井”结构,
6-30:晶圆结构进行切片工艺之后形成的被切割槽分隔开的多个单颗芯片,
631:切割槽,
6-40:单颗芯片进行封装工艺之后形成的测序芯片,
641:框架,
642:进出液口,
6-50:测序芯片进行表面功能化修饰处理之后形成的测序芯片,
651:氧化硅层,
652:过渡金属氧化物层,
6-60A:经过功能化修饰处理的测序芯片进行DNB装载之后形成的具有DNB阵列的测序芯片,
6-60B:在测序芯片中形成DNB阵列的测序芯片,661:DNB,
662:激发光源与照相机,
7-10:CMOS图像传感器晶圆,
71和72:两个芯片,
73:光敏层,
74:互联层,
75:衬底层,
711:硅衬底,
712:CMOS处理电路层,
713:介电层,
714:金属布线,
715:半导体材料,
716:光敏部分,
717:介电薄膜层,
718:氧化硅层,
719:芯片上的焊盘,
720:互联硅通孔,
7-20A:CMOS图像传感器晶圆上形成“斑点”结构的图案化过渡金属氧化物层之后的CMOS晶圆结构,
721:过渡金属氧化物区域,
7-20B:CMOS图像传感器晶圆上形成一种“井”结构的图案化过渡金属氧化物层之后的CMOS晶圆结构,
722:过渡金属氧化物区域,
723:氧化硅区域,
724:“井”结构的过渡金属氧化物区域,
7-20C:CMOS图像传感器晶圆上形成另一种“井”结构的图案化过渡金属氧化物层之后的CMOS晶圆结构,
725:过渡金属氧化物区域,
726:氧化硅区域,
727:过渡金属氧化物区域,
7-30:图案化晶圆结构进行切片工艺之后形成的被切割槽分开的多个单颗芯片,
731:切割槽,
7-40:芯片进行芯片贴装及引线键合之后形成的芯片结构,
741:封装衬底,
742:衬底上的焊盘,
743:触点,
744:金属连线,
7-50:芯片结构进行盖子结构贴合之后形成的测序芯片,
751:支撑结构的盖子结构,
752:进出液口,
753:流体通道,
7-60:测序芯片进行表面功能化修饰处理之后形成的测序芯片,
761:过渡金属氧化物区域,
762:氧化硅区域,
7-70A:经过功能化处理的测序芯片进行DNB装载之后形成的具有DNB阵列的测序芯片,
7-70B:在测序芯片中形成DNB阵列的测序芯片,
771:DNB,
8-10:具有阵列式“斑点”结构的过渡金属氧化物层的晶圆结构,
81和82:晶圆上的单颗芯片,
811:晶圆衬底,
812:氧化硅层,
813:“斑点”结构的过渡金属氧化物层,
81和82:多个单颗芯片,
8-20:晶圆结构进行切片工艺后形成的多个单颗芯片后的晶圆结构,
821:切割线,
8-30:单颗芯片与一个把手结构组装后形成的可重复利用的测序芯片,
831:把手结构,
8-40:组装好的测序芯片浸入到一个装了试剂的容器中的测序芯片,
841:容器,
842:试剂,
843:激发光源及照相机。
具体实施方式
下面详细描述本发明的实施例,所述实施例的示例在附图中示出。下面通过参考附图描述的实施例是示例性的,旨在用于解释本发明,而不能理解为对本发明的限制。
示例中的试剂、检测仪器等,如无特殊说明,可自配或者通过市售途径获取。
需要说明的是,本发明所述的“过渡金属氧化物区域”是指从芯片基质表面看,由过渡金属氧化物构成的区域,本发明所述的“氧化硅区域”是指从芯片基质表面看,由氧化硅构成的区域。
术语“图案化层”是指在晶圆表面上的过渡金属氧化物区域和氧化硅区域交替存在的形状,包括“井字形”和“斑点”结构。
术语“斑点”结构是指过渡金属氧化物区域高出于氧化硅区域,即过渡金属氧化物在氧化硅上呈离散型的分布形式。
术语“所述过渡金属氧化物层为连续层结构,所述第二氧化硅层由氧化硅呈数个相连的具有凹陷的井字格形成在所述过渡金属氧化物层上表面”,是指第二氧化硅层为井字格结构覆盖位于所述过渡金属氧化物层上表面,即井字格格体为氧化硅,井字格凹陷处为过渡金属氧化物。也可理解为第二氧化硅层像水井一样凹陷下去,在过渡金属氧化物层上表面形成了井字格形状。术语“芯片基质”可用于分割成单颗芯片并组装成可以进行测试的测序芯片。晶圆结构中包含数十至数千个相同的单颗芯片(由晶圆尺寸及晶片尺寸而定),且在芯片和芯片中间保留了非常窄的无功能间隔,此间隔也称为切割线。
本发明的测序芯片的制备不受特别限制,可以根据所采用的晶圆材料的不同适用于现有技术中常规的该晶圆材料制备测序芯片的方法,与现有技术中测序芯片的差别在于,其中所用到的单颗芯片不同。
术语“单颗芯片”是指将本发明中的“芯片基质”沿着切割线切割而获得的,又可称为“芯片颗粒”。
芯片基质
在本发明的第一方面,本发明提出了一种芯片基质。根据本发明的实施例,所述芯片基质包括:晶圆层,所述晶圆层上具有均匀分布的切割线;第一氧化硅层,所述第一氧化硅层由氧化硅构成,形成在所述晶圆层的上表面;过渡金属氧化物层,所述过渡金属氧化物层由过渡金属氧化物构成,形成在所述第一氧化硅层的上表面。根据本发明实施例的芯片基质的表面包括两个区域,即待测序序列(尤其是DNB)结合位点区域(过渡金属氧化物区域,即功能区)和待测序序列非结合位点区域(氧化硅区域,即非功能区)。发明人发现,利用所述芯片基质上过渡金属氧化物区域和氧化硅区域表面性质不同,仅通过改变含有待测序序列溶液的pH及表面活性剂成分等,就可实现待测序序列选择性的吸附在过渡金属氧化物区域上。此外,还可以对过渡金属氧化物区域和非功能区进行选择性修饰,进一步增强DNB在过渡金属氧化物区域的选择性吸附能力。
根据本发明的实施例,所述过渡金属氧化物层由数个不相连的过渡金属氧化物斑点构成。过渡金属氧化物可以通过溅射、电子束蒸发或热蒸发原子层沉积法等常规的方法将过渡金属氧化物离散分布在氧化硅的表面,形成“斑点”形的图案化过渡金属氧化物层。由此,从表面上看,在芯片基质上形成了特异性结合测序序列的过渡金属氧化物斑点以及位于斑点之间的不能结合测序序列的氧化硅区域。
根据本发明的实施例,所述过渡金属氧化物斑点的厚度为10-20nm,所述第一氧化硅层的厚度为80-100nm,优选为90nm。发明人通过仿真计算,发现过渡金属氧化物斑点的厚度为10-20nm和氧化硅层,第一氧化硅层的厚度为80-100nm,优选为90nm的芯片基质能对待测序序列,尤其是DNB发出的光的反射率更高,使得待测序序列,尤其是DNB发出的光信号尽可能多倍信号检测装置捕捉到,间接增强了待测序序列,尤其是DNB的信号强度,使信噪比更高,显著提高了最终获得的测序芯片的性能。
根据本发明的实施例,所述过渡金属氧化物斑点上进一步连接有氨基。发明人发现,将过渡金属氧化物分子进行氨基化,能进一步提高芯片基质表面功能区对DNB吸附的特异性。由此,通过调整DNB的pH以及表面活性剂成分,芯片基质表面功能区对DNB的特异性吸附功能更强。
根据本发明的实施例,所述数个不相连的过渡金属氧化物斑点之间的第一氧化硅层上进一步连接有聚乙二醇。由此,芯片基质表面非功能区对DNB的非特异性吸附进一步降低。
根据本发明的实施例,所述芯片基质进一步包括第二氧化硅层。
根据本发明的实施例,所述过渡金属氧化物层为连续层结构,所述第二氧化硅层由氧化硅呈数个相连的井字形成在所述过渡金属氧化物层上表面。需要说明的是,连续层结构是指过渡金属氧化物铺满在第一氧化硅层上面。由此,在过渡金属氧化物层上面覆盖一个或多个具有井字形的第二氧化硅层,能得到图案化的过渡金属氧化物与氧化硅交替出现的图案。
根据本发明的实施例,所述过渡金属氧化物层由数个不相连的过渡金属氧化物斑点构成,所述第二氧化硅层形成在所述数个不相连的过渡金属氧化物斑点之间的第一氧化硅层的上表面。可以理解的是,这里的第二氧化硅层可以和过渡金属氧化物斑点形成井字形,其中,过渡金属氧化物在井字形的凹陷内,第二氧化硅层构成井字形的格体,这样的话,第二氧化硅层可高于过渡金属氧化物层,也可与过渡金属氧化层一样高。
根据本发明的实施例,所述晶圆为硅晶圆,所述第二氧化硅层的厚度为40-60nm,优选为50nm,所述过渡金属氧化物层的厚度为5-15nm,所述第一氧化硅层的厚度为80-100nm,优选为90nm。发明人通过仿真计算,当晶圆为硅晶圆,形成井字形结构的芯片基质第二氧化硅层的厚度为40-60nm,优选为50nm,过渡金属氧化物层的厚度为5-15nm,第一氧化硅层的厚度为80-100nm,优选为90nm时,其对待测序序列,尤其是DNB发出的光的反射率更高,使得待测序序列,尤其是DNB发出的光信号尽可能多倍信号检测装置捕捉到,间接增强了待测序序列,尤其是DNB的信号强度,使信噪比更高,显著提高了最终获得的测序芯片的性能。
根据本发明的实施例,所述晶圆为石英晶圆,所述第二氧化硅层的厚度为100-200nm,所述过渡金属氧化物层的厚度为10-20nm,所述第一氧化硅层的厚度为80-100nm,优选为90nm。发明人通过仿真计算,当晶圆为石英晶圆,形成井字形结构的芯片基质第二氧化硅层的厚度为100-200nm,过渡金属氧化物层的厚度为10-20nm,第一氧化硅层的厚度为80-100nm,优选为90nm时,其对待测序序列,尤其是DNB发出的光的反射率更高,使得待测序序列,尤其是DNB发出的光信号尽可能多被信号检测装置捕捉到,间接增强了待测序序列,尤其是DNB的信号强度,使信噪比更高,显著提高了最终获得的测序芯片的性能。并且,当第二氧化硅层厚度为100-200nm时,最终形成的测序芯片中既保证了井字形结构具有合适的深度装载待测序序列,尤其是DNB,又能使相机能采集到强度比较高的荧光信号。
根据本发明的实施例,所述第二氧化硅层井字格凹陷处的所述过渡金属氧化物层或所述过渡金属氧化物斑点上进一步连接有氨基。发明人发现,将过渡金属氧化物分子进行氨基化,能进一步提高芯片基质表面功能区对待测序序列吸附的特异性。由此,通过调整待测序序列的pH以及表面活性剂成分,能实现芯片基质表面功能区对待测序序列的特异性吸附。
根据本发明的实施例,所述第二氧化硅层上进一步连接有聚乙二醇。由此,芯片表面非功能区对DNB的非特异性吸附进一步降低。
根据本发明的实施例,所述氨基与所述过渡金属氧化物层中的过渡金属氧化物分子至少一部分通过化学键相连。其中,“化学键”是指过渡金属-O-P键(如Zr-O-P键、Ti-O-P键、Ta-O-P键)。由此,氨基与过渡金属氧化物能紧密地结合在一起。
根据本发明的实施例,所述化学键是由过渡金属氧化物分子与氨基膦酸类化合物的磷酸基团连接形成的。发明人利用膦酸基团与氧化硅层不反应而与过渡金属氧化物分子的特异性反应,利用氨基膦酸类化合物可特异性地在过渡金属氧化物分子上引入氨基基团。
根据本发明的实施例,所述聚乙二醇是由包括选自选自聚乙烯亚胺-聚乙二醇和含有聚乙二醇的硅烷偶联剂的至少之一提供的。由此,芯片基质表面非功能区对DNB的非特异性吸附进一步降低。
根据本发明的实施例,所述聚乙二醇是由聚乙烯亚胺-聚乙二醇提供的,所述聚乙烯亚胺-聚乙二醇通过静电吸附在所述第一氧化硅层表面或第二氧化硅层表面。
根据本发明的实施例,所述聚乙二醇是由含有聚乙二醇的硅烷偶联剂提供的,所述含有聚乙二醇的硅烷偶联剂通过-Si-O-Si-链与所述第一氧化硅层或第二氧化硅层相连。
需要说明的是,根据本发明实施例的晶圆的材料不受限制。根据本发明的具体实施例,所述晶圆包括选自硅晶圆、石英晶圆、玻璃晶圆以及CMOS晶圆的至少之一。
根据本发明的实施例,所述过渡金属氧化物包括选自二氧化钛、二氧化锆、五氧化二钽、六氧化二铌以及二氧化铪的至少之一。
根据本发明的实施例,所述过渡金属氧化物包括选自二氧化钛、二氧化锆、五氧化二钽的至少之一。
测序芯片
在本发明的第二方面,本发明提出了一种测序芯片。根据本发明的实施例,所述测序芯片包括芯片主体,所述芯片主体包括数个芯片颗粒,所述芯片颗粒是将前面所述的芯片基质沿着晶圆层的切割线进行切割后获得的。发明人发现,仅通过改变含有待测序序列的溶液的pH及表面活性剂成分等,就可实现待测序序列的选择性的吸附在过渡金属氧化物层上。根据本发明实施例的测序芯片更稳定,测序结果更可靠,能显著提高测序芯片数据产出效率,提高测序芯片的产出,显著降低测序成本。
根据本发明的实施例的测序芯片结构可不需要表面单分子层,或可在进行完芯片制备工艺后再进行表面修饰,因此本发明所述的测序芯片具有性质稳定的特点,其可承受如刮擦这类的物理接触而不影响测序芯片性能,且能耐高温、耐化学试剂腐蚀。因此该芯片可承受条件更严苛、但效率更高的加工、组装工艺,在包装运输及进行使用前的准备工作时也更不易损坏。因此提高测序芯片的成品率,增加了使用测序芯片产出数据的效率,从而降低成本。
制备前面所述的芯片基质的方法
在本发明的第三方面,本发明提出了一种制备前面所述的芯片基质的方法。根据本发明的实施例,所述方法包括:对晶圆层进行表面修饰,所述表面修饰包括利用过渡金属氧化物对所述晶圆层的表面进行处理,以便形成过渡金属氧化物层,所述晶圆层的上表面具有第一氧化硅层,氧化硅层由氧化硅构成,所述过渡金属层形成在所述第一氧化硅层的上表面,所述晶圆层上具有均匀分布的切割线。根据本发明实施例的方法操作简单,环境友好。
根据本发明的实施例,第一氧化硅层是通过低温等离子体化学气相沉积、等离子体增强化学气相沉积、溅射或原子层沉积法的方法预先在所述晶圆层的上表面形成的。需要说明的是,在晶圆表面形成第一氧化硅层的方法不受限制,可以通过常规的半导体工艺技术进行,如低温等离子体化学气相沉积、等离子体增强化学气相沉积、溅射、原子层沉积等。
根据本发明的实施例,对晶圆层进行表面修饰是通过薄膜沉积、光刻或刻蚀的方法实现的,以便形成连续过渡金属氧化物层或呈斑点排列的过渡金属氧化物层。根据本发明的一个具体实施例,在氧化硅层上面形成一层图案化的过渡金属氧化物层,过渡金属氧化物可为二氧化钛、二氧化锆、五氧化二钽、六氧化二铌、二氧化铪或其任意组合,该过渡金属氧化物层离散式的分布在氧化硅层之上,并形成特定的阵列式图案(即过渡金属氧化物点阵和特殊设计的图形或线条,以便在后期测序光学进行校准),且在每张单颗芯片上具有相同的图案排布。此图案化层可利用常规的半导体工艺技术,如薄膜沉积、光刻、刻蚀工艺实现,即首先在氧化硅层之上通过溅射、电子束蒸发、热蒸发原子层沉积等薄膜沉积技术形成一层覆盖整个晶圆过渡金属氧化物层,再在金属氧化物层上通过薄膜沉积、光刻、刻蚀工艺形成一层与所需图案化层对应的硬掩膜材料层,最后通过刻蚀工艺将硬掩膜层的图案复刻到过渡金属氧化物层上,形成图案化过渡金属氧化物层,即离散排布的过渡金属氧化物以“斑点”状有序的排布在氧化硅层之上,且无过渡金属氧化物“斑点”的区域,氧化硅层将暴露出来,其中“斑点”状过渡金属氧化物区域尺寸为与DNB尺寸相同或略小,从而使一个“斑点”仅吸附一个DNB。
根据本发明的实施例,所述过渡金属氧化物层为连续层结构,进一步包括在所述过渡金属氧化物层的上表面由氧化硅形成呈连续井字形排列的第二氧化硅层。其中,这里的形成主要是通过原子层沉积法实现的。根据本发明的一个具体实施例,首先在晶圆上形成第一氧化硅层,之后再第一氧化硅层上再形成一层过渡金属氧化物层,之后再通过常规半导体工艺中的光刻、刻蚀技术在过渡金属氧化物层上形成离散排布的阵列式“井”结构。“井”结构底部为暴露出来的过渡金属氧化物层,“井”结构四周为高出过渡金属氧化物层的氧化硅层,“井”的尺寸为与DNB尺寸一致或略小,使每个“井”结构仅结合一个DNB。
根据本发明的实施例,所述过渡金属氧化物层呈斑点排列,进一步包括在所述过渡金属氧化物层斑点之间沉积氧化硅形成第二氧化硅层。其中,这里的沉积主要是通过原子层沉积法实现的。根据本发明的一个具体实施例,首先在晶圆上形成第一氧化硅层,再通过常规半导体工艺中的光刻、刻蚀技术在氧化硅层上形成离散排布的阵列式“井”结构。“井”结构底部为暴露出来的过渡金属氧化物层,“井”结构四周为高出或者与过渡金属氧化物层的氧化硅层一样高,“井”的尺寸为与DNB尺寸一致或略小,使每个“井”结构仅结合一个DNB。
根据本发明的实施例,进一步包括对所述过渡金属氧化物进行氨基化处理。由此,能在芯片基质的功能区引入氨基,进一步提高功能区对待测序序列,尤其是DNB的特异性吸附能力。
根据本发明的实施例,所述氨基化处理是通过将过渡金属氧化物与氨基膦酸类化合物进行反应获得的。由此,能使得氨基膦酸类化合物与过渡金属氧化物形成过渡金属-O-P键(如Zr-O-P键、Ti-O-P键、Ta-O-P键)。进而,能在芯片基质的功能区引入氨基,进一步提高功能区对待测序序列,尤其是DNB的特异性吸附能力。
根据本发明的实施例,进一步包括对所述第一氧化硅层或第二氧化硅层进行表面修饰,以便在所述第一氧化硅层或第二氧化硅层引入聚乙二醇。由此,能进一步降低芯片基质非功能区对测序序列,尤其是DNB的吸附能力。
根据本发明的实施例,所述聚乙二醇是由包括选自选自聚乙烯亚胺-聚乙二醇和含有聚乙二醇的硅烷偶联剂的至少之一提供的。
根据本发明的实施例,所述聚乙二醇是由聚乙烯亚胺-聚乙二醇提供的,所述表面修饰是通过将聚乙烯亚胺-聚乙二醇与所述第一氧化硅层表面或第二氧化硅层表面进行静电吸附进行的。由此,能在芯片基质的非功能区引入聚乙二醇。
根据本发明的实施例,所述聚乙二醇是由含有聚乙二醇的硅烷偶联剂提供的,所述表面修饰是通过将含有聚乙二醇的硅烷偶联剂与所述第一氧化硅层或第二氧化硅层的羟基进行缩合反应进行的,所述羟基是由第一或第二氧化硅层电离后吸附水中的氢氧根离子后形成的Si-OH提供的。由此,能在芯片基质的非功能区引入聚乙二醇。
制备测序芯片的方法
在本发明的第四方面,本发明提出了一种制备测序芯片的方法。根据本发明的实施例,所述方法包括:将芯片颗粒进行组装,所述芯片颗粒是将芯片基质沿着晶圆层的切割线进行切割后获得的,所述芯片基质如前面所述限定的或依据前面所述的方法获得。根据本发明实施例的方法操作简单,制备的测序芯片的成品率高。
根据本发明的实施例,所述切割是通过半导体晶圆切割方法实现的。
根据本发明的实施例,所述组装包括将所述芯片颗粒放置于一个含进出液口的支撑框架中,并用胶水或粘合剂将芯片颗粒与支撑框架贴合形成的,所述框架与所述芯片颗粒之间形成流体通道。
根据本发明的实施例,所述晶圆为硅晶圆,所述组装包括:所述芯片颗粒的上表面朝上与所述支撑框架贴合,将一个盖玻片设置在芯片颗粒的上表面,以便获得所述测序芯片。
根据本发明的实施例,所述晶圆为石英晶圆或玻璃晶圆,所述组装包括:所述芯片颗粒的下表面朝上与所述支撑框架贴合,以便获得所述测序芯片。
根据本发明的实施例,所述晶圆为CMOS晶圆,所述组装包括:将所述芯片颗粒的下表面与衬底(即感光元件)贴合,所述芯片颗粒与所述衬底通过引线连接,所述引线用于将芯片颗粒上的电信号传输到衬底上。
根据本发明的实施例,所述衬底形式包括但不限于LGA,CLCC,PLCC等形式。
根据本发明的实施例,所述引线键合所用的金属线包括但不限于金线和铝线等。
测序方法
在本发明的第五方面,本发明提出了一种测序方法。根据本发明的实施例,所述方法包括:利用测序芯片进行测序,所述测序芯片如前面所限定的或依据前面所述的方法制备的。根据本发明实施例的方法,测序的结果更加准确,成本更加低廉。
根据本发明的实施例,所述测序芯片的过渡金属氧化物层预先固定有DNB。DNB样品可认为是一个点光源,其发出的光能被相机或CMOS图像传感器收集采集到,之后进行测序。
以下详细介绍本发明的实施例。
实施例1在硅或石英晶圆上制备“斑点”结构的过渡金属氧化物测序芯片的方法
参见附图1-5,本实施例提出了一种在硅或石英晶圆上制备“斑点”结构的过渡金属氧化物测序芯片的方法,并示出了该方法的各步骤工艺过程的截面图。该方法可在不含任何内在电路或结构的裸晶圆上完成。本发明的图示中仅示意性的示出了晶圆上的两个区域11和12,本领域的专业技术人员应认识到,在晶圆上可形成多个(根据晶圆尺寸及芯片大小,芯片数量可为几十至数千不等)具有相同结构的单颗芯片,每张单颗芯片可形成一张测序芯片。
图1示出了在裸晶圆上形成含DNB结合位点区域(过渡金属氧化物层,即功能区)和DNB非结合位点区域(氧化硅层,即非功能区)交替存在的图案化层的晶圆1-10的截面图。首先提供图1中的晶圆衬底结构111,材料可为硅或石英,但本领域技术人员应认识到的是,本发明并不将衬底材料局限于硅或石英材料,其他任何合适的半导体晶圆材料也可用于本发明中。然后在晶圆111上形成一层氧化硅层112,可通过常规的半导体工艺技术形成该层氧化硅,如低温等离子体化学气相沉积、等离子体增强化学气相沉积、溅射、原子层沉积等。然后在氧化硅层上面形成一层图案化的过渡金属氧化物层,过渡金属氧化物可为二氧化钛、二氧化锆、五氧化二钽、六氧化二铌、二氧化铪或其任意组合,该过渡金属氧化物层离散式的分布在氧化硅层之上,并形成特定的阵列式图案,且在每张单颗芯片(如图1中的单颗芯片11和12)上具有相同的图案排布。此图案化层可利用常规的半导体工艺技术,如薄膜沉积、光刻、刻蚀工艺实现,即首先在氧化硅层之上通过溅射、电子束蒸发、热蒸发原子层沉积等薄膜沉积技术形成一层覆盖整个晶圆过渡金属氧化物层(未示出),再在金属氧化物层上通过薄膜沉积、光刻、刻蚀工艺形成一层与所需图案化层对应的硬掩膜材料层(未示出),最后通过刻蚀工艺将硬掩膜层的图案复刻到过渡金属氧化物层上,形成图1中结构113所示的图案化过渡金属氧化物层。结构113所示的图案化层中,离散排布的过渡金属氧化物以“斑点”状有序的排布在氧化硅层之上,且无过渡金属氧化物“斑点”的区域,氧化硅层将暴露出来,其中“斑点”状过渡金属氧化物区域尺寸为与DNB尺寸相同或略小,从而使一个“斑点”仅吸附一个DNB。应认识到,此处描述了形成此图案化层所需的工艺步骤,但任何可实现此图案化层的工艺方法应包含在此发明之内。图1中的晶圆结构1-10可包含数十至数千个相同的芯片(由晶圆尺寸及芯片尺寸而定),且在芯片与芯片中间保留了非常窄的无功能间隔,此间隔也称为切割线,切割刀可在不损伤芯片有效结构区域的情况下将晶圆切割成多个单颗芯片。
图2示出了将具有图案化过渡金属氧化物层的晶圆1-10进行切片工艺后形成的多个单颗晶圆结构1-20的截面图。图2中晶圆已被切割成由切割槽121分割开的单颗芯片,此图2中示意性的描述了切片工艺之后的形成的单颗芯片11和12。
图3示出了将单颗芯片组装成测序芯片1-30之后的截面图。其中具有图案化表面层113的单颗芯片首先被装进含有进出液口133的框架结构131中,然后将进行过疏水处理的盖玻片132贴合到框架结构131之上,并在盖玻片132和含图案化表面113的芯片的之间形成流体通道134,液体可从进出液口133通入或排出流体通道134。本图中将芯片组装进框架131,及将盖玻片132贴合到框架131都采用粘合剂的方法将各个部件固定,任何合适的粘合剂都可使用在本发明中。此图为示意性的描述了被组装好的测序芯片的结构,即包括提供进出液口的框架、及与框架形成流体通道的盖玻片,但本领域技术人员应认识到,任何合适材料的框架及盖玻片,和任何可实现提供进出液口及流体通道的框架及盖玻片结构,都应包含在本发明内。
图4为将测序芯片1-30进行功能化表面修饰后形成的测序芯片1-40。其中用于表面修饰的液体可通过进出液口进入流体通道内,并与过渡金属氧化物区域和氧化硅区域接触,对其表面进行功能化修饰,使其分别具有吸附DNB(即DNB结合位点,过渡金属氧化物区域,功能区)和排斥DNB(即DNB非结合位点,氧化硅区域,非功能区)的功能。其中表面修饰的过程包括:1)在氧化硅层表面形成聚乙二醇分子层142。所述聚乙二醇分子包括选自聚乙烯亚胺-聚乙二醇和含有聚乙二醇的硅烷偶联剂的至少之一,由此,芯片表面非功能区对DNB的非特异性吸附进一步降低;或所述聚乙二醇分子为聚乙烯亚胺-聚乙二醇所述多个聚乙二醇分子的一端与氧化硅层112是通过静电吸附相连。聚乙烯亚胺-聚乙二醇能在氧化硅层112上进行自组装,之后通过静电作用吸附在氧化硅层112上;或所述聚乙二醇分子为含有聚乙二醇的硅烷偶联剂,所述多个聚乙二醇分子的一端与氧化硅层112是通过-Si-O-Si-链相连,含有聚乙二醇的硅烷偶联剂能与氧化硅层112表面的羟基发生缩合反应,形成-Si-O-Si-链。2)在过渡金属氧化物层上形成多个氨基基团141。所述多个氨基基团与所述多个过渡金属氧化物分子的至少一部分相连,所述多个氨基基团与氧化硅层不相连。发明人发现,将过渡金属氧化物分子进行氨基化,能进一步提高芯片表面功能区对DNB吸附的特异性。由此,通过调整DNB的pH以及表面活性剂成分,能实现芯片表面功能区对DNB的特异性吸附。所述多个氨基基团是由氨基膦酸类化合物提供氨基基团的。发明人发现,膦酸基团与氧化硅层不反应而与过渡金属氧化物分子的特异性反应,利用氨基膦酸类化合物可特异性地在过渡金属氧化物分子上引入氨基基团;或所述多个氨基基团与所述多个过渡金属氧化物分子的至少一部分相连是通过化学键相连。如前所述,发明人利用膦酸基团与氧化硅层不反应而与过渡金属氧化物分子的特异性反应,利用氨基膦酸类化合物可特异性地在过渡金属氧化物分子上引入氨基基团,其中,膦酸基团与过渡金属氧化物分子能形成相应的化学键,所述多个氨基基团通过膦酸基团与过渡金属氧化物分子形成化学键与过渡金属氧化物分子连接;所述化学键由过渡金属与氨基膦酸类化合物的磷酸基团连接形成的。氨基膦酸类化合物中的膦酸基团可与过渡金属氧化物分子能形成相应的过渡金属-O-P键(如Zr-O-P键、Ti-O-P键、Ta-O-P键),因此所述多个氨基基团通过膦酸基团与过渡金属氧化物分子形成的过渡金属-O-P键与过渡金属氧化物分子连接。
图5A为将图4中进行了功能化处理后形成的测序芯片1-40进行DNB装载后形成的含DNB阵列的测序芯片1-50A的截面图。通过测序芯片上的进出液口133将DNB试剂通入流体通道中,DNB将选择性的与DNB结合位点(氨基基团修饰后的过渡金属氧化物区域,即功能区)进行结合,而不与DNB非结合位点结合(聚乙二醇修饰后的氧化硅层),从而形成DNB纳米阵列。图5A中还示出光源和相机152,结合了荧光标记物的DNB可在特定波长或能量的光源的激发下发射出特定波长或能量的光,并被相机采集,通过分析相机采集到的光信号可识别出DNB上碱基排布。
图5B示出了另一种更简洁的DNB装载方法,图5B中图3的测序芯片1-30未经过任何表面修饰处理,即可进行DNB装载,此步骤需使DNB试剂的ph及表面活性剂成分达到最优,从而使不进行表面功能化修饰的情况下,DNB可只选择性的吸附在DNB结合位点(过渡金属氧化物层,即功能区)上,而被DNB非结合位点(氧化硅层,即非功能区)排斥。应认识到图4及图5A所示的先进行表面功能化修饰再进行DNB装载的方法将使DNB对图案化表面的选择性吸附效果更好。
结果如图5A和5B所示,DNB样品151装载在过渡金属氧化物“斑点”113上,相机152放置于DNB样品上方,并用来采集DNB样品发出的光信号。DNB样品可认为是一个点光源,其向上方向发出的光直接被相机收集到,向下发出的光一部分可被过渡金属氧化物层和氧化硅层反射并被相机收集到,另一部分向下发出的光则会穿过过渡金属氧化物层和氧化硅层进入硅衬底。发明人通过光学仿真计算得到了一个最优化的过渡金属氧化物层和氧化硅层厚度,在此厚度时过渡金属氧化物层和氧化硅层对DNB发出的光信号的反射最大、透射最小,使DNB发出的光信号尽可能多的向上传输并被相机收集到,即被相机捕捉到的荧光信号强度最大。在进行仿真计算时,首先为了先确定一个最优的氧化硅层厚度,计算了在没有过渡金属氧化物层的情况下,不同氧化硅层厚度对应的荧光信号强度,仿真计算结果如图5C所示。在氧化硅层厚度为90纳米左右时,4种波长的光的反射率都相对较高。
当氧化硅层厚度为90纳米左右时,氧化硅层对DNB样品发出的光信号的反射效果最好,即相机捕捉到的荧光信号强度最强。然后又计算仿真了当氧化硅层厚度为90纳米时,过渡金属氧化层厚度的变化与荧光信号强度的关系,结果如图5D所示,当过渡金属氧化物层厚度小于40纳米时,当过渡金属氧化物层的厚度升高,相机可以捕捉的荧光信号强度逐渐降低,因此当过渡金属氧化物层的厚度为10至20纳米左右时,过渡金属氧化物层具有较好的机械可靠性,并且反射率最大,相机捕捉到的荧光信号强度最高,如图5D所示。
实施例2在硅或石英晶圆上制备“井”结构的过渡金属氧化物测序芯片的方法
见附图6-11,本实施例提供了一种在硅或石英晶圆上制备“井”结构的过渡金属氧化物测序芯片的方法。并示出了该方法的各步骤工艺过程的截面图。该方法可在不含任何内在电路或结构的裸晶圆上完成。本发明的图示中仅示意性的示出了晶圆上的两个区域21和22,本领域的专业技术人员应认识到,在晶圆上可形成多个(根据晶圆尺寸及芯片大小,芯片数量可为几十至数千不等)具有相同结构的单颗芯片,每张单颗芯片可形成一张测序芯片。
图6示出了在裸晶圆上形成一层氧化硅层及过渡金属氧化物层之后的晶圆结构2-10的截面图。首先提供一张晶圆衬底211,此晶圆衬底可为硅或石英材料,但不局限于此,任何合适的半导体晶圆都可应用于本发明。然后在晶圆211上形成一层氧化硅层212,形成氧化硅层的工艺与实施例1中图1所述相似。再在氧化硅层上形成一层过渡金属氧化物层213,过渡金属氧化物可为二氧化钛、二氧化锆、五氧化二钽、六氧化二铌、二氧化铪或其任意组合,且形成方法与实施例1中图1中类似。
图7示出了在图6中含过渡金属氧化物层的晶圆2-10上形成图案化的“井”结构氧化硅层之后的晶圆2-20的截面图。在图7中,首先在图6的晶圆2-10上形成一层氧化硅层221,再通过常规半导体工艺中的光刻、刻蚀技术在氧化硅层221上形成离散排布的阵列式“井”结构222。“井”结构底部为暴露出来的过渡金属氧化物层,“井”结构四周为高出过渡金属氧化物层的氧化硅层221,“井”的尺寸为与DNB尺寸一致或略小,使每个“井”结构仅结合一个DNB。
图8示出了将图7的晶圆结构2-20进行切片工艺后形成的多个单颗芯片2-30的截面图。本图中采用与实施例1中图2中的相似的切片工艺。图7的2-20晶圆被切割为由切割槽231分隔开的单颗芯片21及22。
图9示出了将单颗芯片进行组装之后形成的测序芯片2-40的截面图。所述组装工艺与实施例1中图3的工艺类似。包括具有进出液口243的框架241,及贴合在框架上的盖玻片242。在盖玻片与含阵列式“井”结构的单颗芯片中间形成流体通道。
图10为将图9的测序芯片2-40进行表面功能化修饰处理后形成的测序芯片2-50的截面图。图中的表面功能化处理步骤与实施例1中图4中类似,最终在过渡金属氧化物层213上暴露出的“井”结构底部形成氨基基团修饰的DNB结合位点区域(即功能区),而在高出于过渡金属氧化物层之上的氧化硅层表面形成聚乙二醇分子层。
图11A为在图10所示的测序芯片2-50上进行DNB装载之后形成的具有DNB阵列的测序芯片2-60A的截面图。如本图所示DNB被装载在经过表面功能化修饰处理的测序芯片2-60A的阵列式“井”结构内,这将使DNB能承受更高流速的液体的冲刷,提高测序芯片进行测序时的速度。本图中同样示出了激发光源及照相机结构262,其能提供特定波长和能力的激发光并收集被荧光标记物标记了的DNB发射出的特定波长及能力的光信号,应用于识别DNB上碱基的排布。
图11B示出了另一种更简洁的DNB装载方法,图9的测序芯片2-40未经过任何表面修饰处理,即可进行DNB装载形成测序芯片2-60B,此步骤需使DNB试剂的pH及表面活性剂成分达到最优,从而使不进行表面功能化修饰的情况下,DNB可只选择性的吸附在DNB结合位点(过渡金属氧化物层,即功能区)上,而被DNB非结合位点(氧化硅层,即非功能区)排斥。发明人发现,图10及图11A所示的先进行表面功能化修饰再进行DNB装载的方法将使DNB对图案化表面的选择性吸附效果更好。
发明人同样通过光学仿真计算,对氧化硅层和过渡金属氧化物层的厚度进行了优化,本实施例中的过渡金属氧化物层为一层薄膜结构,过渡金属氧化物层下方为第一层氧化硅层,过渡金属氧化物层上方为具有阵列式“井”结构的第二层氧化硅层。根据上述实施例1中的仿真结果,发明人了解到当过渡金属氧化物层厚度在0到40纳米内变化时,随着过渡金属氧化物层厚度的增加,薄膜的反射率逐渐降低,相机能收集到的荧光信号强度逐渐减小。因此,首先仿真了当第一层氧化硅层厚度为90纳米,过渡金属氧化物层厚度分别为0纳米、10纳米、20纳米时,荧光信号强度与具有阵列式“井”结构的第二层氧化硅层厚度的关系。仿真结果如图11C所示,随着第二层氧化硅层厚度的增加,荧光信号强度逐渐减弱,薄膜对光信号的反射率降低。因此为了使“井”结构具有一定的深度用来装载DNB,发明人选择第二层氧化硅层厚度为50纳米左右。
当第一层氧化硅层厚度为90纳米时,第二层氧化硅层厚度为50纳米时,又仿真计算了不同过渡金属氧化物层厚度与荧光信号强度的对应关系。仿真结果如图11D所示,弃变化趋势与上述实施例1类似,即当过渡金属氧化物层的厚度小于40纳米时,随着过渡金属氧化物层厚度的增加,反射率减小,荧光信号强度逐渐减弱。因此发明人认为过渡金属氧化物层厚度为5~15纳米左右时最优,此时四种碱基发出的不同波长的荧光信号强度都相对较高。所示,发明人认为在本实施例中,当第一层氧化硅层厚度为90纳米,过渡金属氧化物层厚度为5~15纳米,第二层氧化硅厚度为50纳米时,测序芯片上的薄膜的反射率较大,相机可以捕捉到的荧光信号强度相对较高。
实施例3另一种在硅或石英晶圆上制备“井”结构的过渡金属氧化物测序芯片的方法
如附图12-17所示,本实施例提供了另一种在硅或石英晶圆上制备“井”结构的过渡金属氧化物测序芯片的方法的各步骤工艺截面图。此方法与实施例2方法的不同之处在于,本方法首先在含氧化硅层312的晶圆311上形成图案化的过渡金属氧化物层313,而实施2方法的则为整张晶圆上形成过渡金属氧化物层,如图12及图6对比所示。
图12为含图案化过渡金属氧化物层313的晶圆结构3-10的截面图,其形成工艺与实施例1中图1类似。
图13为在图12所示的含图案化过渡金属氧化物层的晶圆3-10上,再形成具有图案化“井”结构322的氧化硅层321之后的晶圆结构3-20的截面图。其形成工艺与实施2中的图7种类似,其中氧化硅层上的“井”结构322与图案化的“斑点”状过渡金属氧化物层313一一对应,最终氧化硅层将高于过渡金属氧化物层,并在晶圆表面形成阵列式的图案化“井”结构,“井”结构底部为暴露出的过渡金属氧化物层313。
图14为将图13的晶圆结构3-20进行切片工艺之后形成的被切割槽331分隔开的多个单颗芯片3-30的截面图。切片工艺与实施例2中图8类似。
图15为将图14所示的单颗芯片3-30进行组装工艺之后形成的测序芯片3-40的截面图。组装工艺与实施例2中图9类似。
图16为将图15所示的测序芯片3-40进行表面功能化修饰处理之后形成的测序芯片3-50。其表面功能化处理工艺与实施例2中图10类似。
图17A为将图16所示的进行过表面功能化处理的测序芯片3-50进行DNB装载工艺之后形成的具有DNB阵列的测序芯片3-60A的截面图。其DNB装载步骤与实施例2中图11A所述类似。
图17B为另一种更简洁、不需进行表面功能化修饰处理的DNB装载方法,其与上述实施例2中图11B类似。
在本实施例中,过渡金属氧化物层为形成在第一层氧化硅层之上的阵列式的“斑点”结构,同时在其上方又形成了第二层具有阵列式“井”结构的氧化硅层,氧化硅层的“井”结构和过渡金属氧化物层的“斑点”对应。在上述实施例1中,通过仿真计算得到,当第一层氧化硅层厚度为90纳米,过渡金属氧化物层厚度为10到20纳米左右时,具有最优化的反射率,荧光信号强度做大。在此基础上,继续仿真了当具有第二层阵列式“井”结构的氧化硅层时,荧光信号强度随着第二层氧化硅层厚度的变化,仿真计算结果如图17C所示,在第二层氧化硅层厚度为0时,即没有第二层氧化硅层时,荧光信号强度最大,而随着第二层氧化硅层厚度的增加,反射率降低,荧光信号强度逐渐减弱。因此为了保证具有“井”结构装载DNB样品,第二层氧化硅层厚度为50纳米左右时为最优,此时第一次氧化硅层厚度为90纳米,过渡金属氧化物层厚度为10至20纳米左右。
实施例4在石英晶圆上制备“斑点”结构、背照式的过渡金属氧化物测序芯片的方法
如附图18-22所示,本实施例提供了一种在石英晶圆上制备背照式“斑点”结构过渡金属氧化物测序芯片的方法的各步工艺的截面图。本实施例与实施例1-3的不用在于,本实施例的方法采用石英晶圆或其他任何合适的透光玻璃晶圆作为衬底,并在衬底晶圆上制备图案化的“斑点”结构过渡金属氧化物图案化层,且在进行组装工艺时将芯片图案化层朝下进行组装,并用激发光源及照相机从芯片背面(即透过石英晶圆衬底)对DNB进行激发并采集荧光信号。
图18为在具有氧化硅层412的石英晶圆411上形成图案化过渡金属氧化物层的晶圆结构4-10的截面图,其中晶圆为石英晶圆,但其他任何合适的透光玻璃晶圆在可在本发明中使用。氧化层412及图案化过渡金属氧化物层413形成的工艺与实施例1中图1类似。
图19为在图18的晶圆4-10上进行切片工艺后,形成的被切割槽分隔开的多个单颗芯片4-20的截面图。切片工艺与实施例1中图2类似。
图20示出了将图19中的单颗芯片进行封装工艺之后形成的测序芯片4-30的截面图。本工艺步骤中,测序芯片的图案化层朝下与一个含进出液口432的框架431组装并贴合在一起,在框架与芯片上的图案化层之间形成流体通道433。其中框架431可由任何合适的材料以任何合适的加工方法加工而成,且可通过任何合适的粘合剂将芯片与框架贴合起来。应认识到,本图示意性的描述了框架应具有的结构,但本图并非限制性的,任何能提供支撑芯片的作用、具备进出液口、可与芯片图案化层形成流体通道的框架结构都应视为本发明的权利范围内。
图21为对图20所示的测序芯片4-30进行表面功能化修饰处理之后形成的测序芯片4-40的截面图。其中功能化修饰的步骤与实施例1中图4所示的类似。
图22A为对图21所示的经过功能化修饰处理的测序芯片4-40进行DNB装载之后形成的具有DNB阵列的测序芯片4-50A的截面图。其中DNB装载步骤与实施例1中图5A中类似。本图22A中同样示出了激发光源与照相机452,其从测序芯片的石英或玻璃衬底背面照射DNB,并收集被荧光标记物标记的DNB发出的荧光芯片,从而对DNB上的碱基进行测序。
图22B为另一种更简洁、不需进行表面功能化修饰处理的的DNB装载方法,其与实施例1中图5B类似。且激发光源与照相机452从测序芯片的石英或玻璃衬底背面照射DNB,并收集被荧光标记物标记的DNB发出的荧光芯片,从而对DNB上的碱基进行测序。
在本实施例4中,氧化硅层首先形成在透明石英晶圆上,然后阵列式的过渡金属氧化物“斑点”结构形成在氧化硅层上,DNB样品装载在过渡金属氧化物“斑点”结构上。但在此实施例中,照相机放置在石英衬底背面,DNB发出的光信号需要透过过渡金属氧化物层、氧化硅层和石英衬底,然后被照相机捕捉到。因此,本实施例4中计算了DNB发出的荧光信号在透过不同厚度的过渡金属氧化物层、氧化硅层及石英衬底后,能被相机捕捉到的信号强度对比。仿真结果如图22C所示,当氧化硅层厚度为90纳米,过渡金属氧化物层厚度为10~20纳米(第二层氧化硅层厚度为0)时,DNB样品发出的荧光的透射率最大,此时透过过渡金属氧化物层,氧化硅层及石英衬底的荧光信号强度最大,接近100%。
实施例5在石英晶圆上制备“井”结构、背照式的过渡金属氧化物测序芯片的方法
如附图23-28所示,本实施例提出了一种石英晶圆上制备背照式“井”结构过渡金属氧化物测序芯片的方法的各步工艺的截面图。本实施例的方法采用石英晶圆或其他任何合适的透光玻璃晶圆作为衬底,并在衬底晶圆上制备图案化的“井”结构过渡金属氧化物图案化层,且在进行组装工艺时将芯片图案化层朝下进行组装,并用激发光源及照相机从芯片背面(即透过石英晶圆衬底)对DNB进行激发并采集荧光信号。
图23示出了在裸晶圆上形成一层氧化硅层及过渡金属氧化物层之后的晶圆结构5-10的截面图。其形成方法与实施例2中图6中类似。
图24示出了在图23中含过渡金属氧化物层的晶圆5-10上形成图案化的“井”结构氧化硅层之后的晶圆5-20的截面图。其形成发放与实施例2中图7中类似。
图25示出了将图24的晶圆结构5-20进行切片工艺后形成的多个单颗芯片5-30的截面图。本图中采用与实施例1中图2中的相似的切片工艺。
图26示出了将图25中的单颗芯片进行封装工艺之后形成的测序芯片5-40的截面图。本工艺步骤中,测序芯片的图案化层朝下与一个含进出液口432的框架431组装并贴合在一起,在框架与芯片上的图案化层之间形成流体通道433。本图中采用与实施例3中图20的工艺。
图27为对图26所示的测序芯片5-40进行表面功能化修饰处理之后形成的测序芯片5-50的截面图。其中功能化修饰的步骤与实施例1中图4所示的类似。
图28A为对图27所示的经过功能化修饰处理的测序芯片5-50进行DNB装载之后形成的具有DNB阵列的测序芯片5-60A的截面图。其中DNB装载步骤与实施例1中图5A中类似。本图中同样示出了激发光源与照相机562,其从测序芯片的石英或玻璃衬底背面照射DNB,并收集被荧光标记物标记的DNB发出的荧光芯片,从而对DNB上的碱基进行测序。
图28B为另一种更简洁、不需进行表面功能化修饰处理的的DNB装载方法,其与实施例1中图5B类似。且激发光源与照相机562从测序芯片的石英或玻璃衬底背面照射DNB,并收集被荧光标记物标记的DNB发出的荧光信号,从而对DNB上的碱基进行测序。
在本实施例5中,首先在石英晶圆上形成第一层氧化硅层,然后在第一层氧化硅层上方形成一层过渡金属氧化物层,然后在过渡金属氧化物层上方在形成具有阵列式“井”结构的第二层氧化硅层。在这种情况下DNB样品同样装载在“井”结构中的过渡金属氧化物层上,其发出的光信号透过过渡金属氧化物层、第一层氧化硅层及石英衬底,并被放置在石英衬底背面的照相机捕捉到。在这种情况下,仿真了当第一层氧化硅层厚度为90纳米,过渡金属氧化物层厚度为10纳米或20纳米时,不同的第二层氧化硅层厚度对透过薄膜层的荧光信号强度的影响。仿真结果如图28C所示,在第一层氧化硅层和第二层氧化硅层厚度相同的情况下,具有10纳米厚过渡金属氧化物层的结构的荧光信号强度要高于20纳米厚的结构。而在当第一层氧化硅层厚度和过渡金属氧化层厚度确定时,当第二层氧化硅层厚度增加时,透过薄膜层的荧光信号强度并不随着第二层氧化硅层厚度的增加而单调增加或单调减小,而是在不同的波长情况下表现出不同的荧光信号强度变化趋势。在这种情况下,当第二层氧化硅层厚度为100至200纳米时,即保证了“井”结构具有合适的深度装载DNB,又使相机能采集到强度比较高的荧光信号。
实施例6另一种在石英晶圆上制备“井”结构、背照式的过渡金属氧化物测序芯片的方法
如附图29-34所示,本实施例提出了一种石英晶圆上制备背照式“井”结构过渡金属氧化物测序芯片的方法的各步工艺的截面图。此方法与上述5方法的不同之处在于,本方法首先在含氧化硅层612的晶圆611上形成图案化的过渡金属氧化物层613,而实施例5的方法的则为整张晶圆上形成过渡金属氧化物层,如图29及图23对比所示。
图29为含图案化过渡金属氧化物层613的晶圆结构6-10的截面图,其形成工艺与上述图1类似。
图30为在图29所示的含图案化过渡金属氧化物层的晶圆6-10上,再形成具有图案化“井”结构622的氧化硅层621之后的晶圆结6-20的截面图。其形成工艺与实施例2中图7种类似,其中氧化硅层上的“井”结构622与图案化的“斑点”状过渡金属氧化物层613一一对应,最终氧化硅层将高于过渡金属氧化物层,并在晶圆表面形成阵列式的图案化“井”结构,“井”结构底部为暴露出的过渡金属氧化物层613。
图31为将图30的晶圆结构6-20进行切片工艺之后形成的被切割槽631分隔开的多个单颗芯片6-30的截面图。切片工艺与实施例2中图8类似。
图32示出了将图31中的单颗芯片进行封装工艺之后形成的测序芯片6-40的截面图。本图工艺与实施例5中图26类似。
图33为对图32所示的测序芯片6-40进行表面功能化修饰处理之后形成的测序芯片6-50的截面图。其中功能化修饰的步骤与实施例1中图4所示的类似。
图34A为对图33所示的经过功能化修饰处理的测序芯片6-50进行DNB装载之后形成的具有DNB阵列的测序芯片6-60A的截面图。其中DNB装载步骤与实施例1中图5A中类似。本图中同样示出了激发光源与照相机662,其从测序芯片的石英或玻璃衬底背面照射DNB,并收集被荧光标记物标记的DNB发出的荧光芯片,从而对DNB上的碱基进行测序。
图34B为另一种更简洁、不需进行表面功能化修饰处理的DNB装载方法,其与实施例1中图5B类似。且激发光源与照相机662从测序芯片的石英或玻璃衬底背面照射DNB,并收集被荧光标记物标记的DNB发出的荧光芯片,从而对DNB上的碱基进行测序。
在本实施例6中,首先在石英晶圆上形成第一层氧化硅层,然后在第一层氧化硅层上方形成一层具有阵列式“斑点”结构的过渡金属氧化物层,然后在过渡金属氧化物层上方在形成具有阵列式“井”结构的第二层氧化硅层,其中第二层氧化硅层的“井”结构和过渡金属氧化物层的“斑点”结构对应,过渡金属氧化物“斑点”结构在第二层氧化硅层“井”结构的底部。在这种情况下DNB样品同样装载在“井”结构中的过渡金属氧化物层上,其发出的光信号透过过渡金属氧化物层、第一层氧化硅层及石英衬底,并被放置在石英衬底背面的照相机捕捉到。
在这种情况下,首先仿真了当第一层氧化硅层厚度为90纳米,过渡金属氧化物层厚度为10纳米或20纳米时,不同的第二层氧化硅层厚度对荧光信号强度的影响。仿真结果如图34C所示,在第一层氧化硅层和第二层氧化硅层厚度相同的情况下,具有10纳米厚过渡金属氧化物层的结构的荧光信号强度同样要高于20纳米厚的结构。而在当第一层氧化硅层厚度和过渡金属氧化层厚度确定时,当第二层氧化硅层厚度增加时,透过薄膜层的荧光信号强度同样也并不随着第二层氧化硅层厚度的增加而单调增加或单调减小,而是在不同的波长情况下表现出不同的荧光信号强度变化趋势。在这种情况下,当第二层氧化硅层厚度为100至200纳米时,即保证了“井”结构具有合适的深度装载DNB,又使相机可以采集到强度比较高的荧光信号。
实施例7在CMOS晶圆上制备“斑点”结构或“井”结构过渡金属氧化物测序芯片的方法
如附图35-41所示,本实施例提出了一种在CMOS晶圆上制备具有阵列式“斑点”结构或“井”结构的过渡金属氧化物测序芯片的方法。此方法与上述方法的不同之处在于,上述方法都采用外部的激发光源及照相机设备,通过外部激发光源发出的特定波长和能量激发光照射被荧光标记物标记了的DNB,使DNB发射出特定波长和能量的光,通过照相机采集DNB发出的光信号可进行测序,而本方法则不需要外部的激发光源及照相机设备。本方法所采用的CMOS晶圆为具有图像传感器功能的CMOS晶圆,每张晶圆上可具有数百至数千颗图像传感器芯片,每颗图像传感器芯片可具有数百万至数千万个像素点(及光电二极管阵列),图像传感器芯片可感知外部的不同强度的光信号并转换为相应的电信号。将标记了荧光标记物的DNB选择性的装载到图像传感器芯片上的光电二极管阵列上,形成与光电二极管阵列一一对应的DNB阵列,并使用生物或化学方法使DNB发光(不加外部激发光源),通过识别图像传感器芯片在不同时间、不同像素点上的光信号值,可对装载到图像传感器芯片上的DNB阵列进行测序。
图35为一张CMOS图像传感器晶圆7-10截面的示意图,本领域技术人员应认识到一张CMOS晶圆上可具有多个芯片,本图中只示意性的画出其中两个芯片71和72。如图35所示该CMOS图像传感器晶圆具有光敏层73、互联层74、衬底层75、光敏层73上的介电薄膜层717,该层材料通常为二氧化铪和五氧化二钽薄膜堆叠而成,在介电薄膜层717之上为一层氧化硅层718。其中光敏层73包括形成在半导体材料715中的光敏部分716,此光敏部分716可以为一种光电二极管。半导体材料层715可以由任何合适的材料制成,例如硅、硅上的III-V族材料、硅上的石墨烯、绝缘体上的硅及它们的组合等。尽管本发明在此对光电二极管716进行了描述,但是值得注意的是任何合适的光敏结构都可以应用在本发明中。光敏二极管716可将测量到的光信号转变为电流信号。光敏二极管716可以包含一个MOS(Metal OxideSemiconductor,金属氧化物半导体)晶体管的源极和漏极,其可将电流传输到其他部件上,如传输到另一个MOS晶体管上。其他组件可包括复位晶体管、电流源跟随器或用于将电流值转换为数字信号的行选择器等。CMOS图形传感器7-10中也可以包含电介质层,值得注意的是此电介质层可以包含任何合适的电绝缘材料。互联层74包含了形成与介电层713中的金属布线714,金属布线714可以被用于集成电路材料内部互联,也可用于对外部的电连接。衬底层75包括硅衬底711和CMOS处理电路层712,CMOS处理电路层可包含用于测序操作需要的CMOS电路。例如,CMOS处理电路层712可包含用于图像处理、信号处理、用于实现测序操作的控制功能和外部通讯的电路。CMOS处理电路712将光敏层73传感到的光敏信号处理成电信号,并通过互联硅通孔720及焊盘719将电信号传输到外部设备。
本领域技术人员应认识到的是,在本发明中只示意性的描述的CMOS图像传感器芯片的结构,但此描述并非限制性的,任何结构的图像传感器芯片都可用于本发明中。
然后在图35所示的CMOS图像传感器晶圆7-10上形成阵列式的具有“斑点”结构或“井”结构的过渡金属氧化物层,即如下所述的图36A,图36B和图36C。
其中图36A为在图35所示的CMOS图像传感器晶圆7-10上形成“斑点”结构的图案化过渡金属氧化物层之后的CMOS晶圆结构7-20A的截面图。本图中的工艺步骤与实施例1中图1中类似,不同之处只在于本图中晶圆为CMOS晶圆,且“斑点”结构的过渡金属氧化物区域721分布在光电二极管阵列716上方。
其中图36B为在图35所示的CMOS图像传感器晶圆7-10上形成一种“井”结构的图案化过渡金属氧化物层之后的CMOS晶圆结构7-20B的截面图。本图中的工艺步骤与实施例2中图6及图7中类似,不同之处只在于本图中晶圆为CMOS晶圆,且“井”结构的过渡金属氧化物区域724分布在光电二极管阵列716上方。
其中图36C为在图35所示的CMOS图像传感器晶圆7-10上形成另一种“井”结构的图案化过渡金属氧化物层之后的CMOS晶圆结构7-20C的截面图。图36C中的工艺步骤与实施例3中图12及图13中类似,不同之处只在于本图中晶圆为CMOS晶圆,且“井”结构的过渡金属氧化物区域727分布在光电二极管阵列716上方。
图37为将图36A中形成了图案化过渡金属氧化物层的CMOS晶圆7-20A(因上述图36A,图36B,图36C后续工艺一致,因此后续发明内容只采用图36A所示的图案化晶圆结构进行描述)进行切片工艺之后形成的被切割槽731分开的多个单颗芯片7-30的截面图。切片工艺与实施例1中图2中类似。
图38为将图37中所示的芯片进行芯片贴装及引线键合之后形成的芯片结构7-40的截面图。图38为测序芯片组装工艺中的前2步,首先将单颗芯片通过胶水或粘合剂贴合到封装衬底741上。封装衬底741可为一种LGA封装形式的衬底,衬底正面具有与芯片进行电连接的焊盘742,衬底背面具有与外部设备进行电连接的触点743,焊盘742与触点743通过衬底内部的布线一一对应。然后通过引线键合的方法将芯片上的焊盘719与衬底上的焊盘742进行电连接,从而将芯片上传出的电信号通过引线传出但衬底上,再通过衬底与外部设备的接口传出到外部设备上。应认识到本说明中的衬底包括但不局限与LGA形式,任何合适封装衬底形式都可应用于本发明中,且芯片贴片工艺中用到的胶水或粘合剂也应包含但不限于任何封装工艺中使用的胶水或粘合剂,引线键合工艺中的金属连线也包括但不限于金线、铝线等。
图39为将图38所示的芯片结构7-40进行盖子结构贴合之后形成的测序芯片7-50的截面图。本图中,一个包含流体通道753、进出液口752及支撑结构的盖子结构751通过胶水或粘合剂被贴合在CMOS图像传感器芯片及衬底上,形成一个测序芯片。其中流体通道753形成在图案化过渡金属氧化物层之上,且将液体限制在一定空间范围内,而不会使液体接触到流体通道之外的焊盘、引线等其他通电区域。应认识到盖子751可为任何合适材质(如包括但不限于任何颜色的PC,PEI,PEEK,PMMA等)经由任何合适的加工方法(包括但不限于CNC,开模注塑,3D打印等)加工而成。且本领域技术人员还应认识到衬底741及盖子751的物理结构应包括但不限于本图所示,任何可实现本图示功能的物理结构都应包含在本发明内。
图40为将图39所示的测序芯片进行表面功能化修饰处理之后形成的测序芯片7-60的截面图。此图中的功能化处理工艺与实施例1中图4类似。
图41A为将图40所述的经过功能化处理的测序芯片7-60进行DNB装载之后形成的具有DNB阵列的测序芯片7-70A的截面图。此图中示出的DNB装载工艺与实施例1中图5中类似,不同之处在于,此方法中被荧光标记物标记了的DNB通过生物或化学方法发光,而不需要借助外部的激发光源,因此DNB阵列通过生物或化学方法发出的光被图像传感器上的光电二极管阵列捕捉,并被处理电路输出为电信号。根据DNB阵列在不同时间、不同像素点(光电二极管)发光的情况,可识别出DNB的碱基排布。
图41B为另一种更简洁、不需要表面功能化处理的DNB装载方法。此装载方法如上述图5B所示,并通过上述图41A中所述的方式将DNB发光信号转变为DNB上碱基排布信息。
在本实施例7中,过渡金属氧化物层和第二层氧化硅层在具有第一层氧化硅层的含有光敏结构的CMOS晶圆上形成与上述实施例类似的三种“斑点”或者“井”结构,即包括:1.在第一层氧化硅层上形成阵列式“斑点”结构的过渡金属氧化物层,DNB装载在过渡金属氧化物层“斑点”结构上;2.在第一层氧化硅层上形成一层过渡金属氧化物薄膜,并在过渡金属氧化物薄膜上形成具有阵列式“井”结构的第二层氧化硅层,DNB装载在第二层氧化硅层“井”结构底部的过渡金属氧化物层上;3.在第一层氧化硅层上形成具有阵列式“斑点”结构的过渡金属氧化物层,然后在过渡金属氧化物层之上形成具有阵列式“井”结构的第二层氧化硅层,DNB装载在“井”结构氧化硅层底部的过渡金属氧化物“斑点”结构上。在这三种“斑点”或者“井”结构中,DNB发出的光信号需穿过过渡金属氧化物、第一层氧化硅层及CMOS晶圆上的ARC层(抗反射层,通常为五氧化二钽)、PIN层(通常为二氧化铪),最终被CMOS晶圆上的光敏结构采集到,因此仿真了DNB发出的光在透过这几层薄膜后能被光敏结构采集到的信号强度。而PIN层和ARC层的厚度是由CMOS晶圆的工艺决定的,通常为确定值,其中PIN层厚度为6纳米,ARC层厚度为50纳米。因此仿真了上述三种“斑点”或者“井”结构中,第一层氧化硅层、过渡金属氧化物层及第二层氧化硅层厚度的变化对荧光信号强度的影响。
首先仿真了本实施例所述的第一种情况,当只具有第一层氧化硅层时,荧光信号强度与第一层氧化层厚度的关系。仿真结果如图41C所示,CMOS晶圆中的光敏结构收集到的光信号强度随第一层氧化层厚度的增加单调减小。为了与现有标准CMOS工艺兼容以及相应的产品的可靠性考虑,氧化层的厚度可选为150nm。
然后又仿真了当第一层氧化硅层厚度为150纳米时,第一层氧化硅层上的阵列式“斑点”结构过渡金属氧化物层的厚度与荧光信号强度的关系。仿真结果如图41D所示,CMOS晶圆中的光敏结构收集到的光信号强度随过渡金属氧化层的厚度呈现波动变化。从工艺角度,优化的厚度可选为40-50nm。
然后仿真了本实施例7中的第二种情况,当第一层氧化硅层厚度为150纳米时,在第一层氧化硅层上再形成一层过渡金属氧化物层薄膜,首先为了确定该层过渡金属氧化物层薄膜的厚度,仿真了该厚度与荧光信号强度的关系。仿真结果如图41E所示,荧光信号强度随着过渡金属氧化物层薄膜厚度增加而波动变化,当厚度为10~20纳米时,荧光信号强度最大。
然后又仿真了在此基础上再形成“井”结构的第二层氧化硅层时,第二层氧化硅厚度与荧光信号强度的关系。仿真结果如图41F所示,当过渡金属氧化物层的厚度确定后,此结构收集到的光信号强度与第二层氧化层厚度相关性可忽略不计。考虑到做DNA测序的流体需求,第二层氧化层厚度太大,使得表面的结构太深容易导致流体死区,影响测序质量。第二层氧化层厚度适中可以更加有效使得待测DNB落在有效区域,第二层氧化层厚度可以选为50-100nm。
实施例8另一种可重复利用的测序芯片封装方式
在本实施例中,提出了一种新的测序芯片封装方式,该种封装方式的测序芯片可在经过特殊的处理工艺后再重复利用,使测序芯片的成本大幅降低。
首先需在一张半导体晶圆上形成具有过渡金属氧化物“斑点”或“井”结构的图案化阵列,这个阵列式图案化结构可为上述实施例1~3中图1、图7和图13中的晶圆上的结构的其中之一,在本实施例中以实施例1中图1中的结构为示例来描述这种可重复利用的测序芯片的制造工艺过程,本发明中所包括的其他测序芯片结构也可用相同的封装工艺来制备成可重复利用的测序芯片。
如图42所示为与实施例1中图1一样的一种具有阵列式“斑点”结构的过渡金属氧化物层的晶圆结构8-10的截面图,其中氧化硅层812形成在半导体晶圆衬底811上,“斑点”结构的过渡金属氧化物层813形成在氧化硅层812之上,各步工艺过程及材料要求与实施例1中图1中的描述一致。
如图43为将图42所示的晶圆结构8-10进行切片工艺后形成的多个单颗芯片81和82后的晶圆结构8-20的截面图,其中切片工艺与实施例1中图2中类似。
如图44为将图43中形成的单颗芯片81或82与一个把手结构831组装后形成的可重复利用的测序芯片8-30的截面图。其中把手结构831的作用为,通过将把手结构与单颗芯片进行固定形成测序芯片,可以利用把手结构对测序芯片进行抓取、转移等操作,从而进行DNB的装载及测序。图44中只示意性的画出了一个“L”型的扶手结构,本领域技术人体应认识到任何能实现上述功能的扶手结构都包含在本发明中,本发明中也不限制扶手结构的数量,可用多个扶手结构与单颗芯片进行封装。扶手结构的材料可选用与DNB装载及测序试剂兼容的、成本低、易加工且不易老化磨损的塑料或金属,如包括但不限于聚醚醚酮,聚碳酸酯,聚甲基丙烯酸甲酯等高分子塑料类,或铝合金、不锈钢等金属类。可选用固体或液体类的粘合剂来将单颗芯片和扶手结构粘合在一起,任何与DNB装载及测序试剂兼容的粘合剂都可用于本专利中。
如图45所示为将图44中所示的组装好的测序芯片浸入到一个装了试剂842的容器841中,其中试剂842可为芯片表面修饰、DNB装载及测序过程中任何试剂,在一次表面修饰、DNB装载及测序过程中,可具有多个容器841,并分别装着不同的试剂842,可通过抓取测序芯片的把手结构来使测序芯片在不同的容器及试剂中切换,从而进行不同的反应。在本图45示中,测序芯片上的DNB结合位点区域(“斑点”结构过渡金属氧化物层)上进行完装载着DNB,可通过一个激发光源及照相机843来采集DNB发出的不同波长及能量的光信号,从而进行测序操作。
在进行完一次完整的测序操作后,可对该种封装结构的测序芯片进行处理并重复利用。具体处理方法如下:
将测序结束的测序芯片进行预处理,拆除把手结构,使得整张芯片完全裸露在外。随后将芯片浸入SC1洗液(Slide Clean 1,含有Triton的50mM氢氧化钾溶液)中10分钟,随后取出,使用去离子水反复清洗芯片表面3次以上,并将芯片置于氮气气流中完全干燥。
以上所述的SC1洗液也可以使用SC2洗液进行替代,具体操作步骤为:将测序结束的测序芯片拆除把手结构,置于SC2洗液中(Slide Clean 2,使用氨水与过氧化氢以一定比例混合)。将洗液加温至80度放置5分钟,随后将芯片取出,使用去离子水反复清洗芯片3此以上,并将芯片置于氮气气流中完全干燥。
以上所述的洗液清洗法也可以使用等离子干燥处理法代替,将测序结束的测序芯片置于氩气等离子气氛中30分钟,取出后使用去离子水清洗除去灰尘,并将芯片置于氮气气流中完全干燥。
实施例9芯片表面不进行修饰,通过改变装载条件来形成微阵列
采用二氧化硅表面模拟非结合位点区域,二氧化钛、五氧化二钽表面过渡金属氧化物模拟结合位点区域。使用等离子体清洗机对三种表面进行清洗,随后使用乙醇进行进一步清洗。使用条件优化过的DNB溶液(改变溶液pH及表面活性剂含量)(160BP,10ng/uL)在芯片表面进行DNB加载,DNB加载完成后使用cy3染料对DNB进行荧光标记,随后使用荧光显微镜对芯片表面进行分析,结果如图46所示,其中亮点是加载后的DNB,黑色线条为非功能区较为集中的区域,功能区密度较低(不吸附DNB)。将这种芯片按照前述组装方法制成测序芯片,在Zebra平台上进行上机测序结果如图47所示,使用新型过渡金属氧化物阵列芯片进行DNB加载的加载成功率(GRR值)高于目前使用现有工艺制造的芯片。
结论:由于金属氧化物和二氧化硅表面性质不同,通过改变DNB溶液的pH及表面活性剂等成分,芯片表面功能区可以选择性吸附DNB。
实施例10带有过渡金属氧化物点阵的硅晶体进行选择性功能化后吸附DNB的效果检测
带有过渡金属氧化物点阵的硅晶体芯片在使用等离子体清洗机、乙醇清洗之后被置于10mM氨基乙基膦酸溶液中,浸泡24小时后取出,使用乙醇、水对表面进行清洗。使用X-射线光电子能谱仪对三种表面进行元素分析,结果显示,氨基化前后二氧化硅表面均不含有磷元素的组分,而二氧化钛、五氧化二钽表面的磷元素原子浓度从氨基化之前的0上升到2%。使用与测序一致的DNB溶液(160BP,10ng/uL)在芯片表面进行DNB加载,DNB加载完成后使用cy3染料对DNB进行荧光标记,随后使用荧光显微镜对芯片表面进行分析,结果如图48所示。图48中可见过渡金属氧化物经氨基膦酸修饰后对DNB有良好的吸附效果,同时二氧化硅非结合区域(图中黑色线条)对DNB的吸附相当有限。
其中,带有过渡金属氧化物点阵的硅晶体芯片是将工厂使用的二氧化硅元晶的表面氧化之后,使用ALD镀过渡金属氧化物点阵的方式制备的。
结论:二氧化硅表面无任何氨基膦酸成分,二氧化钛、五氧化二钽表面均可检测到氨基磷酸成分,可以证明膦酸反应的选择性。修饰后的表面可以选择性的对过渡金属氧化物区域进行选择性氨基化并实现芯片表面功能区特异性吸附DNB的效果。
实施例11使用含有聚乙二醇的共聚物对非功能区域的进一步修饰的效果检测
本实施例采用特殊订制的芯片进行,芯片上过渡金属氧化物区域尺寸为200微米,间隔为500微米。芯片使用与实施例9中相同的清洗、氨基膦酸修饰处理后,在10mg/mL聚乙烯亚胺-聚乙二醇(PEI-PEG)共聚物水溶液中浸泡10分钟,随后使用纯水清洗。随后使用与测序一致的DNB溶液(160BP,10ng/uL)在芯片表面进行DNB加载,DNB加载完成后使用cy3染料对DNB进行荧光标记,随后使用荧光显微镜对芯片表面进行分析,结果如图49所示。图49中可见使用共聚物对二氧化硅非结合区域进行处理后,表面的非特异性吸附得到进一步的降低。
结论:使用含有聚乙二醇的共聚物可以进一步降低芯片表面非功能区对DNB及杂质的吸附。
实施例12使用含有聚乙二醇的硅烷偶联剂对非功能区域的进一步修饰的效果检测
带有过渡金属氧化物点阵的硅晶体芯片在使用等离子体清洗机、乙醇清洗之后被置于阿仑膦酸和聚乙二醇改性的硅烷偶联剂溶液中,反应一段时间后取出,用乙醇和水清洗。随后使用与测序一致的DNB溶液(160BP,10ng/uL)在芯片表面进行DNB加载,DNB加载完成后使用cy3染料对DNB进行荧光标记,随后使用荧光显微镜对芯片表面进行分析,如图50所示。
结论:使用含有聚乙二醇的硅烷偶联剂可以进一步降低二氧化硅表面非功能区对DNB及杂质的吸附。
在本说明书的描述中,参考术语“一个实施例”、“一些实施例”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。

Claims (30)

1.一种芯片基质,其特征在于,包括:
晶圆,所述晶圆上具有均匀分布的切割线;
第一氧化硅层,所述第一氧化硅层由氧化硅构成,形成在所述晶圆的上表面;
过渡金属氧化物层,所述过渡金属氧化物层由过渡金属氧化物构成,形成在所述第一氧化硅层的上表面,所述过渡金属氧化物层由数个不相连的过渡金属氧化物斑点构成,所述数个不相连的过渡金属氧化物斑点之间的第一氧化硅层上进一步连接有聚乙二醇,
或者,
所述芯片基质包括:
晶圆,所述晶圆上具有均匀分布的切割线;
第一氧化硅层,所述第一氧化硅层由氧化硅构成,形成在所述晶圆的上表面;
过渡金属氧化物层,所述过渡金属氧化物层由过渡金属氧化物构成,形成在所述第一氧化硅层的上表面,
第二氧化硅层;
所述过渡金属氧化物层为连续层结构,所述第二氧化硅层由氧化硅呈数个相连的具有凹陷的井字格形成在所述过渡金属氧化物层上表面。
2.根据权利要求1所述的芯片基质,其特征在于,
所述过渡金属氧化物斑点的厚度为10-20nm,所述第一氧化硅层的厚度为80-100nm,所述过渡金属氧化物斑点上进一步连接有氨基。
3.根据权利要求2所述的芯片基质,其特征在于,所述过渡金属氧化物斑点的厚度为10-20nm,所述第一氧化硅层的厚度为90nm。
4.根据权利要求1所述的芯片基质,其特征在于,
所述过渡金属氧化物层由数个不相连的过渡金属氧化物斑点构成,所述第二氧化硅层形成在所述数个不相连的过渡金属氧化物斑点之间的第一氧化硅层的上表面。
5.根据权利要求4所述的芯片基质,其特征在于,所述晶圆为硅晶圆,所述第二氧化硅层的厚度为40-60nm,所述过渡金属氧化物层的厚度为5-15nm,所述第一氧化硅层的厚度为80-100nm;或
所述晶圆为石英晶圆,所述第二氧化硅层的厚度为100-200nm,所述过渡金属氧化物层的厚度为10-20nm,所述第一氧化硅层的厚度为80-100nm。
6.根据权利要求4所述的芯片基质,其特征在于,所述晶圆为硅晶圆,所述第二氧化硅层的厚度为50nm,所述过渡金属氧化物层的厚度为5-15nm,所述第一氧化硅层的厚度为80-100nm。
7.根据权利要求4所述的芯片基质,其特征在于,所述晶圆为硅晶圆,所述第二氧化硅层的厚度为50nm,所述过渡金属氧化物层的厚度为5-15nm,所述第一氧化硅层的厚度为90nm。
8.根据权利要求4所述的芯片基质,其特征在于,所述晶圆为硅晶圆,所述第二氧化硅层的厚度为40-60nm,所述过渡金属氧化物层的厚度为5-15nm,所述第一氧化硅层的厚度为90nm。
9.根据权利要求4所述的芯片基质,其特征在于,所述晶圆为石英晶圆,所述第二氧化硅层的厚度为100-200nm,所述过渡金属氧化物层的厚度为10-20nm,所述第一氧化硅层的厚度为90nm。
10.根据权利要求4所述芯片基质,其特征在于,当所述过渡金属氧化物层为连续层结构时,所述第二氧化硅层井字格凹陷处为所述过渡金属氧化物层,所述过渡金属氧化物上进一步连接有氨基;
或当所述过渡金属氧化物层由数个不相连的过渡金属氧化物斑点构成时,所述过渡金属氧化物斑点上进一步连接有氨基。
11.根据权利要求10所述芯片基质,其特征在于,所述第二氧化硅层上进一步连接有聚乙二醇。
12.根据权利要求2或10所述的芯片基质,其特征在于,所述氨基与所述过渡金属氧化物层中的过渡金属氧化物分子至少一部分通过化学键相连。
13.根据权利要求12所述的芯片基质,其特征在于,所述化学键是由过渡金属氧化物分子与氨基膦酸类化合物的磷酸基团连接形成的。
14.根据权利要求2或10所述的芯片基质,其特征在于,所述聚乙二醇是由包括选自聚乙烯亚胺-聚乙二醇和含有聚乙二醇的硅烷偶联剂的至少之一提供的;
当所述聚乙二醇是由聚乙烯亚胺-聚乙二醇提供的时,所述聚乙烯亚胺-聚乙二醇通过静电吸附在所述第一氧化硅层表面或第二氧化硅层表面;
当所述聚乙二醇是由含有聚乙二醇的硅烷偶联剂提供的时,所述含有聚乙二醇的硅烷偶联剂通过-Si-O-Si-链与所述第一氧化硅层或第二氧化硅层相连。
15.根据权利要求1所述的芯片基质,其特征在于,所述过渡金属氧化物包括选自二氧化钛、二氧化锆、五氧化二钽、六氧化二铌以及二氧化铪的至少之一。
16.根据权利要求1所述的芯片基质,其特征在于,所述过渡金属氧化物包括选自二氧化钛、二氧化锆、五氧化二钽的至少之一。
17.一种测序芯片,包括芯片主体,其特征在于,所述芯片主体包括数个芯片颗粒,所述芯片颗粒是将权利要求1~16任一项所述的芯片基质沿着晶圆的切割线进行切割后获得的。
18.根据权利要求17所述的测序芯片,其特征在于,所述测序芯片可重复利用。
19.一种制备权利要求1~16任一项所述的芯片基质的方法,其特征在于,对晶圆进行表面修饰,所述表面修饰包括利用过渡金属氧化物对所述晶圆的表面进行处理,以便形成过渡金属氧化物层,所述晶圆的上表面具有第一氧化硅层,氧化硅层由氧化硅构成,所述过渡金属氧化物层形成在所述第一氧化硅层的上表面,所述晶圆上具有均匀分布的切割线,所述过渡金属氧化物层由数个不相连的过渡金属氧化物斑点构成,对所述第一氧化硅层进行表面修饰,以便在所述第一氧化硅层引入聚乙二醇,或者
所述方法包括:对晶圆进行表面修饰,所述表面修饰包括利用过渡金属氧化物对所述晶圆的表面进行处理,以便形成过渡金属氧化物层,所述晶圆的上表面具有第一氧化硅层,氧化硅层由氧化硅构成,所述过渡金属氧化物层形成在所述第一氧化硅层的上表面,所述晶圆上具有均匀分布的切割线,
所述过渡金属氧化物层为连续层结构,进一步包括在所述过渡金属氧化物层的上表面由氧化硅形成呈连续井字形排列的第二氧化硅层。
20.根据权利要求19所述的方法,其特征在于,
所述过渡金属氧化物层呈斑点排列,进一步包括在所述过渡金属氧化物层斑点之间沉积氧化硅形成第二氧化硅层。
21.根据权利要求19或20所述的方法,其特征在于,进一步包括对所述过渡金属氧化物进行氨基化处理;
所述氨基化处理是通过将过渡金属氧化物与氨基膦酸类化合物进行反应获得的。
22.根据权利要求21所述的方法,其特征在于,进一步包括对所述第二氧化硅层进行表面修饰,以便在所述第二氧化硅层引入聚乙二醇;
所述聚乙二醇是由包括选自聚乙烯亚胺-聚乙二醇和含有聚乙二醇的硅烷偶联剂的至少之一提供的。
23.根据权利要求21所述的方法,其特征在于,所述第一氧化硅层引入的聚乙二醇是由包括选自聚乙烯亚胺-聚乙二醇和含有聚乙二醇的硅烷偶联剂的至少之一提供的。
24.根据权利要求22所述的方法,其特征在于,所述聚乙二醇是由聚乙烯亚胺-聚乙二醇提供的,所述表面修饰是通过将聚乙烯亚胺-聚乙二醇与所述第二氧化硅层表面进行静电吸附进行的。
25.根据权利要求22所述的方法,其特征在于,所述聚乙二醇是由含有聚乙二醇的硅烷偶联剂提供的,所述表面修饰是通过将含有聚乙二醇的硅烷偶联剂与所述第二氧化硅层的羟基进行缩合反应进行的,所述羟基是由第二氧化硅层电离后吸附水中的氢氧根离子后形成的Si-OH提供的。
26.根据权利要求23所述的方法,其特征在于,所述聚乙二醇是由聚乙烯亚胺-聚乙二醇提供的,所述表面修饰是通过将聚乙烯亚胺-聚乙二醇与所述第一氧化硅层表面进行静电吸附进行的。
27.根据权利要求23所述的方法,其特征在于,所述聚乙二醇是由含有聚乙二醇的硅烷偶联剂提供的,所述表面修饰是通过将含有聚乙二醇的硅烷偶联剂与所述第一氧化硅层的羟基进行缩合反应进行的,所述羟基是由第一氧化硅层电离后吸附水中的氢氧根离子后形成的Si-OH提供的。
28.一种制备测序芯片的方法,其特征在于,将芯片颗粒进行组装,所述芯片颗粒是将芯片基质沿着晶圆的切割线进行切割后获得的,所述芯片基质如权利要求1~16任一项限定的或依据权利要求19~27任一项所述的方法获得;
所述组装包括将所述芯片颗粒放置于一个含进出液口的支撑框架中,并用胶水或粘合剂将芯片颗粒与支撑框架贴合形成的,所述框架与所述芯片颗粒之间形成流体通道。
29.根据权利要求28所述的方法,其特征在于,所述晶圆为硅晶圆,所述组装包括:所述芯片颗粒的上表面朝上与所述支撑框架贴合,将一个盖玻片设置在芯片颗粒的上表面,以便获得所述测序芯片。
30.根据权利要求28所述的方法,其特征在于,所述晶圆为石英晶圆或玻璃晶圆,所述组装包括:所述芯片颗粒的下表面朝上与所述支撑框架贴合,以便获得所述测序芯片。
CN201980090338.1A 2019-01-28 2019-01-28 测序芯片及其制备方法 Active CN113396229B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2019/073332 WO2020154831A1 (zh) 2019-01-28 2019-01-28 测序芯片及其制备方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN202410336310.4A Division CN118325713A (zh) 2019-01-28 测序芯片及其制备方法

Publications (2)

Publication Number Publication Date
CN113396229A CN113396229A (zh) 2021-09-14
CN113396229B true CN113396229B (zh) 2024-04-12

Family

ID=71840649

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980090338.1A Active CN113396229B (zh) 2019-01-28 2019-01-28 测序芯片及其制备方法

Country Status (9)

Country Link
US (1) US20210384031A1 (zh)
EP (1) EP3919630B1 (zh)
JP (2) JP7386874B2 (zh)
KR (1) KR102634755B1 (zh)
CN (1) CN113396229B (zh)
AU (1) AU2019426202B2 (zh)
CA (1) CA3125496A1 (zh)
SG (1) SG11202108115XA (zh)
WO (1) WO2020154831A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023097487A1 (zh) * 2021-11-30 2023-06-08 深圳华大生命科学研究院 检测芯片及其制备方法
WO2024108390A1 (zh) * 2022-11-22 2024-05-30 深圳华大智造科技股份有限公司 基因测序芯片、封装结构、系统及清洗、制作、测序方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1538163A (zh) * 2003-04-16 2004-10-20 三星电子株式会社 具有多层膜结构的dna芯片
CN101323879A (zh) * 2008-07-11 2008-12-17 上海点亮基因科技有限公司 反射型基片
CN101363870A (zh) * 2008-09-18 2009-02-11 清华大学 生物传感芯片及其制备方法
CN103221810A (zh) * 2010-08-18 2013-07-24 生命科技股份有限公司 用于电化学检测装置的微孔的化学涂层
DE102015116495A1 (de) * 2015-09-29 2017-03-30 Osram Opto Semiconductors Gmbh Optoelektronischer Halbleiterchip und Verfahren zum Herstellen eines optoelektronischen Halbleiterchips

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IL103674A0 (en) * 1991-11-19 1993-04-04 Houston Advanced Res Center Method and apparatus for molecule detection
CN1294260C (zh) * 2001-12-19 2007-01-10 株式会社日立高新技术 电位滴定dna微阵列、其制造方法及核酸解析方法
US20090264299A1 (en) * 2006-02-24 2009-10-22 Complete Genomics, Inc. High throughput genome sequencing on DNA arrays
WO2012122418A1 (en) * 2011-03-08 2012-09-13 Lightspeed Genomics, Inc. Self-assembling high density ordered patterned biomolecule array and method for making and using the same
US9238833B2 (en) * 2012-04-17 2016-01-19 California Institute Of Technology Thermally controlled chamber with optical access for high-performance PCR
CN105637097A (zh) * 2013-08-05 2016-06-01 特韦斯特生物科学公司 从头合成的基因文库
EP3235010A4 (en) * 2014-12-18 2018-08-29 Agilome, Inc. Chemically-sensitive field effect transistor
CN107008513B (zh) * 2016-01-28 2019-11-08 深圳华大智造科技有限公司 工程芯片、制备方法及应用
US10724065B2 (en) * 2017-02-21 2020-07-28 Qualcomm Incorporated Noise improvement in DNA sequencing circuit by FinFET-like nanopore formation
CN110506336B (zh) * 2017-03-20 2024-02-02 深圳华大智造科技股份有限公司 用于生物或化学分析的生物传感器及其制造方法
CN107118960B (zh) * 2017-05-15 2019-10-01 京东方科技集团股份有限公司 一种基因测序芯片、基因测序系统及其测序方法
EP3685426A4 (en) * 2017-09-19 2021-06-09 MGI Tech Co., Ltd. MANUFACTURING OF SEQUENCING FLOW CELLS AT THE SLICE LEVEL
CN108220412B (zh) * 2018-01-03 2021-10-01 京东方科技集团股份有限公司 一种基因测序基板及其制备方法、基因测序装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1538163A (zh) * 2003-04-16 2004-10-20 三星电子株式会社 具有多层膜结构的dna芯片
CN101323879A (zh) * 2008-07-11 2008-12-17 上海点亮基因科技有限公司 反射型基片
CN101363870A (zh) * 2008-09-18 2009-02-11 清华大学 生物传感芯片及其制备方法
CN103221810A (zh) * 2010-08-18 2013-07-24 生命科技股份有限公司 用于电化学检测装置的微孔的化学涂层
DE102015116495A1 (de) * 2015-09-29 2017-03-30 Osram Opto Semiconductors Gmbh Optoelektronischer Halbleiterchip und Verfahren zum Herstellen eines optoelektronischen Halbleiterchips

Also Published As

Publication number Publication date
EP3919630A1 (en) 2021-12-08
EP3919630A4 (en) 2022-08-17
US20210384031A1 (en) 2021-12-09
JP7386874B2 (ja) 2023-11-27
JP2022519177A (ja) 2022-03-22
JP2023138996A (ja) 2023-10-03
SG11202108115XA (en) 2021-08-30
KR20210111798A (ko) 2021-09-13
CA3125496A1 (en) 2020-08-06
EP3919630B1 (en) 2024-04-10
AU2019426202B2 (en) 2023-03-02
CN113396229A (zh) 2021-09-14
KR102634755B1 (ko) 2024-02-06
WO2020154831A1 (zh) 2020-08-06
AU2019426202A1 (en) 2021-07-29

Similar Documents

Publication Publication Date Title
CN111295733B (zh) 晶片级测序流通池制造
US11016088B2 (en) Chemically-sensitive field effect transistors, systems, and methods for manufacturing and using the same
JP2023138996A (ja) シーケンシングチップ及びその製造方法
WO2017041056A1 (en) Chemically-sensitive field effect transistors, systems, and methods for manufacturing and using the same
WO2018026830A1 (en) Chemically-sensitive field effect transistors, systems, and methods for manufacturing and using the same
EP3850336A1 (en) Flow cells and methods related to same
US20100013030A1 (en) Biosensor, manufacturing method thereof, and biosensing apparatus including the same
EP3344980A1 (en) Chemically-sensitive field effect transistors, systems, and methods for manufacturing and using the same
CN118325713A (zh) 测序芯片及其制备方法
JP7497457B2 (ja) シーケンシングチップ及びその製造方法
CN105372232B (zh) 一种包括侧面发光型发光器件的生物芯片及其制造方法
EP3978913A1 (en) Chemically-sensitive field effect transistor array on ic chip with multiple reference electrodes

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 40050342

Country of ref document: HK

GR01 Patent grant
GR01 Patent grant