CN113380204B - 改善视角色偏的方法、装置及显示面板 - Google Patents

改善视角色偏的方法、装置及显示面板 Download PDF

Info

Publication number
CN113380204B
CN113380204B CN202010162850.7A CN202010162850A CN113380204B CN 113380204 B CN113380204 B CN 113380204B CN 202010162850 A CN202010162850 A CN 202010162850A CN 113380204 B CN113380204 B CN 113380204B
Authority
CN
China
Prior art keywords
pixel
matrix
sub
pixels
gray
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010162850.7A
Other languages
English (en)
Other versions
CN113380204A (zh
Inventor
侯瑜
黄小骅
王柏钧
赵玉财
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xianyang Caihong Optoelectronics Technology Co Ltd
Original Assignee
Xianyang Caihong Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xianyang Caihong Optoelectronics Technology Co Ltd filed Critical Xianyang Caihong Optoelectronics Technology Co Ltd
Priority to CN202010162850.7A priority Critical patent/CN113380204B/zh
Publication of CN113380204A publication Critical patent/CN113380204A/zh
Application granted granted Critical
Publication of CN113380204B publication Critical patent/CN113380204B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种改善视角色偏的方法、装置及显示面板,该方法包括:输入初始画素并将其存于行缓冲器;获取与掩膜矩阵相同大小的初始画素灰阶矩阵,与掩膜矩阵对应位置的子画素相乘再相加得到新的灰阶矩阵和;判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作;其中,所述判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作,包括:进行第一预设演算操作或者第二预设演算操作。

Description

改善视角色偏的方法、装置及显示面板
技术领域
本发明属于显示技术领域,具体涉及改善视角色偏的方法、装置及显示面板。
背景技术
随着显示技术的发展,液晶显示器(Liquid Crystal Display,简称LCD)由于具有轻、薄及低辐射等优点,逐渐取代阴极射线管(Cathode Ray Tube,简称CRT)显示装置,在计算机、智能电话、手机、汽车导航装置、电子书等信息终端中成为最常见的显示装置。
随着液晶显示器的显示规格不断地朝向大尺寸发展,市场对于液晶显示器的性能要求越来越注重高对比、快速反应及广视角等特性。为了克服大尺寸液晶显示面板的视角问题,液晶显示面板的广视角技术必须不停地进步与突破。垂直排列液晶(VA,VertivallyAligned)为目前普遍应用在液晶显示面板的广视角技术之一。对于VA的显示器,现有的不同驱动特性搭配不同的pixel排列方式,会出现偏色、闪烁、使driver(驱动)过热等异常现象。
例如驱动特性为column inversion(列反转)+Flip pixel(翻转像素),pixel的排列方式为V-stripe(垂直方向RGB)时,会出现如图1所示偏绿偏紫的现象。一些驱动特性搭配特殊的pixel的排列方式,出现如图2所示的一些异常现象,例如:
当驱动特性为Normal(常规)架构时,如1+2line,pixel的排列方式为图2所示特殊排列,ALCS(Algorithm Low Color Shift,演算法视角低色偏)off(关闭)时,画面正常;而ALCS on(打开)时会出现如图3所示偏色现象。
当驱动特性为column inversion+Flip pixel设计时,pixel的排列方式为图4所示特殊排列,上述画面本身为Flick Pattern(闪烁画面),会有如图4所示视觉闪烁现象。
当驱动特性为column inversion+Flip pixel时,pixel的排列方式为V-stripe时,因为这样的架构下pixel的特殊排列,会出现整体画面偏绿,另外由于画面有一半pixel为暗态,45/135视角下,暗态偏紫,整体品味出现如图5所示由绿转紫现象。
当驱动特性为column inversion+Flip pixel设计时,sub pixel的排列方式为V-stripe时,因为这样的架构下pixel的特殊排列会出现偏绿,同时由于data distortion(信号失真)差异造成data input(信号输入)与data end(信号输出)具有差异,驱动特性整体画面变暗,产生如图6所示灰阶渐变。
发明内容
为了解决现有技术中存在的上述问题,本发明提供了改善视角色偏的方法、装置及显示面板。本发明要解决的技术问题通过以下技术方案实现:
本发明实施例提供了改善视角色偏的方法,包括:
输入初始画素并将其存于行缓冲器;
获取与掩膜矩阵相同大小的初始画素灰阶矩阵,与掩膜矩阵对应位置的子画素相乘再相加得到新的灰阶矩阵和;
判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作;
其中,所述判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作,包括:进行第一预设演算操作或者第二预设演算操作。
所述第一预设演算操作包括:
若新的灰阶矩阵和大于预设阈值,通过移动坐标法改变初始画面子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;以与掩膜矩阵大小相同的最终灰阶矩阵,处理行缓冲器中每一组画素的灰阶矩阵,得到改善后的新画素灰阶矩阵;输出所述新画素;
所述第二预设演算操作包括:
若新的灰阶矩阵和小于等于预设阈值;直接输出所述初始画素。
所述初始画素包括:数个2(行)x6(列)的第一原子画素矩阵,数个2(行)x12(列)的第二原子画素矩阵;所述掩膜矩阵包括:数个2(行)x6(列)的第一掩膜矩阵,数个2(行)x12(列)第二掩膜矩阵,与第二掩膜矩阵不同的数个2(行)x12(列)第三掩膜矩阵。
在本发明的一个实施例中,所述阈值设定为0;所述新的灰阶矩阵和等于所述阈值时,进行所述第二预设演算操作;所述第二预设演算操作包括:初始画素子画素矩阵不改变,直接输出所述初始画素。
所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作;所述第一预设演算操作包括:通过移动坐标法改变初始画素子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;其中,所述移动坐标法包括:所述第一原子画素矩阵第2和第5列的上行子画素与下行子画素对调位置得到最终灰阶矩阵;所述第一行与第二行中的第二原子画素矩阵第4,5,6列的子画素与第7,8,9列的子画素对调位置得到最终灰阶矩阵,或者所述第一行与第二行中的第二原子画素矩阵第2,3列的子画素、第6,7,列的子画素和第10,11列的子画素相互对调位置得到最终灰阶矩阵。
在本发明的一个实施例中,所述阈值设定为0~4倍的子画素最大值;所述新的灰阶矩阵和由第一预设掩膜矩阵与第一原子画素矩阵对应位置的子画素相乘之积再相加得到;所述新的灰阶矩阵和小于等于所述阈值时,进行所述第二预设演算操作;所述第二预设演算操作包括:第一原子画素矩阵不改变,直接输出第一原子画素矩阵的初始画素。
所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作;所述第一预设演算操作包括:所述第一原子画素矩阵第2和第5列的上行子画素与下行子画素对调位置,形成一个2x6的目标子画素,将每个对应位置的目标子画素乘以新的灰阶矩阵和与4倍子画素的最大值之商,再与所述第一原子画素乘以1减去新的灰阶矩阵和与4倍子画素的最大值之商的和,得到最终灰阶矩阵。
在本发明的一个实施例中,所述阈值设定为0~12倍的子画素最大值;所述新的灰阶矩阵和由第二预设掩膜矩阵或第三预设掩膜矩阵与第二原子画素矩阵对应位置的子像素相乘之积再相加得到;所述新的灰阶矩阵和小于等于所述阈值时,进行所述第二预设演算操作;所述第二预设演算操作包括:所述第二原子画素矩阵不改变,直接输出所述第二原子画素。
在本发明的一个实施例中,所述阈值设定为0~12倍的子画素最大值;所述新的灰阶矩阵和由第二预设掩膜矩阵与第二原子画素矩阵对应位置的子像素相乘之积再相加得到;所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作;所述第一预设演算操作包括:所述第一行与第二行中的第二原子画素矩阵第4,5,6列的子画素与第7,8,9列的子画素相互对调位置,形成一个2x12的目标子画素,将每个对应位置的目标子画素乘以新的灰阶矩阵和与12倍子画素的最大值之商,再与所述第二原子画素乘以1减去新的灰阶矩阵和与12倍子画素的最大值之商的和,得到最终灰阶矩阵。
在本发明的一个实施例中,所述阈值设定为0~12倍的子画素最大值;所述新的灰阶矩阵和由第三预设掩膜矩阵与第二原子画素矩阵对应位置的子像素相乘之积再相加得到;所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作;所述第一预设演算操作包括:所述第一行与第二行中的第二原子画素矩阵第2,3列的子画素,第6,7,列的子画素和第10,11列的子画素相互对调位置,形成一个2x12的目标子画素,将每个对应位置的目标子画素乘以新的灰阶矩阵和与12倍子画素的最大值之商,再与所述第二原子画素乘以1减去新的灰阶矩阵和与12倍子画素的最大值之商的和,得到最终灰阶矩阵。
本发明实施例还提供一种改善视角色偏的装置,其用于实现前述的各项改善视角色偏的方法,包括:
输入单元,用于输入初始画素;
时序控制器,接收并向行缓冲器存取画素数据,获取数据及进行相关运算;
栅极驱动电路;
数据驱动电路;
像素矩阵;
其中,所述栅极驱动电路和所述数据驱动电路电连接所述像素矩阵,用于驱动像素矩阵实现画素显示。
本发明还提供一种显示面板,包括前述述的改善视角色偏的装置。
与现有技术相比,本发明的有益效果:
本发明实施例通过各项改善视角色偏的方法和装置,使得当显示面板的驱动特性为Normal如1+2line时,ALCS打开(on)以后通过移动坐标法改变sub pixel的排列方式,偏色现象得到改善;当驱动特性为column inversion+Flip pixel设计时,通过相同的方法改变sub pixel的排列方式,闪烁现象也可得到改善,具体如图14所示:当驱动特性为columninversion+Flip pixel设计时,对于pixel为V-stripe column pattern(垂直方向RGB同时一列亮一列暗),通过移动坐标法改变sub pixel的排列方式,偏绿或偏紫现象得到改善;对于sub pixel为V-stripe column pattern,通过移动坐标法改变sub pixel的排列方式,灰阶渐变现象也得到改善,如图15所示。
附图说明
图1为驱动特性为column inversion和Flip pixel,pixel排列方式为V-stripe时所出现的偏绿偏紫的现象示意图;
图2为一些驱动特性搭配多种pixel的排列方式所出现的异常现象示意图表;
图3为驱动特性为Normal架构时多种pixel排列方式在ALCS关闭或打开时所出现的偏色现象示意图表;
图4为驱动特性为column inversion和Flip pixel时,多种pixel排列方式所出现的视觉闪烁现象示意图表;
图5为驱动特性为column inversion+Flip pixel时所出现的由绿转紫现象示意图;
图6为驱动特性为column inversion+Flip pixel时所出现的一种灰阶渐变现象示意图;
图7为本发明实施例提供的一种改善视角色偏的方法流程示意图;
图8为本发明实施例提供的一种改善视角色偏的方法详细流程示意图;
图9为本发明实施例提供的一种改善视角色偏的演算方法流程示意图;
图10为本发明实施例提供的一种画素电子信号输入排列示意图;
图11为本发明实施例提供的一种改善视角色偏的演算方法部分流程的示意图;
图12为本发明实施例提供的一种改善视角色偏的演算方法另一部分流程的示意图;
图13为本发明实施例提供的一种改善视角色偏的装置的结构示意图。
图14为本发明实施例提供的驱动特性为Normal,ALCS on时,偏色现象改善及驱动特性为column inversion+Flip pixel时闪烁现象改善的示意图表;
图15为本发明实施例提供的驱动特性为column inversion+Flip pixel时,偏绿或偏紫现象及灰阶渐变现象得到改善的示意图表。
具体实施方式
下面结合具体实施例对本发明做进一步详细的描述,但本发明的实施方式不限于此。
实施例一
请参见图7,图7为本发明实施例提供的一种改善视角色偏的方法流程示意图。本实施例提供了一种改善视角色偏的方法,包括:
步骤一(S1)、输入初始画素(pattern)并将其存于行缓冲器(line buffer);
步骤二(S2)、获取与掩膜(mask)矩阵相同大小的初始画素灰阶矩阵,与掩膜矩阵对应位置的子画素相乘再相加得到新的灰阶矩阵和;
步骤三(S3)、判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作;
其中,所述判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作,包括:进行第一预设演算操作或者第二预设演算操作。
进一步地,请参见图8,图8为本发明实施例提供的一种改善视角色偏的方法详细流程示意图;第一预设演算操作包括:若新的灰阶矩阵和大于预设阈值,通过移动坐标法改变初始画面子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;以与掩膜矩阵大小相同的最终灰阶矩阵,处理行缓冲器中每一组画素的灰阶矩阵,得到改善后的新画素灰阶矩阵;输出所述新画素;第二预设演算操作包括:若新的灰阶矩阵和小于等于预设阈值;直接输出所述初始画素。
进一步地,初始画素包括:数个2(行)x6(列)的第一原子画素矩阵和数个2(行)x12(列)的第二原子画素矩阵;掩膜矩阵包括:数个2(行)x6(列)的第一掩膜矩阵;数个2(行)x12(列)第二掩膜矩阵;以及与第二掩膜矩阵不同的数个2(行)x12(列)第三掩膜矩阵。
进一步地,例如阈值设定为0;所述新的灰阶矩阵和等于所述阈值时,进行所述第二预设演算操作;当所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作。
具体地,第一预设演算操作包括:通过移动坐标法改变初始画素子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;具体地,所述第二预设演算操作包括:初始画素子画素矩阵不改变,直接输出所述初始画素。
具体地,所述移动坐标法包括:所述第一原子画素矩阵第2和第5列的上行子画素与下行子画素对调位置得到最终灰阶矩阵;所述第一行与第二行中的第二原子画素矩阵第4,5,6列的子画素与第7,8,9列的子画素对调位置得到最终灰阶矩阵,或者所述第一行与第二行中的第二原子画素矩阵第2,3列的子画素、第6,7,列的子画素和第10,11列的子画素相互对调位置得到最终灰阶矩阵。
实施例二
请再参见图7,图7为本发明实施例提供的一种改善视角色偏的方法流程示意图。本实施例提供了一种改善视角色偏的方法,包括:
步骤一(S1)、输入初始画素并将其存于行缓冲器;
步骤二(S2)、获取与掩膜矩阵相同大小的初始画素灰阶矩阵,与掩膜矩阵对应位置的子画素相乘再相加得到新的灰阶矩阵和;
步骤三(S3)、判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作;
其中,所述判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作,包括:进行第一预设演算操作或者第二预设演算操作。
进一步地,请参见图8,图8为本发明实施例提供的一种改善视角色偏的方法详细流程示意图;第一预设演算操作包括:若新的灰阶矩阵和大于预设阈值,通过移动坐标法改变初始画面子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;以与掩膜矩阵大小相同的最终灰阶矩阵,处理行缓冲器中每一组画素的灰阶矩阵,得到改善后的新画素灰阶矩阵;输出所述新画素;第二预设演算操作包括:若新的灰阶矩阵和小于等于预设阈值;直接输出所述初始画素。
进一步地,初始画素包括:数个2(行)x6(列)的第一原子画素矩阵和数个2(行)x12(列)的第二原子画素矩阵;掩膜矩阵包括:数个2(行)x6(列)的第一掩膜矩阵;数个2(行)x12(列)第二掩膜矩阵;以及与第二掩膜矩阵不同的数个2(行)x12(列)第三掩膜矩阵。
进一步地,例如阈值设定为0;所述新的灰阶矩阵和等于所述阈值时,进行所述第二预设演算操作;当所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作。
具体地,第一预设演算操作包括:通过移动坐标法改变初始画素子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;所述第二预设演算操作包括:初始画素子画素矩阵不改变,直接输出所述初始画素。
具体地,所述移动坐标法包括:所述第一原子画素矩阵第2和第5列的上行子画素与下行子画素对调位置得到最终灰阶矩阵;所述第一行与第二行中的第二原子画素矩阵第4,5,6列的子画素与第7,8,9列的子画素对调位置得到最终灰阶矩阵,或者所述第一行与第二行中的第二原子画素矩阵第2,3列的子画素、第6,7,列的子画素和第10,11列的子画素相互对调位置得到最终灰阶矩阵。
进一步地,例如所述阈值设定为0~4倍的子画素最大值,所述新的灰阶矩阵和由第一预设掩膜矩阵与第一原子画素矩阵对应位置的子画素相乘之积再相加得到。
当所述新的灰阶矩阵和小于等于所述阈值时,进行所述第二预设演算操作;当所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作。
具体地,所述第一预设演算操作包括:所述第一原子画素矩阵第2和第5列的上行子画素与下行子画素对调位置,形成一个2x6的目标子画素,将每个对应位置的目标子画素乘以新的灰阶矩阵和与4倍子画素的最大值之商,再与所述第一原子画素乘以1减去新的灰阶矩阵和与4倍子画素的最大值之商的和,得到最终灰阶矩阵;第二预设演算操作包括:第一原子画素矩阵不改变,直接输出第一原子画素矩阵的初始画素。
更具体地,请参见图9、图10、图11和图12,图9为本发明实施例提供的一种改善视角色偏的演算方法流程示意图;图10为本发明实施例提供的一种画素电子信号输入排列示意图;图11为本发明实施例提供的一种改善视角色偏的演算方法部分流程的示意图;图12为本发明实施例提供的一种改善视角色偏的演算方法另一部分流程的示意图;关于ALCS未做赘述部分,是作为本领域公知技术存在,不是本方案的重点,此处不做赘述。
当驱动特性为Normal如1+2line设计时,ALCS on时的会出现偏色现象。例如,原图像画面数据或者原画素输入(Input img或者date.in)的电子信号排列以4P(4Port)一次输入,比如阈值(aa_th_sta)设定为0~4倍的子画素最大值,新的灰阶矩阵和(aa);将面板区(或者显示区)分为数个如表1所示的2(行)x6(列)的原子画素矩阵,将每个2x6的原子画素与如表2所示的一特殊设计的2x6矩阵M1(mask1)即第一预设掩膜矩阵;依对应位置的子像素如表3所示相乘后相加得到的和(aa),即新的灰阶矩阵和aa=G1p+B1p+G2p+B2p+G1c+B1c+G2c+B2c。
Figure BDA0002406395570000121
表1
Figure BDA0002406395570000131
表2
Figure BDA0002406395570000132
表3
若aa小于等于阈值aa_th_sta,不改变2x6的子画素;若aa大于阈值aa_th_sta即(aa_th_sta<aa<aa_th_end或者aa>aa_th_end),通过引入aa′、aa_th_end、aa_len等中间参数代码进行演算,需要将表1的原子画素矩阵第2和第5列的上行子画素与下行子画素发生数值的改变,即按照表4所示的位置坐标进行移动,形成一个如表5所示2x6的目标子画素,将每个对应位置的目标子画素*aa/(4*子画素的最大值)+原子像素*【1-aa/(4*子画素的最大值)】,形成最终输出的子画素;再以与掩膜矩阵大小相同的最终灰阶矩阵,处理行缓冲器中每一组画素的灰阶矩阵,得到改善后的新画素灰阶矩阵;输出所述新画素。具体演算式如下:
If:aa≤aa_th_sta;
P1p_out=P1p;
G1p_out=G1p;
B1p_out=B1p;
If:aa_th_sta<aa<aa_th_end
aa′=(aa_th_end/(aa_len))*aa-((aa_th_sta*aa_th_end)/aa_len);
R1p_out=R1p*(4*4080-aa′)/(4*4080)+R1p*aa′/(4*4080);
G1p_out=G1p*(4*4080-aa′)/(4*4080)+G1c*aa′/(4*4080);
B1p_out=B1p*(4*4080-aa′)/(4*4080)+B1p*aa′/(4*4080);
If:aa>aa_th_end
R1p_out=R1p*(4*4080-aa)/(4*4080)+R1p*aa/(4*4080);
G1p_out=G1p*(4*4080-aa)/(4*4080)+G1c*aa/(4*4080);
B1p_out=B1p*(4*4080-aa)/(4*4080)+B1p*aa/(4*4080).
Figure BDA0002406395570000141
表4
Figure BDA0002406395570000142
表5
当驱动特性为column inversion+Flip pixel设计时,同样通过上述方法改变subpixel(子画素)的排列方式,可以使原有闪烁现象得到改善。
本实施例通过判断新的灰阶矩阵和与预设阈值的大小关系后,再通过移动坐标法改变初始画素子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵,使得驱动特性为Normal如1+2line设计,ALCS on时出现的偏色现象得到改善;也可以使驱动特性为column inversion+Flip pixel设计时,用同样的方法改变sub pixel的排列方式,使原有闪烁现象得到改善。
实施例三
请再参见图7,图7为本发明实施例提供的一种改善视角色偏的方法流程示意图。本实施例提供了一种改善视角色偏的方法,包括:
步骤一(S1)、输入初始画素(pattern)并将其存于行缓冲器(line buffer);
步骤二(S2)、获取与掩膜(mask)矩阵相同大小的初始画素灰阶矩阵,与掩膜矩阵对应位置的子画素相乘再相加得到新的灰阶矩阵和;
步骤三(S3)、判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作;
其中,所述判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作,包括:进行第一预设演算操作或者第二预设演算操作。
进一步地,请参见图8,图8为本发明实施例提供的一种改善视角色偏的方法详细流程示意图;第一预设演算操作包括:若新的灰阶矩阵和大于预设阈值,通过移动坐标法改变初始画面子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;以与掩膜矩阵大小相同的最终灰阶矩阵,处理行缓冲器中每一组画素的灰阶矩阵,得到改善后的新画素灰阶矩阵;输出所述新画素;第二预设演算操作包括:若新的灰阶矩阵和小于等于预设阈值;直接输出所述初始画素。
进一步地,初始画素包括:数个2(行)x6(列)的第一原子画素矩阵和数个2(行)x12(列)的第二原子画素矩阵;掩膜矩阵包括:数个2(行)x6(列)的第一掩膜矩阵;数个2(行)x12(列)第二掩膜矩阵;以及与第二掩膜矩阵不同的数个2(行)x12(列)第三掩膜矩阵。
进一步地,例如阈值设定为0;所述新的灰阶矩阵和等于所述阈值时,进行所述第二预设演算操作;当所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作。
具体地,第一预设演算操作包括:通过移动坐标法改变初始画素子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;第二预设演算操作包括:初始画素子画素矩阵不改变,直接输出所述初始画素。
具体地,所述移动坐标法包括:所述第一原子画素矩阵第2和第5列的上行子画素与下行子画素对调位置得到最终灰阶矩阵;所述第一行与第二行中的第二原子画素矩阵第4,5,6列的子画素与第7,8,9列的子画素对调位置得到最终灰阶矩阵,或者所述第一行与第二行中的第二原子画素矩阵第2,3列的子画素、第6,7,列的子画素和第10,11列的子画素相互对调位置得到最终灰阶矩阵。
进一步地,例如在本实施例中,阈值设定为0~12倍的子画素最大值;新的灰阶矩阵和由第二预设掩膜矩阵或第三预设掩膜矩阵与第二原子画素矩阵对应位置的子像素相乘之积再相加得到,或者新的灰阶矩阵和由第二预设掩膜矩阵与第二原子画素矩阵对应位置的子像素相乘之积再相加得到;当新的灰阶矩阵和小于等于所述阈值时,进行所述第二预设演算操作,新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作。
具体地,第一预设演算操作包括:所述第一行与第二行中的第二原子画素矩阵第4,5,6列的子画素与第7,8,9列的子画素相互对调位置,形成一个2x12的目标子画素,将每个对应位置的目标子画素乘以新的灰阶矩阵和与12倍子画素的最大值之商,再与所述第二原子画素乘以1减去新的灰阶矩阵和与12倍子画素的最大值之商的和,得到最终灰阶矩阵;第二预设演算操作包括:所述第二原子画素矩阵不改变,直接输出所述第二原子画素。
更具体地,请参见图9、图10、图11和图12,图9为本发明实施例提供的一种改善视角色偏的演算方法流程示意图;图10为本发明实施例提供的一种画素电子信号输入排列示意图;图11为本发明实施例提供的一种改善视角色偏的演算方法部分流程的示意图;图12为本发明实施例提供的一种改善视角色偏的演算方法另一部分流程的示意图。
当驱动特性为column inversion+Flip pixel设计,pixel的排列方式为V-stripecolumn时,会出现偏绿偏紫现象,例如原图像画面数据或者原画素输入(Input img或者date.in)的电子信号排列以4P一次输入,例如阈值(aa_th_sta)设定为0~12倍的子画素最大值;将面板区(或者显示区)分为数个如表6所示的2(行)x12(列)的原子画素矩阵,将每个2x12的原子画素与如表7所示的一特殊设计的2x12矩阵M2(mask2)即第二预设掩膜矩阵;如表8所示,依对应位置的相乘后相加得到的和(aa),即新的灰阶矩阵和矩aa=R1p+G1p+B1p-R2p-G2p-B2p+R3p+G3p+B3p-R4p-G4p-B4p+R1c+G1c+B1c-R2c-G2c-B2c+R3c+G3c+B3c-R4c-G4c-B4c。
若aa小于等于阈值aa_th_sta,不改变2x12的子画素;若aa大于阈值aa_th_sta即(aa_th_sta<aa<aa_th_end或者aa>aa_th_end),通过引入aa′、aa_th_end、aa_len等中间参数代码进行演算,需要将表6的第一行与第二行中的原子画素矩阵第4,5,6列的子画素与第7,8,9列的子画素发生数值的改变,即按照表9所示的位置坐标进行移动,形成一个如表10所示的2x12的目标子画素,将每个对应位置的目标子画素*aa/(12*子画素的最大值)+原子像素*【1-aa/(12*子画素的最大值)】,形成最终输出的子画素。具体演算式如下:
If:aa≤aa_th_sta
P1p_out=P1p;
G1p_out=G1p;
B1p_out=B1p;
If:aa_th_sta<aa<aa_th_end
aa′=(aa_th_end/(aa_len))*aa-((aa_th_sta*aa_th_end)/aa_len);
R1p_out=R1p*(12*4080-aa′)/(12*4080)+R1p*aa′/(12*4080);
G1p_out=G1p*(12*4080-aa′)/(12*4080)+G1p*aa′/(12*4080);
B1p_out=B1p*(12*4080-aa′)/(12*4080)+B1p*aa′/(12*4080);
If:aa>aa_th_end
R1p_out=R1p*(12*4080-aa)/(12*4080)+R1p*aa/(12*4080);
G1p_out=G1p*(12*4080-aa)/(12*4080)+G1p*aa/(12*4080);
B1p_out=B1p*(12*4080-aa)/(12*4080)+B1p*aa/(12*4080).
Figure BDA0002406395570000181
表6
Figure BDA0002406395570000191
表7
Figure BDA0002406395570000192
表8
Figure BDA0002406395570000193
表9
Figure BDA0002406395570000194
表10
本实施例通过判断新的灰阶矩阵和与预设阈值的大小关系后,再通过移动坐标法改变初始画素子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵,使得驱动特性为column inversion+Flip pixel设计,pixel的排列方式为V-stripe column时所出现偏绿偏紫现象得到改善。
实施例四
请再参见图7,图7为本发明实施例提供的一种改善视角色偏的方法流程示意图。本实施例提供了一种改善视角色偏的方法,包括:
步骤一(S1)、输入初始画素(pattern)并将其存于行缓冲器(line buffer);
步骤二(S2)、获取与掩膜(mask)矩阵相同大小的初始画素灰阶矩阵,与掩膜矩阵对应位置的子画素相乘再相加得到新的灰阶矩阵和;
步骤三(S3)、判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作;
其中,所述判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作,包括:进行第一预设演算操作或者第二预设演算操作。
进一步地,请参见图8,图8为本发明实施例提供的一种改善视角色偏的方法详细流程示意图;第一预设演算操作包括:若新的灰阶矩阵和大于预设阈值,通过移动坐标法改变初始画面子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;以与掩膜矩阵大小相同的最终灰阶矩阵,处理行缓冲器中每一组画素的灰阶矩阵,得到改善后的新画素灰阶矩阵;输出所述新画素;第二预设演算操作包括:若新的灰阶矩阵和小于等于预设阈值;直接输出所述初始画素。
进一步地,初始画素包括:数个2(行)x6(列)的第一原子画素矩阵和数个2(行)x12(列)的第二原子画素矩阵;掩膜矩阵包括:数个2(行)x6(列)的第一掩膜矩阵;数个2(行)x12(列)第二掩膜矩阵;以及与第二掩膜矩阵不同的数个2(行)x12(列)第三掩膜矩阵。
进一步地,例如阈值设定为0;所述新的灰阶矩阵和等于所述阈值时,进行所述第二预设演算操作;当所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作。
具体地,第一预设演算操作包括:通过移动坐标法改变初始画素子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;所述第二预设演算操作包括:初始画素子画素矩阵不改变,直接输出所述初始画素。
具体地,所述移动坐标法包括:所述第一原子画素矩阵第2和第5列的上行子画素与下行子画素对调位置得到最终灰阶矩阵;所述第一行与第二行中的第二原子画素矩阵第4,5,6列的子画素与第7,8,9列的子画素对调位置得到最终灰阶矩阵,或者所述第一行与第二行中的第二原子画素矩阵第2,3列的子画素、第6,7,列的子画素和第10,11列的子画素相互对调位置得到最终灰阶矩阵。
进一步地,例如阈值设定为0~12倍的子画素最大值,新的灰阶矩阵和由第三预设掩膜矩阵与第二原子画素矩阵对应位置的子像素相乘之积再相加得到;新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作;
具体地,第一预设演算操作包括:所述第一行与第二行中的第二原子画素矩阵第2,3列的子画素,第6,7,列的子画素和第10,11列的子画素相互对调位置,形成一个2x12的目标子画素,将每个对应位置的目标子画素乘以新的灰阶矩阵和与12倍子画素的最大值之商,再与所述第二原子画素乘以1减去新的灰阶矩阵和与12倍子画素的最大值之商的和,得到最终灰阶矩阵。
更具体地,请参见图9、图10、图11和图12,图9为本发明实施例提供的一种改善视角色偏的演算方法流程示意图;图10为本发明实施例提供的一种画素电子信号输入排列示意图;图11为本发明实施例提供的一种改善视角色偏的演算方法部分流程的示意图;图12为本发明实施例提供的一种改善视角色偏的演算方法另一部分流程的示意图。
当驱动特性为column inversion+Flip pixel设计,sub-pixel的排列方式为V-stripe column时出现灰阶渐变现象,例如原图像画面数据或者原画素输入(Input img或者date.in)的电子信号排列以4P一次输入,例如阈值(aa_th_sta)设定为0~12倍的子画素最大值;将面板区(或者显示区)分为数个如表11所示的2(行)x12(列)的原子画素矩阵,将每个2x12的原子画素与如表12所示的一特殊设计的2x12矩阵M3(mask3)即第三预设掩膜矩阵;如表13所示依对应位置的相乘后相加得到的和(aa),即新的灰阶矩阵和:8a=R1p-G1p+B1p-R2p+G2p-B2p+R3p-G3p+B3p-R4p+G4p-B4p+R1c-G1c+R1c-R2c+G2c-B2c+R3c+G3c+B3c-R4c-G4c-B4c。
Figure BDA0002406395570000223
表11
Figure BDA0002406395570000221
表12
Figure BDA0002406395570000222
表13
若aa小于等于阈值aa_th_sta,不改变2x12的子画素;若aa大于阈值aa_th_sta即(aa_th_sta<aa<aa_th_end或者aa>aa_th_end),通过引入aa′、aa_th_end、aa_len等中间参数代码进行演算,需要将表11的第一行与第二行中的原子画素矩阵第2,3列的子画素,第6,7,列的子画素与第10,11列的子画素发生数值的改变,即按照表14所示的位置坐标进行移动,形成一个如表15所示2x12的目标子画素,将每个对应位置的目标子画素*aa/(12*子画素的最大值)+原子像素*【1-aa/(12*子画素的最大值)】,形成最终输出的子画素;再以与掩膜矩阵大小相同的最终灰阶矩阵,处理行缓冲器中每一组画素的灰阶矩阵,得到改善后的新画素灰阶矩阵;输出所述新画素。具体演算式如下:
If:aa≤aa_th_sta
P1p_out=P1p;
G1p_out=G1p;
B1p_out=B1p;
If:aa_th_sta<aa<aa_th_end
aa′=(aa_th_end/(aa_len))*aa-((aa_th_sta*aa_th_end)/aa_len);
R1p_out=R1p*(12*4080-aa′)/(12*4080)+R1p*aa′/(12*4080);
G1p_out=G1p*(12*4080-aa′)/(12*4080)+G4p*aa′/(12*4080);
B1p_out=B1p*(12*4080-aa′)/(12*4080)+B2p*aa′/(12*4080);
If:aa>aa_th_end
R1p_out=R1p*(12*4080-aa)/(12*4080)+R1p*aa/(12*4080);
G1p_out=G1p*(12*4080-aa)/(12*4080)+G4p*aa/(12*4080);
B1p_out=B1p*(12*4080-aa)/(12*4080)+B12p*aa/(12*4080).
Figure BDA0002406395570000241
表14
Figure BDA0002406395570000242
表15
本实施例通过判断新的灰阶矩阵和与预设阈值的大小关系后,再通过移动坐标法改变初始画素子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵,使得驱动特性为column inversion+Flip pixel设计,sub-pixel的排列方式为V-stripe column时出现的灰阶渐变现象得到改善。
实施例五
请参见图13,图13为本发明实施例提供的一种改善视角色偏的装置的结构示意图。本实施例提供的一种改善视角色偏的装置,其在显示装置中可以实现前述的各项实施例中改善视角色偏的方法,包括:输入单元,用于输入初始画素;时序控制器,接收并向行缓冲器存取画素数据,获取数据及进行相关运算;栅极驱动电路;数据驱动电路;像素矩阵;其中,所述栅极驱动电路和所述数据驱动电路电连接所述像素矩阵,用于驱动像素矩阵实现画素显示。
本发明还提供一种显示面板,包括前述的改善视角色偏的装置,可以使面板的视角色偏问题得到改善。
本发明实施例一、实施例二、实施例三、实施例四、实施例五通过各项改善视角色偏的方法和装置,使得当显示面板的驱动特性为Normal如1+2line时,ALCS打开on以后通过移动坐标法改变sub pixel的排列方式,偏色现象得到改善;当驱动特性为columninversion+Flip pixel设计时,通过相同的方法改变sub pixel的排列方式,闪烁现象也可得到改善,具体如图14所示:当驱动特性为column inversion+Flip pixel设计时,对于pixel为V-stripe column pattern(垂直方向RGB同时一列亮一列暗),通过移动坐标法改变sub pixel的排列方式,偏绿或偏紫现象得到改善;对于sub pixel为V-stripe columnpattern,通过移动坐标法改变sub pixel的排列方式,灰阶渐变现象也得到改善,如图15所示。
需要说明的是,关于显示面板及其控制、驱动、光学品味调整等各项技术,均已成为行业公知技术,因不是本发明的重点内容,本方案各实施例均没有进行赘述,但是不能由此而进行限定或抗辩本发明的公开充分性。
另外,以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

Claims (11)

1.一种改善视角色偏的方法,其特征在于,包括:
输入初始画素并将其存于行缓冲器;
获取与掩膜矩阵相同大小的初始画素灰阶矩阵,与掩膜矩阵对应位置的子画素相乘再相加得到新的灰阶矩阵和;
判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作;
其中,所述判断新的灰阶矩阵和与预设阈值的大小关系后进行相应演算操作,包括:进行第一预设演算操作或者第二预设演算操作;
其中,所述第一预设演算操作包括:
若新的灰阶矩阵和大于预设阈值,
通过移动坐标法改变初始画面子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;
以与掩膜矩阵大小相同的最终灰阶矩阵,处理行缓冲器中每一组画素的灰阶矩阵,得到改善后的新画素灰阶矩阵;
输出所述新画素;
其中,所述第二预设演算操作包括:
若新的灰阶矩阵和小于等于预设阈值;
直接输出所述初始画素。
2.根据权利要求1所述的改善视角色偏的方法,其特征在于,
所述初始画素包括:
数个2行x 6列的第一原子画素矩阵;
数个2行x 12列的第二原子画素矩阵;
所述掩膜矩阵包括:
数个2行x 6列的第一掩膜矩阵;
数个2行x 12列第二掩膜矩阵;
与第二掩膜矩阵不同的数个2行x 12列第三掩膜矩阵。
3.根据权利要求2所述的改善视角色偏的方法,其特征在于,
所述阈值设定为0;
所述新的灰阶矩阵和等于所述阈值时,进行所述第二预设演算操作;
所述第二预设演算操作包括:初始画素子画素矩阵不改变,直接输出所述初始画素。
4.根据权利要求2所述的改善视角色偏的方法,其特征在于,
所述阈值设定为0;
所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作;
所述第一预设演算操作包括:通过移动坐标法改变初始画素子画素的排列方式或者与预设演算法配合得到最终灰阶矩阵;
其中,所述移动坐标法包括:
所述第一原子画素矩阵第2和第5列的上行子画素与下行子画素对调位置得到最终灰阶矩阵;
第一行与第二行中的第二原子画素矩阵第4,5,6列的子画素与第7,8,9列的子画素对调位置得到最终灰阶矩阵,或者第一行与第二行中的第二原子画素矩阵第2,3列的子画素、第6,7,列的子画素和第10,11列的子画素相互对调位置得到最终灰阶矩阵。
5.根据权利要求3所述的改善视角色偏的方法,其特征在于,
所述阈值设定为0~4倍的子画素最大值;
所述新的灰阶矩阵和由第一预设掩膜矩阵与第一原子画素矩阵对应位置的子画素相乘之积再相加得到;
所述新的灰阶矩阵和小于等于所述阈值时,进行所述第二预设演算操作;
所述第二预设演算操作包括:第一原子画素矩阵不改变,直接输出第一原子画素矩阵的初始画素。
6.根据权利要求4所述的改善视角色偏的方法,其特征在于,
所述阈值设定为0~4倍的子画素最大值;
所述新的灰阶矩阵和由第一预设掩膜矩阵与第一原子画素矩阵对应位置的子画素相乘之积再相加得到;
所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作;
所述第一预设演算操作包括:所述第一原子画素矩阵第2和第5列的上行子画素与下行子画素对调位置,形成一个2x6的目标子画素,将每个对应位置的目标子画素乘以新的灰阶矩阵和与4倍子画素的最大值之商,再与所述第一原子画素乘以1减去新的灰阶矩阵和与4倍子画素的最大值之商的和,得到最终灰阶矩阵。
7.根据权利要求3所述的改善视角色偏的方法,其特征在于,
所述阈值设定为0~12倍的子画素最大值;
所述新的灰阶矩阵和由第二预设掩膜矩阵或第三预设掩膜矩阵与第二原子画素矩阵对应位置的子像素相乘之积再相加得到;
所述新的灰阶矩阵和小于等于所述阈值时,进行所述第二预设演算操作;
所述第二预设演算操作包括:所述第二原子画素矩阵不改变,直接输出所述第二原子画素。
8.根据权利要求4所述的改善视角色偏的方法,其特征在于,
所述阈值设定为0~12倍的子画素最大值;
所述新的灰阶矩阵和由第二预设掩膜矩阵与第二原子画素矩阵对应位置的子像素相乘之积再相加得到;
所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作;
所述第一预设演算操作包括:第一行与第二行中的第二原子画素矩阵第4,5,6列的子画素与第7,8,9列的子画素相互对调位置,形成一个2x 12的目标子画素,将每个对应位置的目标子画素乘以新的灰阶矩阵和与12倍子画素的最大值之商,再与所述第二原子画素乘以1减去新的灰阶矩阵和与12倍子画素的最大值之商的和,得到最终灰阶矩阵。
9.根据权利要求3所述的改善视角色偏的方法,其特征在于,
所述阈值设定为0~12倍的子画素最大值;
所述新的灰阶矩阵和由第三预设掩膜矩阵与第二原子画素矩阵对应位置的子像素相乘之积再相加得到;
所述新的灰阶矩阵和大于所述阈值时,进行所述第一预设演算操作;
所述第一预设演算操作包括:第一行与第二行中的第二原子画素矩阵第2,3列的子画素,第6,7,列的子画素和第10,11列的子画素相互对调位置,形成一个2x12的目标子画素,将每个对应位置的目标子画素乘以新的灰阶矩阵和与12倍子画素的最大值之商,再与所述第二原子画素乘以1减去新的灰阶矩阵和与12倍子画素的最大值之商的和,得到最终灰阶矩阵。
10.一种改善视角色偏的装置,其用于实现权利要求1-9任一所述的改善视角色偏的方法,其特征在于,包括:
输入单元,用于输入初始画素;
时序控制器,接收并向行缓冲器存取画素数据,获取数据及进行相关运算;
栅极驱动电路;
数据驱动电路;
像素矩阵;
其中,所述栅极驱动电路和所述数据驱动电路电连接所述像素矩阵,用于驱动像素矩阵实现画素显示。
11.一种显示面板,其特征在于,包括权利要求10所述的改善视角色偏的装置。
CN202010162850.7A 2020-03-10 2020-03-10 改善视角色偏的方法、装置及显示面板 Active CN113380204B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010162850.7A CN113380204B (zh) 2020-03-10 2020-03-10 改善视角色偏的方法、装置及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010162850.7A CN113380204B (zh) 2020-03-10 2020-03-10 改善视角色偏的方法、装置及显示面板

Publications (2)

Publication Number Publication Date
CN113380204A CN113380204A (zh) 2021-09-10
CN113380204B true CN113380204B (zh) 2022-08-12

Family

ID=77568879

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010162850.7A Active CN113380204B (zh) 2020-03-10 2020-03-10 改善视角色偏的方法、装置及显示面板

Country Status (1)

Country Link
CN (1) CN113380204B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11185035A (ja) * 1997-12-24 1999-07-09 Canon Inc 画像処理装置及び方法
CN108364617A (zh) * 2018-03-02 2018-08-03 咸阳彩虹光电科技有限公司 一种像素矩阵显示方法及装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI265340B (en) * 2004-12-24 2006-11-01 Innolux Display Corp Driving method of active matrix liquid crystal display panel
CN101566784B (zh) * 2009-06-02 2011-07-27 华映光电股份有限公司 立体影像的景深数据建立方法及其系统
CN102096336A (zh) * 2010-12-31 2011-06-15 清华大学 一种确定光刻工艺的光源光照强度分布的方法
GB2495317A (en) * 2011-10-06 2013-04-10 Sharp Kk Image processing method for reduced colour shift in multi-primary LCDs
TW201324473A (zh) * 2011-12-02 2013-06-16 Novatek Microelectronics Corp 影像顫化模組
TWI469126B (zh) * 2012-09-05 2015-01-11 Au Optronics Corp 顯示面板的像素驅動方法
CN104484312B (zh) * 2014-11-27 2018-03-13 广东工业大学 一种多数字调解系统中的最优掩膜计算方法
CN104867436B (zh) * 2015-05-25 2017-05-17 深圳市华星光电技术有限公司 驱动电路及其驱动显示面板的方法
CN105528999B (zh) * 2016-01-15 2018-05-08 合一智能科技(深圳)有限公司 液晶显示屏的显示控制方法和装置
CN106683608B (zh) * 2017-01-06 2020-04-14 京东方科技集团股份有限公司 一种显示面板的驱动方法、显示面板及显示装置
CN110599968A (zh) * 2018-06-13 2019-12-20 咸阳彩虹光电科技有限公司 一种低色偏像素矩阵显示方法及装置
CN109903217B (zh) * 2019-01-25 2023-05-02 北京百度网讯科技有限公司 图像变形方法和装置
CN110795695A (zh) * 2019-10-28 2020-02-14 华北理工大学 消去时序相关性的多模型动态pca故障监测方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11185035A (ja) * 1997-12-24 1999-07-09 Canon Inc 画像処理装置及び方法
CN108364617A (zh) * 2018-03-02 2018-08-03 咸阳彩虹光电科技有限公司 一种像素矩阵显示方法及装置

Also Published As

Publication number Publication date
CN113380204A (zh) 2021-09-10

Similar Documents

Publication Publication Date Title
EP2709097B1 (en) Driving method and apparatus of liquid crystal display apparatus, and liquid crystal display apparatus
US20160335944A1 (en) Liquid crystal panel and driving method thereof
WO2018214188A1 (zh) 图像处理方法、图像处理装置及显示装置
CN107203056B (zh) 针对超高分辨率面板的mura处理方法
CN108766372B (zh) 一种改善显示面板的mura现象的方法
US9805670B2 (en) Driving method and driving device of liquid crystal panel
KR102350818B1 (ko) 화상에 있어서의 고주파 성분을 검출하는 방법 및 장치
WO2016183864A1 (zh) 液晶面板及其驱动方法
US7746364B2 (en) Brightness correction method and system utilizing the same
JP6309777B2 (ja) 表示装置、表示パネルドライバ、及び、表示パネルの駆動方法
CN105244007A (zh) 一种曲面显示屏的灰阶修正表的生成方法及装置
US20160335945A1 (en) Liquid crystal panel and driving method thereof
US9324285B2 (en) Apparatus for simultaneously performing gamma correction and contrast enhancement in display device
JP2004538523A (ja) ガンマ調整および適応フィルタリング付きのサブピクセルレンダリングのための方法およびシステム
WO2016197450A1 (zh) 液晶面板及其驱动方法
US9728160B2 (en) Image processing method of a display for reducing color shift
KR102008073B1 (ko) 액정 패널 및 액정 패널의 픽셀 유닛 설정 방법
US20150234538A1 (en) Color filter substrate and manufacturing method thereof and touch screen
US11450295B2 (en) Charge compensation circuit, charge compensation method, and display device
CN111754942A (zh) 显示装置的亮度补偿方法、装置、设备及显示装置
CN110875020A (zh) 一种驱动方法、驱动装置及显示装置
US10991325B2 (en) Backlight signal processing method and display device
CN109741705A (zh) 一种显示面板的像素补偿方法及装置
CN111489713B (zh) 一种像素矩阵驱动装置及显示器
KR20160056412A (ko) 데이터 처리 장치 및 이를 포함하는 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant