CN113196669A - 具有改善的效率和输出功率的rfdac(rf(射频)dac(数字到模拟转换器)) - Google Patents

具有改善的效率和输出功率的rfdac(rf(射频)dac(数字到模拟转换器)) Download PDF

Info

Publication number
CN113196669A
CN113196669A CN201980038051.4A CN201980038051A CN113196669A CN 113196669 A CN113196669 A CN 113196669A CN 201980038051 A CN201980038051 A CN 201980038051A CN 113196669 A CN113196669 A CN 113196669A
Authority
CN
China
Prior art keywords
dac
predetermined voltage
stage
amplitude
stages
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201980038051.4A
Other languages
English (en)
Inventor
佛朗茨·库特纳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN113196669A publication Critical patent/CN113196669A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/78Simultaneous conversion using ladder network
    • H03M1/785Simultaneous conversion using ladder network using resistors, i.e. R-2R ladders
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/742Simultaneous conversion using current sources as quantisation value generators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2175Class D power amplifiers; Switching amplifiers using analogue-digital or digital-analogue conversion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2176Class E amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • H03F3/245Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/662Multiplexed conversion systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/70Automatic control for modifying converter range
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/80Simultaneous conversion using weighted impedances
    • H03M1/808Simultaneous conversion using weighted impedances using resistors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B2001/0491Circuits with frequency synthesizers, frequency converters or modulators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

论述了高效率幅度DAC和采用这种幅度DAC的RFDAC。一个示范性实施例是一种DAC,其包括多个DAC级,其中该多个DAC级中的每个DAC级与多个预定电压中的相应预定电压相关联,其中该多个DAC级中的每个DAC级在该DAC级的相应预定电压是选中预定电压时可按与该DAC级相关联的相应预定电压接收数字信号,其中选中预定电压是基于数字信号的幅度的,并且其中多个DAC级中的每个DAC级还可在该DAC级的相应预定电压是选中预定电压时基于在该DAC级处接收的数字信号来生成与该DAC级相关联的相应模拟信号。

Description

具有改善的效率和输出功率的RFDAC(RF(射频)DAC(数字到模 拟转换器))
相关申请的交叉引用
本申请要求2018年12月27日递交的美国申请16/233,501号的优先权,特此通过引用将该美国申请全部并入本文。
技术领域
本公开涉及无线技术,更具体而言涉及包含具有改善的效率和输出功率的RFDAC(Radio Frequency(RF)Digital-to-Analog Converter,射频(RF)数字到模拟转换器)的技术和系统。
背景技术
移动通信已从早期语的音系统大幅演进到当今的高度精致的集成通信平台。下一代无线通信系统、5G(或者新无线电(new radio,NR))将提供在任何地方、任何时间由各种用户和应用对信息的访问和数据的共享。NR被预期是一种统一的网络/系统,以满足极为不同并且有时冲突的性能维度和服务为目标。这种多样化的多维要求是由不同的服务和应用驱动的。一般而言,NR将基于3GPP(Third Generation Partnership Project,3GPP,第三代合作伙伴计划)LTE(Long Term Evolution,长期演进)高级版以及额外的潜在新无线电接入技术(Radio Access Technology,RAT)而演进,以利用更好的、简单的且无缝的连通性方案来丰富人们的生活。NR将允许通过无线连接万事万物并且递送快速、丰富的内容和服务。对于NR和更早的标准,发送器效率,包括在这种发送器中采用的(一个或多个)RFDAC(RF(射频)DAC(数字到模拟转换器))的效率,是就功率消耗而言的一个重要因素。
附图说明
图1是图示出联系本文描述的各种方面可使用的示范性用户设备(UE)的框图。
图2是图示出联系本文论述的各种方面可采用的基站(BS)设备(例如,eNB、gNB等等)的示例组件的框图。
图3是联系本文论述的各种方面图示出作为类别E DAC构建的示例开关模式RFDAC的图。
图4是联系本文论述的各种方面图示出作为类别E DAC构建的示例开关模式RFDAC的图,其具有开关的阵列,使得采用的开关的数目取决于幅度。
图5是联系本文论述的各种方面图示出用于向PA(功率放大器)提供开关式供给的系统的图。
图6是联系本文论述的各种方面图示出用于向幅度DAC提供开关式供给的系统的图。
图7是图示出根据本文论述的各种方面的RFDAC的示例实施例的图。
图8是图示出联系本文论述的各种实施例可采用的另一示例开关电容器电荷泵的图。
图9是图示出根据本文论述的各种实施例的RFDAC的第一示例差动实现方式的图。
图10是图示出根据本文论述的各种实施例的RFDAC的第二示例差动实现方式的图。
图11是图示出根据本文描述的各种方面的采用幅度DAC或RFDAC的示例方法的流程图。
具体实施方式
现在将参考附图描述本公开,附图中相似的标号始终用于指代相似的元素,并且图示的结构和设备不一定是按比例绘制的。就本文利用的而言,术语“组件”、“系统”、“接口”等等意图指计算机相关实体、硬件、软件(例如,执行中)和/或固件。例如,组件可以是处理器(例如,微处理器、控制器或其他处理设备)、在处理器上运行的进程、控制器、对象、可执行文件、程序、存储设备、计算机、平板PC和/或具有处理设备的用户设备(例如,移动电话等等)。作为例示,在服务器上运行的应用和服务器也可以是组件。一个或多个组件可存在于某个进程内,并且组件可局限在一个计算机上和/或分布在两个或更多个计算机之间。本文可描述一组元素或一组其他组件,其中术语“组”可被解释为“一个或多个”。
另外,这些组件可从其上存储有各种数据结构的各种计算机可读存储介质执行,例如以模块的形式执行。组件可经由本地和/或远程进程通信,例如根据具有一个或多个数据分组的信号通信(例如,来自一个组件的数据经由该信号与本地系统中、分布式系统中和/或网络上的另一组件交互,其中该网络例如是互联网、局域网、广域网或者具有其他系统的类似网络)。
作为另一示例,组件可以是具有由被电气或电子电路操作的机械部件提供的特定功能的装置,其中电气或电子电路可由被一个或多个处理器执行的软件应用或固件应用操作。一个或多个处理器可在装置内部或外部并且可执行软件或固件应用的至少一部分。作为另外一个示例,组件可以是在没有机械部件的情况下通过电子组件提供特定功能的装置;电子组件中可包括一个或多个处理器来执行至少部分赋予电子组件的功能的软件和/或固件。
对示范性一词的使用意图以具体方式给出概念。就本申请中使用的而言,术语“或”意图指包含性的“或”,而不是排他性的“或”。也就是说,除非另有指明,或者从上下文清楚可见,否则“X采用A或B”意图指任何自然包含性置换。也就是说,如果X采用A;X采用B;或者X采用A和B两者,则在任何前述情况下都满足“X采用A或B”。此外,本申请和所附权利要求中使用的冠词“一”一般应当被解释为指“一个或多个”,指非另有指明或者从上下文清楚可见针对的是单数形式。此外,就在详细描述和权利要求中使用的术语“包含”、“具有”、“带有”或者其变体而言,这种术语意图是包含性的,类似于术语“包括”。
就本文使用的而言,术语“电路”可以指以下各项、是以下各项的一部分或者包括以下各项:专用集成电路(ASIC)、电子电路、执行一个或多个软件或固件程序的处理器(共享的、专用的或群组的)和/或存储器(共享的、专用的或群组的)、组合逻辑电路和/或提供描述的功能的其他适当硬件组件。在一些实施例中,电路可实现在一个或多个软件或固件模块中,或者与电路相关联的功能可由一个或多个软件或固件模块实现。在一些实施例中,电路可包括至少部分在硬件中可操作的逻辑。
本文论述的各种实施例包括一种包括宽带信号缓冲器的可调匹配网络,以及采用如本文所述的可调匹配网络的系统和技术。本文论述的可调匹配网络和关联的系统和技术可提供增益衰减的小可变性、良好的线性、以及不同增益设置下的恒定输入和输出阻抗。这样,本文论述的装置、系统和方法可在诸如UE(用户设备)之类的通信设备或者诸如gNB(下一代节点B)或eNB(演进型节点B)之类的基站的收发器中用于5G(第五代)NR,包括mmWave。
本文描述的实施例可实现到使用任何适当配置的硬件和/或软件的系统中。图1对于一个实施例图示了UE(用户设备)设备100的示例组件。在一些实施例中,UE设备100可包括至少如图所示那样耦合在一起的应用电路102、基带电路104、射频(RF)电路106、前端模块(FEM)电路108和一个或多个天线110。
应用电路102可包括一个或多个应用处理器。例如,应用电路102可包括例如但不限于一个或多个单核或多核处理器之类的电路。(一个或多个)处理器可包括通用处理器和专用处理器(例如,图形处理器、应用处理器等等)的任何组合。处理器可与存储器/存储装置耦合并且/或者可包括存储器/存储装置,并且可被配置为执行存储在存储器/存储装置中的指令以使得各种应用和/或操作系统能够在系统上运行。
基带电路104可包括例如但不限于一个或多个单核或多核处理器之类的电路。基带电路104可包括一个或多个基带处理器和/或控制逻辑以处理从RF电路106的接收信号路径接收的基带信号并且为RF电路106的发送信号路径生成基带信号。基带处理电路104可与应用电路102相接口以便生成和处理基带信号和控制RF电路106的操作。例如,在一些实施例中,基带电路104可包括第二代(2G)基带处理器104a、第三代(3G)基带处理器104b、第四代(4G)基带处理器104c和/或用于其他现有世代、开发中的世代或者将来要开发的世代(例如,第五代(5G)、6G等等)的其他(一个或多个)基带处理器104d。基带电路104(例如,基带处理器104a-d中的一个或多个)可处理允许经由RF电路106与一个或多个无线电网络通信的各种无线电控制功能。无线电控制功能可包括但不限于信号调制/解调、编码/解码、射频偏移等等。在一些实施例中、基带电路104的调制/解调电路可包括快速傅立叶变换(FFT)、预编码和/或星座映射/解映射功能。在一些实施例中,基带电路104的编码/解码电路可包括卷积、咬尾卷积、turbo、维特比和/或低密度奇偶校验(Low Density Parity Check,LDPC)编码器/解码器功能。调制/解调和编码器/解码器功能的实施例不限于这些示例,并且在其他实施例中可包括其他适当的功能。
在一些实施例中,基带电路104可包括协议栈的元素,例如,演进型通用地面无线电接入网络(EUTRAN)协议的元素,例如包括物理(PHY)、介质接入控制(MAC)、无线电链路控制(RLC)、分组数据汇聚协议(PDCP)和/或无线电资源控制(RRC)元素。基带电路104的中央处理单元(CPU)104e可被配置为运行协议栈的元素,用于PHY、MAC、RLC、PDCP和/或RRC层的信令。在一些实施例中,基带电路可包括一个或多个音频数字信号处理器(DSP)104f。(一个或多个)音频DSP 104f可包括用于压缩/解压缩和回声消除的元素,并且在其他实施例中可包括其他适当的处理元素。基带电路的组件可被适当地组合在单个芯片中、单个芯片集中或者在一些实施例中被布置在同一电路板上。在一些实施例中,基带电路104和应用电路102的构成组件的一些或全部可一起实现在例如片上系统(SOC)上。
在一些实施例中,基带电路104可提供与一个或多个无线电技术兼容的通信。例如,在一些实施例中,基带电路104可支持与演进型通用地面无线电接入网络(EUTRAN)和/或其他无线城域网(WMAN)、无线局域网(WLAN)、无线个人区域网(WPAN)的通信。基带电路104被配置为支持多于一个无线协议的无线电通信的实施例可被称为多模式基带电路。
RF电路106可通过非固态介质利用经调制的电磁辐射实现与无线网络的通信。在各种实施例中,RF电路106可包括开关、滤波器、放大器等等来促进与无线网络的通信。RF电路106可包括接收信号路径,该接收信号路径可包括电路来对从FEM电路108接收的RF信号进行下变频并且将基带信号提供给基带电路104。RF电路106还可包括发送信号路径,该发送信号路径可包括电路来对由基带电路104提供的基带信号进行上变频并且将RF输出信号提供给FEM电路108以便发送。
在一些实施例中,RF电路106可包括接收信号路径和发送信号路径。RF电路106的接收信号路径可包括作为信号的乘法或者作为信号的采样的混频器电路106a、放大器电路106b和滤波器电路106c。RF电路106的发送信号路径可包括滤波器电路106c和混频器电路106a。RF电路106还可包括合成器电路106d,用于合成频率来供接收信号路径和发送信号路径的混频器电路106a使用。在一些实施例中,接收信号路径的混频器电路106a可被配置为基于由合成器电路106d提供的合成频率对从FEM电路108接收的RF信号进行下变频。放大器电路106b可被配置为对经下变频的信号进行放大并且滤波器电路106c可以是被配置为从经下变频的信号中去除不想要的信号以生成输出基带信号的低通滤波器(LPF)或带通滤波器(BPF)。输出基带信号可被提供给基带电路104以便进一步处理。在一些实施例中,输出基带信号可以是零频基带信号,虽然这并不是必要要求。在一些实施例中,接收信号路径的混频器电路106a可包括无源混频器,虽然实施例的范围在这个方面不受限制。
在一些实施例中,发送信号路径的混频器电路106a可被配置为基于由合成器电路106d提供的合成频率对输入基带信号进行上变频以为FEM电路108生成RF输出信号。基带信号可由基带电路104提供并且可被滤波器电路106c滤波。滤波器电路106c可包括低通滤波器(LPF),虽然实施例的范围在这个方面不受限制。
在一些实施例中,接收信号路径的混频器电路106a和发送信号路径的混频器电路106a可包括两个或更多个混频器并且可分别被布置用于正交下变频和/或上变频。在一些实施例中,接收信号路径的混频器电路106a和发送信号路径的混频器电路106a可包括两个或更多个混频器并且可被布置用于镜频抑制(例如,哈特利镜频抑制)。在一些实施例中,接收信号路径的混频器电路106a和发送信号路径的混频器电路106a可分别被布置用于直接下变频和/或直接上变频。在一些实施例中,接收信号路径的混频器电路106a和发送信号路径的混频器电路106a可被配置用于超外差操作。
在一些实施例中,输出基带信号和输入基带信号可以是模拟基带信号,虽然实施例的范围在这个方面不受限制。在一些替换实施例中,输出基带信号和输入基带信号可以是数字基带信号。在这些替换实施例中,RF电路106可包括模拟到数字转换器(ADC)和数字到模拟转换器(DAC)电路并且基带电路104可包括数字基带接口以与RF电路106通信。
在一些双模式实施例中,可提供单独的无线电IC电路来为每个频谱处理信号,虽然实施例的范围在这个方面不受限制。
在一些实施例中,合成器电路106d可以是分数N型合成器或者分数N/N+1型合成器,虽然实施例的范围在这个方面不受限制,因为其他类型的频率合成器可能是适当的。例如,合成器电路106d可以是增量总和合成器、倍频器或者包括带有分频器的锁相环的合成器。
合成器电路106d可被配置为基于频率输入和分频器控制输入合成输出频率来供RF电路106的混频器电路106a使用。在一些实施例中,合成器电路106d可以是分数N/N+1型合成器。
在一些实施例中,频率输入可由压控振荡器(VCO)提供,虽然这不是必要要求。取决于想要的输出频率,分频器控制输入可由基带电路104或应用处理器102提供。在一些实施例中,可基于由应用处理器102指示的信道从查找表确定分频器控制输入(例如,N)。
RF电路106的合成器电路106d可包括分频器、延迟锁相环(DLL)、复用器和相位累加器。在一些实施例中,分频器可以是双模分频器(DMD)并且相位累加器可以是数字相位累加器(DPA)。在一些实施例中,DMD可被配置为将输入信号进行N或N+1分频(例如,基于进位输出)以提供分数分频比。在一些示例实施例中,DLL可包括一组级联的可调谐延迟元件、相位检测器、电荷泵和D型触发器。在这些实施例中,延迟元件可被配置为将VCO周期分解为Nd个相等的相位包,其中Nd是延迟线中的延迟元件的数目。这样,DLL提供负反馈以帮助确保经过延迟线的总延迟是一个VCO周期。
在一些实施例中,合成器电路106d可被配置为生成载波频率作为输出频率,而在其他实施例中,输出频率可以是载波频率的倍数(例如,载波频率的两倍,载波频率的四倍)并且与正交发生器和分频器电路联合使用来在载波频率下生成具有多个彼此不同的相位的多个信号。在一些实施例中,输出频率可以是LO频率(fLO)。在一些实施例中,RF电路106可包括IQ/极坐标转换器。
FEM电路108可包括接收信号路径,该接收信号路径可包括被配置为在从一个或多个天线110接收的RF信号上操作、对接收到的信号进行放大并且将接收到的信号的放大版本提供给RF电路106以便进一步处理的电路。FEM电路108还可包括发送信号路径,该发送信号路径可包括被配置为对由RF电路106提供的供发送的信号进行放大以便由一个或多个天线110中的一个或多个发送的电路。
在一些实施例中,FEM电路108可包括TX/RX开关以在发送模式和接收模式操作之间切换。FEM电路可包括接收信号路径和发送信号路径。FEM电路的接收信号路径可包括低噪声放大器(LNA)以对接收到的RF信号进行放大并且提供经放大的接收RF信号作为输出(例如,提供给RF电路106)。FEM电路108的发送信号路径可包括功率放大器(PA)来对(例如由RF电路106提供的)输入RF信号进行放大,并且包括一个或多个滤波器来生成RF信号供后续发送(例如,由一个或多个天线110中的一个或多个发送)。
在一些实施例中,UE设备100可包括额外的元素,例如存储器/存储装置、显示器、相机、传感器和/或输入/输出(I/O)接口。
参考图2,图示了联系本文论述的各种方面可采用的基站(BS)设备(例如,eNB、gNB等等)的示例组件。在一些实施例中,BS设备200可包括数字单元210和一个或多个无线电单元220,其中的每一者可连接到一个或多个天线230i
数字单元210可包括开关211、第1层(L1)信号处理电路212、第2+层(L2+)分组处理电路213以及控制和定时电路214。数字单元210可执行至少以下功能:(a)(例如,经由开关211)在数字单元中的各种无线电单元(在蜂窝塔或屋顶上)和各种基带卡之间切换;(b)第1层信号处理(例如,经由L1信号处理电路212),执行要在不同的RF载波和频带上发送的实际波形的调制/解调和前向纠错功能;(c)用户的第2层调度(例如,经由L2+分组处理电路213);(d)第2层/第3层分组处理(例如,经由L2+分组处理电路213);(e)控制平面处理和定时/同步(例如,经由控制和定时电路214);以及(f)对进入到回程中的分组的加密(例如,经由控制和定时电路214)。在各种实施例中,到核心网络的回程链路可以是有线(例如,铜、光纤等等)或者无线(例如,经由包括一个或多个额外接入点的网状网络,等等)中的一个或多个。
每个无线电单元220可包括DFE(数字前端)信号处理电路221、与(一个或多个)发送链相关联的一个或多个数字到模拟转换器(DAC)222、与(一个或多个)接收链相关联的一个或多个模拟到数字转换器(ADC)223、与(一个或多个)发送链相关联的可选的RF(射频)发送电路224、与(一个或多个)接收链相关联的可选的RF(射频)接收电路225以及RF FE(前端)电路226。数字单元210可执行至少以下功能:(a)数字前端(DFE)信号处理(执行数字IF载波组合、波峰因子降低、功率放大器的数字预失真)(例如,经由DFE信号处理电路221);(b)数字到模拟和模拟到数字转换(例如,经由DAC 222和ADC 223);(c)RF混频(即,调制),以及RF频率合成器;(d)RF前端功能:功率放大器(PA)、低噪声放大器(LNA)、可变增益放大器(VGA)、滤波器、开关(TDD)或双工器(FDD)(例如,经由RF前端电路226)。在省略RF发送电路224和/或RF接收电路225的方面中,DAC 222和/或ADC 223可在RF采样率下工作,从而使得模拟/RF调制/解调是不必要的。
RF信号可被从(一个或多个)无线电单元220馈送到天线230i。在当前的无线电基站中,天线是外部的,并且业界在努力开发具有集成的RF和天线阵列的有源天线系统(AAS),例如为了5G。
本文论述的各种实施例涉及与现有的RFDAC相比具有改善的效率和输出功率的(一个或多个)RFDAC(射频DAC)(例如,可用作系统100的RF电路106的(一个或多个)DAC或者系统200的DAC 222的(一个或多个)DAC)。额外的实施例包括采用根据本文论述的实施例的(一个或多个)RFDAC(例如,作为系统100的RF电路106的(一个或多个)DAC或者作为系统200的DAC 222的(一个或多个)DAC)的(一个或多个)收发器和/或(一个或多个)通信设备(例如,(一个或多个)UE(用户设备)、(一个或多个)基站(例如,(一个或多个)gNB、(一个或多个)eNB,等等))。本文论述的实施例可采用开关模式技术来将输入信号提供到幅度DAC(例如,用于极化系统(polar system)的幅度的DAC),其可改善从DAC输出生成模拟RF输出的开关模式技术的效率。
包络消除和恢复发送器技术(envelope elimination and restoration,EER)提供了高效率。理论中,作为类别E DAC构建的开关模式RFDAC可在整个功率范围上递送100%效率。参考图3,图示了联系本文论述的各种方面的作为类别E DAC构建的示例开关模式RFDAC 300的图。RFDAC 300包括被配置为生成表示幅度的电压的DA转换器310,以及被配置为对于极化系统300以调制频率操作的开关320(连同电感器3300和3301和电容器3400和3401)。在各种实施例中,开关320可按多种方式来实现和/或连接,例如如图3中所示连接到地,连接到一个或多个电容性单元以调控电压和/或匹配阻抗,等等。
为了降低小功率下的LO(本地振荡器)泄漏,开关320也可被划分成开关3201–320N的阵列,其中操作开关的数量取决于幅度。参考图4,图示了联系本文论述的各种方面的作为类别E DAC构建的示例开关模式RFDAC 400的图,其具有开关320i的阵列,使得采用的开关的数目取决于幅度。
然而,虽然这种设计在理想情形中可能提供增大的效率,但因为幅度DAC,现有系统没有采用这种设计。从恒定的输入电压生成输出电压导致较低输出功率下的不良效率。作为示例,如果要生成供给电压的1/10的电压,则至少90%的功率耗散在幅度DAC本身中。
然而,在本文论述的各种实施例中,幅度DAC可被设计成使得其可采用与用于功率放大器的开关式供给类似的技术。参考图5,图示了联系本文论述的各种方面的用于向PA(功率放大器)提供开关式供给的系统500的图。为了PA包络跟踪,可以采用例如系统500那样的开关式PA供给。系统500包括可接收电池电压并且生成经调控的电压的升降压转换器510、级间滤波器520、可将经调控的电压分离成多个不同的电压电平的开关电容器电荷泵530以及可基于选择的值来生成实际PA供给电压(例如,来跟踪RF信号的瞬时包络等等)的供给调制器(例如,模拟复用器)。
在各种实施例中,取代供应PA,对于幅度DAC可采用类似的结构。参考图6,图示了联系本文论述的各种方面的用于向幅度DAC提供开关式供给的系统600的图。系统600可包括例如磁性升降压转换器610(与转换器510类似)、级间滤波器620(与滤波器620类似)、开关电容器电荷泵630(与开关电容器电荷泵530类似)以及DAC 640(例如,其可被用作系统300中的DAC 310,和/或用作系统100的RF电路106的(一个或多个)DAC或者用作系统200的DAC 222的(一个或多个)DAC)。
参考图7,图示了根据本文论述的各种方面的RFDAC 700的示例实施例的图。RFDAC700可包括开关电容器电荷泵630,其可接收从DC-DC转换器(例如,升降压转换器610,例如经由级间滤波器620)递送的经调控的供给电压。RFDAC 700还可包括幅度DAC 640(例如,其可被用作系统300中的DAC 310,和/或用作系统100的RF电路106的(一个或多个)DAC或者用作系统200的DAC 222的(一个或多个)DAC)。此外,RFDAC 700可包括联系图3论述的额外元件(例如,(一个或多个)开关320,其可包括多个开关3201–320N来减少低功率下的LO泄漏;以及用于联系图3论述的类别E结构的电感器3300和3301和电容器3400和3401)。
为了生成小的输出功率,可以使用开关电容器电荷泵630的最小电压。类似地,对于最高输出功率,可由开关电容器电荷泵630的最高输出电压来递送功率。这可改善后退时的效率。开关电容器电荷泵630的每一级(例如,N级,N是正整数)可具有幅度DAC 640的相应级(例如,幅度DAC 640也可具有N级,这N级可以是并行布置的,每一级可被配置为从电荷泵630的相应级接收处于相应电压的数字信号)。
从开关电容器电荷泵630和幅度DAC 640的设计清楚可见,DAC中的不同级的增益的关系应当是正确的。因此,可以内置入静态校准来对增益误差进行校正。
虽然图7对于DAC 640图示了电流模式DAC作为示例实施例,但幅度DAC 640的体系结构不限于电流模式DAC。在各种实施例中,开关电容器DAC或者电阻性DAC可在RFDAC 700中用作DAC 640。
例如开关电容器电荷泵640这样的开关电容器电荷泵如果在自然转换比率下操作则可以按高效率操作。此外,其具有简单并且鲁棒的实现方式,包括单个电压调控环,其中一个电压被调控并且其他的由开关电容器电荷泵的拓扑给出。泵体系结构基于开关电容器电荷泵的设计的级数或电平数在地上方生成相等间距的电压。然而,因为这些电平是源自开关电容器电荷泵的结构的,所以它们不能被任意选择。此外,虽然图7图示了特定的(四电平)开关电容器电荷泵作为一个示例实施例,但在各种实施例中,可以采用具有不同数目的电平的其他开关电容器电荷泵。参考图8,图示了联系本文论述的各种实施例可采用的另一示例开关电容器电荷泵的图。
此外,虽然图6和图7图示和论述了开关电容器电荷泵630,但要理解开关电容器电荷泵630是作为被配置为生成多个不同的输出电压的结构的一个示例提供的。这些电压的生成不限于开关电容器电荷泵(例如,泵630),而是可采用可生成这种电压的任何其他体系结构,例如可生成不同的输出电压的DC-DC(直流到直流)转换器可被用于向DAC 640提供电压。此外,虽然图7图示了在开关电容器电荷泵630中具有四个电平并且在DAC 640中具有相应的四级的实施例,并且图8图示了根据本文论述的实施例的可结合六级DAC使用的具有六个电平的开关电容器电荷泵,但在各种实施例中,DAC可以采用任何正整数的级,并且相应数目的电压电平由能够生成这些电压电平的任何相关体系结构(例如,开关电容器电荷泵、DC-DC转换器,等等)生成。
虽然,为了图示本文论述的原理,RFDAC 700在图7中被示为单端的,但在各种实现方式中可采用一个或多个差动实施例,它们相对于单端实施例可提供改善的性能。在各种实施例中,可以采用若干个不同配置的任何一者,例如,作为采用根据本文论述的方面的DAC的类别E DAC的RFDAC的电路元件的不同布置。参考图9,图示了根据本文论述的各种实施例的RFDAC 900的第一示例差动实现方式的图。参考图10,图示了根据本文论述的各种实施例的RFDAC 1000的第二示例差动实现方式的图。在图9和图10中可以看出,对于实现方式可采用各种实施例,包括图9的那些(其中RFDAC电连接到天线端口)和图10的那些(其中RFDAC电感耦合到天线端口)。图9和10的DAC可经由分支A和B生成差动输出,分支A和B可分别对应于正输出和负输出,或者反之。此外,虽然为了易于图示,开关320A和320B被示为个体开关,但在各种实施例中,开关320A和320B可以是开关的阵列。
参考图11,图示了根据本文描述的各种方面的采用幅度DAC或RFDAC的示例方法1100的流程图。在一些方面中,方法1100可在本文论述的实施例的幅度DAC、包括这种幅度DAC的RFDAC或者包括这种RFDAC的发送器(例如,诸如UE之类的移动设备或者诸如eNB或gNB之类的接入点的发送器,等等)。在其他方面中,机器可读介质可存储与方法1100相关联的指令,这些指令当被执行时使得发送器执行方法1100的动作。
在1110,可经由多个DAC级中的相应DAC级按多个预定电压(例如,来自开关电容器电荷泵、DC-DC转换器等等)中的预定电压接收数字信号,其中该预定电压可以是基于该数字信号的幅度来选择的。
在1120,相应的DAC级可基于按预定电压接收的数字信号生成相应的模拟信号。
额外地或者替换地,方法1100可包括本文联系本文论述的各种方面描述的一个或多个其他动作。
本文论述的实施例与现有的RFDAC相比可提供改善的效率。经由对到DAC的数字幅度的电压的选择(例如,经由开关电容器电荷泵、DC-DC转换器等等的(一个或多个)相应电平)和对DAC的(一个或多个)相应级的选择(例如,DAC可具有多级,N级,与电荷泵、DC-DC等等的N个可能的数字幅度相对应),DAC可按峰值效率或者接近峰值效率生成相应的模拟幅度。如上所述,对于采用对于相位信息以调制频率操作的开关的(一个或多个)阵列的实施例,操作开关的数目可取决于幅度,并且从而可经由数字幅度来加以控制(或者两者可被一起控制),这可减少低功率下的LO泄漏。DAC可以是多种设计中的任何一者,例如电流源DAC、开关电容器DAC、电阻性DAC,等等。基于给定的数字幅度,可为该幅度选择多个预定电压中的预定电压(例如,多个预定电压之中的等于或超过该幅度的最小预定电压),并且该数字幅度可按所选预定电压在DAC处被接收(例如,作为来自DC-DC转换器、开关电容器电荷泵等等的输出)。DAC可经由与所选的预定电压相关联的DAC级来生成相应的模拟信号。
本文论述的实施例可联系任何通信标准使用(例如,3GPP(第三代合作伙伴计划)标准,比如LTE-A(长期演进–高级版)、5G(第五代)/NR(新无线电),等等;各种802.11WiFi标准,等等),并且各种实施例可在宽范围的带宽中操作。在图3中,对L1(3301)和C1(3401)(以及其他实施例中的各电感器和电容器的相应值)的选择对于带宽提供了限制。在各种实施例中,LO频率的20%的带宽是可能的,这在一些示例实施例中可提供160MHz带宽,并且由于本文论述的实施例的改善的效率而具有显著的功率节省。
这里的示例可包括诸如以下主题:根据描述的实施例和示例用于利用多个通信技术进行同时通信的一种方法、用于执行该方法的动作或块的装置、包括当被机器(例如,具有存储器的处理器、专用集成电路(application-specific integrated circuit,ASIC)、现场可编程门阵列(field programmable gate array,FPGA)等等)执行时使得该机器执行该方法的动作的可执行指令的至少一个机器可读介质或者一种装置或系统。
示例1是一种数字到模拟转换器(DAC),包括:多个DAC级,其中所述多个DAC级中的每个DAC级与多个预定电压中的相应预定电压相关联,其中所述多个DAC级中的每个DAC级被配置为当该DAC级的相应预定电压是所述多个预定电压中的选中预定电压时按与该DAC级相关联的相应预定电压接收数字信号,其中所述选中预定电压是基于所述数字信号的幅度的,并且其中所述多个DAC级中的每个DAC级还被配置为当该DAC级的相应预定电压是选中预定电压时基于在该DAC级处接收的数字信号来生成与该DAC级相关联的相应模拟信号。
示例2包括示例1的任何一者的任何变化的主题,其中所述DAC是电流源DAC。
示例3包括示例1-2的任何一者的任何变化的主题,其中所述DAC是开关电容器DAC。
示例4包括示例1-3的任何一者的任何变化的主题,其中所述DAC是电阻性DAC。
示例5包括示例1-4的任何一者的任何变化的主题,其中所述DAC被配置为基于与所述多个DAC级相关联的各个模拟信号来生成差动输出。
示例6包括示例1-5的任何一者的任何变化的主题,其中,对于所述多个DAC级中的每个DAC级,当该DAC级的相应预定电压是所述多个预定电压中的大于或等于所述数字信号的幅度的最小预定电压时,与该DAC级相关联的相应预定电压是所述选中预定电压。
示例7是一种RFDAC(RF(射频)DAC(数字到模拟转换器)),包括:幅度DAC,包括:多个DAC级,其中所述多个DAC级中的每个DAC级与多个预定电压中的相应预定电压相关联,其中所述多个DAC级中的每个DAC级被配置为当与该DAC级相关联的相应预定电压是所述多个预定电压中的选中预定电压时按这个相应预定电压接收数字信号,其中所述选中预定电压是基于所述数字信号的幅度的,并且其中所述多个DAC级中的每个DAC级还被配置为当该DAC级的相应预定电压是选中预定电压时基于在该DAC级处接收的数字信号来生成与该DAC级相关联的相应模拟信号;以及一个或多个开关,被配置为以由RF信号的相位调制的频率来操作。
示例8包括示例7的任何一者的任何变化的主题,其中所述一个或多个开关包括一个或多个开关阵列,其中每个开关阵列包括关联的多个开关,其中,对于每个开关阵列,该阵列的关联的多个开关中的操作开关的数目是基于所述RF信号的当前幅度的。
示例9包括示例7-8的任何一者的任何变化的主题,其中所述RFDAC是类别E DAC。
示例10包括示例7-9的任何一者的任何变化的主题,其中所述幅度DAC是电流源DAC。
示例11包括示例7-10的任何一者的任何变化的主题,其中所述幅度DAC是开关电容器DAC。
示例12包括示例7-11的任何一者的任何变化的主题,其中所述幅度DAC是电阻性DAC。
示例13包括示例7-12的任何一者的任何变化的主题,其中所述幅度DAC被配置为基于与所述多个DAC级相关联的各个模拟信号来生成差动输出。
示例14包括示例7-13的任何一者的任何变化的主题,其中,对于所述多个DAC级中的每个DAC级,当该DAC级的相应预定电压是所述多个预定电压中的大于或等于所述数字信号的幅度的最小预定电压时,与该DAC级相关联的相应预定电压是所述选中预定电压。
示例15是一种被配置为用于通信设备中的装置,包括:用于按多个预定数字电压中的选中预定电压来生成数字信号的装置,其中所述选中预定电压是基于所述数字信号的幅度的;幅度DAC,包括:多个DAC级,其中所述多个DAC级中的每个DAC级与所述多个预定电压中的相应预定电压相关联,其中所述多个DAC级中的每个DAC级被配置为当与该DAC级相关联的相应预定电压是所述多个预定电压中的选中预定电压时按这个相应预定电压接收数字信号,并且其中所述多个DAC级中的每个DAC级还被配置为当该DAC级的相应预定电压是选中预定电压时基于在该DAC级处接收的数字信号来生成与该DAC级相关联的相应模拟信号;以及一个或多个开关,被配置为以由RF信号的相位调制的频率来操作。
示例16包括示例15的任何一者的任何变化的主题,其中所述用于按选中预定电压生成数字信号的装置包括开关电容器电荷泵。
示例17包括示例15-16的任何一者的任何变化的主题,其中所述用于按选中预定电压生成数字信号的装置包括直流(DC)到DC转换器。
示例18包括示例15-17的任何一者的任何变化的主题,其中所述一个或多个开关包括一个或多个开关阵列,其中每个开关阵列包括关联的多个开关,其中,对于每个开关阵列,该阵列的关联的多个开关中的操作开关的数目是基于所述RF信号的当前幅度的。
示例19包括示例15-18的任何一者的任何变化的主题,其中所述幅度DAC是电流源DAC。
示例20包括示例15-19的任何一者的任何变化的主题,其中所述幅度DAC是开关电容器DAC。
示例21包括示例15-20的任何一者的任何变化的主题,其中所述幅度DAC是电阻性DAC。
示例22包括示例15-21的任何一者的任何变化的主题,其中所述幅度DAC被配置为基于与所述多个DAC级相关联的各个模拟信号来生成差动输出。
示例23包括示例15-22的任何一者的任何变化的主题,其中,对于所述多个DAC级中的每个DAC级,当该DAC级的相应预定电压是所述多个预定电压中的大于或等于所述数字信号的幅度的最小预定电压时,与该DAC级相关联的相应预定电压是所述选中预定电压。
示例24包括一种装置,该装置包括用于执行示例1-23的任何描述的操作的装置。
示例25包括一种执行示例1-23的任何描述的操作的方法。
示例26包括一种存储指令的机器可读介质,所述指令供处理器执行来执行示例1-23的任何描述的操作。
示例27包括一种装置,该装置包括被配置为执行示例1-23的任何描述的操作的电路。
以上对本公开的说明的实施例的描述,包括摘要中描述的那些,并不打算是详尽无遗的或者将公开的实施例限制到公开的精确形式。虽然这里出于说明目的描述了具体实施例和示例,但正如相关领域的技术人员可认识到的,被认为在这种实施例和示例的范围内的各种修改是可能的。
在此,虽然联系各种实施例和相应的附图描述了公开的主题,但在适用时,要理解可使用其他类似的实施例或者可对描述的实施例做出修改和添加,以执行公开的主题的相同、相似、替换或替代功能,而不偏离它。因此,公开的主题不应限于本文描述的任何单个实施例,而是在广度和范围上应当根据以下所附权利要求来解释。
尤其关于上述的组件或结构(组装件、设备、电路、系统等等)执行的各种功能,除非另有指明,否则用于描述这种组件的术语(包括提及“装置”)意图对应于执行描述的组件的指定功能的任何组件或结构(例如,功能上等同的),即使在结构上并不等同于这里说明的示范性实现方式中执行该功能的公开结构。此外,虽然只对于几个实现方式之一公开了特定的特征,但是根据对任何给定的或特定的应用而言可能是期望的和有利的,这种特征可与其他实现方式的一个或多个其他特征相组合。

Claims (23)

1.一种数字到模拟转换器(DAC),包括:
多个DAC级,其中所述多个DAC级中的每个DAC级与多个预定电压中的相应预定电压相关联,所述多个DAC级包括:
第一DAC级,其中所述第一DAC级与所述多个预定电压中的第一预定电压相关联,其中所述第一DAC级被配置为当所述第一预定电压是所述多个预定电压中的选中预定电压时按所述第一预定电压接收数字信号,其中所述选中预定电压是基于所述数字信号的幅度的,并且其中所述第一DAC级还被配置为当所述第一预定电压是所述选中预定电压时基于在所述第一DAC级处接收的数字信号来生成第一模拟信号;以及
第二DAC级,其中所述第二DAC级与所述多个预定电压中的第二预定电压相关联,其中所述第二DAC级被配置为当所述第二预定电压是所述选中预定电压时按所述第二预定电压接收所述数字信号,并且其中所述第二DAC级还被配置为当所述第二预定电压是所述选中预定电压时基于在所述第二DAC级处接收的数字信号来生成第二模拟信号。
2.如权利要求1所述的DAC,其中所述DAC是电流源DAC。
3.如权利要求1所述的DAC,其中所述DAC是开关电容器DAC。
4.如权利要求1所述的DAC,其中所述DAC是电阻性DAC。
5.如权利要求1-4的任何一者所述的DAC,其中所述DAC被配置为基于以下至少一者来生成差动输出:所述第一模拟信号、所述第二模拟信号、或者所述多个DAC级的一个或多个额外模拟信号。
6.如权利要求1-4的任何一者所述的DAC,其中当所述第一预定电压是所述多个预定电压中的大于或等于所述数字信号的幅度的最小预定电压时,所述第一预定电压是所述选中预定电压,并且其中当所述第二预定电压是所述多个预定电压中的大于或等于所述数字信号的幅度的最小预定电压时,所述第二预定电压是所述选中预定电压。
7.一种RFDAC(RF(射频)DAC(数字到模拟转换器)),包括:
幅度DAC,包括:
多个DAC级,其中所述多个DAC级中的每个DAC级与多个预定电压中的相应预定电压相关联,
其中所述多个DAC级中的每个DAC级被配置为:当与该DAC级相关联的相应预定电压是所述多个预定电压中的选中预定电压时,按这个相应预定电压接收数字信号,其中所述选中预定电压是基于所述数字信号的幅度的,并且
其中所述多个DAC级中的每个DAC级还被配置为:当该DAC级的相应预定电压是所述选中预定电压时,基于在该DAC级处接收的数字信号来生成与该DAC级相关联的相应模拟信号;以及
一个或多个开关,被配置为以由RF信号的相位调制的频率来操作。
8.如权利要求7所述的RFDAC,其中所述一个或多个开关包括一个或多个开关阵列,其中每个开关阵列包括关联的多个开关,其中,对于每个开关阵列,该阵列的关联的多个开关中的操作开关的数目是基于所述RF信号的当前幅度的。
9.如权利要求7所述的RFDAC,其中所述RFDAC是类别E DAC。
10.如权利要求7所述的RFDAC,其中所述幅度DAC是电流源DAC。
11.如权利要求7所述的RFDAC,其中所述幅度DAC是开关电容器DAC。
12.如权利要求7所述的RFDAC,其中所述幅度DAC是电阻性DAC。
13.如权利要求7-12的任何一者所述的RFDAC,其中所述幅度DAC被配置为基于与所述多个DAC级相关联的各个模拟信号来生成差动输出。
14.如权利要求7-12的任何一者所述的RFDAC,其中,对于所述多个DAC级中的每个DAC级,当该DAC级的相应预定电压是所述多个预定电压中的大于或等于所述数字信号的幅度的最小预定电压时,与该DAC级相关联的相应预定电压是所述选中预定电压。
15.一种被配置为用于通信设备中的装置,包括:
用于按多个预定数字电压中的选中预定电压来生成数字信号的装置,其中所述选中预定电压是基于所述数字信号的幅度的;
幅度DAC,包括:
多个DAC级,其中所述多个DAC级中的每个DAC级与所述多个预定电压中的相应预定电压相关联,
其中所述多个DAC级中的每个DAC级被配置为:当与该DAC级相关联的相应预定电压是所述多个预定电压中的选中预定电压时,按这个相应预定电压接收数字信号,并且
其中所述多个DAC级中的每个DAC级还被配置为:当该DAC级的相应预定电压是所述选中预定电压时,基于在该DAC级处接收的数字信号来生成与该DAC级相关联的相应模拟信号;以及
一个或多个开关,被配置为以由RF信号的相位调制的频率来操作。
16.如权利要求15所述的装置,其中用于按选中预定电压生成数字信号的装置包括:开关电容器电荷泵。
17.如权利要求15所述的装置,其中用于按选中预定电压生成数字信号的装置包括:直流(DC)到DC转换器。
18.如权利要求15所述的装置,其中所述一个或多个开关包括一个或多个开关阵列,其中每个开关阵列包括关联的多个开关,其中,对于每个开关阵列,该阵列的关联的多个开关中的操作开关的数目是基于所述RF信号的当前幅度的。
19.如权利要求15所述的装置,其中所述幅度DAC是电流源DAC。
20.如权利要求15所述的装置,其中所述幅度DAC是开关电容器DAC。
21.如权利要求15所述的装置,其中所述幅度DAC是电阻性DAC。
22.如权利要求15-21的任何一者所述的装置,其中所述幅度DAC被配置为基于与所述多个DAC级相关联的各个模拟信号来生成差动输出。
23.如权利要求15-21的任何一者所述的装置,其中,对于所述多个DAC级中的每个DAC级,当该DAC级的相应预定电压是所述多个预定电压中的大于或等于所述数字信号的幅度的最小预定电压时,与该DAC级相关联的相应预定电压是所述选中预定电压。
CN201980038051.4A 2018-12-27 2019-10-24 具有改善的效率和输出功率的rfdac(rf(射频)dac(数字到模拟转换器)) Pending CN113196669A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US16/233,501 US10396815B1 (en) 2018-12-27 2018-12-27 RFDAC (RF (radio frequency) DAC (digital-to-analog converter)) with improved efficiency and output power
US16/233,501 2018-12-27
PCT/US2019/057873 WO2020139450A1 (en) 2018-12-27 2019-10-24 Rfdac (rf (radio frequency) dac (digital-to-analog converter)) with improved efficiency and output power

Publications (1)

Publication Number Publication Date
CN113196669A true CN113196669A (zh) 2021-07-30

Family

ID=67700651

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980038051.4A Pending CN113196669A (zh) 2018-12-27 2019-10-24 具有改善的效率和输出功率的rfdac(rf(射频)dac(数字到模拟转换器))

Country Status (4)

Country Link
US (2) US10396815B1 (zh)
EP (1) EP3956987A1 (zh)
CN (1) CN113196669A (zh)
WO (1) WO2020139450A1 (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018151854A1 (en) 2017-02-16 2018-08-23 Wispry, Inc. Charge pump systems, devices, and methods
TWI728624B (zh) * 2019-12-26 2021-05-21 創意電子股份有限公司 電壓模式信號發射裝置
KR102656705B1 (ko) * 2020-05-25 2024-04-11 삼성전자주식회사 출력 전력 조절 범위를 선택하는 rf 송신기 및 이를 포함하는 무선 통신 장치
TWI768847B (zh) * 2021-04-27 2022-06-21 瑞昱半導體股份有限公司 具有訊號校正機制的數位至類比轉換裝置及方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6822595B1 (en) 2003-06-18 2004-11-23 Northrop Grumman Corporation Extended range digital-to-analog conversion
US8462035B2 (en) * 2011-05-13 2013-06-11 Infineon Technologies Ag Digital-to-analog conversion arrangement with power range dependent D/A converter selection
US8964881B2 (en) 2012-08-16 2015-02-24 Massachusetts Institute Of Technology Method and apparatus for high efficiency, high dynamic range digital RF power amplification
US9525383B2 (en) * 2014-12-15 2016-12-20 Intel IP Corporation Apparatus and methods for a capacitive digital-to-analog converter based power amplifier

Also Published As

Publication number Publication date
US10396815B1 (en) 2019-08-27
WO2020139450A1 (en) 2020-07-02
US10790849B2 (en) 2020-09-29
US20200212929A1 (en) 2020-07-02
EP3956987A1 (en) 2022-02-23

Similar Documents

Publication Publication Date Title
US10790849B2 (en) RFDAC (RF (Radio Frequency) DAC (Digital-to-Analog Converter)) with improved efficiency and output power
US10516424B2 (en) Signal processing arrangement for a transmitter
US11962317B2 (en) Noise shaping in multi-stage analog-to-digital converters
JP7328208B2 (ja) 受信バンド・ノッチを有する任意ノイズ・シェーピング送信機
US10027356B2 (en) Zero-cross-pre-distortion (ZCPD) algorithm for DTC based polar DTx
US20230231585A1 (en) Hybrid Distortion Suppression System and Method
US10897236B2 (en) Wideband signal buffer
CN112119618B (zh) 用于发射器的信号处理装置和用于这种装置的方法
US11881877B2 (en) Spur compensation method and system
US10601437B1 (en) CDAC (capacitive DAC (digital-to-analog converter)) unit cell for multiphase RFDAC (radio frequency DAC)
US11102035B1 (en) Method and apparatus for envelope shaping of multi-carrier signal in envelope tracking transmission
US10615749B2 (en) Modulator
WO2021091619A1 (en) 6-phase digitally assisted harmonic rejection transceiver using rf interpolation
US9614713B1 (en) Transmit amplitude and phase modulation based on two constant-amplitude phasors
US20240022264A1 (en) Polar coder for channel encoding chain for wireless communications
US20240106467A1 (en) Envelope tracking for radio frequency (rf) front end modules
JP2018510585A (ja) アクティブフィードバックを用いたベースバンドフィルタのための線形化方式

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination