CN113178140A - 一种显示面板及显示装置 - Google Patents
一种显示面板及显示装置 Download PDFInfo
- Publication number
- CN113178140A CN113178140A CN202110462282.7A CN202110462282A CN113178140A CN 113178140 A CN113178140 A CN 113178140A CN 202110462282 A CN202110462282 A CN 202110462282A CN 113178140 A CN113178140 A CN 113178140A
- Authority
- CN
- China
- Prior art keywords
- fixed potential
- display area
- pixel circuits
- pixel circuit
- potential line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000003287 optical effect Effects 0.000 claims abstract description 23
- 238000002834 transmittance Methods 0.000 claims abstract description 19
- 239000004065 semiconductor Substances 0.000 claims description 39
- 239000002184 metal Substances 0.000 claims description 6
- 229910052751 metal Inorganic materials 0.000 claims description 6
- 230000007704 transition Effects 0.000 claims 2
- 239000010410 layer Substances 0.000 description 31
- 239000003990 capacitor Substances 0.000 description 24
- 238000003860 storage Methods 0.000 description 20
- 230000000694 effects Effects 0.000 description 11
- 238000010586 diagram Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 10
- 230000008569 process Effects 0.000 description 9
- 230000008859 change Effects 0.000 description 5
- 230000003071 parasitic effect Effects 0.000 description 5
- 239000000463 material Substances 0.000 description 4
- 239000011159 matrix material Substances 0.000 description 4
- 230000008054 signal transmission Effects 0.000 description 4
- 238000009827 uniform distribution Methods 0.000 description 4
- 238000007599 discharging Methods 0.000 description 3
- 239000011229 interlayer Substances 0.000 description 3
- 238000011160 research Methods 0.000 description 3
- 230000009467 reduction Effects 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 239000006185 dispersion Substances 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 238000011112 process operation Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
- G09F9/33—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/14—Solving problems related to the presentation of information to be displayed
- G09G2340/145—Solving problems related to the presentation of information to be displayed related to small screens
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本申请实施例提供一种显示面板及显示装置,包括常规显示区及用于设置光学功能元件的功能显示区;常规显示区包括多个第一像素电路及多条第一固定电位线,第一固定电位线与第一像素电路电连接;功能显示区包括多个第二像素电路及多个第二固定电位线,第二固定电位线与第二像素电路电连接;其中,相邻两条第一固定电位线之间设置有m1组第一像素电路组,相邻两条第二固定电位线之间设置有m2组第二像素电路组;m1、m2均为大于等于1的正整数且m2>m1。在本申请实施例中,减少功能显示区内第二固定电位线的数量,可以提高功能显示区的光透过率,同时可以确保功能显示区与常规显示区的亮度均一性,因此兼顾了功能显示区的透光率和显示面板的显示均一性。
Description
【技术领域】
本申请涉及显示技术领域,尤其涉及一种显示面板及显示装置。
【背景技术】
随着消费者需求的增加,全面屏显示逐渐成为主流的显示技术。现有的全面屏显示通常在显示区内设置透光显示区,透光显示区所在位置用于设置光学器件,由于透光显示区未设置在非显示区,则显示屏的边框变窄,进而可以实现全面屏显示。同时为了提高视觉体验,通常需要将透光显示区也设置为具备显示功能。为了提高透光显示区的透光率,需要尽可能减少透光显示区的遮光面积,而现有设计在减少透光区遮光面积的同时会造成显示不均的问题。如何能够保证透光显示区既具备良好的显示效果又具有较高的透光率,成为亟待解决的问题。
【申请内容】
有鉴于此,本申请实施例提供了一种显示面板及显示装置,以解决以上问题。
第一方面,本申请实施例提供一种显示面板,其包括常规显示区和功能显示区,功能显示区所在区域用于设置光学功能元件;常规显示区包括多个第一像素电路及多条第一固定电位线,第一固定电位线沿第一方向延伸且沿第二方向排布,第一固定电位线与第一像素电路电连接;功能显示区其包括多个第二像素电路及多条第二固定电位线,第二固定电位线沿第三方向延伸且沿第四方向排布,第二固定电位线与第二像素电路电连接;其中,相邻两条第一固定电位线之间设置有m1组第一像素电路组,第一像素电路组包括沿第一方向排布的多个第一像素电路;相邻两条第二固定电位线之间设置有m2组第二像素电路组,第二像素电路组包括沿第三方向排布的多个第二像素电路;m1、m2均为大于等于1的正整数且m2>m1。
第二方面,本申请实施例提供一种显示装置,包括如第一方面提供的显示面板及光学功能元件,光学功能元件设置在显示装置对应功能显示区的位置。
在本申请实施例中,通过减少功能显示区内的第二固定电位线的数量,可以提高功能显示区的光透过率,同时可以确保功能显示区与常规显示区的亮度均一性,因此兼顾了功能显示区的透光率和显示面板的显示均一性。
【附图说明】
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本申请实施例提供的一种显示面板的示意图;
图2为本申请实施例提供的另一种显示面板的示意图;
图3为图1及图2中CC区域的一种局部放大图;
图4为本申请实施例提供的一种显示面板的局部放大图;
图5为本申请实施例提供的另一种显示面板的局部放大图;
图6为本申请实施例提供的又一种显示面板的局部放大图;
图7为本申请实施例提供的再一种显示面板的局部放大图;
图8为图7所示显示面板的电流示意图;
图9为本申请实施例提供的一种显示面板中第一像素电路及第二像素电路的等效电路图;
图10为图9所示的像素电路的实际结构及布局示意图;
图11为图10的局部剖面示意图;
图12为沿图10中MN方向的剖面示意图;
图13为沿图10中M’N’方向的剖面示意图;
图14为本申请实施例提供的还一种显示面板的局部放大图;
图15为本申请实施例提供的一种显示装置的示意图。
【具体实施方式】
为了更好的理解本申请的技术方案,下面结合附图对本申请实施例进行详细描述。
应当明确,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本申请保护的范围。
在本申请实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本申请。在本申请实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
本说明书的描述中,需要理解的是,本申请权利要求及实施例所描述的“基本上”、“近似”、“大约”、“约”、“大致”“大体上”等词语,是指在合理的工艺操作范围内或者公差范围内,可以大体上认同的,而不是一个精确值。
应当理解,尽管在本申请实施例中可能采用术语第一、第二、第三等来固定电位线,但这些固定电位线不应限于这些术语。这些术语仅用来将固定电位线彼此区分开。例如,在不脱离本申请实施例范围的情况下,第一固定电位线也可以被称为第二固定电位线,类似地,第二固定电位线也可以被称为第一固定电位线。
本案申请人通过细致深入研究,对于现有技术中所存在的问题,而提供了一种解决方案。
发明人通过对现有具备全面屏显示效果的显示面板及显示装置进行研究分析发现,导致透光显示区与常规显示区之间存在显示亮度明显差别的原因存在至少以下三种情况:
第一种情况为,一种解决方案可以将将透光显示区中的作为反射电极的阳极的面积进行缩减。而为了保证透光显示区具备较高的显示亮度,就需要为透光显示区的发光二极管提供较高的发光驱动电流,这会导致发光二极管中的发光材料性能衰减严重,进而导致透光显示区亮度衰减严重。因此,现有设计的显示面板及显示装置在使用一段时间后,就会出现透光显示区与常规显示区的显示亮度存在明显差异。
第二种情况为,另一种解决方案可以将将透光显示区中的至少部分信号线的宽度进行缩减,信号线的宽度减小会使得该些信号线的电阻变大,也就会造成该些信号线在传输信号时存在较大的压降,进而使得透光显示区中的像素亮度显示不均,且与常规显示区的显示亮度存在明显差异。
第三种情况为,另一种解决方案可以将透光显示区中的像素电路中的存储电容的面积进行缩减,则存储电容无法稳定的存储电位。这会导致像素电路中的部分晶体管产生漏电流,进而使得透光显示区中的像素亮度显示不稳定,且与常规显示区的显示亮度存在明显差异。
以上原因导致在增加透光显示区透光率的同时会造成显示不均的问题,而基于以上问题的设计人员为了实现透光显示区与常规显示区的显示均一性,开始转向对显示面板的整体像素密度进行降低的研究。而本申请所提供的实施例突破性的改变相邻特定固定电位线之间像素电路组的个数,在保证对显示均一性影响微乎其微的前提下,增加了透光显示区(以下称为功能显示区)的透光率。
本申请实施例提供一种显示面板及显示装置。
图1为本申请实施例提供的一种显示面板的示意图,图2为本申请实施例提供的另一种显示面板的示意图,图3为图1及图2中CC区域的一种局部放大图。其中,CC区域为包含常规显示区01的部分和功能显示区02的部分的区域。
如图1及图2所示,本申请实施例提供的显示面板包括常规显示区01和功能显示区02。功能显示区02所在区域用于设置光学功能元件,则常规显示区01可以进行发光显示,而功能显示区02除能够与常规显示区01一起实现发光显示功能外,还可以实现光学信号传输功能,如拍照、生物特征识别、照明等功能中的至少一者。
需要说明的是,功能显示区02可以如图1及图2所示为矩形形状,也可以为椭圆形、圆形等其他形状,对此,本申请不做限定。
请参考图3,常规显示区01包括多个第一像素电路11、多个第一发光二极管12及多条第一固定电位线13。其中,第一像素电路11与至少一个第一发光二极管12电连接,第一发光二极管12可以为有机发光二极管,也可以为微型发光二极管,第一像素电路11可以为第一发光二极管12提供发光所需的发光驱动电流。第一固定电位线13沿第一方向X延伸并沿第二方向Y排布,并且第一固定电位线13与第一像素电路11电连接,用于为第一像素电路11提供固定电位信号。
请继续参考图3,功能显示区02包括多个第二像素电路21、多个第二发光二极管22及多条第二固定电位线23。其中,第二像素电路21与至少一个第二发光二极管22电连接,第二发光二极管22可以为有机发光二极管,也可以为微型发光二极管,第二像素电路21可以为第二发光二极管22提供发光所需的发光驱动电流。第二固定电位线23沿第三方向X’延伸且沿第四方向Y’排布,并且第二固定电位线23与第二像素电路21电连接,用于为第二像素电路21提供固定电位信号。
如图3所示,沿第二方向Y排布的相邻两条第一固定电位线13之间设置有m1组第一像素电路组11A,第一像素电路组11A包括沿第一方向X排布的多个第一像素电路11。并且,沿第三方向X’排布的相邻两条第二固定电位线13’之间设置有m2组第二像素电路组21A,第二像素电路组21A包括沿第三方向X’排布的多个第二像素电路21。
在本申请实施例中,m1、m2均为大于等于1的正整数且m2>m1。也就是说,一条第一固定电位线13对应的第一像素电路组11A的数量小于一条第二固定电位线23对应的第二像素电路组21A的数量。例如,如图3所示的,相邻两条第一固定电位线13之间包括3个第一像素电路组11A,而相邻两条第二固定电位线23之间包括6个第二像素电路组21A。
在本申请实施例中,通过减少功能显示区02内的第二固定电位线23的数量,可以提高功能显示区02的光透过率,进而提高了功能显示区02的光信号传输可靠性。
此外,减少第二固定电位线23的数量对功能显示区02的显示效果影响非常小。一方面,第二固定电位线23传输固定电位信号,第二固定电位线23上的固定电位信号在不同时刻的衰减基本保持一致,所以对第二固定电位线23上的固定电位信号容易补偿;另一方面,第二固定电位线23可以在一定的时间段内始终保持传输固定电位信号,而无需进行频繁的充电和放电,因此避免充电过程中电位爬坡导致的充电延迟问题;再一方面,减少第二固定电位线23的密度相对于减小第二固定电位线23的宽度,并不会改变第二固定电位线23的电阻和寄生电容,因此对显示效果的影响较小。
需要说明的是,第一方向X与第三方向X’可以平行,第二方向Y与第四方向Y’也可以平行。
在本申请的一个实施例中,请参考图1及图2,常规显示区01至少部分环绕功能显示区02,例如,如图1所示,功能显示区02可以被常规显示区01完全围绕;如图2所示,功能显示区02也可以被常规显示区01部分围绕。并且,功能显示区02中至少部分区域的透光率大于常规显示区01的透光率,以确保较多的光信号可以穿过功能显示区02。
在本申请的一个实施例中,如图3所示,常规显示区01内的第一像素电路11的密度等于功能显示区02内的第二像素电路21的密度。则常规显示区01内的第一像素电路11的排布规律与功能显示区02内的第二像素电路21的排布规律相同,此处所指排列规律相同包括重复单元的组成及像素电路之间的间距等均相同。
在本实施例中,可以通过减小第二像素电路21的面积,或者减少功能显示区02内的遮光走线的方式,增加功能显示区02的光透过率,同时保证功能显示区02的显示分辨率。
图4为本申请实施例提供的一种显示面板的局部放大图。
在本申请的另一个实施例中,如图4所示,常规显示区01内的第一像素电路11的密度大于功能显示区02内的第二像素电路21的密度,并且在功能显示区02内的第二像素电路21均匀分布。或者说,在常规显示区01内的第一像素电路11与在功能显示区02内的第二像素电路21均呈均匀分布,且功能显示区02内的第二像素电路21的密度小于第一像素电路11的密度。
需要说明的是,在上述实施例中所述的第一像素电路11均匀分布及第二像素电路21均匀分布是指,第一像素电路11基本均匀分布及第二像素电路基本均匀分布。例如,分别与第一固定电位线13相邻且沿第二方向Y排布的两个第一像素电路11之间的距离大于不与第一固定电位线13相邻且沿第二方向Y排布的两个第一像素电路11之间的距离,分别与第二固定电位线23相邻且沿第二方向Y排布的两个第二像素电路21之间的距离大于不与第二固定电位线23相邻且沿第二方向Y排布的两个第二像素电路21之间的距离,则在不考虑第一固定电位线13和第二固定电位线23所占空间的情况下,第一像素电路11基本均匀排布且第二像素电路21也基本均匀排布。
在本实施例中,通过将功能显示区02内的第二像素电路21的密度设置的相对较小,可以显著增加功能显示区02的光透过率。
图5为本申请实施例提供的另一种显示面板的局部放大图。
在本申请的又一个实施例中,如图5所示,常规显示区01内的第一像素电路11的密度大于功能显示区02内的第二像素电路21的密度;并且在功能显示02区内的至少两个第二像素电路21构成像素电路簇021,像素电路簇021中相邻的第二像素电路21之间的距离小于相邻像素电路簇021之间的距离。其中,同一像素电路簇021中的至少两个第二像素电路21与同一第二固定电位线23电连接。
在本申请实施例中,功能显示区02内的第二像素电路21不是以单个为单位均匀分布,而是可以以像素电路簇021为单元呈均匀分布,则本实施例中第二像素电路21的密度小于第一像素电路11的密度可以理解为,功能显示区02对应的面积值为第一面积,则第二像素电路21在第一面积内所设置的个数少于第一像素电路11在第一面积内所设置的个数。
例如,如图5所示,在功能显示区02中,沿第一方向X排布的相邻两个像素电路簇021之间的间隔距离大于像素电路簇021沿第一方向X的宽度,则如图5所示,沿第一方向X相邻排布的两个像素电路簇021中,上侧像素电路簇021内的下边一个的第二像素电路21与下侧像素电路簇021内的上边一个第二像素电路21之间的距离大于一个像素电路簇021的宽度。在功能显示区02中,沿第二方向Y排布的相邻两个像素电路簇021之间的间隔距离大于像素电路簇021沿第二方向Y的宽度,则如图5所示,沿第二方向Y相邻排布的两个像素电路簇021中,左侧像素电路簇021内的右边一个第二像素电路21与右侧像素电路簇021内的左边一个第二像素电路21之间的距离大于一个像素电路簇021的宽度。
而在常规显示区01内,沿第一方向X排布的多个第一像素电路11中,相邻第一像素电路11之间的间隔距离基本相等,且沿第二方向Y排布的多个第一像素电路11中,相邻第一像素电路11之间的间隔距离也基本相等。此处所指基本相等是指,在不考虑第一固定电位线13和第二固定电位线23所占空间的情况下,第一像素电路11之间的间隔距离基本相等,且该间隔距离明显小于像素电路簇021的宽度。
此外,请继续参考图5,为了避免功能显示区01内的显示不均,功能显示区01中的像素电路簇021错位排布,即沿第二方向Y排布的多个像素电路簇021间隔排布且相邻像素电路簇021之间包括间隔空白区域,且沿第一方向X排布的多个像素电路簇021也间隔排布且相邻像素电路簇021之间包括间隔空白区域。而在第一方向X上,像素电路簇021与间隔空白区域相邻排布。由于像素电路簇021错位排布,则像素电路簇021中的第二像素电路21也错位排布,例如,像素电路簇021中包括分别为红色子像素、绿色子像素及蓝色子像素提供发光驱动电流的三个第二像素电路21,则为多个红色子像素分别提供发光驱动电流的多个第二像素电路21错位排布、为多个绿色子像素分别提供发光驱动电流的多个第二像素电路21错位排布、且为多个蓝色子像素分别提供发光驱动电流的多个第二像素电路21也错位排布。
在常规显示区01中,第一像素电路11呈矩阵排布,即第一像素电路11沿第一方向X依次排布且第一像素电路11沿第二方向Y依次排布。则为多个红色子像素分别提供发光驱动电流的多个第一像素电路11呈矩阵排布、为多个绿色子像素分别提供发光驱动电流的多个第一像素电路11呈矩阵排布、且为多个蓝色子像素分别提供发光驱动电流的多个第一像素电路11也呈矩阵排布。
在本实施例中,相邻两条第二固定电位线23之间的距离增加,可以降低衍射现象对功能显示区02所在区域的光学信号采集的影响。根据就近原则,每条第二固定电位线23与其所负载的第二像素电路21之间的距离也未增加,但是功能显示区01的透光率增加了。
并且,像素电路簇021内的至少两个第二像素电路21分别电连接至少两种发光颜色的第二发光二极管12,则功能显示区02在通过减小第二像素电路21密度较高的光透过率的同时,能够保证功能显示区01内具有较好的白平衡效果。
此外,在本实施例中,若将沿第一方向X排布的多个像素电路簇021视为一个像素电路簇组,则如图5所示,虽然相邻两条第二固定电位信号线23之间的像素电路簇组增加为了2个像素电路簇组,但是由于是将像素电路簇021进行了错位排布,实际对于单独每条第二固定电位线23而言,其所负载的像素电路簇021并未增加。在本实施例中,由于第二固定电位线34所负载的第二像素电路21并未增加,则第二固定电位线23的负载电流也没有增加,保证了第二像素电路21能够获得稳定的固定电位信号。
图6为本申请实施例提供的又一种显示面板的局部放大图。
在本申请的再一个实施例中,如图6所示,功能显示区02包括透光显示区02A和过渡显示区02B,过渡显示区02B位于常规显示区01与透光显示区01A之间。其中,透光显示区02A与过渡显示区02B内均设置有第二发光二极管22,但是,功能显示区02内的第二像素电路21设置在过渡显示区02B内,也就是,透光显示区02A内的第二发光二极管22所电连接的第二像素电路21设置在过渡显示区02B内。如图6所示,位于过渡显示区02B的部分第二像素电路21与位于过渡显示区02B的第二发光二极管22电连接并为其提供发光驱动电流,另一部分第二像素电路21与位于透光显示区02A的第二发光二极管22电连接并为其提供发光驱动电流。
需要说明的是,图6将位于过渡显示区02B的第二发光二极管22与其所电连接的第二像素电路21示意为两者交叠,但是过渡显示区02B的第二发光二极管22与其所电连接的第二像素电路21不一定交叠,两者只要实现电连接即可。例如,第二发光二极管22可以在过渡显示区02B均匀分布,且其密度可以与常规显示区01内的第一发光二极管12的密度相同。
在本实施例中,位于过渡显示区02B的第二像素电路21的密度大于位于常规显示区01的第一像素电路11的密度,并且相邻第一固定电位线13之间的距离与相邻第二固定电位线23之间的距离相等。
例如,如图6所示,示例性的,位于过渡显示区02B的第二像素电路21的密度基本是位于过渡显示区02B的第二发光二极管22的密度的两倍,并且过渡显示区02B内的第二像素电路21呈矩阵均匀分布且常规显示区01内的第一像素电路11也呈矩阵均匀分布,则在第二方向Y上,过渡显示区02B内的第二像素电路21的密度是常规显示区01内第一像素电路11的密度的两倍。此时,相邻两条第二固定电位线23之间的距离可以与相邻两条第一固定电位线13之间距离相等,且相邻两条第二固定电位线23之间的第二像素电路21的列数为相邻两条第一固定电位线13之间的第一像素电路11的列数的两倍。
在本实施例的一种实现方式中,请继续参考图6,沿显示面板的厚度方向,第二固定电位线23与透光显示区02A无交叠,也就是,透光显示区02A内不设置第二固定电位线23。
在本实施例中,透光显示区02A内未设置第二像素电路21以及相关的信号线,则其具有更好的光透过率。并且在本实施例中,过渡显示区02B内的第二固定电位信号线23的密度和常规显示区01内的第一固定电位线13的密度一致的。则从宏观上来看,为像素电路提供固定电位信号的固定电位线上的电阻分布是均匀的,而未增加局部电阻,也就可以从一定程度上避免不同位置处固定电位线上的压降差异,因此能够进一步提升显示面板的显示均一性。
需要说明的是,在上述实施例中所述的第一像素电路11均匀分布及第二像素电路21均匀分布是指,第一像素电路11基本均匀分布及第二像素电路基本均匀分布。例如,分别与第一固定电位线13相邻且沿第二方向Y排布的两个第一像素电路11之间的距离大于不与第一固定电位线13相邻且沿第二方向Y排布的两个第一像素电路11之间的距离,分别与第二固定电位线23相邻且沿第二方向Y排布的两个第二像素电路21之间的距离大于不与第二固定电位线23相邻且沿第二方向Y排布的两个第二像素电路21之间的距离,则在不考虑第一固定电位线13和第二固定电位线23所占空间的情况下,第一像素电路11基本均匀排布且第二像素电路21也基本均匀排布。
在本申请的一个实施例中,如图3-6所示,第一方向X与第三方向X’平行,第二方向Y与第四方向Y’平行,且第一方向X与第二方向Y垂直。也就是,第一固定电位线13与第二固定电位线23平行,第一固定电位线13的排布方向与第二固定电位线23的排布方向相同。
在本实施例的一种实现方式中,如图3-6所示,第二固定电位线23与一条第一固定电位线13沿第二方向Y对齐,且该第二固定电位线23与该第一固定电位线13连接。可以理解为,在本实现方式中,第二固定电位线23与其所对齐且连接的第一固定电位线11为同一电位线分别位于功能显示区02与常规显示区01的不同部分。
图7为本申请实施例提供的再一种显示面板的局部放大图,图8为图7所示显示面板的电流示意图。
在本实施例的另一种实现方式中,如图7所示,第二固定电位线23与任意一条第一固定电位线13在第二方向Y上错位。可以理解为,在本实现方式中,第二固定电位线23与第一固定电位线11为分别位于功能显示区02与常规显示区01的固定电位线且不沿第二方向Y连续。
请结合图7与图8,当第二固定电位线23与第一固定电位线13不沿第二方向Y连续时,即两者存在错位时,则第一固定电线13传输的电流I1沿第二方向Y传输且在流向第二固定电位线23时,会导出一个流向与第二方向Y交叉的电流I2,那么到达第二固定电位线23的电流变为电流I3,I3<I1。或者当第二固定电线23传输的电流I3沿第二方向Y传输且在流向第一固定电位线13时的电流变为I1,I1<I3。即相当于将原本在第一固定电位线23和第二固定电位线13的压降分散至连接错位的第二固定电位线23与第一固定电位线13的连接部分,压降分散化可以提升显示均一性。
在本实现方式的一种具体方案中,第一固定电位线13及第二固定电位线23与蓝色子像素相邻。由于当前蓝色子像素所采用的发光材料采用效率较低的荧光发光材料,因此,为了保证蓝色子像素的发光亮度,其所对应的第一像素电路11和第二像素电路21中的固定电位信号与数据电压信号的跨压最大。将固定电位信号线设置在蓝色子像素的附近可以尽量降低蓝色子像素的显示不均。
进一步的,第一固定电位线13及第二固定电位线23设置在蓝色子像素与绿色子像素之间。由于绿色子像素对显示亮度的贡献最大,其显示不均最容易被察觉,因此,将第一固定电位线13及第二固定电位线23设置为与绿色子像素相邻,对于白画面或者其他高亮度画面的显示均一性提升有明显效果。
图9为本申请实施例提供的一种显示面板中第一像素电路及第二像素电路的等效电路图。
在本申请中,如图9所示,第一像素电路11包括第一驱动晶体管Td,第一驱动晶体管Td用于产生驱动第一发光二极管12发光的发光驱动电流。第二像素电路21包括第二驱动晶体管Td’,第二驱动晶体管Td’用于产生驱动第二发光二极管22发光的发光驱动电流。
在本申请的一个实施例中,请参考图9,第一像素电路11还包括至少一个第一复位晶体管,第一驱动晶体管Td中的控制端与第一复位晶体管的输出端电连接,和/或第一发光二极管12的阳极与第一复位晶体管的输出端电连接。第二像素电路21还包括至少一个第二复位晶体管T0’,第二驱动晶体管Td’中的控制端与第二复位晶体管T0’的输出端电连接,和/或,第二发光二极管22的阳极与第二复位晶体管的输出端电连接。
在本申请实施例的一种实现方式中,第一像素电路11包括两个第一复位晶体管T0和T5。第一复位晶体管T0的输出端与第一驱动晶体管Td的控制端电连接且第一复位晶体管T0的输入端V0接收复位信号并将复位信号传输至驱动晶体管Td的控制端,以对驱动晶体管Td的控制端进行复位。第一复位晶体管T5的输出端与第一发光二极管12的阳极电连接且第一复位晶体管T5的输入端V5接收复位信号并将复位信号传输至第一发光二极管12的阳极,以对第一发光二极管12的阳极进行复位。
在本申请实施例的另一种实现方式中,第二像素电路21包括两个第二复位晶体管T0’和T5’。第二复位晶体管T0’的输出端与第二驱动晶体管Td’的控制端电连接且第二复位晶体管T0’的输入端V0’接收复位信号并将复位信号传输至驱动晶体管Td的控制端,以对第二驱动晶体管Td’的控制端进行复位。第二复位晶体管T5’的输出端与第二发光二极管22的阳极电连接且第二复位晶体管T0’的输入端V5’接收复位信号并将复位信号传输至第二发光二极管22的阳极,以对第二发光二极管22的阳极进行复位。
在本申请的一个实施例中,请继续参考图9,第一像素电路11还包括第一电源电压晶体管T1,第一电源电压晶体管T1的输出端与第一驱动晶体管Td电连接;具体地,第一电源电压晶体管T1的输出端可以与第一驱动晶体管Td的输入端V1电连接,第一电源电压晶体管T1的输入端V1接收电源电压并将电源电压传输至第一驱动晶体管T1。第二像素电路21包括第二电源电压晶体管T1’,第二电源电压晶体管T1’的输出端与第二驱动晶体管Td’电连接;具体地,第二电源电压晶体管T1’的输出端可以与第二驱动晶体管Td’的输入端电连接,第二电源电压晶体管T1’的输入端V1’接收电源电压信号并将电源电压信号传输至第二驱动晶体管Td’。
需要说明的是,本申请中的第一像素电路11和第二像素电路21可以为相同的电路结构,如图9所示,第一像素电路11可以包括第一驱动晶体管Td、第一复位晶体管T0/T5、第一电源电压晶体管T1、第一数据电压写入晶体管T2、第一阈值抓取晶体管T3、第一发光控制晶体管T4及第一存储电容C;第二像素电路21可以包括第二驱动晶体管Td’、第二复位晶体管T0’/T5’、第二电源电压晶体管T1’,第二数据电压写入晶体管T2’、第二阈值抓取晶体管T3’、第二发光控制晶体管T4’及第二存储电容C’。并且第二数据电压写入晶体管T2的输入端V2’与第一数据电压写入晶体管T1的输入端V1’可以连接相同类型的信号线。
此外,本申请中的第一像素电路11和第二像素电路21可以为不同的电路结构。以下,以图9所示的第一像素电路11为例对第一像素电路11的工作过程进行说明。
其中,以图9所示的第一像素电路11中的第一驱动晶体管Td、第一复位晶体管T0/T5、第一电源电压晶体管T1,第一数据电压写入晶体管T2、第一阈值抓取晶体管T3、第一发光控制晶体管T4均为P型晶体管为例进行说明。在其他可选的实施方式中,第一驱动晶体管Td、第一复位晶体管T0/T5、第一电源电压晶体管T1,第一数据电压写入晶体管T2、第一阈值抓取晶体管T3、第一发光控制晶体管T4还可以均为N型晶体管,或者部分为P型晶体管,部分为N型晶体管。
其中,一个第一复位晶体管T0的输出端与第一驱动晶体管Td的控制端S0电连接;另一个第一复位晶体管T5的输出端与第一发光二极管12的阳极电连接。第一电源电压晶体管T1的输出端与发光驱动晶体管Td的输入端电连接,第一电源电压晶体管T1的输入端V1与第一存储电容C的一个极板电连接,第一驱动晶体管Td的控制端与第一存储电容C的另一个极板电连接。第一数据电压写入晶体管T2的输入端V2接收数据电压,输出端与第一驱动晶体管Td的输入端电连接。第一阈值抓取晶体管T3的输入端与第一驱动晶体管Td的输出端电连接,输出端与第一驱动晶体管Td的控制端电连接。第一发光控制晶体管T4的输入端与第一驱动晶体管Td的输出端电连接,输出端与第一发光二极管12电连接。
图9所示的第一像素电路11的工作过程可以包括复位阶段、数据电压写入阶段及发光阶段。
在复位阶段,第一复位晶体管T0在其控制端S0的控制下开启,并且其输入端V0接收复位信号,则复位信号写入第一驱动晶体管Td的控制端。在其他实施例中,若第一复位晶体管T5在其控制端S5的控制下开启且其输入端V5接收复位信号,则第一发光二极管12的阳极也被写入复位信号。
在数据电压写入阶段,第一电源电压晶体管T1在其控制端S1的控制下关断且第一发光控制晶体管T4在其控制端S4的控制下关断,第一数据电压写入晶体管T2在其控制端S2的控制下开启且第一阈值抓取晶体管T3在其控制端S3的控制下开启。第一数据电压写入晶体管T2的输入端V2接收数据电压Vdata,由于数据电压Vdata的电位高于第一存储电容C存储的复位信号的电位,则第一驱动晶体管Td开启并且数据电压Vdata写入第一驱动晶体管Td的控制端。直至第一驱动晶体管Td的控制端电压为Vdata-∣Vth∣时,第一驱动晶体管Td关闭,第一存储电容C能够存储数据电压写入阶段结束时第一驱动晶体管Td的控制端所电连接的电位Vdata-∣Vth∣。另外,在本申请的另一个实施例中,在复位阶段,第一复位晶体管T5的控制端S5接收截止信号;在数据电压写入阶段,第一复位晶体管T5的控制端S5接收导通信号控制第一复位晶体管T5开启且第一复位晶体管T5的输入端V5接收复位信号,则在数据电压写入阶段同时完成对第一发光二极管12的阳极复位。
在发光阶段,第一数据电压写入晶体管T2在其控制端S2的控制下关断且第一阈值抓取晶体管T3在其控制端S3的控制下关断,第一电源电压晶体管T1在其控制端S1的控制下开启且第一发光控制晶体管T4在其控制端S4的控制下开启。第一电源电压晶体管T1的输入端V1接收电源电压VDD,则电源电压传输至发光驱动晶体管Td的输入端,电源电压VDD的电位大于数据电压Vdata的电位,则第一驱动晶体管Td产生发光驱动电流并通过第一发光控制晶体管T4传输至第一发光二极管12。此时,第一驱动晶体管Td所产生的发光驱动电流为:Ids=K*(VDD-Vdata)^2。
需要说明的是,图9仅示意出了一种第一像素电路11及第二像素电路的等效电路图,本申请中的第一像素电路11和第二像素电路21的具体结构还可以是其他形式。
在本申请的一个实施例中,第一复位晶体管T0的输入端V0与第一固定电位线13电连接,也就是,第一固定电位线13所接收的固定电位信号可以为复位信号,并且第一固定电位线13可以为第一复位晶体管T0的输入端V0提供复位信号;第二复位晶体管T0’的输入端V0’与第二固定电位线23电连接,也就是,第二固定电位线23所接收的固定电位信号可以为复位信号,并且第二固定电位线23可以为第二复位晶体管T0’的输入端V0’提供复位信号。
在本实施例中,当功能显示区02中相邻第二固定电位线23之间的第二像素电路组21A的数量相较于常规显示区02中相邻第一固定电位线13之间的第一像素电路组11A的数量增加时,相当于并联的第二固定电位线23的数量减小,对应的并联的第二固定电位线23的电阻增加了。但是,发明人经研究发现,由于第二固定电位线23传输的是作为复位信号的固定电位信号,并联的第二固定电位线23的电阻增加并不会对第二像素电路21产生的发光驱动电流产生明显影响。以下将进行详细说明。
一方面,由于作为复位信号的固定电位信号的压降水平很低,因此,并联的第二固定电位线23的电阻增加对第二像素电路21中第一复位晶体管T0的复位过程几乎没有影响。
这里以微元法进行分析,根据计算压降的公式△V=I*R,第二固定电位线23上的压降取决与流过第二固定电位线23的电流和第二固定电位线23的电阻,其中,△V为第二固定电位线23上的压降、I为第二固定电位线23上电流、R为第二固定电位线23上的电阻。
当对第一驱动晶体管Td的控制端及第二驱动晶体管Td’的控制端进行复位时,实际是分别对与第一驱动晶体管Td的控制端电连接的第一存储电容进行充电和对与第二驱动晶体管Td’的控制端电连接的第二存储电容C’进行充电。以图3-图4、图6-图7及图14所示的实施例为例进行说明,常规显示区01中的一条第一固定电位线13相当于为3组第一像素电路组11A中的第一存储电容C进行充电,功能显示区02中的一条第二固定电位线23相当于为为6组第二像素电路组21A中的第二存储电容C’进行充电。而由于第一存储电容C和第二存储电容C’的容值很小且第二固定电位线23的电阻值很低,因此,相较于常规显示区01来说,虽然功能显示区02的第二固定电位线23的压降增加,但是第一固定电位线13与第二固定电位线23上的压降差异几乎可以忽略不计。
例如,以有机发光显示面板为例进行说明,第一存储电容C与第二存储电容C’的容值均为pF数量级且复位阶段的时间为μs数量级,第一驱动晶体管Td的控制端及第二驱动晶体管Td’的控制端的电位从上一帧的数据电压到本帧的复位信号电压的电压差在10V以内,因此可计算得出在复位阶段对第一驱动晶体管Td的控制端及第二驱动晶体管Td’的控制端充电的电流为μA数量级。而传输复位信号的第一固定电位线13和第二固定电位线23的材质通常为Ti/Al/Ti,其方阻为10-2Ω/□数量级,因此,第一固定电位线13的压降差异和第二固定电位线23的压降差异均在10-2μV数量级,几乎可以忽略不计。而即便传输复位信号的第一固定电位线13和第二固定电位线23的材质为Mo,其方阻也就为10-1Ω/□数量级,因此,第一固定电位线13的压降差异和第二固定电位线23的压降差异在10-1μV数量级,仍然可以忽略不计。此外,有机发光显示面板中,作为复位信号的固定电位信号通常为-2V左右,第一固定电位线13在复位阶段的压降差异和第二固定电位线23在复位阶段的压降差异与复位信号的电压值的比例小到可以忽略不计了。
当也需要对第一发光二极管12的阳极和第二发光二极管22的阳极进行复位时,为了减小流过第二固定电位线23上的电流,在本实施例中,可以将对第一驱动晶体管Td的控制端及第二驱动晶体管Td’的控制端进行复位的过程与对第一发光二极管12的阳极和第二发光二极管22的阳极进行复位的过程分时的进行。例如,对第一驱动晶体管Td的控制端及第二驱动晶体管Td’的控制端进行复位的过程在复位阶段进行,对第一发光二极管12的阳极和第二发光二极管22的阳极进行复位的过程在数据电压写入阶段进行。那么,即便对第一发光二极管12的阳极和第二发光二极管22的阳极进行复位时,第一固定电位线13和第二固定电位线23上压降差异较大,也不会影响用于产生发光驱动电流的第一驱动晶体管Td及第二驱动晶体管Td’各端电位。
另一方面,作为复位信号的固定电位信号不直接影响发光驱动电流的产生,因此对发光驱动电流的影响微乎其微,也就是第二固定电位线23所传输的固定电位信号的变化对第二发光二极管22产生的发光驱动电流的影响微乎其微。
首先,在非纯色画面中,上一帧中各个的第二驱动晶体管Td’的控制端的电位差异相差甚远,而第二固定电位线23上压降相较于该电位差异可以忽略不计。在纯色画面中,虽然相同颜色的子像素的目标数据电压是相同的且此时第二驱动晶体管Td’的控制端的复位信号电位会影响发光驱动电流的产生,但是在复位阶段对第二存储电容C’进行充电是一个先快后慢的过程,充电时间越久则第二驱动晶体管Td’的控制端的电位越接近复位信号,而第二存储电容C’在复位阶段进行充电的时间对第二驱动晶体管Td’的控制端的电位的影响远远大于第二固定电位线23上的压降对第二驱动晶体管Td’的控制端的电位的影响。
其次,虽然在数据电压写入阶段,第一驱动晶体管Td的控制端与第二驱动晶体管Td’的控制端的复位信号不同会导致实际充入第一驱动晶体管Td的控制端与第二驱动晶体管Td’的控制端的数据电压不同,但是,第一像素电路11中各个第一驱动晶体管Td的阈值电压的差异以及第二像素电路21中各个第二驱动晶体管Td’的阈值电压的差异所导致发光驱动电流差异的影响也远大于第二固定电位线23上的压降所导致发光驱动电流差异的影响。
再一方面,第一固定电位线13和第二固定电位线23传输作为复位信号的固定电位信号的所传输的复位信号是固定电位信号,而非脉冲信号,因此第一固定电位线13和第二固定电位线23无需进行频繁的充电和放电,能够减少第一固定电位线13和第二固定电位线23的数量分别对于第一固定电位线13和第二固定电位线23的负载的影响。并且,减少第二固定电位线23的数量也就是减少了功能显示区02的第二固定电位线23的寄生电容,因此,即便单条第二固定电位线23的负载,也未增加所有第二固定电位线23的总负载,因此对发光驱动电流的影响也是微乎其微。
因此,综上所述,本申请的第一固定电位线13及第二固定电位线23传输固定电位信号时,能够减少功能显示区02非透光部分面积,在增加功能显示区02的透光率的同时对显示亮度基本无的影响,保证了功能显示区02的显示均一性以及功能显示区02与常规显示区01显示亮度的均一性。即,本申请提供的具有功能显示区02的显示面板兼顾了显示效果和透光率,解决了制约屏下光学传感器技术的巨大难题。
需要强调的是,本申请实施例所提供的技术方案的优势在功能显示区02与常规显示区01的像素密度基本相等的显示面板尤为突出。显示面板中的功能显示区02与常规显示区01的像素密度基本相等时,为了正常的显示功能,数据信号线与扫描信号均无法减少,而若要使得数据电压信号线和扫描线变窄会影响扫描线和数据电压信号线上的寄生电容,进而导致线充效果变差,这会使得数据电压信号偏离目标值、扫描线对第一像素电路11及第二像素电路21充电时间严重不足。而通过上述分析可知,减少传输复位信号的第二固定电位线23的数量对显示均一性的影响微乎其微,因此,在不降低功能显示区02分辨率这一终极目标实现时,减少传输复位信号的第二固定电位线23的数量的设计可以起到至关重要的作用。
在本申请的一个实施例中,功能显示区02设置在远离固定电位信号的接入端,也就是,功能显示区02与固定电位信号接入端的距离大于功能显示区02与常规显示区01中远离固定电位信号接入端一侧的距离。
由于作为复位信号的固定电位信号是由固定电位信号的接入端开始进入显示面板的常规显示区01及功能显示区02的,沿着第一固定电位线13和第二固定电位线23的延伸方向,距离固定电位信号的接入端较近的单位长度的第一固定电位线13或者第二固定电位线的电流大于固定电位信号的接入端较远的单位长度的第一固定电位线13或者第二固定电位线23的电流距离远端的电流。也就是,沿着第一固定电位线13和第二固定电位线23的延伸方向,第一固定电位线13和第二固定电位线23中距离固定电位信号的接入端较远的位置处的压降小于距离固定电位信号的接入端较近的位置处的压降。因此,将功能显示区02设置的距离固定电位信号的接入端较远,可以减小功能显示区02中的第二固定电位线与相邻的常规显示区01中的第一固定电位线13的压降差异。
基于同样的道理,若固定电位信号的接入端分别位于显示面板的相对两侧,则功能显示区02可以设置在位于显示面板中该相对两侧的中间位置。
在本实施例的一种实现方式中,(m2/m1)*H≤200,其中,H为功能显示区02中沿第一方向X排布的第二像素电路21的总行数。根据上述实施例的描述,第二固定电位线23的压降差异通常在10-2μV数量级,当功能显示区02中的第二固定电位线23的设计与常规显示区01中的第一固定电位线13的设计满足上述关系时,功能显示区01中接收到的复位信号差异最大两行第二像素电路21也在μV数量级,肉眼仍然难以察觉。基于同样的道理,常规显示区01中与功能显示区02紧邻的区域的第一固定电位信号13的压降和功能显示区02的第二固定电位信号23的压降差异也很小,因此消费者肉眼也难以看出功能显示区02与常规显示区01的亮度差异。
在本实施例的一种实现方式中,功能显示区02设置在常规显示区01远离固定电位信号的接入端的一侧。此时,功能显示区02远离固定电位信号的接入端的边缘也远离常规显示区01,即功能显示区02中的边缘不是全部与常规显示区01相邻,减少了常规显示区01与功能显示区02可能发生亮度突变的危险区的长度。
在本实施例的一种实现方式中,如图3-7所示,常规显示区01内还包括多条第三固定电位线14,第三固定电位线14沿第五方向Y1延伸且沿第六方向X1排布,第三固定电位线14与至少两条第一固定电位线13电连接。功能显示区02还包括多条第四固定电位线24,第四固定电位线24沿第七方向Y2延伸且沿第八方向X2排布,第四固定电位线24与至少两条第二固定电位线23电连接。
其中,第五方向Y1及第七方向Y2可以与第二方向Y及第四方向Y’平行,第六方向X1及第八方向X2可以与第一方向X及第二方向X’平行。也就是说,第三固定电位线14及第四固定电位线24也用于传输复位信号,并且第一固定电位线13与第三固定电位线14交叉电连接形成网状结构,第二固定电位线23与第四固定电位线24交叉电连接形成网状结构。
请结合图8,当第一固定电位线13与第三固定电位线14交叉电连接形成网状结构,第二固定电位线23与第四固定电位线24交叉电连接形成网状结构时,。第二固定电位线23及第一固定电位线13上传输的电流会分散至第三固定电位线14和第四固定电位线24,使得第一固定电位线13和第二固定电位线23上的电流相对减少,也就减小了第一固定电位线13和第二固定电位线23上的压降,压降分散化可以提升显示均一性。
在本实施例对应的一种技术方案中,第一固定电位线13与第二固定电位线23均为金属导电结构,第三固定电位线14与第四固定电位线24均为半导体导电结构。
图10为图9所示的像素电路的实际结构及布局示意图,图11为图10的局部剖面示意图,图12为沿图10中MN方向的剖面示意图,图13为沿图10中M’N’方向的剖面示意图。需要说明的是,为了避免膜层叠加过导致附图不清楚,图10中未示出第一存储电容C及第二存储电容C’的结构。
请结合图10及图11,第一像素电路11及第二像素电路12中的晶体管均包括半导体层PL、栅极GL、源极SL及漏极。晶体管的半导体层PL设置于基板上,栅极GL和半导体层PL之间设置有栅极绝缘层,源极SL和栅极GL之间设置有层间绝缘层,阳极和源极SL之间设置有平坦化层,在阳极上设置有像素限定层,在像素限定层的开口中设置有机发光层。第一发光二极管12和第二发光二极管22分别与第一像素电路11和第二像素电路21电连接,第一发光二极管12与第二发光二极管22为有机发光二极管时,均包括阳极、阴极以及位于阳极与阴极之间的有机发光层;此外,第一发光二极管12与第二发光二极管22靠近出光面一侧还包括封装层TFE。需要说明是,在一些有机发光显示面板中还设置有电容金属层,电容金属层设置于栅极GL所在膜层和源极SL所在膜层之间,电容金属层和栅极GL所在膜层之间设置第一层间绝缘层,电容金属层和源极SL所在膜层之间设置有第二层间绝缘层。
请结合图10与图12,第一像素电路11中的第一复位晶体管T0包括第一半导体结构SL1、第一栅极、第一源极及第一漏极,其中,第一栅极作为控制端与扫描线GL1电连接并且两者位于同层、第一源极作为输入端与第一固定电位线13电连接,第一漏极作为输出端与连接线CL1电连接,连接线CL1与第一驱动晶体管Td的控制端电连接。
请继续参考图10,第一像素电路11中的各个晶体管均包括第一半导体结构(半导体层PL)且各个晶体管的第一半导体结构(半导体层PL)连接在一起,如第一像素电路11中的第一驱动晶体管Td的第一半导体结构、第一复位晶体管T0的第一半导体结构、第一电源电压晶体管T1的第一半导体结构、第一数据电压写入晶体管T2的第一半导体结构、第一阈值抓取晶体管T3的第一半导体结构、第一发光控制晶体管T4的第一半导体结构连接在一起。
此外,请继续参考图10,相邻第一像素电路11中的第一半导体结构也连接在一起,其中,相邻第一像素电路11中的第一半导体结构可以通过第三固定电位线14连接在一起。其中,沿第二方向Y排布的第一像素电路11中的第一半导体结构与相邻的第三固定电位线14同层且连续设置,并且第三固定电位线14两侧的第一像素电路11中的第一半导体结构均与第三固定电位线14同层且连续设置。
并且,请继续结合图10及图12,第三固定电位线14与第一固定电位线13通过过孔连接在一起,则第一固定电位线13可以接收复位信号并通过第三固定电位线传输至第一像素电路11。
请结合图10与图13,第二像素电路21中的第二复位晶体管T0’包括第二半导体结构SL2、第二栅极、第二源极及第二漏极,其中,第二栅极作为控制端与扫描线GL2电连接、第二源极作为输入端与第二固定电位线23电连接,第二漏极作为输出端与连接线CL2电连接,连接线CL2与第二驱动晶体管Td’的控制端电连接。
请继续参考图10,第二像素电路21中的各个晶体管均包括第二半导体结构(半导体层PL)且各个晶体管的第二半导体结构(半导体层PL)连接在一起,如第二像素电路21中的第二驱动晶体管Td’的第二半导体结构、第二复位晶体管T0’的第二半导体结构、第二电源电压晶体管T1’的第二半导体结构、第二数据电压写入晶体管T2’的第二半导体结构、第二阈值抓取晶体管T3’的第二半导体结构、第二发光控制晶体管T4’的第二半导体结构连接在一起。
此外,请继续参考图10,相邻第二像素电路21中的第二半导体结构也连接在一起,其中,相邻第二像素电路21中的第二半导体结构可以通过第四固定电位线24连接在一起。其中,沿第四方向Y’排布的第二像素电路21中的第二半导体结构与相邻的第四固定电位线24同层且连续设置,并且第四固定电位线24两侧的第二像素电路21中的第二半导体结构均与第四固定电位线24同层且连续设置。
并且,请继续结合图10及图13,第四固定电位线24与第二固定电位线23通过过孔连接在一起,则第二固定电位线23可以接收复位信号并通过第四固定电位线传输至第二像素电路21。
另外,请继续参考图10,第三固定电位线14与第四固定电位线24为连续的半导体结构,只是两者分别位于常规显示区01及功能显示区。则第一像素电路11中的第一半导体结构与第二像素电路21中的第二半导体结构也可以连接在一起。
需要说明的是,沿第二方向Y排布的多个第一像素电路11中的相同功能的晶体管或者同时开启及关断的晶体管的栅极可以连接同一条扫描线,例如沿第二方向Y排布的多个第一像素电路11中的第一复位晶体管T0的第一栅极可以连接同一条扫描线GL1;沿第二方向Y排布的多个第一像素电路11中的第一数据电压写入晶体管T2的控制端S2与第一阈值抓取晶体管T3的控制端S3可以连接同一条扫描线GL2;沿第二方向Y排布的多个第一像素电路11中的第一电源电压晶体管T1的控制端S1与第一发光控制晶体管T4的控制端S4可以连接同一条扫描线GL3;沿第二方向Y排布的多个第一像素电路11中的第一复位晶体管T5的控制端S5可以连接同一条扫描线GL4,并且扫描线GL4可以与下一行的扫描线GL1复用。
沿第四方向Y’排布的多个第二像素电路21中的相同功能的晶体管或者同时开启及关断的晶体管的栅极可以连接同一条扫描线,例如沿第四方向Y’排布的多个第二像素电路21中的第二复位晶体管T0’的第二栅极可以连接同一条扫描线GL1’;沿第二方向Y排布的多个第二像素电路21中的第二数据电压写入晶体管T2’的控制端与第二阈值抓取晶体管T3’的控制端可以连接同一条扫描线GL2’;沿第二方向Y排布的多个第二像素电路21中的第二电源电压晶体管T1’的控制端与第二发光控制晶体管T4’的控制端可以连接同一条扫描线GL3;沿第二方向Y排布的多个第二像素电路21中的第二复位晶体管T5’的控制端S5可以连接同一条扫描线GL4’,并且扫描线GL4’可以与下一行的扫描线GL1’复用。
此外,并且第二方向Y与第四方向Y’平行时,沿第二方向Y排布的多个第一像素电路11及多个第二像素电路21中的相同功能的晶体管或者同时开启及关断的晶体管的栅极可以连接同一条扫描线,例如沿第二方向Y排布的多个第一像素电路11中的第一复位晶体管T0的第一栅极所连接扫描线GL1与多个第二像素电路21中的第二复位晶体管T0’的第二栅极所连接同一条扫描线GL1’为同一扫描线,同样的道理,位于同一行的扫描线GL2与扫描线GL2’为同一扫描线,位于同一行的扫描线GL3与扫描线GL3’为同一扫描线,位于同一行的扫描线GL4与扫描线GL4’为同一扫描线。
此外,沿第一方向X排布的多个第一像素电路11中第一数据电压写入晶体管T2的输入端V2可以连接同一条数据电压信号线DL1,沿第三方向X’排布的多个第二像素电路21中第二数据电压写入晶体管T2’的输入端V2’可以连接同一条数据电压信号线DL2。沿第一方向X排布的多个第一像素电路11中第一电源电压晶体管T1的输入端V1可以连接同一条电源电压信号线VL1,沿第三方向X’排布的多个第二像素电路21中第一电源电压晶体管T1’的输入端V1’可以连接可以连接同一条电源电压信号线VL2。
图14为本申请实施例提供的还一种显示面板的局部放大图。
在本实施例对应的一种技术方案中,如图3、图4、图6、图7及图14所示,相邻两条第一固定电位线13与相邻两条第三固定电位线14围成的区域内,第一像素电路11的数量为n1;相邻两条第二固定电位线23线与相邻两条第四固定电位线24围成的区域内,第二像素电路21的数量为n2;n1、n2均为大于等于2的正整数且n2>n1。例如,如图3、图4、图6及图7所示,n1=3,n2=6;如图14所示,n1=3,n2=12。
在本技术方案的一种实现方式中,如图14所示,相邻两条第三固定电位线14之间设置有s1组第三像素电路组,所述第三像素电路组包括沿所述第五方向排布的多个所述第一像素电路;相邻两条所述第四固定电位线之间设置有s2组第四像素电路组,所述第四像素电路组包括沿所述第七方向排布的多个所述第二像素电路;s1、s2均为大于等于1的正整数且s2>s1。
在本技术方案的另一种实现方式中,如图3、图4、图6及图7所示,相邻两条所述第三固定电位线之间设置有s1组第三像素电路组,所述第三像素电路组包括沿所述第五方向排布的多个所述第一像素电路,相邻两条所述第四固定电位线之间设置有s2组第四像素电路组,所述第四像素电路组包括沿所述所述第七方向排布的多个所述第二像素电路;s1、s2均为大于等于1的正整数且s2=s1。
其中,在本技术方案中,s1=1。
在本申请的一个实施例中,第一固定电位线13与第一电源电压晶体管T1的输入端V1电连接,或者与第一发光二极管12的阴极电连接;第二固定电位线23与第二电源电压晶体管T1’的输入端V1’电连接,或者与第二发光二极管22的阴极电连接。也就是,第一固定电位线13为第一电源电压晶体管T1提供电源电压或者为第一发光二极管12提供电源电压,第二固定电位线23为第二电源电压晶体管T1’提供电源电压或者为第二发光二极管22提供电源电压。
一方面,第二固定电位线23传输电源电压,则第二固定电位线23上的电源电压在不同时刻的衰减基本保持一致,所以对第二固定电位线23上的电源电压容易补偿;另一方面,第二固定电位线23可以在一定的时间段内始终保持传输固定电位信号,而无需进行频繁的充电和放电,因此避免充电过程中电位爬坡导致的充电延迟问题;再一方面,减少第二固定电位线23的密度相对于减小第二固定电位线23的宽度,并不会改变第二固定电位线23的电阻和寄生电容,因此对显示效果的影响较小。
在本实施例的一种实现方式中,功能显示区02设置在远离电源电压的接入端,也就是,功能显示区02与电源电压接入端的距离大于功能显示区02与常规显示区01中远离电源电压接入端一侧的距离。
电源电压是由电源电压的接入端开始进入显示面板的常规显示区01及功能显示区02的,沿着第一固定电位线13和第二固定电位线23的延伸方向,距离电源电压的接入端较近的单位长度的第一固定电位线13或者第二固定电位线的电流大于电源电压的接入端较远的单位长度的第一固定电位线13或者第二固定电位线23的电流距离远端的电流。也就是,沿着第一固定电位线13和第二固定电位线23的延伸方向,第一固定电位线13和第二固定电位线23中距离电源电压的接入端较远的位置处的压降小于距离电源电压的接入端较近的位置处的压降。因此,将功能显示区02设置的距离电源电压的接入端较远,可以减小功能显示区02中的第二固定电位线与相邻的常规显示区01中的第一固定电位线13的压降差异。
基于同样的道理,若电源电压的接入端分别位于显示面板的相对两侧,则功能显示区02可以设置在位于显示面板中该相对两侧的中间位置。
在本实施例对应的一种技术方案中,功能显示区02设置在常规显示区01远离电源电压的接入端的一侧。此时,功能显示区02远离电源电压的接入端的边缘也远离常规显示区01,即功能显示区02中的边缘不是全部与常规显示区01相邻,减少了常规显示区01与功能显示区02可能发生亮度突变的危险区的长度。
图15为本申请实施例提供的一种显示装置的示意图。
如图15所示,显示装置包括上述任意一个实施例提供的显示面板001。本申请实施例提供的显示装置可以为手机,此外,本申请实施例提供的显示装置也可以为电脑、电视等显示装置。
如图15所示,本申请实施例提供的显示装置还包括光学功能元件002,并且光学功能元件002设置在显示装置对应显示面板001的功能显示区02的位置。即沿显示面板001的厚度方向,光学功能元件002设置在显示面板001的功能显示区002的下方。则光学功能元件002可以通过功能显示区02向显示面板001的出光面一侧发射光线,或者可以通过功能显示区02从显示面板001的出光面一侧接收光线。
其中,光学功能元件002为光学指纹传感器、虹膜识别传感器、摄像头、手电筒中的至少一者。
在本申请实施例中,通过减少功能显示区02内的第二固定电位线23的数量,可以提高功能显示区02的光透过率,进而提高了功能显示区02的光信号传输可靠性。
在本申请实施例提供的显示装置中,减少第二固定电位线23的数量对功能显示区02的显示效果影响非常小。一方面,第二固定电位线23传输固定电位信号,第二固定电位线23上的固定电位信号在不同时刻的衰减基本保持一致,所以对第二固定电位线23上的固定电位信号容易补偿;另一方面,第二固定电位线23可以在一定的时间段内始终保持传输固定电位信号,而无需进行频繁的充电和放电,因此避免充电过程中电位爬坡导致的充电延迟问题;再一方面,减少第二固定电位线23的密度相对于减小第二固定电位线23的宽度,并不会改变第二固定电位线23的电阻和寄生电容,因此对显示效果的影响较小。
以上所述仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本申请保护的范围之内。
Claims (19)
1.一种显示面板,其特征在于,包括:
常规显示区,其包括:
多个第一像素电路;
多条第一固定电位线,所述第一固定电位线沿第一方向延伸且沿第二方向排布,所述第一固定电位线与所述第一像素电路电连接;
功能显示区,所述功能显示区所在区域用于设置光学功能元件;其包括:
多个第二像素电路;
多条第二固定电位线,所述第二固定电位线沿第三方向延伸且沿第四方向排布,所述第二固定电位线与所述第二像素电路电连接;
其中,相邻两条所述第一固定电位线之间设置有m1组第一像素电路组,所述第一像素电路组包括沿第一方向排布的多个第一像素电路;相邻两条所述第二固定电位线之间设置有m2组第二像素电路组,所述第二像素电路组包括沿第三方向排布的多个第二像素电路;m1、m2均为大于等于1的正整数且m2>m1。
2.根据权利要求1所述的显示面板,其特征在于,所述常规显示区至少部分环绕所述功能显示区,且所述功能显示区中至少部分区域的透光率大于所述常规显示区的透光率。
3.根据权利要求1所述的显示面板,其特征在于,
所述常规显示区还包括多个第一发光二极管,所述第一像素电路与至少一个所述第一发光二极管电连接;所述第一像素电路包括第一驱动晶体管及至少一个第一复位晶体管;
所述功能显示区还包括多个第二发光二极管,所述第二像素电路与至少一个所述第二发光二极管电连接;所述第二像素电路包括第二驱动晶体管及至少一个第二复位晶体管;
其中,所述第一驱动晶体管的控制端与所述第一复位晶体管的输出端电连接,和/或所述第一发光二极管的阳极与所述第一复位晶体管的输出端电连接,所述第一复位晶体管的输入端与所述第一固定电位线电连接;
所述第二驱动晶体管的控制端与所述第二复位晶体管的输出端电连接,和/或所述第二发光二极管的阳极与所述第二复位晶体管的输出端电连接,所述第二复位晶体管的输入端与所述第二固定电位线电连接。
4.根据权利要求3所述的显示面板,其特征在于,
所述常规显示区还包括多条第三固定电位线,所述第三固定电位线沿第五方向延伸且沿第六方向排布,所述第三固定电位线与至少两条所述第一固定电位线电连接;
所述功能显示区还包括多条第四固定电位线,所述第四固定电位线沿第七方向延伸且沿第八方向排布,所述第四固定电位线与至少两条所述第二固定电位线电连接。
5.根据权利要求4所述的显示面板,其特征在于,所述第一固定电位线与所述第二固定电位线均为金属导电结构,所述第三固定电位线与所述第四固定电位线均为半导体导电结构。
6.根据权利要求4所述的显示面板,其特征在于,相邻两条所述第一固定电位线与相邻两条所述第三固定电位线围成的区域内,所述第一像素电路的数量为n1;相邻两条所述第二固定电位线线与相邻两条所述第四固定电位线围成的区域内,所述第二像素电路的数量为n2;n1、n2均为大于等于2的正整数且n2>n1。
7.根据权利要求6所述的显示面板,其特征在于,相邻两条所述第三固定电位线之间设置有s1组第三像素电路组,所述第三像素电路组包括沿所述第五方向排布的多个所述第一像素电路;相邻两条所述第四固定电位线之间设置有s2组第四像素电路组,所述第四像素电路组包括沿所述第七方向排布的多个所述第二像素电路;s1、s2均为大于等于1的正整数且s2>s1。
8.根据权利要求6所述的显示面板,其特征在于,相邻两条所述第三固定电位线之间设置有s1组第三像素电路组,所述第三像素电路组包括沿所述第五方向排布的多个所述第一像素电路,相邻两条所述第四固定电位线之间设置有s2组第四像素电路组,所述第四像素电路组包括沿所述第七方向排布的多个所述第二像素电路;s1、s2均为大于等于1的正整数且s2=s1。
9.根据权利要求7或8所述的显示面板,其特征在于,s1=1。
10.根据权利要求1所述的显示面板,其特征在于,
所述常规显示区还包括多个第一发光二极管,所述第一像素电路与至少一个所述第一发光二极管电连接;所述第一像素电路包括第一驱动晶体管及第一电源电压晶体管,所述第一电源电压晶体管的输出端与所述第一驱动晶体管电连接;
所述功能显示区还包括多个第二发光二极管,所述第二像素电路与至少一个所述第二发光二极管电连接;所述第二像素电路包括第二驱动晶体管及第二电源电压晶体管,所述第二电源电压晶体管的输出端与所述第二驱动晶体管电连接;
其中,所述第一固定电位线与所述第一电源电压晶体管的输入端电连接,或者与所述第一发光二极管的阴极电连接;所述第二固定电位线与所述第二电源电压晶体管的输入端电连接,或者与所述第二发光二极管的阴极电连接。
11.根据权利要求3或10所述的显示面板,其特征在于,所述常规显示区内的所述第一像素电路的密度大于所述功能显示区内的所述第二像素电路的密度;
在所述功能显示区内,所述第二像素电路均匀分布。
12.根据权利要求3或10所述的显示面板,其特征在于,所述常规显示区内的所述第一像素电路的密度大于所述功能显示区内的所述第二像素电路的密度;
在所述功能显示区内,至少两个所述第二像素电路构成像素电路簇,所述像素电路簇中相邻的所述第二像素电路之间的距离小于相邻所述像素电路簇之间的距离;
其中,同一所述像素电路簇中的所述至少两个所述第二像素电路与同一所述第二固定电位线电连接。
13.根据权利要求3或10所述的显示面板,其特征在于,所述功能显示区包括透光显示区和过渡显示区,所述过渡显示区位于所述功能显示区与所述透光显示区;所述第二像素电路设置在所述过渡显示区,所述透光显示区与所述过渡显示区均设置有所述第二发光二极管;
位于所述过渡显示区的所述第二像素电路的密度大于位于所述常规显示区的所述第一像素电路的密度,相邻所述第一固定电位线之间的距离与相邻所述第二固定电位线之间的距离相等。
14.根据权利要求13所述的显示面板,其特征在于,沿所述显示面板的厚度方向,所述第二固定电位线与所述透光显示区无交叠。
15.根据权利要求1所述的显示面板,其特征在于,所述第一方向与所述第三方向平行,所述第二方向与所述第四方向平行,且所述第一方向与所述第二方向垂直。
16.根据权利要求15所述的显示面板,其特征在于,所述第二固定电位线与一条所述第一固定电位线沿所述第二方向对齐,且该所述第二固定电位线与该所述第一固定电位线连接。
17.根据权利要求15所述的显示面板,其特征在于,所述第二固定电位线与任意一条所述第一固定电位线在所述第二方向上错位。
18.一种显示装置,其特征在于,包括如权利要求1-17任意一项所述的显示面板及光学功能元件,所述光学功能元件设置在所述显示装置对应所述功能显示区的位置。
19.根据权利要求18所述的显示装置,其特征在于,所述光学功能元件为光学指纹传感器、虹膜识别传感器、摄像头、手电筒中的至少一者。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310770495.5A CN116798340A (zh) | 2021-04-27 | 2021-04-27 | 一种显示面板及显示装置 |
CN202110462282.7A CN113178140B (zh) | 2021-04-27 | 2021-04-27 | 一种显示面板及显示装置 |
US17/369,840 US11508291B2 (en) | 2021-04-27 | 2021-07-07 | Display panel for reducing number of fixed potential lines in function display region, and display apparatus |
US18/048,581 US11798468B2 (en) | 2021-04-27 | 2022-10-21 | Display panel and display apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110462282.7A CN113178140B (zh) | 2021-04-27 | 2021-04-27 | 一种显示面板及显示装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310770495.5A Division CN116798340A (zh) | 2021-04-27 | 2021-04-27 | 一种显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113178140A true CN113178140A (zh) | 2021-07-27 |
CN113178140B CN113178140B (zh) | 2023-07-14 |
Family
ID=76926820
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310770495.5A Pending CN116798340A (zh) | 2021-04-27 | 2021-04-27 | 一种显示面板及显示装置 |
CN202110462282.7A Active CN113178140B (zh) | 2021-04-27 | 2021-04-27 | 一种显示面板及显示装置 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310770495.5A Pending CN116798340A (zh) | 2021-04-27 | 2021-04-27 | 一种显示面板及显示装置 |
Country Status (2)
Country | Link |
---|---|
US (2) | US11508291B2 (zh) |
CN (2) | CN116798340A (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113823665A (zh) * | 2021-08-19 | 2021-12-21 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
CN114267283A (zh) * | 2021-12-29 | 2022-04-01 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
CN115295602A (zh) * | 2022-09-05 | 2022-11-04 | 上海天马微电子有限公司 | 一种显示面板及显示装置 |
WO2023035402A1 (zh) * | 2021-09-07 | 2023-03-16 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
WO2023202419A1 (zh) * | 2022-04-18 | 2023-10-26 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2022021645A (ja) * | 2020-07-22 | 2022-02-03 | 武漢天馬微電子有限公司 | 表示装置 |
US20230017865A1 (en) * | 2021-07-15 | 2023-01-19 | GM Global Technology Operations LLC | Full color microled display controlled by number of red green and blue leds |
CN115909944A (zh) * | 2022-12-27 | 2023-04-04 | 武汉天马微电子有限公司 | 显示面板及显示装置 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110534541A (zh) * | 2019-08-30 | 2019-12-03 | 武汉天马微电子有限公司 | 一种电致发光显示面板及显示装置 |
CN110767147A (zh) * | 2019-10-30 | 2020-02-07 | 武汉天马微电子有限公司 | 一种显示面板的显示方法、显示面板和显示装置 |
CN111161662A (zh) * | 2020-01-03 | 2020-05-15 | 昆山国显光电有限公司 | 显示面板和显示装置 |
CN111489681A (zh) * | 2020-05-18 | 2020-08-04 | Oppo广东移动通信有限公司 | 显示面板及电子设备 |
CN111708230A (zh) * | 2020-06-30 | 2020-09-25 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
CN111785761A (zh) * | 2020-07-20 | 2020-10-16 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
US20210013298A1 (en) * | 2018-04-13 | 2021-01-14 | Samsung Electronics Co., Ltd. | Display including plurality of wirings bypassing hole area encompassed by display area, and electronic device including same |
CN112562518A (zh) * | 2019-12-26 | 2021-03-26 | 武汉天马微电子有限公司 | 一种显示面板和显示装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102183494B1 (ko) * | 2014-08-21 | 2020-11-27 | 엘지디스플레이 주식회사 | 유기 발광 표시 장치 |
CN105345410B (zh) | 2015-12-02 | 2018-04-24 | 四川民盛特钢锻造有限公司 | 一种火电机组滤网主体异形锻件的锻造方法 |
KR20170113066A (ko) * | 2016-03-24 | 2017-10-12 | 삼성전자주식회사 | 디스플레이를 가진 전자 장치 및 그의 이미지 표시 방법 |
CN109872670B (zh) * | 2017-12-05 | 2021-11-05 | 京东方科技集团股份有限公司 | 显示屏、显示装置、显示电路及其亮度补偿方法 |
CN111405084A (zh) | 2019-01-02 | 2020-07-10 | 武汉华星光电半导体显示技术有限公司 | 显示面板和智能终端 |
KR20200100893A (ko) * | 2019-02-18 | 2020-08-27 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20210002171A (ko) * | 2019-06-26 | 2021-01-07 | 삼성디스플레이 주식회사 | 표시 장치 |
CN110610675B (zh) | 2019-09-30 | 2022-04-15 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
CN116524811A (zh) * | 2019-11-18 | 2023-08-01 | 京东方科技集团股份有限公司 | 一种显示面板及显示装置 |
KR20210070091A (ko) * | 2019-12-04 | 2021-06-14 | 엘지디스플레이 주식회사 | 표시장치 |
-
2021
- 2021-04-27 CN CN202310770495.5A patent/CN116798340A/zh active Pending
- 2021-04-27 CN CN202110462282.7A patent/CN113178140B/zh active Active
- 2021-07-07 US US17/369,840 patent/US11508291B2/en active Active
-
2022
- 2022-10-21 US US18/048,581 patent/US11798468B2/en active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20210013298A1 (en) * | 2018-04-13 | 2021-01-14 | Samsung Electronics Co., Ltd. | Display including plurality of wirings bypassing hole area encompassed by display area, and electronic device including same |
CN110534541A (zh) * | 2019-08-30 | 2019-12-03 | 武汉天马微电子有限公司 | 一种电致发光显示面板及显示装置 |
CN110767147A (zh) * | 2019-10-30 | 2020-02-07 | 武汉天马微电子有限公司 | 一种显示面板的显示方法、显示面板和显示装置 |
CN112562518A (zh) * | 2019-12-26 | 2021-03-26 | 武汉天马微电子有限公司 | 一种显示面板和显示装置 |
CN111161662A (zh) * | 2020-01-03 | 2020-05-15 | 昆山国显光电有限公司 | 显示面板和显示装置 |
CN111489681A (zh) * | 2020-05-18 | 2020-08-04 | Oppo广东移动通信有限公司 | 显示面板及电子设备 |
CN111708230A (zh) * | 2020-06-30 | 2020-09-25 | 厦门天马微电子有限公司 | 一种显示面板及显示装置 |
CN111785761A (zh) * | 2020-07-20 | 2020-10-16 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113823665A (zh) * | 2021-08-19 | 2021-12-21 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
CN113823665B (zh) * | 2021-08-19 | 2022-12-23 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
WO2023035402A1 (zh) * | 2021-09-07 | 2023-03-16 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
CN114267283A (zh) * | 2021-12-29 | 2022-04-01 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
CN114267283B (zh) * | 2021-12-29 | 2023-11-07 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
WO2023202419A1 (zh) * | 2022-04-18 | 2023-10-26 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
CN115295602A (zh) * | 2022-09-05 | 2022-11-04 | 上海天马微电子有限公司 | 一种显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US20210335220A1 (en) | 2021-10-28 |
US20230054978A1 (en) | 2023-02-23 |
US11508291B2 (en) | 2022-11-22 |
US11798468B2 (en) | 2023-10-24 |
CN113178140B (zh) | 2023-07-14 |
CN116798340A (zh) | 2023-09-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113178140B (zh) | 一种显示面板及显示装置 | |
US11322567B2 (en) | Display panel, manufacture method thereof and display apparatus | |
US11393408B2 (en) | Display panel and display device | |
CN110190103B (zh) | 一种显示面板和显示装置 | |
US20190362667A1 (en) | Display panel, method for driving the same, and display device | |
US10997905B2 (en) | Display panel and display device | |
CN110751926B (zh) | 显示面板及显示装置 | |
US11862081B2 (en) | Display panel and display device | |
US11238803B2 (en) | Pixel circuit and method for driving the same, and display panel | |
CN110164359B (zh) | 显示面板及显示装置 | |
US20220376003A1 (en) | Display panel and display apparatus | |
US20220093702A1 (en) | Display devices and display panels | |
CN111092104A (zh) | 存储电容器、使用存储电容器的显示装置及其制造方法 | |
US20230261035A1 (en) | Light-emitting substrate, display panel, backlight module, display device, and driving method | |
CN115516545A (zh) | 一种显示基板、显示面板及显示设备 | |
CN114937684A (zh) | 一种显示面板及显示装置 | |
CN114743504A (zh) | 像素电路、显示面板及显示装置 | |
CN115226412A (zh) | 显示面板及显示装置 | |
US20230326402A1 (en) | Display panel and display device | |
US11876112B2 (en) | Display panel and spliced display device | |
US11910678B1 (en) | Display panel and display device | |
US20240177665A1 (en) | Display substrate and display device | |
US11568795B2 (en) | Chip-on film package and display device including the same | |
CN109873087B (zh) | 一种像素结构及显示面板 | |
CN115602683A (zh) | 一种显示面板及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |