CN113160762B - 晶体管的偏压补偿电路及其驱动方法、显示基板 - Google Patents

晶体管的偏压补偿电路及其驱动方法、显示基板 Download PDF

Info

Publication number
CN113160762B
CN113160762B CN202010014198.4A CN202010014198A CN113160762B CN 113160762 B CN113160762 B CN 113160762B CN 202010014198 A CN202010014198 A CN 202010014198A CN 113160762 B CN113160762 B CN 113160762B
Authority
CN
China
Prior art keywords
compensation
transistor
line
control
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010014198.4A
Other languages
English (en)
Other versions
CN113160762A (zh
Inventor
许睿
田超
李少波
王敏
王哲
龚猛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010014198.4A priority Critical patent/CN113160762B/zh
Publication of CN113160762A publication Critical patent/CN113160762A/zh
Application granted granted Critical
Publication of CN113160762B publication Critical patent/CN113160762B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种晶体管的偏压补偿电路及其驱动方法、显示基板,属于显示技术领域,其可至少部分解决现有的液晶显示面板在显示过程中其像素电路中的驱动晶体管出现的偏压的问题。本发明的一种晶体管的偏压补偿电路,其包括:多个第一补偿单元,每个第一补偿单元连接一条数据线、第一控制线、第一补偿信号端,第一补偿单元响应于第一控制线的控制将第一补偿信号端的第一补偿信号写于数据线对应的像素电路中;多个第二补偿单元,每个第二补偿单元连接一条栅线、第二控制线、第二补偿信号端,第二补偿单元响应于第二控制线的控制将第二补偿信号端的第二补偿信号写于栅线对应的像素电路中。

Description

晶体管的偏压补偿电路及其驱动方法、显示基板
技术领域
本发明属于显示技术领域,具体涉及一种晶体管的偏压补偿电路及其驱动方法、显示基板。
背景技术
在液晶显示面板中,由于液晶层显示层是非稳态结构的,故需要降低显示过程中的刷新频率以保证液晶显示面板能够正常显示。
然而,当液晶显示面板的刷新频率较低(如1HZ)时,由于每一帧需扫描较多行的像素,每一帧的正常刷新模式下,多行栅线输入正常电压依次扫描,以使驱动晶体管逐行打开,随后进入省电模式,使得驱动晶体管长期处于偏压状态,即在像素驱动过程中会使像素驱动电路中的晶体管长期处于偏压状态,从而造成像素驱动电路中的驱动晶体管的偏压,进而影响像素驱动电路中的晶体管的正常显示。
发明内容
本发明至少部分解决现有的液晶显示面板在显示过程中其像素电路中的驱动晶体管出现的偏压的问题,提供一种能够改善像素电路中的驱动晶体管偏压的晶体管的偏压补偿电路。
解决本发明技术问题所采用的技术方案是一种晶体管的偏压补偿电路,用于对阵列基板中像素电路的驱动晶体管的进行偏压补偿,所述阵列基板包括阵列分布的多个像素电路,每行所述像素电路连接一条栅线,每列所述像素电路连接一条数据线,所述晶体管的偏压补偿电路包括:
多个第一补偿单元,每个所述第一补偿单元连接一条所述数据线、第一控制线、第一补偿信号端,所述第一补偿单元响应于所述第一控制线的控制将所述第一补偿信号端的第一补偿信号写于所述数据线对应的像素电路中;
多个第二补偿单元,每个所述第二补偿单元连接一条所述栅线、第二控制线、第二补偿信号端,所述第二补偿单元响应于所述第二控制线的控制将所述第二补偿信号端的第二补偿信号写于所述栅线对应的像素电路中。
进一步优选的是,所述第一补偿单元包括:第一晶体管,其第一极连接第一补偿信号端,第二极连接一条所述数据线,栅极连接第一控制线。
进一步优选的是,所述第一晶体管为P型晶体管或者N型晶体管。
进一步优选的是,所述第一补偿单元分为第一奇补偿单元和第一偶补偿单元,所述第一奇补偿单元的第一晶体管的第二极连接奇数列像素电路对应的数据线,所述第一偶补偿单元的第一晶体管的第二极连接偶数列像素电路对应的数据线。
进一步优选的是,所述第二补偿单元包括:第二晶体管,其第一极连接第二补偿信号端,第二极连接一条所述栅线,栅极连接第二控制线。
进一步优选的是,所述第二晶体管为P型晶体管或者N型晶体管。
进一步优选的是,所述第二补偿单元分为第二奇补偿单元和第二偶补偿单元,所述第一奇补偿单元的第二晶体管的第二极连接奇数行像素电路对应的栅线,所述第二偶补偿单元的第二晶体管的第二极连接偶数行像素电路对应的栅线。
解决本发明技术问题所采用的技术方案是一种晶体管的偏压补偿电路的驱动方法,基于上述的晶体管的偏压补偿电路,所述驱动方法包括:
在第一补偿阶段,所述第一补偿单元响应于所述第一控制线的控制将所述第一补偿信号端的第一补偿信号写于所述数据线对应的像素电路中,所述第二补偿单元响应于所述第二控制线的控制将所述第二补偿信号端的第二补偿信号写于所述栅线对应的像素电路中;
在复位阶段,所述第一补偿单元响应于所述第一控制线的控制停止向所述数据线对应的像素电路写入电压,所述第二补偿单元响应于所述第二控制线的控制停止向所述栅线对应的像素电路写入电压;
在第二补偿阶段,所述第一补偿单元响应于所述第一控制线的控制持续停止向所述数据线对应的像素电路写入电压,所述第二补偿单元响应于所述第二控制线的控制将所述第二补偿信号端的第二补偿信号重新写于所述栅线对应的像素电路中。
进一步优选的是,所述驱动方法具体包括:在第一补偿阶段,向所述第一补偿信号端输入第一补偿信号,向所述第二补偿信号端输入第二补偿信号,向所述第一控制线、第二控制线输入有效电平信号;在复位阶段,向所述第一控制线、第二控制线输入非有效电平信号;在第二补偿阶段,向所述第二补偿信号端输入第二补偿信号,向所述第一控制线输入非有效电平信号,向第二控制线输入有效电平信号。
解决本发明技术问题所采用的技术方案是一种显示基板,包括:
阵列分布的多个像素电路,每行所述像素电路连接一条栅线,每列所述像素电路连接一条数据线;
上述的晶体管的偏压补偿电路。
进一步优选的是,所述显示基板具有用于显示的显示区和用于布线的非显示区,所述晶体管的偏压补偿电路位于所述非显示区中。
附图说明
附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本发明,但并不构成对本发明的限制。在附图中:
图1为现有的一种晶体管的偏压补偿电路的结构示意图;
图2为图1中电路结构的时序图;
图3为本发明的实施例的一种晶体管的偏压补偿电路的结构示意图;
图4为图4中电路结构的时序图;
其中,附图标记为:1、第一补偿单元;2、第二补偿单元;Data signal、数据线;Gatesignal、栅线;SW1、第一控制线;SW2、第二控制线;DO/DE、第一补偿信号端;GO/GE、第二补偿信号端;T1、第一晶体管;T2、第二晶体管。
具体实施方式
为使本领域技术人员更好地理解本发明的技术方案,下面结合附图和具体实施方式对本发明作进一步详细描述。
以下将参照附图更详细地描述本发明。在各个附图中,相同的元件采用类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。此外,在图中可能未示出某些公知的部分。
在下文中描述了本发明的许多特定的细节,例如部件的结构、材料、尺寸、处理工艺和技术,以便更清楚地理解本发明。但正如本领域的技术人员能够理解的那样,可以不按照这些特定的细节来实现本发明。
如图1至图2所示,现有技术中的一种晶体管的偏压补偿电路包括第一晶体管T1和第二晶体管T2,第一晶体管T1与阵列基板中的数据线Data signal连接,第二晶体管T2与阵列基板中的栅线Gate signal连接,补偿信号(De-stress)通过第一晶体管T1和第二晶体管T2分别写入阵列基板的像素电路中。
然而,由于第一晶体管T1和第二晶体管T2连接同一控制端SW,即第一晶体管T1和第二晶体管T2需要同时向像素电路写入补偿信号(De-stress),或者第一晶体管T1和第二晶体管T2需要同时停止向像素电路写入补偿数据,因此该晶体管的偏压补偿电路对像素电路的晶体管偏压补偿不灵活,从而不能很好的对像素电路的晶体管偏压(Vth shift)进行补偿,进而不能完全改善显示效果。
实施例1:
如图3和图4所示,本实施例提供一种晶体管的偏压补偿电路,用于对阵列基板中像素电路中的驱动晶体管(TFT)的进行偏压补偿,阵列基板包括阵列分布的多个像素电路,每行像素电路连接一条栅线Gate signal,每列像素电路连接一条数据线Data signal,晶体管的偏压补偿电路包括:
多个第一补偿单元1,每个第一补偿单元1连接一条数据线Data signal、第一控制线SW1、第一补偿信号端DO/DE,第一补偿单元1响应于第一控制线SW1的控制将第一补偿信号端DO/DE的第一补偿信号写于数据线Data signal对应的像素电路中;
多个第二补偿单元2,每个第二补偿单元2连接一条栅线Gate signal、第二控制线SW2、第二补偿信号端GO/GE,第二补偿单元2响应于第二控制线SW2的控制将第二补偿信号端GO/GE的第二补偿信号写于栅线Gate signal对应的像素电路中。
本实施例的晶体管的偏压补偿电路中,第一补偿单元1和第二补偿单元2可以分别向数据线Data signal和栅线Gate signal写入第一补偿数据和第二补偿数据,以补偿像素电路中的驱动晶体管的偏压,从而保证阵列基板的显示正常。与现有技术的晶体管的偏压补偿电路(第一晶体管T1和第二晶体管T2连接同一控制端)相比,本申请的晶体管的偏压补偿电路更加灵活,第一晶体管T1可以通过第一控制线SW1的控制单独对像素电路写入第一补偿数据,同理第二晶体管T2可以通过第二控制线SW2的控制单独对像素电路写入第二补偿数据,从而可以更精确地向像素电路写入补偿数据,以使阵列基板正常显示。
此外,在阵列基板中在绑定柔性线路板(bonding IC)之前,可以利用本实施例的晶体管的偏压补偿电路对阵列基板中的电路的短路或者短路(open或者short)进行检测,以保证阵列基板的产品良率。并且,在阵列基板中在绑定柔性线路板(bonding IC)之后,也可以利用本实施例的晶体管的偏压补偿电路对阵列基板中的电路的短路或者短路进行检测,以保证阵列基板的性能。
优选的,第一补偿单元1包括:第一晶体管T1,其第一极连接第一补偿信号端DO/DE,第二极连接一条数据线Data signal,栅极连接第一控制线SW1。
具体的,第一晶体管T1为P型晶体管或者N型晶体管。
优选的,第一补偿单元1分为第一奇补偿单元(即第一晶体管的第一极连接GO端)和第一偶补偿单元(即第一晶体管的第一极连接GE端),第一奇补偿单元的第一晶体管T1的第二极连接奇数列像素电路对应的数据线Data signal,第一偶补偿单元的第一晶体管T1的第二极连接偶数列像素电路对应的数据线Data signal。
其中,也就是说第一奇补偿单元和第一偶补偿单元分别对应奇数列像素电路和偶数列像素电路,即第一奇补偿单元用于给奇数列像素电路提供第一补偿数据,第一奇补偿单元用于给偶数列像素电路提供第一补偿数据。
优选的,第二补偿单元2包括:第二晶体管T2,其第一极连接第二补偿信号端GO/GE,第二极连接一条栅线Gate signal,栅极连接第二控制线SW2。
具体的,第二晶体管T2为P型晶体管或者N型晶体管。
优选的,第二补偿单元2分为第二奇补偿单元(即第二晶体管的第一极连接DO端)和第二偶补偿单元(即第二晶体管的第一极连接DE端),第一奇补偿单元的第二晶体管T2的第二极连接奇数行对应的栅线Gate signal,第二偶补偿单元的第二晶体管T2的第二极连接偶数行对应的栅线Gate signal。
其中,也就是说第二奇补偿单元和第二偶补偿单元分别对应奇数行像素电路和偶数行像素电路,即第二奇补偿单元用于给奇数行像素电路提供第二补偿数据,第二奇补偿单元用于给偶数行像素电路提供第二补偿数据。
需要说明的是,本实施例的晶体管的偏压补偿电路的补偿过程可以在每一帧中每一行或者每一列扫描完成之后来进行。
本实施例还提供一种晶体管的偏压补偿电路的驱动方法,基于上述的晶体管的偏压补偿电路,如图4所示,该驱动方法包括:
在第一补偿阶段,第一补偿单元1响应于第一控制线SW1的控制将第一补偿信号端DO/DE的第一补偿信号写于数据线Data signal对应的像素电路中,第二补偿单元2响应于第二控制线SW2的控制将第二补偿信号端GO/GE的第二补偿信号写于栅线Gate signal对应的像素电路中。
在复位阶段,第一补偿单元1响应于第一控制线SW1的控制停止向数据线Datasignal对应的像素电路写入电压,第二补偿单元2响应于第二控制线SW2的控制停止向栅线Gate signal对应的像素电路写入电压。
在第二补偿阶段,第一补偿单元1响应于第一控制线SW1的控制持续停止向数据线Data signal对应的像素电路写入电压,第二补偿单元2响应于第二控制线SW2的控制将第二补偿信号端GO/GE的第二补偿信号重新写于栅线Gate signal对应的像素电路中。
其中,第一补偿阶段完成第一次信号补偿之后,第二补偿单元2再单独进行一次第二补偿信号的补偿,从而可以进一步完善对像素电路的驱动晶体管的偏压的补偿,以使像素电路可以输出正常的显示电流,以实现阵列基板正常显示。
该晶体管的偏压补偿电路的驱动方法具体包括:
S11、向第一补偿信号端DO/DE输入第一补偿信号,向第二补偿信号端GO/GE输入第二补偿信号,向第一控制线SW1、第二控制线SW2输入有效电平信号(如vgh)。
S12、向第一控制线SW1、第二控制线SW2输入非有效电平信号(例如VGL信号)。
S13、向第二补偿信号端GO/GE输入第二补偿信号,向第一控制线SW1输入非有效电平信号,向第二控制线SW2输入有效电平信号。
需要说明的是,第一补偿单元1和第二补偿单元2的控制端是相互独立的,故本实施例的晶体管的偏压补偿电路的驱动方法不仅限于上述的驱动方法,还可以是其他的形式的驱动方法,此时不一一赘述。
实施例3:
本实施例提供一种显示基板,包括:
阵列分布的多个像素电路,每行所述像素电路连接一条栅线Gate signal,每列所述像素电路连接一条数据线Data signal;
实施例1中的晶体管的偏压补偿电路。
通过晶体管的偏压补偿电路的作用,可以分别向数据线Data signal和栅线Gatesignal写入补偿信号,以补偿像素电路中的驱动晶体管的偏压,从而保证阵列基板的显示正常。
优选的,显示基板具有用于显示的显示区和用于布线非显示区,晶体管的偏压补偿电路位于非显示区中。
其中,也就是说晶体管的偏压补偿电路可位于显示基板靠近边缘的线路板上,从而不会影响显示基板的正常发光。
具体的,该显示基板形成的显示装置可为液晶显示面板、电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
应当说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、物品或者设备中还存在另外的相同要素。
依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。

Claims (8)

1.一种晶体管的偏压补偿电路,其特征在于,用于对阵列基板中像素电路的驱动晶体管的进行偏压补偿,所述阵列基板包括阵列分布的多个像素电路,每行所述像素电路连接一条栅线,每列所述像素电路连接一条数据线,所述晶体管的偏压补偿电路包括:
多个第一补偿单元,每个所述第一补偿单元连接一条所述数据线、第一控制线、第一补偿信号端,所述第一补偿单元响应于所述第一控制线的控制将所述第一补偿信号端的第一补偿信号写于所述数据线对应的像素电路中;
多个第二补偿单元,每个所述第二补偿单元连接一条所述栅线、第二控制线、第二补偿信号端,所述第二补偿单元响应于所述第二控制线的控制将所述第二补偿信号端的第二补偿信号写于所述栅线对应的像素电路中;
所述第一补偿单元包括:第一晶体管,其第一极连接第一补偿信号端,第二极连接一条所述数据线,栅极连接第一控制线;
所述第一补偿单元分为第一奇补偿单元和第一偶补偿单元,所述第一补偿单元的第一晶体管的第一极连接第一奇补偿信号端DO,所述第一补偿单元的第一晶体管的第一极连接第一偶补偿信号端DE;所述第一奇补偿单元的第一晶体管的第二极连接奇数列像素电路对应的数据线,所述第一偶补偿单元的第一晶体管的第二极连接偶数列像素电路对应的数据线;
所述第二补偿单元包括:第二晶体管,其第一极连接第二补偿信号端,第二极连接一条所述栅线,栅极连接第二控制线。
2.根据权利要求1所述的晶体管的偏压补偿电路,其特征在于,所述第一晶体管为P型晶体管或者N型晶体管。
3.根据权利要求1所述的晶体管的偏压补偿电路,其特征在于,所述第二晶体管为P型晶体管或者N型晶体管。
4.根据权利要求1所述的晶体管的偏压补偿电路,其特征在于,所述第二补偿单元分为第二奇补偿单元和第二偶补偿单元,所述第一奇补偿单元的第二晶体管的第二极连接奇数行像素电路对应的栅线,所述第二偶补偿单元的第二晶体管的第二极连接偶数行像素电路对应的栅线。
5.一种晶体管的偏压补偿电路的驱动方法,其特征在于,基于权利要求1至4任意一项所述的晶体管的偏压补偿电路,所述驱动方法包括:
在第一补偿阶段,所述第一补偿单元响应于所述第一控制线的控制将所述第一补偿信号端的第一补偿信号写于所述数据线对应的像素电路中,所述第二补偿单元响应于所述第二控制线的控制将所述第二补偿信号端的第二补偿信号写于所述栅线对应的像素电路中;
在复位阶段,所述第一补偿单元响应于所述第一控制线的控制停止向所述数据线对应的像素电路写入电压,所述第二补偿单元响应于所述第二控制线的控制停止向所述栅线对应的像素电路写入电压;
在第二补偿阶段,所述第一补偿单元响应于所述第一控制线的控制持续停止向所述数据线对应的像素电路写入电压,所述第二补偿单元响应于所述第二控制线的控制将所述第二补偿信号端的第二补偿信号重新写于所述栅线对应的像素电路中。
6.根据权利要求5所述的晶体管的偏压补偿电路的驱动方法,其特征在于,基于权利要求1至4任意一项所述的晶体管的偏压补偿电路,所述驱动方法具体包括:
在第一补偿阶段,向所述第一补偿信号端输入第一补偿信号,向所述第二补偿信号端输入第二补偿信号,向所述第一控制线、第二控制线输入有效电平信号;
在复位阶段,向所述第一控制线、第二控制线输入非有效电平信号;
在第二补偿阶段,向所述第二补偿信号端输入第二补偿信号,向所述第一控制线输入非有效电平信号,向第二控制线输入有效电平信号。
7.一种显示基板,其特征在于,包括:
阵列分布的多个像素电路,每行所述像素电路连接一条栅线,每列所述像素电路连接一条数据线;
权利要求1至4中任意一项的所述晶体管的偏压补偿电路。
8.根据权利要求7所述的显示基板,其特征在于,所述显示基板具有用于显示的显示区和用于布线的非显示区,所述晶体管的偏压补偿电路位于所述非显示区中。
CN202010014198.4A 2020-01-07 2020-01-07 晶体管的偏压补偿电路及其驱动方法、显示基板 Active CN113160762B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010014198.4A CN113160762B (zh) 2020-01-07 2020-01-07 晶体管的偏压补偿电路及其驱动方法、显示基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010014198.4A CN113160762B (zh) 2020-01-07 2020-01-07 晶体管的偏压补偿电路及其驱动方法、显示基板

Publications (2)

Publication Number Publication Date
CN113160762A CN113160762A (zh) 2021-07-23
CN113160762B true CN113160762B (zh) 2023-05-30

Family

ID=76881346

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010014198.4A Active CN113160762B (zh) 2020-01-07 2020-01-07 晶体管的偏压补偿电路及其驱动方法、显示基板

Country Status (1)

Country Link
CN (1) CN113160762B (zh)

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI253846B (en) * 2005-03-28 2006-04-21 Ind Tech Res Inst Photo-sensing display unit
JP6079312B2 (ja) * 2013-03-04 2017-02-15 セイコーエプソン株式会社 電気光学装置、電子機器、及び電気光学装置の駆動方法
CN104978932A (zh) * 2015-07-16 2015-10-14 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法和显示装置
KR102397866B1 (ko) * 2015-12-28 2022-05-12 엘지디스플레이 주식회사 정전기 방전회로 및 이를 포함하는 표시장치
CN106297661B (zh) * 2016-09-08 2018-02-27 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN106297617B (zh) * 2016-10-28 2019-04-26 京东方科技集团股份有限公司 测试电路开关控制单元、方法、测试电路和显示装置
CN107068045A (zh) * 2017-05-23 2017-08-18 上海和辉光电有限公司 一种像素电路、驱动方法及显示器
CN107945764B (zh) * 2018-01-08 2020-06-09 惠科股份有限公司 显示面板的驱动电路、显示装置及显示面板的驱动方法
CN209657024U (zh) * 2019-03-18 2019-11-19 昆山龙腾光电有限公司 一种液晶显示面板以及液晶显示装置
CN110085189B (zh) * 2019-05-15 2021-04-02 京东方科技集团股份有限公司 一种显示基板、显示装置、画面显示方法

Also Published As

Publication number Publication date
CN113160762A (zh) 2021-07-23

Similar Documents

Publication Publication Date Title
US10978114B2 (en) Shift register unit, gate driving circuit, display device and driving method to reduce noise
US8325126B2 (en) Liquid crystal display with reduced image flicker and driving method thereof
US9373413B2 (en) Shift register unit, shift register circuit, array substrate and display device
US8174478B2 (en) Gate driving circuit and display apparatus having the same
US20160372078A1 (en) Goa circuit and a driving method thereof, a display panel and a display apparatus
US7764761B2 (en) Shift register apparatus and method thereof
US8456400B2 (en) Liquid crystal device and electronic apparatus
JP4415393B2 (ja) 駆動回路、液晶装置、電子機器、および液晶装置の駆動方法
US20160372063A1 (en) Shift register unit and driving method thereof, gate driving circuit and display apparatus
US8749469B2 (en) Display device for reducing parasitic capacitance with a dummy scan line
CN101286306B (zh) 液晶显示装置
US11238768B2 (en) Pixel circuit and driving method thereof, display substrate, and display device
US20110193831A1 (en) Display device and electronic apparatus
US9786243B2 (en) Gate driving circuit and display apparatus including the same
US10818212B2 (en) Display substrate and method for driving the same, display panel and display apparatus
US20200035163A1 (en) Shift register unit, gate driving circuit, display device and driving method
US11087706B2 (en) Display driving circuit having source auxiliary circuit and gate auxiliary circuit and driving method thereof, display panel and display device
US10832608B2 (en) Pixel circuit, method for driving method, display panel, and display device
US11900873B2 (en) Display panels, methods of driving the same, and display devices
KR102542141B1 (ko) 표시패널과 이를 이용한 표시장치
US20110063260A1 (en) Driving circuit for liquid crystal display
CN113160762B (zh) 晶体管的偏压补偿电路及其驱动方法、显示基板
US20130162508A1 (en) Driving Circuit of a Liquid Crystal Panel and an LCD
US8912992B2 (en) Display device
JPH04251892A (ja) 液晶表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant