CN113051209A - 一种电子设备、电子设备的通信方法 - Google Patents

一种电子设备、电子设备的通信方法 Download PDF

Info

Publication number
CN113051209A
CN113051209A CN202110339860.8A CN202110339860A CN113051209A CN 113051209 A CN113051209 A CN 113051209A CN 202110339860 A CN202110339860 A CN 202110339860A CN 113051209 A CN113051209 A CN 113051209A
Authority
CN
China
Prior art keywords
backplane
processor
management module
electronic device
processing signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110339860.8A
Other languages
English (en)
Inventor
崔吉顺
梁俊武
冯伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Information Technology Ltd
Original Assignee
Lenovo Beijing Information Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Information Technology Ltd filed Critical Lenovo Beijing Information Technology Ltd
Priority to CN202110339860.8A priority Critical patent/CN113051209A/zh
Publication of CN113051209A publication Critical patent/CN113051209A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)

Abstract

本申请公开了一种电子设备、电子设备的通信方法,包括:第一系统,包括:具有第一管理模块的第一处理器、第一背板和第一PCIE设备;第二系统,包括:具有第二管理模块的第二处理器、第二背板和第二PCIE设备;其中,第一处理器和第二背板之间以及第二处理器与第一背板之间均设置有通信路径,以实现第一背板与第二背板的冗余以及第一PCIE设备与第二PCIE设备的冗余,第一管理模块或第二管理模块实现第一背板和第二背板之间的工作协调。上述电子设备通过在属于不同系统的处理器和背板之间增设通路,使不同系统的背板之间实现了冗余,并通过背板之间的冗余实现了不同系统的PCIE设备之间的冗余,令电子设备的工作可靠性得到了提高。

Description

一种电子设备、电子设备的通信方法
技术领域
本申请涉及电子设备技术领域,特别涉及一种电子设备,本申请还涉及上述电子设备的通信方法。
背景技术
在服务器等电子设备中,在一些领域中需要令其具有较高的工作可靠性,无论从电子通信线路上,还是连接的设备或者部件上,都要求不能存在单一故障点。但是目前服务器的架构中,背板不能实现直接连接PCIE设备和冗余可靠性要求,工作可靠性并不理想,有待从背板设计的可靠性上进一步提高。
发明内容
有鉴于此,本申请提供了一种电子设备,通过对通信路径进行改进,使得其工作可靠性得到了进一步的提高。本申请还提供了一种电子设备的通信方法。
为了达到上述目的,本申请提供如下技术方案:
一种电子设备,包括:
第一系统,包括:第一处理器,具有第一管理模块;与所述第一处理器通信连接的第一背板;与所述第一背板通信连接的第一PCIE设备;
第二系统,包括:第二处理器,具有第二管理模块;与所述第二处理器通信连接的第二背板;与所述第二背板通信连接的第二PCIE设备;
其中,
所述第一处理器和所述第二背板之间以及所述第二处理器与所述第一背板之间均设置有通信路径,以实现所述第一背板与所述第二背板的冗余以及所述第一PCIE设备与所述第二PCIE设备的冗余,且所述第一管理模块或所述第二管理模块实现所述第一背板和所述第二背板之间的工作协调。
优选的,上述电子设备中,所述第一背板和所述第二背板为同一电路板,且所述电路板包括第一背板模块和第二背板模块,所述第一处理器或所述第二处理器通过向所述电路板发送不同信号以实现与所述第一背板模块或所述第二背板模块的通信,所述不同信号在所述第一管理模块或所述第二管理模块的控制下发送。
优选的,上述电子设备中,所述第一背板和所述第二背板为相互独立的两个电路板。
优选的,上述电子设备中,所述第一处理器和所述第二处理器冗余。
优选的,上述电子设备中,所述第一处理器和所述第二背板之间以及所述第二处理器与所述第一背板之间均通过插接件实现通信连接。
优选的,上述电子设备中,所述第一处理器和所述第二背板之间以及所述第二处理器与所述第一背板之间均通过线缆实现通信连接。
优选的,上述电子设备中,所述第一PCIE设备的数量和所述第二PCIE设备的数量均为多个。
一种电子设备的通信方法,适用于上述的电子设备,该方法包括以下步骤:
在所述第一管理模块的协调下,所述第一处理器向所述第一背板和所述第二背板均发送处理信号;
在所述第一背板和所述第二背板均能够响应所述处理信号的情况下,通过所述第一管理模块的协调使所述第一背板对所述处理信号做出响应;
或者,
在所述第二管理模块的协调下,所述第二处理器向所述第一背板和所述第二背板均发送处理信号;
在所述第一背板和所述第二背板均能够响应所述处理信号的情况下,通过所述第二管理模块的协调使所述第二背板对所述处理信号做出响应。
一种电子设备的通信方法,适用于上述的电子设备,该方法包括以下步骤:
在所述第一管理模块的协调下,所述第一处理器向所述第一背板发送处理信号;
在所述第一背板未响应所述处理信号的情况下,通过所述第一管理模块的协调使所述第一处理器向所述第二背板发送处理信号;
或者,
在所述第二管理模块的协调下,所述第二处理器向所述第二背板发送处理信号;
在所述第二背板未响应所述处理信号的情况下,通过所述第二管理模块的协调使所述第二处理器向所述第一背板发送处理信号。
本申请提供的电子设备,具有第一系统和第二系统,其中第一系统包括第一处理器、第一背板以及与第一背板通信连接的第一PCIE设备,第二系统包括第二处理器、第二背板以及与第二背板通信连接的第二PCIE设备,并通过在第一处理器和第二背板之间增设通信路径以及在第二处理器和第一背板之间增设通信路径,实现了第一背板和第二背板之间的冗余以及第一PCIE设备和第二PCIE设备的冗余,如此就实现了两个处理器之间的PCIE通信通路以及PCIE设备的冗余,当一个处理器的PCIE通信通路出现故障时,可以通过另一处理器的PCIE通信通路代替其进行工作,同样的,当一个处理器的PCIE设备出现故障时,可以通过另一处理器的PCIE设备代替其进行工作,从而使得电子设备的工作可靠性得到了进一步的提高。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请实施例提供的电子设备中第一系统和第二系统配合的原理图。
具体实施方式
本申请提供了一种电子设备,通过对通信路径进行改进,使得其工作可靠性得到了进一步的提高。本申请还提供了一种电子设备的通信方法。
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
如图1所示,本申请实施例提供了一种电子设备,此电子设备例如为服务器、电脑等,其至少具有第一系统和第二系统,此第一系统和第二系统中的任一者均能够独立工作,第一系统包括第一处理器、第一背板和第一PCIE设备,第一处理器具有第一管理模块,第一背板与第一处理器通信连接并接收第一处理器发送的信号,第一PCIE设备与第一背板通信连接并接收第一背板发送的信号;第二系统包括第二处理器、第二背板和第二PCIE设备,第二处理器具有第二管理模块,第二背板与第二处理器通信连接并接收第二处理器发送的信号,第二PCIE设备与第二背板通信连接并接收第二背板发送的信号;并且,在上述基础之上,如图1所示,本申请还在第一处理器和第二背板之间增设通信路径(为了便于描述,将此通信路径在后述内容中称之为第一通路),以及在第二处理器和第一背板之间增设另一通信路径(为了便于描述,将此通信路径在后述内容中称之为第二通路),通过设置此第一通路使得第一处理器既能够向第一背板发送信号也能够向第二背板发送信号,如此就实现了第一背板和第二背板之间的冗余,以及通信连接第一背板的第一PCIE设备和通信连接第二背板的第二PCIE设备之间的冗余,同时,还通过令第一处理器包括第一管理模块、第二处理器包括第二管理模块,以使第一管理模块或第二管理模块实现第一背板和第二背板之间的工作协调,此协调操作例如为对第一背板和第二背板的选择、切换等。具体的,上述的第一背板和第二背板优选为PCIE背板,上述的第一PCIE设备和第二PCIE设备为支持PCIE接口协议的设备,上述的第一管理模块和第二管理模块例如为协同处理器、具有协调功能的电路板等。
上述的电子设备,通过在属于不同系统(即第一系统和第二系统)的处理器和背板之间增设通路,使得不同系统的背板之间实现了相互冗余,同时通过背板之间的相互冗余实现了不同系统的PCIE设备之间的相互冗余,如此就能够在本系统的背板或PCIE设备发生故障时令该系统的处理器可以与其他系统的背板或PCIE设备配合工作,即,当一个处理器的PCIE通信通路出现故障时,可以通过另一处理器的PCIE通信通路代替其进行工作,同样的,当一个处理器的PCIE设备出现故障时,可以通过另一处理器的PCIE设备代替其进行工作,从而使得电子设备的工作可靠性得到了进一步的提高。
本申请中,在保证两个系统(即第一系统和第二系统)能够正常独立工作且能够相互冗余的前提下,第一背板和第二背板的具体硬件结构可以有多种选择,例如在一种优选的结构中,可以令第一背板和第二背板为同一电路板,且电路板包括第一背板模块和第二背板模块,第一处理器或第二处理器通过向电路板发送不同信号以实现与第一背板模块或第二背板模块的通信,不同信号在第一管理模块或第二管理模块的控制下发送。此种将两个背板整合为一块电路板的结构,能够使得电子设备的结构得到简化,有利于电子设备的结构布局。在具体设置时,可以在电路板上划分出不同的区域,不同的区域分别用于设置第一背板模块和第二背板模块的电子器件,或者也可以不进行区域划分,而是令第一背板模块和第二背板模块的电子器件在电路板上混合设置。在一种工作方式中,当第一处理器工作时,第一处理器在第一管理模块的协助下向该电路板发送第一类型的处理信号,电路板上的第一背板模块能够对第一类型的处理信号进行响应,而第二背板模块则不会对第一类型的处理信号进行响应,当第一背板模块对第一类型的处理信号做出响应后,与第一背板模块通信连接的第一PCIE设备进行工作,如果第一背板模块因故障而未响应第一类型的处理信号时,由于第二背板模块也不响应第一类型的处理信号,所以会导致第一类型的处理信号得不到响应,此时第一管理模块协助第一处理器向电路板发送第二类型的处理信号,由于电路板上的第二背板模块能够对此第二类型的处理信号进行响应,而第一背板模块(即使未发生故障也)不会对第一类型的处理信号进行响应,所以通过第二背板模块响应第二类型的处理信号就能够使得与第二背板模块通信连接的第二PCIE设备进行工作。上述过程中,第一处理器发送第一类型处理信号和第二类型处理信和的顺序可以颠倒,但由于第一处理器和第一背板模块属于同一系统,所以本申请优选第一处理器优先发送第一类型的处理信号以使第一背板模块优先对第一处理器进行响应。第二处理器的工作过程与上述过程基本相同(不同之处仅在于第二处理器优先发送第二类型的处理信号以使第二背板模块优先对第二处理器进行响应),在此不再赘述。另外,第一处理器和第二处理器还可以向电路板既发送第一类型的处理信号也发送第二类型的处理信号,从而使第一背板模块和第二背板模块都能够进行响应。
在另一种优选的结构中,还可以令第一背板和第二背板为相互独立设置的两个电路板。设置两个独立的电路板,使其分别为第一背板和第二背板,由于无需再对第一背板和第二背板进行模块识别,所以第一处理器或第二处理器向第一背板和第二背板发送的信号可以为同一类型的处理信号,此时第一管理模块或第二管理模块起到的作用是协调第一处理器或第二处理器向哪个背板发送信号,或同时向两个背板均发送信号。此种令第一背板和第二背板相互独立设置的方式,能够使得两个背板更好的分别与第一处理器和第二处理器进行配合,并且能够最大程度的避免两个背板之间产生相互影响,令第一系统和第二系统可以更加高度的进行工作。
优选的,本申请还可以令第一处理器和第二处理器冗余。本申请在第一背板和第二背板冗余以及第一PCIE设备和第二PCIE设备冗余的基础之上,进一步可以令第一处理器和第二处理器也实现冗余,如此就能够更进一步的提升电子设备的工作可靠性。具体的,实现冗余的方式是在第一处理器和第二处理器中均设置监测模块,并在第一处理器和第二处理器之间建立监测的通信路径(如图1中的虚线),第一处理器和第二处理器中一者的监测模块能够实时监测另一者的工作状态,当其中一者的监测模块监测到另一者未正常工作时则可以代替其进行工作,例如当第二处理器的监测模块监测到第一处理器未正常工作时,则第二处理器可以代替第一处理器进行工作并向第一背板发送信号。
具体的,第一处理器和第二背板之间以及第二处理器与第一背板之间均通过插接件实现通信连接。也就是说,本申请优选第一通路和第二通路由插接件构成,即两块电路板之间通过插接件的相互插接而实现通信连接。此插接件具体包括能够实现相互插接的两部分,其中一部分的绝缘壳体内排列设置有多个金属插针(此部分可以称之为插头部分),另一部分的绝缘壳体内排列设置有多个金属插孔(此部分可以称之为插槽部分),当设置在第一处理器或第二处理器上的插头部分和设置在第二背板或第一背板上的插槽部分插接时,两部分的绝缘壳体相互套接或对接,且多个金属插针一对一的插入到多个金属插孔中,如此就实现了通信连接。由于插接件具有传输速率高、工作可靠、设置规范等优点,所以优选令通信路径由插接件构成。
此外,在不考虑传输速率的前提下,第一处理器和第二背板之间以及第二处理器与第一背板之间也可以均通过线缆实现通信连接。
如图1所示,本申请还优选第一PCIE设备的数量和第二PCIE设备的数量均为多个。例如,可以令第一PCIE设备包括A1、A2、A3和A4等设备,并且优选此四个设备为功能各不相同、部分相同或全部相同的PCIE卡,同样的,可以令第二PCIE设备包括B1、B2、B3和B4等设备,并且优选此四个设备为功能各不相同、部分相同或全部相同的PCIE卡。通过如此设置,在实现PCIE设备冗余的基础上,还能够扩展或优化电子设备的功能,令电子设备的工作性能得到提升。
基于上述的电子设备,本申请还提供了一种电子设备的通信方法,其适用上述的电子设备,该方法包括以下步骤:
在第一管理模块的协调下,第一处理器向第一背板和第二背板均发送处理信号,即第一处理器的工作方式是同步向两个背板发送处理信号;
在第一背板和第二背板均能够响应处理信号的情况下,通过第一管理模块的协调使第一背板对处理信号做出响应,即,在两个背板均能够正常配合第一处理器进行工作的情况下,第一管理模块选择第一背板来配合第一处理器进行工作,而第二背板则不再进行响应操作;
或者,
在第二管理模块的协调下,第二处理器向第一背板和第二背板均发送处理信号,即第二处理器的工作方式是同步向两个背板发送处理信号;
在第一背板和第二背板均能够响应处理信号的情况下,通过第二管理模块的协调使第二背板对处理信号做出响应,即,在两个背板均能够正常配合第二处理器进行工作的情况下,第二管理模块选择第二背板来配合第二处理器进行工作,而第一背板则不再进行响应操作。
上述的通信方法,令两个背板都接收第一处理器或第二处理器发送的信号,并在两个背板都能够做出响应的情况下再选择具体配合工作的背板,从而能够更加可靠的保证信号、数据在处理器和背板之间的正常传输,令电子设备的工作可靠性得到提升。
此外,基于上述的电子设备,本申请还提供了另一种电子设备的通信方法,其也适用于上述的电子设备,该方法包括以下步骤:
在第一管理模块的协调下,第一处理器向第一背板发送处理信号,即在第一处理器的初始工作阶段,第一处理器仅具有针对性的向第一背板发送处理信号,而并不向第二背板发送处理信号;
在第一背板未响应处理信号的情况下,通过第一管理模块的协调使第一处理器向第二背板发送处理信号,即,如果在第一背板因发生故障而无法配合第一处理器进行工作的情况下,第一管理模块再使第一处理器通过第一通路向第二背板发送处理信号,以使第二背板来配合第一处理器进行工作;
或者,
在第二管理模块的协调下,第二处理器向第二背板发送处理信号,即在第二处理器的初始工作阶段,第二处理器仅具有针对性的向第二背板发送处理信号,而并不向第一背板发送处理信号;
在第二背板未响应处理信号的情况下,通过第二管理模块的协调使第二处理器向第一背板发送处理信号,即,如果在第二背板因发生故障而无法配合第二处理器进行工作的情况下,第二管理模块再使第二处理器通过第二通路向第一背板发送处理信号,以使第一背板来配合第二处理器进行工作。
上述的通信方法,令属于同一系统的背板优先配合处理器工作,能够避免处理器在本系统的背板未发生故障时向其他系统的背板发送信号,从而使得各个系统在均能够正常工作时不会相互影响,使得各个系统可以更加高效的独立工作,令电子设备的工作可靠性得到提升。
本说明书中对各部分结构采用递进的方式描述,每个部分的结构重点说明的都是与现有结构的不同之处,电子设备的整体及部分结构可通过组合上述多个部分的结构而得到。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (9)

1.一种电子设备,包括:
第一系统,包括:第一处理器,具有第一管理模块;与所述第一处理器通信连接的第一背板;与所述第一背板通信连接的第一PCIE设备;
第二系统,包括:第二处理器,具有第二管理模块;与所述第二处理器通信连接的第二背板;与所述第二背板通信连接的第二PCIE设备;
其中,
所述第一处理器和所述第二背板之间以及所述第二处理器与所述第一背板之间均设置有通信路径,以实现所述第一背板与所述第二背板的冗余以及所述第一PCIE设备与所述第二PCIE设备的冗余,且所述第一管理模块或所述第二管理模块实现所述第一背板和所述第二背板之间的工作协调。
2.根据权利要求1所述的电子设备,所述第一背板和所述第二背板为同一电路板,且所述电路板包括第一背板模块和第二背板模块,所述第一处理器或所述第二处理器通过向所述电路板发送不同信号以实现与所述第一背板模块或所述第二背板模块的通信,所述不同信号在所述第一管理模块或所述第二管理模块的控制下发送。
3.根据权利要求1所述的电子设备,所述第一背板和所述第二背板为相互独立的两个电路板。
4.根据权利要求1所述的电子设备,所述第一处理器和所述第二处理器冗余。
5.根据权利要求1所述的电子设备,所述第一处理器和所述第二背板之间以及所述第二处理器与所述第一背板之间均通过插接件实现通信连接。
6.根据权利要求1所述的电子设备,所述第一处理器和所述第二背板之间以及所述第二处理器与所述第一背板之间均通过线缆实现通信连接。
7.根据权利要求1所述的电子设备,所述第一PCIE设备的数量和所述第二PCIE设备的数量均为多个。
8.一种电子设备的通信方法,适用于权利要求1所述的电子设备,该方法包括以下步骤:
在所述第一管理模块的协调下,所述第一处理器向所述第一背板和所述第二背板均发送处理信号;
在所述第一背板和所述第二背板均能够响应所述处理信号的情况下,通过所述第一管理模块的协调使所述第一背板对所述处理信号做出响应;
或者,
在所述第二管理模块的协调下,所述第二处理器向所述第一背板和所述第二背板均发送处理信号;
在所述第一背板和所述第二背板均能够响应所述处理信号的情况下,通过所述第二管理模块的协调使所述第二背板对所述处理信号做出响应。
9.一种电子设备的通信方法,适用于权利要求1所述的电子设备,该方法包括以下步骤:
在所述第一管理模块的协调下,所述第一处理器向所述第一背板发送处理信号;
在所述第一背板未响应所述处理信号的情况下,通过所述第一管理模块的协调使所述第一处理器向所述第二背板发送处理信号;
或者,
在所述第二管理模块的协调下,所述第二处理器向所述第二背板发送处理信号;
在所述第二背板未响应所述处理信号的情况下,通过所述第二管理模块的协调使所述第二处理器向所述第一背板发送处理信号。
CN202110339860.8A 2021-03-30 2021-03-30 一种电子设备、电子设备的通信方法 Pending CN113051209A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110339860.8A CN113051209A (zh) 2021-03-30 2021-03-30 一种电子设备、电子设备的通信方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110339860.8A CN113051209A (zh) 2021-03-30 2021-03-30 一种电子设备、电子设备的通信方法

Publications (1)

Publication Number Publication Date
CN113051209A true CN113051209A (zh) 2021-06-29

Family

ID=76516458

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110339860.8A Pending CN113051209A (zh) 2021-03-30 2021-03-30 一种电子设备、电子设备的通信方法

Country Status (1)

Country Link
CN (1) CN113051209A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113722156A (zh) * 2021-11-02 2021-11-30 四川华鲲振宇智能科技有限责任公司 一种PCIe设备N+1冗余备份方法及系统

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101212287A (zh) * 2006-12-30 2008-07-02 北京三星通信技术研究有限公司 基于端口的冗余备份的方法
CN203070274U (zh) * 2012-12-30 2013-07-17 长沙湘计海盾科技有限公司 双热备服务器系统
US20130329392A1 (en) * 2012-06-08 2013-12-12 Warsaw University of Technology Institute of Electronic Systems Backplane configuration for use in electronic crate systems
CN107347027A (zh) * 2017-06-08 2017-11-14 中国电子信息产业集团有限公司第六研究所 一种基于EtherCAT的链路冗余通信系统
CN112550636A (zh) * 2020-12-15 2021-03-26 武汉南华工业设备工程股份有限公司 一种基于双冗余的舱室监控系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101212287A (zh) * 2006-12-30 2008-07-02 北京三星通信技术研究有限公司 基于端口的冗余备份的方法
US20130329392A1 (en) * 2012-06-08 2013-12-12 Warsaw University of Technology Institute of Electronic Systems Backplane configuration for use in electronic crate systems
CN203070274U (zh) * 2012-12-30 2013-07-17 长沙湘计海盾科技有限公司 双热备服务器系统
CN107347027A (zh) * 2017-06-08 2017-11-14 中国电子信息产业集团有限公司第六研究所 一种基于EtherCAT的链路冗余通信系统
CN112550636A (zh) * 2020-12-15 2021-03-26 武汉南华工业设备工程股份有限公司 一种基于双冗余的舱室监控系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113722156A (zh) * 2021-11-02 2021-11-30 四川华鲲振宇智能科技有限责任公司 一种PCIe设备N+1冗余备份方法及系统
CN113722156B (zh) * 2021-11-02 2022-02-18 四川华鲲振宇智能科技有限责任公司 一种PCIe设备N+1冗余备份方法及系统

Similar Documents

Publication Publication Date Title
US7644215B2 (en) Methods and systems for providing management in a telecommunications equipment shelf assembly using a shared serial bus
US6591324B1 (en) Hot swap processor card and bus
US5603044A (en) Interconnection network for a multi-nodal data processing system which exhibits incremental scalability
CN102724093B (zh) 一种atca机框及其ipmb连接方法
CN101257391B (zh) 一种应用于微型电信计算架构标准的单板管理方法
CN115794702A (zh) 接口转接装置、服务器系统和接口切换方法
CN113051209A (zh) 一种电子设备、电子设备的通信方法
CN214851260U (zh) 智能网卡带外连接系统
US7206963B2 (en) System and method for providing switch redundancy between two server systems
US5282112A (en) Backplane having a jumper plug to connect socket connections to a bus line
CN101052136B (zh) 一种背板及实现方法
US6675250B1 (en) Fault tolerant communications using a universal serial bus
CN115729872A (zh) 一种计算设备及pcie线缆连接的检测方法
CN114138354A (zh) 一种支持multihost的板载OCP网卡系统及服务器
US6754729B1 (en) Internally connected network interface cards for clustered processing
JP4459408B2 (ja) ホットスワップバス
CN113328887A (zh) 一种基于m-lvds总线的负载板测试系统及方法
CN1979458A (zh) 模块化电路单元总线联机控制方法及系统
CN112203450A (zh) 机柜信号互联装置及网络机柜
EP1176514A1 (en) Hot swap processor card and bus
US9858135B2 (en) Method and associated apparatus for managing a storage system
CN220106942U (zh) 一种led转接板及应用其的led显示屏
US7131028B2 (en) System and method for interconnecting nodes of a redundant computer system
CN113190184B (zh) 一种硬件集群装置及一种存储设备管理方法
CN218124727U (zh) 控制装置和控制系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination