CN112910588A - 以太网时间同步方法及装置 - Google Patents

以太网时间同步方法及装置 Download PDF

Info

Publication number
CN112910588A
CN112910588A CN201911136134.5A CN201911136134A CN112910588A CN 112910588 A CN112910588 A CN 112910588A CN 201911136134 A CN201911136134 A CN 201911136134A CN 112910588 A CN112910588 A CN 112910588A
Authority
CN
China
Prior art keywords
time
sending
timestamp
time stamp
mac
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201911136134.5A
Other languages
English (en)
Inventor
孙昊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanechips Technology Co Ltd
Original Assignee
Sanechips Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanechips Technology Co Ltd filed Critical Sanechips Technology Co Ltd
Priority to CN201911136134.5A priority Critical patent/CN112910588A/zh
Priority to PCT/CN2020/129834 priority patent/WO2021098733A1/zh
Priority to EP20891021.6A priority patent/EP4064589A4/en
Publication of CN112910588A publication Critical patent/CN112910588A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0697Synchronisation in a packet node
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays

Abstract

本发明提供了一种以太网时间同步方法及装置,该方法包括:在以太网的物理层PHY内部的物理编码子层PCS与物理媒体附加子层PMA接口处,对对齐标识AM信号打上时间戳;将所述AM时间戳携带在对应的1588事件报文中;根据发送和接收的1588事件报文中携带的AM时间戳进行时间同步。在本发明中,通过在PHY内部PCS与PMA接口处对固定周期AM信号打时间戳,从而消除PCS内部时延误差的影响,提高时间同步精度。

Description

以太网时间同步方法及装置
技术领域
本发明涉及通信领域,具体而言,涉及一种以太网时间同步方法及装置。
背景技术
随着通信技术的发展,对现有的时间同步技术的同步精度要求越来越高。尤其是5G无线通信的发展,对于网络设备的同步精度要求达到10纳秒以内级别,一般传统的GPS同步方式受限于环境及成本,而现有的基于以太网1588的同步方式精度受限于底层,时延不确定性,一般只能达到几十纳秒到微秒级别。
发明内容
本发明实施例提供了一种以太网时间同步方法及装置,以至少解决相关技术中基于以太网1588的同步方式,时延不确定,同步精度不高的问题。
根据本发明的一个实施例,提供了一种以太网时间同步方法,包括:在以太网的物理层PHY内部的物理编码子层PCS与物理媒体附加子层PMA接口处,对对齐标识AM信号打上时间戳;将所述AM时间戳携带在对应的1588事件报文中;根据发送和接收的1588事件报文中携带的AM时间戳进行时间同步。
可选地,对所述AM信号打上时间戳包括:对所述AM信号打上发送时间戳或对所述AM信号打上接收时间戳。
可选地,对所述AM信号打上发送时间戳包括:当AM随发送数据流通过所述PCS与所述PMA接口处时,AM检测逻辑检测到所述AM出现,并通知1588时间打戳功能模块记录下所述AM的发送时间戳;1588时间打戳功能模块将所述AM发送时间戳回传给所述MAC;所述MAC在发送的对应的1588事件报文中携带所述AM发送时间戳。
可选地,在AM随发送数据流通过所述PCS与所述PMA接口处之前,还包括:所述MAC感知所述AM产生时间。
可选地,所述MAC在发送的1588事件报文中携带所述AM发送时间戳之前,还包括:所述MAC以感知的所述AM产生时间为起点,得到发送所述1588事件报文的时间窗口,并在所述时间窗口发送所述1588事件报文。
可选地,其中,所述时间窗口的起点是MAC感知当前AM通过PCS后,在PCS与PMA接口探测到的AM信号经过1588打戳功能打上时间戳后返回给MAC的AM时间戳的时刻之后,所述时间窗口的终点是MAC感知到下个AM的时刻。
可选地,1588时间打戳功能模块将所述AM发送时间戳回传给所述MAC之后,还包括:将所述AM发送时间戳缓存;当接收到下一个AM发送时间戳时,对缓存中的AM发送时间戳进行更新。
可选地,所述MAC在发送的1588事件报文中携带所述AM发送时间戳包括:将高层协议发送过来的所述1588事件报文进行缓存;将缓存后的1588事件报文在所述发送时间窗口内发送,发送时取出发送AM时间戳缓存中的AM时间戳插入到所述1588事件报文的时间戳字段中。
可选地,对所述AM信号打上接收时间戳包括:当AM随接收数据流通过所述PCS与所述PMA接口处时,AM检测逻辑检测到所述AM出现,并通知1588时间打戳功能模块记录下所述AM的接收时间戳;所述1588时间打戳功能模块将所述AM接收时间戳传给所述MAC;所述MAC将所述AM接收时间戳与接收到的对应的1588事件报文进行关联,并上报至高层协议。
可选地,所述PCS为多通道PCS或单通道PCS,当所述PCS为多通道PCS时,仅对其中一条通道中的AM信号打上时间戳。
根据本发明的另一个实施例,提供了一种以太网时间同步装置,包括:时间戳功能模块,用于在以太网的物理层PHY内部的物理编码子层PCS与物理媒体附加子层PMA接口处,对对齐标识AM信号打上时间戳;物理编码子层模块,用于将所述AM时间戳携带在对应的1588事件报文中;高层协议功能模块,用于根据发送和接收的1588事件报文中携带的AM时间戳进行时间同步。
可选地,所述AM时间戳包括AM发送时间戳和AM接收时间戳。
可选地,所述装置还包括:AM检测逻辑,用于当AM随发送数据流通过所述PCS与所述PMA接口处时,检测到所述AM出现时,通知所述时间戳功能模块记录下所述AM的发送时间戳;所述时间戳功能模块,还用于将所述AM发送时间戳回传给MAC;所述MAC模块还用于,在发送的对应的1588事件报文中携带所述AM发送时间戳。
可选地,所述MAC模块,还用于感知所述AM产生时间。
可选地,所述MAC模块,还用于以感知的所述AM产生时间为起点,得到发送所述1588事件报文的时间窗口,并在所述时间窗口发送所述1588事件报文。
可选地,其中,所述时间窗口的起点是MAC感知当前AM通过PCS后,在PCS与PMA接口探测到的AM信号经过1588打戳功能打上时间戳后返回给MAC的AM时间戳的时刻之后,所述时间窗口的终点是MAC感知到下个AM的时刻。
可选地,所述装置还包括:时间戳缓存模块,用于将所述AM发送时间戳缓存,当接收到下一个AM发送时间戳时,对缓存中的AM发送时间戳进行更新。
可选地,所述装置还包括:1588事件报文缓存模块,用于将高层协议发送过来的所述1588事件报文进行缓存;时间戳插入模块,用于将缓存后的1588事件报文在所述发送时间窗口内发送,发送时取出发送AM时间戳缓存中的AM时间戳插入到所述1588事件报文的时间戳字段中。
可选地,所述装置还包括:AM检测逻辑,用于当AM随接收数据流通过所述PCS与所述PMA接口处时,检测到所述AM出现后,通知时间戳功能模块记录下所述AM的接收时间戳;所述时间打戳功能模块,用于将所述AM接收时间戳传给所述MAC;所述MAC模块,还用于将所述AM接收时间戳与接收到的对应的1588事件报文进行关联,并上报至高层协议。
可选地,所述PCS为多通道PCS或单通道PCS,当所述PCS为多通道PCS时,仅对其中一条通道中的AM信号打上时间戳。
根据本发明的又一个实施例,还提供了一种存储介质,所述存储介质中存储有计算机程序,其中,所述计算机程序被设置为运行时执行上述方法实施例中的步骤。
根据本发明的又一个实施例,还提供了一种电子装置,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器被设置为运行所述计算机程序以执行上述方法实施例中的步骤。
在本发明的上述实施例中,基于1588同步方式,在PHY内部PCS与PMA接口处对固定周期AM信号打时间戳来替代1588事件报文头打时间戳,从而消除PCS内部时延误差的影响,提高时间同步精度。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例的以太网时间同步方法的流程图;
图2是根据本发明实施例的边界A、B和C上1588事件报文消息头时打时间戳示意图;
图3是根据本发明实施例的边界AA以及各功能模块之间的关系示意图;
图4是根据本发明实施例在发送侧和接收侧在边界A和边界AA上发送和接收同一个1588事件报文的时间关系示意图;
图5是根据本发明实施例的1588事件报文发送示意图。
图6是根据本发明实施例的以太网时间同步装置结构示意图;
图7是根据本发明另一实施例的以太网时间同步装置结构示意图。
具体实施方式
下文中将参考附图并结合实施例来详细说明本发明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
为了克服现有技术中MAC与PHY接口处使用1588事件报文头打时间戳,存在PHY内部时延误差导致同步精度降低问题,本发明实施例提供一种时间同步方法。在本实施例中,基于1588同步方式,通过在PHY内部使用PCS AM标记打时间戳来代替现有的1588事件报文头打时间戳的方案,从而提高时间同步精度。
图1是根据本发明实施例的以太网时间同步方法的流程图,如图1所示,该流程包括如下步骤:
步骤S102,在以太网的物理层PHY内部的物理编码子层PCS与物理媒体附加子层PMA接口处,对对齐标识AM信号打上时间戳;
步骤S104,将所述AM时间戳携带在对应的1588事件报文中;
步骤S106,根据发送和接收的1588事件报文中携带的AM时间戳进行时间同步。
下面通过从发送方向和接收方向对上述实施例进行详细描述。
对于发送方向:
1.MAC感知每个AM产生时间。在本实施例中,可以是PCS内部产生通知MAC,也可以是MAC帮PCS产生AM并送给PCS;
2.AM在PCS内随数据流处理完成通过PCS与PMA的接口处(称为AA点)时,AA点处发送AM检测逻辑会检测到AM出现,同时通知1588时间打戳功能模块记录下AM发送时间戳;
3.1588时间打戳功能模块把AM发送时间戳回传给MAC;
4.MAC以每个AM感知的时间为起点,得到可以发送1588事件报文的时间窗口,1588事件报文控制在此窗口内发出,发出时报文内携带的时间戳字段改成当前收到的最新AM发送时间戳。
对于接收方向:
1.在AA点处接收AM检测逻辑会检测到AM出现,检测出现时通知1588时间打戳功能模块记录下AM接收时间戳;
2.1588时间打戳功能模块把AM接收时间戳传给MAC;
3.MAC接收到发送的1588事件报文时,取上最新收到的AM接收时间戳,建立起此1588事件报文与接收AM时间戳的关联并一起上报高层协议功能模块。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到根据上述实施例的方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
本发明实施例还提供了一种以太网时间同步装置。该以太网时间同步装置包括以下模块:高层协议功能模块、1588时间打戳功能模块、PMA模块、MAC模块、PCS模块、发送接收AM检测功能模块。
其中,高层协议模块和PMA模块以及1588时间打戳模块与现有技术基本相同,主要是对MAC模块和PCS模块的功能进行了相应的改造,对于发送接收AM检测功能模块是新增功能。
下面将对各模块的功能以及模块之间的数据交互进行详细的描述。
MAC将高层送来的发送数据报文经过处理成帧后送给PCS发送通路,将PCS接收通路收到的帧经过处理后给到高层协议模块。数据报文包括非1588事件的业务报文以及1588事件报文,对于1588发送事件报文,MAC需要把1588时间打戳功能模块最新送来的发送AM时间戳更新到报文字段内,对于MAC接收侧识别出来1588事件报文,MAC会把1588时间打戳功能模块最新送来的接收AM时间戳与当前1588报文关联并通知高层。
PCS发送方向收到MAC的发送帧后进行编码处理送给到PMA,PCS接收方向收到PMA的数据经过解码后把帧传给MAC。PCS发送方向如果MAC提供AM产生功能的话直接跳过AM产生逻辑做后续编码,如果PCS自己产生AM的话需要把AM产生时间点反馈给MAC。另外根据需要PCS可以提供一些辅助信息帮助外部发送接收AM检测功能模块。
发送接收AM检测功能模块在边界AA处检测PCS与PMA交互的发送和接收数据中的AM信息,检测到AM时通知1588时间打戳模块打上发送和接收AM时间戳。
1588时间打戳模块收到发送接收AM检测功能模块检测到AM时的收发两路打戳请求时,使用1588时钟记录下时间戳信息,再把此两路时间戳信息传给MAC。
与现有技术相比,在上述实施例中,使得底层延迟误差缩小,达到了时间同步精度提高效果。
下面结合附图对本发明实施例作进一步的详细描述:
如图2所示,现有的1588技术打时间戳位置从高层往下依次在边界C、边界B和边界A。其中,边界A为最底层边界,即MAC和PHY的边界。在边界位置上打时间戳的触发点为1588事件报文头。如果在最底层边界A打戳,还存在PHY内部的时延误差影响时间同步精度。
如图3所示,在原来的边界A更底层,也就是PHY内的PCS层与PMA层之间设置边界AA,在边界AA去打时间戳,由于1588事件报文在此边界已经是随机数据很难识别,在此边界可以利用PCS内部本身存在且能识别的AM标识来打时间戳,用来代替1588事件报文头打戳。原1588事件报文在发送和接收触发打时间戳行为是同一个报文头数据,而现在发送和接收触发打时间戳行为是用同一个AM。
本发明实施例使用的AM为PCS协议中添加的特殊码型,发送时固定周期产生并且携带在PCS处理数据流中发送出去,接收时在数据流中的AM用于PCS接收同步对齐。如图4所示,AM是一种周期性产生的标识,具有固定周期PAM。从发送侧MAC感知到AM0,AM0经过PCS编码输出到边界AA,发送/接收AM检测功能模块在边界AA检测到AM0时通知1588时间打戳功能模块打上时间戳TAM0-TX,1588时间打戳模块再把此时间戳传回给MAC,这段来回传输时间为tAM-delay。因为PCS发送通路延迟存在不确定性,tAM-delay是一个不确定值,MAC需要保证AM0对应的时间戳传到MAC后,下一个AM1产生前的时间窗口Wmsg内才能发送出1588事件报文,否则发送接收与当前1588事件报文绑定的AM可能不是同一个AM。假设1588事件报文超出AM0对应的时间窗口上边界,即感知AM0后不足tAM-delay时间发出1588事件报文,由于事件报文发出时要取最新的AM发送时间戳,而这时AM0的发送时间戳还没返回就会取到历史值即上一个AM发送时间戳,这时这个1588事件报文在发送侧绑定的发送AM是上一个,而接收是绑定的当前AM0。假设1588事件报文超出AM0对应的时间窗口下边界即在感知AM1之后,发送AM1的时间戳没更新好时发送1588事件,发送侧绑定的AM还是AM0,但是接收侧绑定的可能是AM1。
如图5所示,发送侧1588事件报文在边界A点控制在AM0发送窗口发送。此时,发送事件报文内部时间戳字段被更新成AA点发送AM0的时间戳TAM0-TX。发送事件报文经过发送侧AA点后通过底层传输来到接收侧的AA点,此时,AM0在发送事件报文通过前就已经来到接收侧AA点,并被接收AM检测功能模块检测到。接收AM0时间戳TAM0-RX被1588时间打戳功能模块记录,并赶在接收侧A点收到1588事件报文之前到达,因此,A点收到发送对应的1588事件报文时绑定使用的最新接收AM时间戳为接收AM0时间戳TAM0-RX
由于高层协议并不知晓底层窗口时间,而且高层到MAC的延迟也是不固定的,因此MAC收到1588事件报文的时刻是随机的。而1588事件报文有发送时间窗口限制,不能对1588报文即时转发,其他报文没有此限制,因此MAC发送通路对于此处有额外的控制。其结构如图5所示。
经高层协议功能模块发送过来的报文经过报文识别分发后,分离出1588事件报文写入到1588事件报文缓存模块。如果1588事件报文缓存模块有报文进入,则把缓存状态发给时间窗口控制模块。时间窗口控制模块得到的时间窗口内看到缓存状态非空且报文识别分发模块没检测到报文发送时,输出报文暂定请求通知源头不要发包,然后通知1588事件报文缓存模块读取报文,同时给数据选择模块切换到选择1588时间报文输出。1588事件报文缓存模块输出报文到时间戳插入模块时,时间戳插入模块从发送AM时间戳缓存中读出时间戳插入到报文内部字段最后经过数据选择模块选中输出。
对于AM时间戳缓存模块,每个AM发送后都会输入给AM时间戳缓存模块发送AM时间戳,每次输入把旧的值更新成最新输入值。
送入发送AM时间戳时发完1588事件报文后,1588事件报文缓存模块的缓存状态为空,时间窗口控制模块收回发送报文暂停,并且收回事件报文读出指示和1588事件报文数据选择控制,发送的非1588事件报文穿过报文数据选择模块输出。
本发明实施例提供的上述技术方案适用于所有在PCS中使用了AM的系统中,包括多lane的PCS以及单lane使用了RSFEC(里德所罗门前向纠错编码)场景。对于多lane场景,只需要对其中1条物理lane的AM打时间戳。尤其是对于复杂的多lane场景由于每条lane的延迟不一至,PCS延迟不确定性更大,对于这种系统的时间同步精度收益更大。
在本实施例中还提供了一种以太网时间同步装置,该装置用于实现上述实施例及优选实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的装置较佳地以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。
本发明实施例提供了一种以太网时间同步装置。图6是根据本发明实施例的以太网时间同步装置结构框图。本实施例的在模块功能的划分上与前文中的装置实施例有所不同。如图6所示,该装置包括:时间打戳功能模块10、物理编码子层(PCS)模块20和高层协议功能模块30。
时间戳功能模块10用于在以太网的物理层PHY内部的物理编码子层与物理媒体附加子层PMA接口处,对对齐标识AM信号打上时间戳。物理编码子层模块20用于将所述AM时间戳携带在对应的1588事件报文中。高层协议功能模块30用于根据发送和接收的1588事件报文中携带的AM时间戳进行时间同步。
图7是根据本发明实施例的以太网时间同步装置的结构框图,如图7所示,该装置除包括图6所示的所有模块外,还包括AM检测逻辑40、MAC模块50、时间戳缓存模块60、报文缓存模块70和时间戳插入模块80。
AM检测逻辑40用于当AM随发送数据流通过所述PCS与所述PMA接口处时,检测到所述AM出现时,通知所述时间打戳功能模块记录下所述AM的发送时间戳。
所述时间打戳功能模块10还用于将所述AM发送时间戳回传给所述MAC模块50。所述MAC模块50还用于在发送的对应的1588事件报文中携带所述AM发送时间戳。
所述MAC模块50还用于以感知的所述AM产生时间为起点,得到发送所述1588事件报文的时间窗口,并在所述时间窗口发送所述1588事件报文。
时间戳缓存模块60用于将所述AM发送时间戳缓存,当接收到下一个AM发送时间戳时,对缓存中的AM发送时间戳进行更新。
报文缓存模块70用于将高层协议功能模块30发送过来的所述1588事件报文进行缓存。
时间戳插入模块80用于将所述缓存中的发送AM时间戳插入到所述1588事件报文的时间戳字段中。
AM检测逻辑40还用于当AM随接收数据流通过所述PCS与所述PMA接口处时,检测到所述AM出现后,通知时间戳功能模块记录下所述AM的发送时间戳;
所述时间戳功能模块10还用于将所述AM接收时间戳传给所述MAC。
所述MAC模块50还用于将所述AM接收时间戳与接收到的对应的1588事件报文进行关联,并上报至高层协议功能模块30。
需要说明的是,上述各个模块是可以通过软件或硬件来实现的,对于后者,可以通过以下方式实现,但不限于此:上述模块均位于同一处理器中;或者,上述各个模块以任意组合的形式分别位于不同的处理器中。
本发明的实施例还提供了一种存储介质,该存储介质中存储有计算机程序,其中,该计算机程序被设置为运行时执行上述方法实施例中的步骤。
可选地,在本实施例中,上述存储介质可以包括但不限于:U盘、只读存储器(Read-Only Memory,简称为ROM)、随机存取存储器(Random Access Memory,简称为RAM)、移动硬盘、磁碟或者光盘等各种可以存储计算机程序的介质。
本发明的实施例还提供了一种电子装置,包括存储器和处理器,该存储器中存储有计算机程序,该处理器被设置为运行计算机程序以执行上述方法实施例中的步骤。
显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (20)

1.一种以太网时间同步方法,其特征在于,包括:
在以太网的物理层PHY内部的物理编码子层PCS与物理媒体附加子层PMA接口处,对对齐标识AM信号打上时间戳;
将所述AM时间戳携带在对应的1588事件报文中;
根据发送和接收的1588事件报文中携带的AM时间戳进行时间同步。
2.根据权利要求1所述的方法,其特征在于,对所述AM信号打上时间戳包括:
对所述AM信号打上发送时间戳或对所述AM信号打上接收时间戳。
3.根据权利要求2所述的方法,其特征在于,对所述AM信号打上发送时间戳包括:
当AM随发送数据流通过所述PCS与所述PMA接口处时,AM检测逻辑检测到所述AM出现,并通知1588时间打戳功能模块记录下所述AM的发送时间戳;
1588时间打戳功能模块将所述AM发送时间戳回传给所述MAC;
所述MAC在发送的对应的1588事件报文中携带所述AM发送时间戳。
4.根据权利要求3所述的方法,其特征在于,在AM随发送数据流通过所述PCS与所述PMA接口处之前,还包括:
所述MAC感知所述AM产生时间。
5.根据权利要求4所述的方法,其特征在于,所述MAC在发送的1588事件报文中携带所述AM发送时间戳之前,还包括:
所述MAC以感知的所述AM产生时间为起点,得到发送所述1588事件报文的时间窗口,并在所述时间窗口发送所述1588事件报文。
6.根据权利要求5所述的方法,其特征在于,其中,所述时间窗口的起点是MAC感知当前AM通过PCS后,在PCS与PMA接口探测到的AM信号经过1588打戳功能打上时间戳后返回给MAC的AM时间戳的时刻之后,所述时间窗口的终点是MAC感知到下个AM的时刻。
7.根据权利要求5所述的方法,其特征在于,1588时间打戳功能模块将所述AM发送时间戳回传给所述MAC之后,还包括:
将所述AM发送时间戳缓存;
当接收到下一个AM发送时间戳时,对缓存中的AM发送时间戳进行更新。
8.根据权利要求7所述的方法,其特征在于,所述MAC在发送的1588事件报文中携带所述AM发送时间戳包括:
将高层协议发送过来的所述1588事件报文进行缓存;
将缓存后的1588事件报文在所述发送时间窗口内发送,发送时取出发送AM时间戳缓存中的AM时间戳插入到所述1588事件报文的时间戳字段中。
9.根据权利要求2所述的方法,其特征在于,对所述AM信号打上接收时间戳包括:
当AM随接收数据流通过所述PCS与所述PMA接口处时,AM检测逻辑检测到所述AM出现,并通知1588时间打戳功能模块记录下所述AM的接收时间戳;
所述1588时间打戳功能模块将所述AM接收时间戳传给所述MAC;
所述MAC将所述AM接收时间戳与接收到的对应的1588事件报文进行关联,并上报至高层协议。
10.根据权利要求1所述的方法,其特征在于,所述PCS为多通道PCS或单通道PCS,当所述PCS为多通道PCS时,仅对其中一条通道中的AM信号打上时间戳。
11.一种以太网时间同步装置,其特征在于,包括:
时间戳功能模块,用于在以太网的物理层PHY内部的物理编码子层PCS与物理媒体附加子层PMA接口处,对对齐标识AM信号打上时间戳;
物理编码子层模块,用于将所述AM时间戳携带在对应的1588事件报文中;
高层协议功能模块,用于根据发送和接收的1588事件报文中携带的AM时间戳进行时间同步。
12.根据权利要求11所述的装置,其特征在于,所述AM时间戳包括AM发送时间戳和AM接收时间戳。
13.根据权利要求12所述的装置,其特征在于,还包括:
AM检测逻辑,用于当AM随发送数据流通过所述PCS与所述PMA接口处时,检测到所述AM出现时,通知所述时间戳功能模块记录下所述AM的发送时间戳;
所述时间戳功能模块,还用于将所述AM发送时间戳回传给MAC;
所述MAC模块还用于,在发送的对应的1588事件报文中携带所述AM发送时间戳。
14.根据权利要求13所述的装置,其特征在于,所述MAC模块,还用于感知所述AM产生时间。
15.根据权利要求14所述的装置,其特征在于,
所述MAC模块,还用于以感知的所述AM产生时间为起点,得到发送所述1588事件报文的时间窗口,并在所述时间窗口发送所述1588事件报文。
16.根据权利要求15所述的装置,其特征在于,其中,所述时间窗口的起点是MAC感知当前AM通过PCS后,在PCS与PMA接口探测到的AM信号经过1588打戳功能打上时间戳后返回给MAC的AM时间戳的时刻之后,所述时间窗口的终点是MAC感知到下个AM的时刻。
17.根据权利要求15所述的装置,其特征在于,还包括:
时间戳缓存模块,用于将所述AM发送时间戳缓存,当接收到下一个AM发送时间戳时,对缓存中的AM发送时间戳进行更新。
18.根据权利要求17所述的装置,其特征在于,还包括:
1588事件报文缓存模块,用于将高层协议发送过来的所述1588事件报文进行缓存;
时间戳插入模块,用于将缓存后的1588事件报文在所述发送时间窗口内发送,发送时取出发送AM时间戳缓存中的AM时间戳插入到所述1588事件报文的时间戳字段中。
19.根据权利要求12所述的装置,其特征在于,还包括:
AM检测逻辑,用于当AM随接收数据流通过所述PCS与所述PMA接口处时,检测到所述AM出现后,通知时间戳功能模块记录下所述AM的接收时间戳;
所述时间打戳功能模块,用于将所述AM接收时间戳传给所述MAC;
所述MAC模块,还用于将所述AM接收时间戳与接收到的对应的1588事件报文进行关联,并上报至高层协议。
20.根据权利要求11所述的装置,其特征在于,所述PCS为多通道PCS或单通道PCS,当所述PCS为多通道PCS时,仅对其中一条通道中的AM信号打上时间戳。
CN201911136134.5A 2019-11-19 2019-11-19 以太网时间同步方法及装置 Pending CN112910588A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201911136134.5A CN112910588A (zh) 2019-11-19 2019-11-19 以太网时间同步方法及装置
PCT/CN2020/129834 WO2021098733A1 (zh) 2019-11-19 2020-11-18 以太网时间同步方法及装置
EP20891021.6A EP4064589A4 (en) 2019-11-19 2020-11-18 ETHERNET TIME SYNCHRONIZATION METHOD AND APPARATUS

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911136134.5A CN112910588A (zh) 2019-11-19 2019-11-19 以太网时间同步方法及装置

Publications (1)

Publication Number Publication Date
CN112910588A true CN112910588A (zh) 2021-06-04

Family

ID=75980306

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911136134.5A Pending CN112910588A (zh) 2019-11-19 2019-11-19 以太网时间同步方法及装置

Country Status (3)

Country Link
EP (1) EP4064589A4 (zh)
CN (1) CN112910588A (zh)
WO (1) WO2021098733A1 (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160352500A1 (en) * 2015-06-01 2016-12-01 International Business Machines Corporation Sub-nanosecond distributed clock synchronization using alignment marker in ethernet ieee 1588 protocol
CN109687927A (zh) * 2017-10-19 2019-04-26 深圳市中兴微电子技术有限公司 一种确定时间戳的方法、通信设备和通信系统
WO2019084732A1 (zh) * 2017-10-30 2019-05-09 华为技术有限公司 时钟同步的方法和装置
US20190273571A1 (en) * 2019-05-13 2019-09-05 Intel Corporation High accuracy time stamping for multi-lane ports
CN110224775A (zh) * 2018-03-01 2019-09-10 中兴通讯股份有限公司 一种时间信息确定的方法、装置及设备

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102970095B (zh) * 2012-11-26 2015-03-25 杭州电子科技大学 应用于dcs的时钟同步电路
CN103647615B (zh) * 2013-12-05 2016-05-25 华为技术有限公司 报文传输过程中延迟抖动消除方法及装置
CN103812592B (zh) * 2014-02-13 2016-07-13 南京航空航天大学 基于链状工业以太网的时间同步协议系统及同步方法
CN108880723B (zh) * 2017-05-16 2020-12-11 深圳市中兴软件有限责任公司 一种时钟同步的方法和装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160352500A1 (en) * 2015-06-01 2016-12-01 International Business Machines Corporation Sub-nanosecond distributed clock synchronization using alignment marker in ethernet ieee 1588 protocol
CN109687927A (zh) * 2017-10-19 2019-04-26 深圳市中兴微电子技术有限公司 一种确定时间戳的方法、通信设备和通信系统
WO2019084732A1 (zh) * 2017-10-30 2019-05-09 华为技术有限公司 时钟同步的方法和装置
CN110224775A (zh) * 2018-03-01 2019-09-10 中兴通讯股份有限公司 一种时间信息确定的方法、装置及设备
US20190273571A1 (en) * 2019-05-13 2019-09-05 Intel Corporation High accuracy time stamping for multi-lane ports

Also Published As

Publication number Publication date
EP4064589A4 (en) 2023-01-11
WO2021098733A1 (zh) 2021-05-27
EP4064589A1 (en) 2022-09-28

Similar Documents

Publication Publication Date Title
CN111183624A (zh) 带内元数据在中间节点处的导出和移除
EP3386152B1 (en) Method, device and system for realizing heartbeat mechanism
CN101425890A (zh) 透传时钟的实现装置和方法
US9596313B2 (en) Method, terminal, cache server and system for updating webpage data
CN112671718B (zh) 回源链路的切换方法、服务器及存储介质
CN103339903A (zh) 用于接收和转发数据分组的装置和方法
EP2919406B1 (en) Method and apparatus for checking data frame length
CN109120067B (zh) 一种事件顺序记录上报方法、装置、设备及可读存储介质
CN114448548A (zh) 用于实现时钟源选取的方法、装置、系统及存储介质
CN114172604A (zh) 时延补偿方法、装置、设备及计算机可读存储介质
CN110266422B (zh) 中间时钟设备报文驻留时间处理方法、装置、设备及介质
CN112398797B (zh) 数据传输方法、接收装置、发送装置、介质、设备及系统
CN102404152B (zh) 识别应答报文的方法及设备
CN108183762B (zh) RapidIO网络系统和RapidIO网络系统的时间同步方法
CN102457441A (zh) 一种psn数据包处理方法及装置
CN112910588A (zh) 以太网时间同步方法及装置
JP2007101457A (ja) 送信装置及び受信装置及び時刻通知方法及び時刻設定方法
CN112039835B (zh) 自适应轮询时间估算方法、装置、设备及存储介质
KR101427871B1 (ko) 이기종 네트워크에서 can 통신 기반 ecu의 상태를 조회하기 위한 장치 및 그 방법
CN116781574A (zh) 带内网络遥测方法以及装置、设备及存储介质
US7414991B2 (en) Computing system and method to select data packet
US6973045B2 (en) Transmission systems, supervisory control device, method of outputting data in the supervisory control device, and nodes for transmitting data in the transmission system
CN109995453B (zh) 一种信息处理方法、装置、设备及计算机可读存储介质
CN114374705A (zh) 服务集群和消息推送方法
CN113692007A (zh) 数据传输方法、装置、系统、存储介质及终端设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination