CN112863436A - 一种像素电路、驱动方法、电致发光显示面板及显示装置 - Google Patents

一种像素电路、驱动方法、电致发光显示面板及显示装置 Download PDF

Info

Publication number
CN112863436A
CN112863436A CN202110029758.8A CN202110029758A CN112863436A CN 112863436 A CN112863436 A CN 112863436A CN 202110029758 A CN202110029758 A CN 202110029758A CN 112863436 A CN112863436 A CN 112863436A
Authority
CN
China
Prior art keywords
light
transistor
pole
coupled
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110029758.8A
Other languages
English (en)
Other versions
CN112863436B (zh
Inventor
许志财
冯彬峰
张加勤
刘少宁
夏路
杨杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202110029758.8A priority Critical patent/CN112863436B/zh
Publication of CN112863436A publication Critical patent/CN112863436A/zh
Application granted granted Critical
Publication of CN112863436B publication Critical patent/CN112863436B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明提供了一种像素电路、驱动方法、电致发光显示面板及显示装置,其中,所述像素电路包括:驱动控制模块、第一发光控制模块、第二发光控制模块和发光器件;其中,所述第一发光控制模块耦接于所述驱动控制模块与所述发光器件的第一极之间,用于在所述第一发光控制端的控制下,将所述驱动控制模块提供的驱动电流加载至所述发光器件的第一极;所述第二发光控制模块耦接于所述发光器件的第二极与第一电源端之间,用于在第二发光控制端的控制下,在所述驱动控制模块提供的驱动电流加载至所述发光器件的第一极之后,将所述第一电源端提供的第一电位信号加载至所述发光器件的第二极。

Description

一种像素电路、驱动方法、电致发光显示面板及显示装置
技术领域
本发明涉及显示技术领域,特别涉及一种像素电路、驱动方法、电致发光显示面板及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)与液晶显示器(LiquidCrystal Display,LCD)相比,OLED具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,目前,在手机、PDA、数码相机等显示领域OLED显示屏已经开始取代传统的LCD显示屏。其中,像素电路设计是OLED显示器核心技术内容,具有重要的研究意义。
现有在低灰阶低亮度情况下,由于OLED中不同颜色的像素的起亮电压不一致,导致OLED所显示图像边缘发红或者发蓝,从而影响显示品质。比如,在低灰阶低亮度情况下,显示画面为白色图形在黑色背景中滑动时,部分像素会由黑变白,此时,红色像素、绿色像素和蓝色像素的起亮差异会导致图形边缘出现发蓝的现象。
如何避免显示图像边缘发红或者发蓝成为亟需解决的问题。
发明内容
本发明提供了一种像素电路、驱动方法、电致发光显示面板及显示装置,用于避免显示图像边缘发红或者发蓝的问题,提高显示品质。
第一方面,本发明实施例提供了一种像素电路,包括:驱动控制模块、第一发光控制模块、第二发光控制模块和发光器件;其中,
所述第一发光控制模块耦接于所述驱动控制模块与所述发光器件的第一极之间,用于在所述第一发光控制端的控制下,将所述驱动控制模块提供的驱动电流加载至所述发光器件的第一极;
所述第二发光控制模块耦接于所述发光器件的第二极与第一电源端之间,用于在第二发光控制端的控制下,在所述驱动控制模块提供的驱动电流加载至所述发光器件的第一极之后,将所述第一电源端提供的第一电位信号加载至所述发光器件的第二极。
在一种可能的实现方式中,所述第二发光控制端与下一行像素电路的第一发光控制端加载相同的发光控制信号。
在一种可能的实现方式中,所述第一发光控制模块包括第一晶体管,所述第一晶体管的栅极与所述第一发光控制端耦接,所述第一晶体管的第一极与所述驱动控制模块耦接,所述第一晶体管的第二极与所述发光器件的第一极耦接。
在一种可能的实现方式中,所述第二发光控制模块包括第二晶体管,所述第二晶体管的栅极与所述第二发光控制端耦接,所述第二晶体管的第一极与所述发光器件的第二极耦接,所述第二晶体管的第二极与所述第一电源端耦接。
在一种可能的实现方式中,所述驱动控制模块包括复位模块、数据写入模块、补偿模块、第三发光控制模块、驱动晶体管和电容;其中,
所述驱动晶体管的第一极与第二电源端耦接,所述驱动晶体管的第二极与所述第一发光控制模块耦接;
所述复位模块分别与所述驱动晶体管的栅极和第一极耦接,用于在复位信号端的控制下,对所述驱动晶体管的栅极和第一极复位;
所述数据写入模块通过所述电容与所述驱动晶体管的栅极耦接,用于在扫描信号端的控制下,对所述驱动晶体管的栅极加载数据信号;
所述补偿模块耦接于所述驱动晶体管的栅极和第二极之间,用于在扫描信号端的控制下,将所述驱动晶体管的阈值电压写入所述驱动晶体管的栅极;
所述第三发光控制模块通过所述电容与所述驱动晶体管的栅极耦接,用于在所述第一发光控制端的控制下,对所述驱动晶体管的栅极加载参考信号。
在一种可能的实现方式中,所述复位模块包括:第三晶体管和第四晶体管,所述第三晶体管的栅极与所述复位信号端耦接,所述第三晶体管的第一极与所述电容的第一极耦接,所述电容的第二极与所述驱动晶体管的栅极耦接,所述第三晶体管的第二极与所述第二电源端耦接,所述第四晶体管的栅极与所述复位信号端耦接,所述第四晶体管的第一极与所述驱动晶体管的栅极耦接,所述第四晶体管的第二极与初始化信号端耦接。
在一种可能的实现方式中,所述数据写入模块包括:第五晶体管,所述第五晶体管的栅极与所述扫描信号端耦接,所述第五晶体管的第一极分别与所述电容的第二极以及所述驱动晶体管的栅极耦接,所述第五晶体管的第二极与数据信号端耦接。
在一种可能的实现方式中,所述补偿模块包括:第六晶体管,所述第六晶体管的栅极与所述扫描信号端耦接,所述第六晶体管的第一极与所述驱动晶体管的栅极耦接,所述第六晶体管的第二极与所述驱动晶体管的第二极耦接。
在一种可能的实现方式中,所述第三发光控制模块包括:第七晶体管,所述第七晶体管的栅极与所述第一发光控制端耦接,所述第七晶体管的第一极与所述参考信号端耦接,所述第七晶体管的第二极通过所述电容与所述驱动晶体管的栅极耦接。
第二方面,本发明实施例一种如上面所述的像素电路的驱动方法,包括:
第一阶段,所述第二发光控制模块在所述第二发光控制端的控制下,将所述第一电源端提供的第一电位信号加载至所述发光器件的第一极;
第二阶段,在所述驱动控制模块的控制下,将所述发光器件的第一极的电位稳定在所述第一电位信号所对应的电位;
第三阶段,所述第一发光控制模块在所述第一发光控制端的控制下,将第二电源端提供的第二电位信号加载至所述发光器件的第一极;
第四阶段,所述第一发光控制模块在所述第一发光控制端的控制下导通,所述第二发光控制模块在所述第二发光控制端的控制下导通,所述驱动控制模块提供的驱动电流加载至所述发光器件的第一极,所述第一电源端提供的所述第一电位信号加载至所述发光器件的第二极,所述发光器件发光。
第三方面,本发明实施例提供了一种电致发光显示面板,包括呈阵列排列的多个像素电路,各个所述像素电路为如上面所述的像素电路。
第四方面,本发明实施例提供了一种显示装置,包括如上面所述的电致发光显示面板。
本发明的有益效果如下:
本发明实施例提供了一种像素电路、驱动方法、电致发光显示面板及显示装置,该像素电路包括驱动控制模块、第一发光控制模块、第二发光控制模块和发光器件,通过上述模块的相互配合,在驱动控制模块提供的驱动电流加载至发光器件的第一极之后,将第一电源端提供的第一电位信号加载至发光器件的第二极,从而使得该像素电路驱动发光器件发光。由于在驱动控制模块提供的驱动电路加载至发光器件的第一极之后,可以迅速的将第一电源端提供的第一电位信号加载至发光器件的第二极,从而驱动发光器件快速起亮,如此一来,避免了不同颜色的像素的起亮时间差异,避免了显示图像边缘发红或者发蓝的问题,提高了显示品质。
附图说明
图1为相关技术中像素电路的结构示意图;
图2为本发明实施例提供的一种像素电路的其中一种结构示意图;
图3为本发明实施例提供的一种像素电路的其中一种结构示意图;
图4为本发明实施例提供的一种像素电路的其中一种具体结构示意图;
图5为图4所示的像素电路所对应的其中一种时序图;
图6为本发明实施例提供的像素电路的驱动方法的方法流程图。
附图标记说明:
1-驱动控制模块;2-第一发光控制模块;3-第二发光控制模块;11-复位模块;12-数据写入模块;13-补偿模块;14-第三发光控制模块;Cst-电容;L-发光器件;T1-第一晶体管;T2-第二晶体管;T3-第三晶体管;T4-第四晶体管;T5-第五晶体管;T6-第六晶体管;T7-第七晶体管;DTFT-驱动晶体管;ELVSS-第一电源端;ELVDD-第二电源端;EM(n)-第一发光控制端;EM(n+1)-第二发光控制端;RST-复位信号端;GAT-扫描信号端;DATA-数据信号端;Vint-初始化信号端;Vref-参考信号端。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。
需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
在相关技术中,电致发光显示面板中的被配置为如图1所示的驱动像素显示的电路结构,该像素电路为7T1C结构,其中,M1~M7为晶体管,M3为驱动晶体管,在低灰阶低亮度情况下,流经驱动晶体管的电流较小,由于不同颜色的像素的起亮电压不一致,所显示图像边缘往往发红或者发蓝,显示品质较低。
鉴于此,本发明实施例提供了一种像素电路、驱动方法、电致显示面板及显示装置,用于避免不同颜色的像素的起亮时间差异,进而避免显示图像边缘发红或者发蓝的问题,提高显示品质。
如图2所示为本发明实施例提供的一种像素电路的结构示意图,具体来讲,所述像素电路包括:
驱动控制模块1、第一发光控制模块2、第二发光控制模块3和发光器件L;其中,
所述第一发光控制模块2耦接于所述驱动控制模块1与所述发光器件L的第一极之间,用于在所述第一发光控制端EM(n)的控制下,将所述驱动控制模块1提供的驱动电流加载至所述发光器件L的第一极;
所述第二发光控制模块3耦接于所述发光器件L的第二极与第一电源端ELVSS之间,用于在第二发光控制端EM(n+1)的控制下,在所述驱动控制模块1提供的驱动电流加载至所述发光器件L的第一极之后,将所述第一电源端ELVSS提供的第一电位信号加载至所述发光器件L的第二极。
具体地,在本发明实施例提供的像素电路中,通过所述驱动控制模块1、所述第一发光控制模块2、所述第二发光控制模块3以及所述发光器件L的设置,使所述驱动控制模块1提供的驱动电流加载至所述发光器件L的第一极之后,可以将所述第一电源端ELVSS提供的第一电位信号加载至所述发光器件L的第二极,由于可以将所述第一电位信号讯速地加载至所述发光器件L的第二极,从而驱动所述发光器件L快速起亮,进而避免了不同颜色的像素的起亮时间差异,避免了显示图像边缘发红或者发蓝的问题,提高了显示品质。
除上述之外,由于上述像素电路避免了不同颜色的像素的起亮时间差异,从而保证了显示面板中各像素发光的均一性。
在本发明实施例中,所述第一电源端ELVSS提供的第一电位信号可以为低电位信号,还可以为接地。在所述第二发光控制端EM(n+1)的控制下,所述第二发光控制模块3导通,在所述驱动控制模块1提供的驱动电流加载至所述发光器件L的第一极之后,低电位信号的所述第一电位信号可以快速加载至所述发光器件L的第二极,从而驱动所述发光器件L快速起亮。
在本发明实施例中,所述发光器件L可以为OLED,还可以为LED,所述发光器件L的第一极可以为阳极,相应地,所述发光器件L的第二极可以为阴极。所述发光器件L在所述驱动控制模块1中的驱动晶体管DTFT处于饱和状态时的电流的作用下实现发光。具体地,在加载在发光器件L两端的电压大于或者等于阈值电压时,所述发光器件L在所述驱动晶体管DTFT的处于饱和状态时的驱动电流的作用下进行发光。
在本发明实施例中,所述第二发光控制端EM(n+1)与下一行像素电路的第一发光控制端EM(n)加载相同的发光控制信号,比如,针对第N行像素电路的第二发光控制端EM(n+1)加载的发光控制信号,与针对第N+1行像素电路的第一发光控制端EM(n)所加载的发光控制信号相同,其中,N为正整数,也就是说,第N行像素电路的第二发光控制端EM(n+1)所加载的发光控制信号相较于所述第N行像素电路的第一发光控制端EM(n)所加载的发光控制信号向后延长了一行的扫描时长,在所述第一发光控制模块2导通后的一行扫描时长之后,所述第二发光控制模块3导通,这样的话,在所述驱动控制模块1提供的驱动电流加载至所述发光器件L的第一极之后,可以将所述第一电源端ELVSS提供的第一电位信号快速地加载至所述发光器件L的第二极,实现了所述发光器件L的快速起亮。
下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好地解释本发明,但并不限制本发明。
在本发明实施例中,如图3所示为本发明实施例提供的一种像素电路的其中一种结构示意图,具体来讲,所述第一发光控制模块2包括第一晶体管T1,所述第一晶体管T1的栅极与所述第一发光控制端EM(n)耦接,所述第一晶体管T1的第一极与所述驱动控制模块1耦接,所述第一晶体管T1的第二极与所述发光器件L的第一极耦接。
在具体实施过程中,所述第一晶体管T1可以为P型晶体管,当所述第一发光控制端EM(n)提供的信号为低电平时,所述第一晶体管T1处于导通状态,当所述第一发光控制端EM(n)提供的信号为高电平时,所述第一晶体管T1处于截止状态;此外,所述第一晶体管T1还可以为N型晶体管(在图中并未具体示出),此时,当所述第一发光控制端EM(n)提供的信号为高电平时,所述第一晶体管T1处于导通状态,当所述第一发光控制端EM(n)提供的信号为低电平时,所述第一晶体管T1处于截止状态。在实际应用中,本领域技术人员可以根据具体需要来选择所述第一晶体管T1,在此不做限定。
仍如图3所示,在本发明实施例提供的像素电路中,所述第二发光控制模块3包括第二晶体管T2,所述第二晶体管T2的栅极与所述第二发光控制端EM(n+1)耦接,所述第二晶体管T2的第一极与所述发光器件L的第二极耦接,所述第二晶体管T2的第二极与所述第一电源端ELVSS耦接。
在具体实施过程中,所述第二晶体管T2可以为P型晶体管,当所述第二发光控制端EM(n+1)提供的信号为低电平时,所述第二晶体管T2处于导通状态,当所述第二发光控制端EM(n+1)提供的信号为高电平时,所述第二晶体管T2处于截止状态;此外,所述第二晶体管T2还可以为N型晶体管(在图中并未具体示出),此时,当所述第二发光控制端EM(n+1)提供的信号为高电平时,所述第二晶体管T2处于导通状态,当所述第二发光控制端EM(n+1)提供的信号为低电平时,所述第二晶体管T2处于截止状态。在实际应用中,本领域技术人员可以根据具体需要来选择所述第二晶体管T2,在此不做限定。
在本发明实施例中,第一晶体管T1的第一极和第二极可以根据第一晶体管T1的类型以及信号端的信号的不同,其功能可以互换,比如,可以是第一极为源极,相应地第二极为漏极,再比如,可以是第一极为漏极,相应地第二极为源极,在此不做限定。同理,所述第二晶体管T2的第一极和第二极也可以根据其类型及信号端的信号的不同进行相应的设置,在此不再详述。
如图4所示为本发明实施例提供的像素电路的其中一种结构示意图,具体来讲,所述驱动控制模块1包括复位模块11、数据写入模块12、补偿模块13、第三发光控制模块14、驱动晶体管DTFT和电容Cst;其中,
所述驱动晶体管DTFT的第一极与第二电源端ELVDD耦接,所述驱动晶体管DTFT的第二极与所述第一发光控制模块2耦接;
所述复位模块11分别与所述驱动晶体管DTFT的栅极和第一极耦接,用于在复位信号端RST的控制下,对所述驱动晶体管DTFT的栅极和第一极复位;
所述数据写入模块12通过所述电容Cst与所述驱动晶体管DTFT的栅极耦接,用于在扫描信号端GAT的控制下,对所述驱动晶体管DTFT的栅极加载数据信号;
所述补偿模块13耦接于所述驱动晶体管DTFT的栅极和第二极之间,用于在扫描信号端GAT的控制下,将所述驱动晶体管DTFT的阈值电压写入所述驱动晶体管DTFT的栅极;
所述第三发光控制模块14通过所述电容Cst与所述驱动晶体管DTFT的栅极耦接,用于在所述第一发光控制端EM(n)的控制下,对所述驱动晶体管DTFT的栅极加载参考信号。
在具体实施过程中,所述第二电源端ELVDD提供的信号可以为高电位信号,在所述驱动晶体管DTFT和所述第一发光控制模块2导通,且所述第二发光控制模块3截止时,可以将所述第二电源端ELVDD提供的高电位信号加载至所述发光器件L的第一极。
在本发明实施例中,仍如图4所示,所述复位模块11包括:第三晶体管T3和第四晶体管T4,所述第三晶体管T3的栅极与所述复位信号端RST耦接,所述第三晶体管T3的第一极与所述电容Cst的第一极耦接,所述电容Cst的第二极与所述驱动晶体管DTFT的栅极耦接,所述第三晶体管T3的第二极与所述第二电源端ELVDD耦接,所述第四晶体管T4的栅极与所述复位信号端RST耦接,所述第四晶体管T4的第一极与所述驱动晶体管DTFT的栅极耦接,所述第四晶体管T4的第二极与初始化信号端Vint耦接。
在具体实施过程中,若所述第三晶体管T3和所述第四晶体管T4均为P型晶体管,此时,当所述复位信号端RST提供的复位信号为低电平时所述第三晶体管T3和所述第四晶体管T4处于导通状态,当所述复位信号端RST提供的复位信号为高电平时所述第三晶体管T3和所述第四晶体管T4处于截止状态。此外,所述第三晶体管T3和所述第四晶体管T4还可以是N型晶体管,当所述复位信号端RST提供的复位信号为高电平时所述第三晶体管T3和所述第四晶体管T4处于导通状态,当所述复位信号端RST提供的复位信号为低电平时所述第三晶体管T3和所述第四晶体管T4处于截止状态,在此不做限定。
具体地,当所述第三晶体管T3和所述第四晶体管T4在所述复位信号端RST的控制下处于导通状态时,所述初始化信号端Vint提供的信号就通过导通的所述第四晶体管T4传输给所述驱动晶体管DTFT的栅极,从而实现对所述驱动晶体管DTFT的栅极的电压的重置,此外,所述第二电源端ELVDD提供的信号就通过导通的所述第三晶体管T3传输给所述驱动晶体管DTFT的第一极,从而实现对所述驱动晶体管DTFT的第一极的重置。此外,所述电容Cst用于保持所述驱动晶体管DTFT的栅极与所述电容Cst的第一极的电压稳定。
在本发明实施例中,仍如图4所示,所述数据写入模块12包括:第五晶体管T5,所述第五晶体管T5的栅极与所述扫描信号端GAT耦接,所述第五晶体管T5的第一极分别与所述电容Cst的第二极以及所述驱动晶体管DTFT的栅极耦接,所述第五晶体管T5的第二极与数据信号端耦接。
在具体实施过程中,所述第五晶体管T5可以为P型晶体管,此时,当所述扫描信号端GAT提供的扫描信号为低电平时所述第五晶体管T5处于导通状态,当所述扫描信号端GAT提供的扫描信号为高电平时所述第五晶体管T5处于截止状态。此外,所述第五晶体管T5还可以为N型晶体管,当所述扫描信号端GAT提供的扫描信号为高电平时所述第五晶体管T5处于导通状态,当所述扫描信号端GAT提供的扫描信号为低电平时所述第五晶体管T5处于截止状态,在此不做限定。
在具体实施过程中,当所述第五晶体管T5在所述扫描信号端GAT的控制下处于导通状态时,数据信号端提供的信号就通过导通的所述第五晶体管T5以及所述电容Cst传输给所述驱动晶体管DTFT的栅极,从而实现对所述驱动晶体管DTFT的栅极的数据信号的加载。
在本发明实施例中,仍结合图4所示,所述补偿模块13包括:第六晶体管T6,所述第六晶体管T6的栅极与所述扫描信号端GAT耦接,所述第六晶体管T6的第一极与所述驱动晶体管DTFT的栅极耦接,所述第六晶体管T6的第二极与所述驱动晶体管DTFT的第二极耦接。
在具体实施过程中,所述第六晶体管T6可以为P型晶体管,此时,当所述扫描信号端GAT提供的扫描信号为低电平时所述第六晶体管T6处于导通状态,当所述扫描信号端GAT提供的扫描信号为高电平时所述第六晶体管T6处于截止状态。此外,所述第六晶体管T6还可以为N型晶体管,当所述扫描信号端GAT提供的扫描信号为高电平时所述第六晶体管T6处于导通状态,当所述扫描信号端GAT提供的扫描信号为低电平时所述第六晶体管T6处于截止状态,在此不做限定。
在具体实施过程中,当所述第六晶体管T6在所述扫描信号端GAT的控制下处于导通状态时,所述第六晶体管T6将所述驱动晶体管DTFT的阈值电压写入所述驱动晶体管DTFT的栅极。
在本发明实施例中,仍如图4所示,所述第三发光控制模块14包括:第七晶体管T7,所述第七晶体管T7的栅极与所述第一发光控制端EM(n)耦接,所述第七晶体管T7的第一极与所述参考信号端Vref耦接,所述第七晶体管T7的第二极通过所述电容Cst与所述驱动晶体管DTFT的栅极耦接。
在具体实施过程中,所述第七晶体管T7可以为P型晶体管,此时,当所述第一发光控制端EM(n)提供的发光控制信号为低电平时所述第七晶体管T7处于导通状态,当所述第一发光控制端EM(n)提供的发光控制信号为高电平时所述第七晶体管T7处于截止状态。此外,所述第七晶体管T7还可以为N型晶体管,当所述第一发光控制端EM(n)提供的发光控制信号为高电平时所述第七晶体管T7处于导通状态,当所述第一发光控制端EM(n)提供的发光控制信号为低电平时所述第七晶体管T7处于截止状态,在此不做限定。
在具体实施过程中,当所述第七晶体管T7在所述第一发光控制端EM(n)的控制下处于导通状态时,所述第七晶体管T7将所述参考信号端Vref提供的参考信号加载至所述驱动晶体管DTFT的栅极。
以上仅是举例说明像素电路中各电路的具体结构,在具体实施时,各电路的具体结构不限于本公开实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不做限定。
在具体实施过程中,本发明实施例提供的像素电路中,所有晶体管均为P型晶体管,或,所有晶体管均为N型晶体管。其中,在本发明实施例提供的上述像素电路中提到的各晶体管可以全部采用P型晶体管设计,从而简化像素电路的制作工艺流程。
需要说明的是本发明上述实施例中是以驱动晶体管DTFT为P型晶体管为例进行说明的,对于驱动晶体管DTFT为N型晶体管且采用相同设计原理的情况也属于本公开保护的范围。
在具体实施过程中,所述驱动晶体管DTFT和上述各个晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal OxideSemiconductor),在此不作限定。此外,这些晶体管的第一极和第二极可以根据开关晶体管类型以及信号端的信号的不同,其功能可以互换,其中第一极可以为源极,第二极为漏极,或者第一极可以为漏极,第二极为源极,在此不作具体区分。
下面分别以图4所示的像素电路,图5所示的时序为例对本发明实施例提供的像素电路的工作过程作以描述。其中,所述初始化信号端Vint提供的信号为低电平信号,所述参考信号端Vref提供的参考信号为低电平信号,所述第一电源端ELVSS提供的第一电位信号为低电平信号,所述第二电源端ELVDD提供的第二电位信号为高电平信号,所有晶体管为P型晶体管。
第一阶段,EM(n)=1,RST=0,GAT=1,DATA=0,EM(n+1)=0;
在该第一阶段,所述复位信号端RST为低电平,所述第三晶体管T3导通,将所述初始化信号端Vint的初始化信号提供给所述电容Cst的第一极,对所述电容Cst的第一极进行初始化,相应地,对所述驱动电极的栅极进行初始化。此外,所述第四晶体管T4导通,将所述第二电源端ELVDD的第二电位信号提供给所述电容Cst的第二极,对所述电容Cst的第二极进行初始化;所述第二发光控制端EM(n+1)的发光控制信号为低电平,所述第二晶体管T2也处于导通状态,将所述第一发光控制端EM(n)提供的第一电位信号加载至所述发光器件L的所述第二极。此外,由于所述第一发光控制端EM(n)提供的发光控制信号为高电平,所述第一晶体管T1处于截止状态,所述发光器件L不发光。
第二阶段,EM(n)=1,RST=1,GAT=0,DATA=1,EM(n+1)=1;
在该第二阶段,所述扫描信号端GAT提供的扫描信号为低电平信号,所述第五晶体管T5和所述第六晶体管T6导通,导通的所述第五晶体管T5将所述数据信号端提供的数据信号Vdata提供给所述电容Cst的第二极,直到所述驱动晶体管DTFT的栅极电位为Vdata+Vth,其中,Vth表示所述驱动晶体管DTFT的阈值电压。此外,由于所述第一发光控制端EM(n)提供的发光控制信号为高电平,所述第一晶体管T1处于截止状态,由于所述第二发光控制端EM(n+1)提供的发光控制信号为高电平,所述第二晶体管T2处于截止状态,所述发光器件L的第二极的电位保持在所述第一电位信号,所述发光器件L不发光。
第三阶段,EM(n)=0,RST=1,GAT=1,DATA=0,EM(n+1)=1;
在该第三阶段,所述第一发光控制端EM(n)为低电平,所述第一晶体管T1导通将所述第二电源端ELVDD的信号提供给所述发光器件L的第一极,所述发光器件L的第一极的电位由低电位拉高至高电位,此时,由于所述第二发光控制端EM(n+1)为高电平,所述第二晶体管T2截止,尽管所述发光器件L的第一极有电位变化,但是由于所述发光器件L处于浮接(floating)状态,流经的电流非常小,所述发光器件L仍然不会发光。如采用如图1所示的相关技术中的像素电路,在该第三阶段,所述发光器件L便发光,在低灰阶低亮度情况下,由于驱动电流较小,所述发光器件L将缓慢起亮,而不同颜色的像素的起亮电压不同,相应地,不同颜色的发光器件的起亮时间有差异。
第四阶段,EM(n)=0,RST=1,GAT=1,DATA=1,EM(n+1)=0;
在该第四阶段,所述第一发光控制端EM(n)和所述第二发光控制端EM(n+1)均为低电平信号,所述第一晶体管T1和所述第二晶体管T2均导通,此外,由于所述第二晶体管T2的栅极电压为低电平,所述第二晶体管T2打开的非常充分,所述发光器件L的第一极可以迅速地达到所述第一电源端ELVSS提供的第一电位信号,从而所述发光器件L快速起亮,如此一来,即便是在低灰阶低亮度下,不同颜色的像素的起亮时间几乎无差异,从而避免了显示图像边缘发红或者发蓝的问题,提高了显示品质。
基于同一发明构思,如图6所示,本发明实施例还提供了一种如上面所述的像素电路的驱动方法,所述驱动方法包括:
S101:第一阶段,所述第二发光控制模块在所述第二发光控制端的控制下,将所述第一电源端提供的第一电位信号加载至所述发光器件的第一极;
S102:第二阶段,在所述驱动控制模块的控制下,将所述发光器件的第一极的电位稳定在所述第一电位信号所对应的电位;
S103:第三阶段,所述第一发光控制模块在所述第一发光控制端的控制下,将第二电源端提供的第二电位信号加载至所述发光器件的第一极;
S104:第四阶段,所述第一发光控制模块在所述第一发光控制端的控制下导通,所述第二发光控制模块在所述第二发光控制端的控制下导通,所述驱动控制模块提供的驱动电流加载至所述发光器件的第一极,所述第一电源端提供的所述第一电位信号加载至所述发光器件的第二极,所述发光器件发光。
在具体实施过程中,当各模块中的晶体管为P型晶体管时,所述第一电位信号为低电平信号,所述第二电位信号为高电平信号。当各模块中的晶体管为N型晶体管时,所述第一电位信号为高电平信号,所述第二电平信号为低电平信号。
其中,像素电路的驱动方法的具体工作原理已经在上述像素电路的具体实施例中进行了详细阐述,因此该像素电路的驱动方法可以参见对上述描述像素电路的实施例进行实施,在此不再赘述。
基于同一发明构思,本发明实施例提供了一种电致发光显示面板,包括呈阵列排列的多个像素电路,各个所述像素电路为上述任一实施例提供的像素电路。
在具体实施过程中,所述电致发光显示面板还包括用于驱动所述多个像素电路的驱动电路,所述驱动电路包括多个级联的移位寄存器,每级所述移位寄存器包括第一输出端和第二输出端;
本级移位寄存器的第一输出端与本行像素电路的第一发光控制端耦接,所述本级移位寄存器的第二输出端与所述本行像素电路的下一行像素电路的第一发光控制端耦接。
基于同一发明构思,本发明实施例还提供了一种显示装置,该显示装置解决问题的原理与前述电致发光显示面板相似,因此该显示装置的实施可以参见前述电致发光显示面板的实施,重复之处不再赘述。
在具体实施过程中,本发明实施例提供的显示装置可以为平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此就不做赘述,也不应作为对本发明的限制。
尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (12)

1.一种像素电路,其特征在于,包括:驱动控制模块、第一发光控制模块、第二发光控制模块和发光器件;其中,
所述第一发光控制模块耦接于所述驱动控制模块与所述发光器件的第一极之间,用于在所述第一发光控制端的控制下,将所述驱动控制模块提供的驱动电流加载至所述发光器件的第一极;
所述第二发光控制模块耦接于所述发光器件的第二极与第一电源端之间,用于在第二发光控制端的控制下,在所述驱动控制模块提供的驱动电流加载至所述发光器件的第一极之后,将所述第一电源端提供的第一电位信号加载至所述发光器件的第二极。
2.如权利要求1所述的像素电路,其特征在于,所述第二发光控制端与下一行像素电路的第一发光控制端加载相同的发光控制信号。
3.如权利要求2所述的像素电路,其特征在于,所述第一发光控制模块包括第一晶体管,所述第一晶体管的栅极与所述第一发光控制端耦接,所述第一晶体管的第一极与所述驱动控制模块耦接,所述第一晶体管的第二极与所述发光器件的第一极耦接。
4.如权利要求2所述的像素电路,其特征在于,所述第二发光控制模块包括第二晶体管,所述第二晶体管的栅极与所述第二发光控制端耦接,所述第二晶体管的第一极与所述发光器件的第二极耦接,所述第二晶体管的第二极与所述第一电源端耦接。
5.如权利要求1所述的像素电路,其特征在于,所述驱动控制模块包括复位模块、数据写入模块、补偿模块、第三发光控制模块、驱动晶体管和电容;其中,
所述驱动晶体管的第一极与第二电源端耦接,所述驱动晶体管的第二极与所述第一发光控制模块耦接;
所述复位模块分别与所述驱动晶体管的栅极和第一极耦接,用于在复位信号端的控制下,对所述驱动晶体管的栅极和第一极复位;
所述数据写入模块通过所述电容与所述驱动晶体管的栅极耦接,用于在扫描信号端的控制下,对所述驱动晶体管的栅极加载数据信号;
所述补偿模块耦接于所述驱动晶体管的栅极和第二极之间,用于在扫描信号端的控制下,将所述驱动晶体管的阈值电压写入所述驱动晶体管的栅极;
所述第三发光控制模块通过所述电容与所述驱动晶体管的栅极耦接,用于在所述第一发光控制端的控制下,对所述驱动晶体管的栅极加载参考信号。
6.如权利要求5所述的像素电路,其特征在于,所述复位模块包括:第三晶体管和第四晶体管,所述第三晶体管的栅极与所述复位信号端耦接,所述第三晶体管的第一极与所述电容的第一极耦接,所述电容的第二极与所述驱动晶体管的栅极耦接,所述第三晶体管的第二极与所述第二电源端耦接,所述第四晶体管的栅极与所述复位信号端耦接,所述第四晶体管的第一极与所述驱动晶体管的栅极耦接,所述第四晶体管的第二极与初始化信号端耦接。
7.如权利要求5所述的像素电路,其特征在于,所述数据写入模块包括:第五晶体管,所述第五晶体管的栅极与所述扫描信号端耦接,所述第五晶体管的第一极分别与所述电容的第二极以及所述驱动晶体管的栅极耦接,所述第五晶体管的第二极与数据信号端耦接。
8.如权利要求5所述的像素电路,其特征在于,所述补偿模块包括:第六晶体管,所述第六晶体管的栅极与所述扫描信号端耦接,所述第六晶体管的第一极与所述驱动晶体管的栅极耦接,所述第六晶体管的第二极与所述驱动晶体管的第二极耦接。
9.如权利要求5所述的像素电路,其特征在于,所述第三发光控制模块包括:第七晶体管,所述第七晶体管的栅极与所述第一发光控制端耦接,所述第七晶体管的第一极与所述参考信号端耦接,所述第七晶体管的第二极通过所述电容与所述驱动晶体管的栅极耦接。
10.一种如权利要求1-9任一项所述的像素电路的驱动方法,其特征在于,包括:
第一阶段,所述第二发光控制模块在所述第二发光控制端的控制下,将所述第一电源端提供的第一电位信号加载至所述发光器件的第一极;
第二阶段,在所述驱动控制模块的控制下,将所述发光器件的第一极的电位稳定在所述第一电位信号所对应的电位;
第三阶段,所述第一发光控制模块在所述第一发光控制端的控制下,将第二电源端提供的第二电位信号加载至所述发光器件的第一极;
第四阶段,所述第一发光控制模块在所述第一发光控制端的控制下导通,所述第二发光控制模块在所述第二发光控制端的控制下导通,所述驱动控制模块提供的驱动电流加载至所述发光器件的第一极,所述第一电源端提供的所述第一电位信号加载至所述发光器件的第二极,所述发光器件发光。
11.一种电致发光显示面板,其特征在于,包括呈阵列排列的多个像素电路,各个所述像素电路为如权利要求1-9任一项所述的像素电路。
12.一种显示装置,其特征在于,包括如权利要求11所述的电致发光显示面板。
CN202110029758.8A 2021-01-11 2021-01-11 一种像素电路、驱动方法、电致发光显示面板及显示装置 Active CN112863436B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110029758.8A CN112863436B (zh) 2021-01-11 2021-01-11 一种像素电路、驱动方法、电致发光显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110029758.8A CN112863436B (zh) 2021-01-11 2021-01-11 一种像素电路、驱动方法、电致发光显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN112863436A true CN112863436A (zh) 2021-05-28
CN112863436B CN112863436B (zh) 2022-06-10

Family

ID=76002356

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110029758.8A Active CN112863436B (zh) 2021-01-11 2021-01-11 一种像素电路、驱动方法、电致发光显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN112863436B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114648941A (zh) * 2021-11-12 2022-06-21 友达光电股份有限公司 像素电路及驱动方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105185305A (zh) * 2015-09-10 2015-12-23 京东方科技集团股份有限公司 一种像素电路、其驱动方法及相关装置
CN106652903A (zh) * 2017-03-03 2017-05-10 京东方科技集团股份有限公司 一种oled像素电路及其驱动方法、显示装置
CN107863069A (zh) * 2017-12-14 2018-03-30 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板及显示装置
EP3316242A1 (en) * 2016-10-25 2018-05-02 LG Display Co., Ltd. Organic light emitting display and apparatus for driving same
CN110428778A (zh) * 2019-08-14 2019-11-08 京东方科技集团股份有限公司 像素电路及其驱动方法以及显示面板
CN110648630A (zh) * 2019-09-26 2020-01-03 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法、显示面板和显示装置
CN110992880A (zh) * 2019-12-19 2020-04-10 武汉天马微电子有限公司 一种显示面板及显示装置
CN111179836A (zh) * 2020-02-19 2020-05-19 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板及其驱动方法、显示装置
CN210627878U (zh) * 2020-01-02 2020-05-26 京东方科技集团股份有限公司 像素电路和显示装置
CN111696485A (zh) * 2020-07-10 2020-09-22 京东方科技集团股份有限公司 像素电路、显示模组、调光方法和显示装置

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105185305A (zh) * 2015-09-10 2015-12-23 京东方科技集团股份有限公司 一种像素电路、其驱动方法及相关装置
EP3316242A1 (en) * 2016-10-25 2018-05-02 LG Display Co., Ltd. Organic light emitting display and apparatus for driving same
CN106652903A (zh) * 2017-03-03 2017-05-10 京东方科技集团股份有限公司 一种oled像素电路及其驱动方法、显示装置
CN107863069A (zh) * 2017-12-14 2018-03-30 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板及显示装置
CN110428778A (zh) * 2019-08-14 2019-11-08 京东方科技集团股份有限公司 像素电路及其驱动方法以及显示面板
CN110648630A (zh) * 2019-09-26 2020-01-03 京东方科技集团股份有限公司 像素驱动电路、像素驱动方法、显示面板和显示装置
CN110992880A (zh) * 2019-12-19 2020-04-10 武汉天马微电子有限公司 一种显示面板及显示装置
CN210627878U (zh) * 2020-01-02 2020-05-26 京东方科技集团股份有限公司 像素电路和显示装置
CN111179836A (zh) * 2020-02-19 2020-05-19 京东方科技集团股份有限公司 像素电路及其驱动方法、阵列基板及其驱动方法、显示装置
CN111696485A (zh) * 2020-07-10 2020-09-22 京东方科技集团股份有限公司 像素电路、显示模组、调光方法和显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114648941A (zh) * 2021-11-12 2022-06-21 友达光电股份有限公司 像素电路及驱动方法

Also Published As

Publication number Publication date
CN112863436B (zh) 2022-06-10

Similar Documents

Publication Publication Date Title
CN107610652B (zh) 像素电路、其驱动方法、显示面板及显示装置
CN106910468B (zh) 显示面板、显示装置及像素电路的驱动方法
CN107170408B (zh) 像素电路、驱动方法、有机电致发光显示面板及显示装置
CN110268465B (zh) 像素电路、显示面板及像素电路的驱动方法
CN107358915B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN109712565B (zh) 一种像素电路、其驱动方法及电致发光显示面板
CN114093326B (zh) 一种像素电路及其驱动方法
CN107452338B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN110176213A (zh) 像素电路及其驱动方法、显示面板
CN108877669A (zh) 一种像素电路、驱动方法及显示装置
CN107945743A (zh) 一种像素电路、其驱动方法及显示装置
CN106991975B (zh) 一种像素电路及其驱动方法
CN109559686B (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
CN107146577B (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN105161051A (zh) 像素电路及其驱动方法、阵列基板、显示面板及显示装置
CN113870789A (zh) 一种像素驱动电路、其驱动方法及显示装置
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN106971691A (zh) 一种像素电路、驱动方法及显示装置
CN108877667A (zh) 一种像素电路及其驱动方法、显示面板及显示装置
GB2620507A (en) Pixel circuit and driving method therefor and display panel
CN106297663A (zh) 一种像素电路、其驱动方法及相关装置
CN113066439B (zh) 一种像素电路、驱动方法、电致发光显示面板及显示装置
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置
CN111261102A (zh) 一种像素电路、其驱动方法、显示面板及显示装置
CN112863436B (zh) 一种像素电路、驱动方法、电致发光显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant